CN106454184A - 一种dvi接口电路及电视机 - Google Patents

一种dvi接口电路及电视机 Download PDF

Info

Publication number
CN106454184A
CN106454184A CN201611123359.3A CN201611123359A CN106454184A CN 106454184 A CN106454184 A CN 106454184A CN 201611123359 A CN201611123359 A CN 201611123359A CN 106454184 A CN106454184 A CN 106454184A
Authority
CN
China
Prior art keywords
electrostatic protection
dvi interface
pin
resistance
single channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN201611123359.3A
Other languages
English (en)
Inventor
王智勇
王磐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Huike Jinyang Technology Co Ltd
Original Assignee
Hefei Huike Jinyang Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Huike Jinyang Technology Co Ltd filed Critical Hefei Huike Jinyang Technology Co Ltd
Priority to CN201611123359.3A priority Critical patent/CN106454184A/zh
Publication of CN106454184A publication Critical patent/CN106454184A/zh
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明属于通用接口技术领域,提供了一种DVI接口电路及电视机,DVI接口电路连接于上位机的显卡与显示屏控制电路之间,包括DVI接口、数字静电保护单元和模拟静电保护单元,数字静电保护单元的输入端和模拟静电保护单元的输入端均连接于DVI接口,数字静电保护单元的输出端和模拟静电保护单元的输出端均与显示屏控制电路的输入端连接,当DVI接口输出数字信号至数字静电保护单元时,数字静电保护单元对DVI接口所输出的静电进行吸收处理,当DVI接口输出模拟信号至模拟静电保护单元时,模拟静电保护单元对DVI接口所输出的静电进行吸收处理,从而解决DVI接口电路中的静电直接串入显示屏控制电路,造成显示屏控制电路的芯片损坏的问题。

Description

一种DVI接口电路及电视机
技术领域
本发明属于通用接口技术领域,尤其涉及一种DVI接口电路及电视机。
背景技术
DVI(Digital Visual Interface,数字视频接口)接口是一种数字视频显示接口,连接于上位机的显卡与显示屏控制电路之间,负责接收来自上位机输出的数字视频图像信息,并将该数字视频图像信息输出至显示屏控制电路。
传统的DVI接口电路只包括DVI接口,DVI接口将接收到的数字视频图像信息直接输出至显示屏控制电路,电路中的静电会直接串入显示屏控制电路,给显示屏控制电路中的芯片造成损坏。因此,现有技术存在DVI接口电路中的静电直接串入显示屏控制电路,造成显示屏控制电路的芯片损坏的问题。
发明内容
本发明的目的在于提供一种DVI接口电路及电视机,旨在解决现有的DVI接口电路中的静电直接串入显示屏控制电路,造成显示屏控制电路的芯片损坏的问题。
本发明提供了一种DVI接口电路,连接于上位机的显卡与显示屏控制电路之间,所述DVI接口电路包括DVI接口,所述DVI接口连接上位机的显卡及显示屏控制电路,其特征在于,所述DVI接口电路还包括数字静电保护单元和模拟静电保护单元;
所述数字静电保护单元的输入端和所述模拟静电保护单元的输入端均连接于所述DVI接口,所述数字静电保护单元的输出端和所述模拟静电保护单元的输出端均与所述显示屏控制电路的输入端连接;
当所述DVI接口输出数字信号至所述数字静电保护单元时,所述数字静电保护单元对所述DVI接口所输出的静电进行吸收处理;当所述DVI接口输出模拟信号至所述模拟静电保护单元时,所述模拟静电保护单元对所述DVI接口所输出的静电进行吸收处理。
本发明还提供了一种电视机,其包括显卡和显示屏控制电路,所述电视机还包括上述的DVI接口电路。
本发明通过在DVI接口和显示屏控制电路之间设置数字静电保护单元和模拟静电保护单元,数字静电保护单元的输入端和模拟静电保护单元的输入端均连接于DVI接口,数字静电保护单元的输出端和模拟静电保护单元的输出端均与显示屏控制电路的输入端连接,当DVI接口输出数字信号至数字静电保护单元时,数字静电保护单元对DVI接口所输出的静电进行吸收处理;当DVI接口输出模拟信号至模拟静电保护单元时,模拟静电保护单元对DVI接口所输出的静电进行吸收处理,从而解决DVI接口电路中的静电直接串入显示屏控制电路,造成显示屏控制电路的芯片损坏的问题。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一提供的DVI接口电路的单元结构示意图;
图2是本发明实施例一提供的DVI接口电路的电路结构示意图;
图3是本发明实施例二提供的DVI接口电路的单元结构示意图;
图4是本发明实施例二提供的DVI接口电路的电路结构示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
需要说明的是,本发明的说明书和权利要求书中的术语“包括”以及它们任何变形,意图在于覆盖不排他的包含。例如包含一系列步骤或单元的过程、方法或系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。此外,术语“第一”、“第二”和“第三”等是用于区别不同对象,而非用于描述特定顺序。
本发明实施例为了解决DVI接口电路中的静电直接串入显示屏控制电路,造成显示屏控制电路的芯片损坏的问题,提供了一种DVI接口电路及电视机,其中主要通过在DVI接口和显示屏控制电路之间设置数字静电保护单元和模拟静电保护单元,当DVI接口输出数字信号至数字静电保护单元时,数字静电保护单元对DVI接口所输出的静电进行吸收处理;当DVI接口输出模拟信号至模拟静电保护单元时,模拟静电保护单元对DVI接口所输出的静电进行吸收处理,从而解决DVI接口电路中的静电直接串入显示屏控制电路,造成显示屏控制电路的芯片损坏的问题。
为了具体说明上述DVI接口电路及电视机,以下结合具体实施例进行详细说明:
实施例一:
图1示出了本发明实施例一提供的DVI接口电路的单元结构,为了便于说明,仅示出了与本实施例相关的部分,详述如下:
如图1所示,本发明实施例提供的DVI接口电路,连接于上位机的显卡与显示屏控制电路之间,DVI接口电路包括DVI接口11,DVI接口连接上位机的显卡及显示屏控制电路,其特征在于,DVI接口电路还包括数字静电保护单元12和模拟静电保护单元13。
其中,数字静电保护单元12的输入端和模拟静电保护单元13的输入端均连接于DVI接口11,数字静电保护单元12的输出端和模拟静电保护单元13的输出端均与显示屏控制电路的输入端连接。
当DVI接口11输出数字信号至数字静电保护单元12时,数字静电保护单元12对DVI接口11所输出的静电进行吸收处理;当DVI接口11输出模拟信号至模拟静电保护单元13时,模拟静电保护单元12对DVI接口11所输出的静电进行吸收处理。
在本发明实施例中,具体的,在DVI接口11和显示屏控制电路之间设置数字静电保护单元12和模拟静电保护单元13,当DVI接口11输出数字信号至数字静电保护单元12时,数字静电保护单元12对DVI接口11所输出的静电进行吸收处理;当DVI接口11输出模拟信号至模拟静电保护单元13时,模拟静电保护单元13对DVI接口11所输出的静电进行吸收处理,从而解决DVI接口电路中的静电直接串入显示屏控制电路,造成显示屏控制电路的芯片损坏的问题。
图2示出了本发明实施例一提供的DVI接口电路的电路结构,为了便于说明,仅示出了与本发明实施例相关的部分,详述如下:
如图2所示,作为本发明一实施例,数字信号静电保护单元12包括第一静电保护芯片U1和第二静电保护芯片U2。
第一静电保护芯片U1的第一输入引脚IN1、第二输入引脚IN2、第三输入引脚IN3以及第四输入引脚IN4和第二静电保护芯片U2的第一输入引脚IN1、第二输入引脚IN2、第三输入引脚IN3以及第四输入引脚IN4构成数字静电保护单元12的输入端。
第一静电保护芯片U1的第一输出引脚NC1、第二输出引脚NC2、第三输出引脚NC3以及第四输出引脚NC4和第二静电保护芯片U2的第一输出引脚NC1、第二输出引脚NC2、第三输出引脚NC3以及第四输出引脚NC4构成数字静电保护单元12的输出端。
第一静电保护芯片U1的第一输入引脚IN1、第二输入引脚IN2、第三输入引脚IN3以及第四输入引脚IN4分别与DVI接口11的负时钟引脚TXC-、正时钟引脚TXC+、第一数据负极引脚TX0-以及第一数据正极引脚TX0+连接,第二静电保护芯片U2的第一输入引脚IN1、第二输入引脚IN2、第三输入引脚IN3以及第四输入引脚IN4分别与DVI接口11的第二数据负极引脚TX1-、第二数据正极引脚TX1+、第三数据负极引脚TX2-以及第三数据正极引脚TX2+连接。
具体的,在本发明实施例中,第一静电保护芯片U1和第二静电保护芯片U2均是型号为AZ1045-04F的静电保护芯片。静电保护芯片AZ1045-04F实质是一个可控二极管,具有极快的静电保护速度,由很低容量的控向二极管和一个等同于TVS二极管组成。当DVI接口11输出信号到上述静电保护芯片AZ1045-04F,该芯片的控向二极管把该信号中的静电导向地,即对DVI接口11所输出的静电进行吸收处理。
模拟静电保护单元13包括第一单路双向二极管D1、第一电容C1、第二单路双向二极管D2、第二电容C2、第三单路双向二极管D3、第三电容C3、稳压二极管ZD1、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4以及第三静电保护芯片U3。
第一单路双向二极管D1的第一端、第二单路双向二极管D2的第一端、第三电容C3的第一端、第三静电保护芯片U3的第二输入引脚I/O2及第三静电保护芯片U3的第三输入引脚I/O3构成模拟静电保护单元13的输入端。
第二电阻的第二端和第三电阻的第二端构成模拟静电保护单元13的输出端。
第一单路双向二极管D1的第一端连接DVI接口11的热插拔检测信号引脚HPDetect,第一电容C1的第一端连接第一单路双向二极管D1的第一端,第一电阻R1的第一端连接第一电容C1的第一端,第一电阻R1的第一端连接第三静电保护芯片U3的第四输入引脚I/O4,第二单路双向二极管D2的第一端连接DVI接口11的电源端,第二电容C2的第一端连接第二单路双向二极管D2的第一端,稳压二极管ZD1的高电位端连接第二电容C2的第一端且接直流电源VCC,第三电容C3的第一端连接DVI接口11的接地端GND,第三单路双向二极管D3的第一端连接第三电容C3的第一端,第二电阻R2的第一端连接第三单路双向二极管D3的第一端,第二电阻R2的第二端连接第三静电保护芯片U3的第一输入引脚I/O1,第三电阻R3的第一端接直流电源VCC,第三电阻R3的第二端接第一电容C1的第一端,第四电阻R4的第一端连接所述第三静电保护芯片的电源输入引脚VDD,第四电阻R4的第二端连接第三单路双向二极管D3的第一端,第一单路双向二极管D1的第二端、第一电容C1的第二端、第二单路双向二极管D2的第二端、第二电容C2的第二端、第三单路双向二极管D3的第二端、第三电容C3的第二端以及稳压二极管ZD1的低电位端共同接地,第三静电保护芯片U3的第二输入引脚I/O2连接DVI接口11的时钟引脚DDC CLK,第三静电保护芯片U3的第三输入引脚I/O3连接DVI接口11的数据引脚DDC DATA。
具体的,在本发明实施例中上述单路双向二极管的型号为AZ5325-01F。AZ5325-01F实质上是一瞬态电压抑制器,是一种二极管形式的高效能保护器件,单路双向二极管并联与电路中,当单路双向二极管的两极受到反向瞬态高能量冲击时,它能以10-12秒量级的速度,将其两极间的高阻抗变为低阻抗,吸收高达数千瓦的浪涌功率,使两极间的电压箝位于一个预定值,有效地保护电子线路中的精密元器件,免受各种浪涌脉冲的损坏。即当DVI接口11输出信号到单路双向二极管AZ5325-01F时,上述单路双向二极管吸收该信号中的静电。
具体的,在本发明实施例中第三静电保护芯片U3是型号为AZC099-04S的静电保护芯片。AZC099-04S实质上为浪涌额定二极管阵列对和一等同于TVS二极管的夹紧单元组成。当DVI接口11输出模拟信号到为AZC099-04S时,浪涌额定二极管阵列对和一等同于TVS二极管的夹紧单元直接将该模拟信号中的静电进行吸收处理。
需要说明的是,上述的直流电源VCC为+5V的直流电源。
实施例二:
图3示出了本发明实施例二提供的DVI接口电路的单元结构,为了便于说明,仅示出了与本实施例相关的部分,详述如下:
如图3所示,本发明实施例提供的DVI接口电路还包括存储单元24。
存储单元24的输入端连接于DVI接口21,存储单元24储存DVI接口21传输的客户信息、版本序列号及机器条码。
图4示出了本发明实施例二提供的DVI接口电路的电路结构,为了便于说明,仅示出了与本发明实施例相关的部分,详述如下:
DVI接口电路包括DVI接口21、数字静电保护单元22、模拟静电保护单元23及存储单元24。
其中,数字信号静电保护单元22包括第一静电保护芯片U1和第二静电保护芯片U2。
第一静电保护芯片U1的第一输入引脚IN1、第二输入引脚IN2、第三输入引脚IN3以及第四输入引脚IN4和第二静电保护芯片U2的第一输入引脚IN1、第二输入引脚IN2、第三输入引脚IN3以及第四输入引脚IN4构成数字静电保护单元22的输入端。
第一静电保护芯片U1的第一输出引脚NC1、第二输出引脚NC2、第三输出引脚NC3以及第四输出引脚NC4和第二静电保护芯片U2的第一输出引脚NC1、第二输出引脚NC2、第三输出引脚NC3以及第四输出引脚NC4构成数字静电保护单元22的输出端。
第一静电保护芯片U1的第一输入引脚IN1、第二输入引脚IN2、第三输入引脚IN3以及第四输入引脚IN4分别与DVI接口11的负时钟引脚TXC-、正时钟引脚TXC+、第一数据负极引脚TX0-以及第一数据正极引脚TX0+连接,第二静电保护芯片U2的第一输入引脚IN1、第二输入引脚IN2、第三输入引脚IN3以及第四输入引脚IN4分别与DVI接口21的第二数据负极引脚TX1-、第二数据正极引脚TX1+、第三数据负极引脚TX2-以及第三数据正极引脚TX2+连接。
具体的,在本发明实施例中,第一静电保护芯片U1和第二静电保护芯片U2均是型号为AZ1045-04F的静电保护芯片。静电保护芯片AZ1045-04F实质是一个可控二极管,具有极快的静电保护速度,由很低容量的控向二极管和一个等同于TVS二极管组成。当DVI接口21输出的信号为数字信号时,上述静电保护芯片AZ1045-04F中的控向二极管把该数字信号中的静电导向地,即对DVI接口21所输出的静电进行吸收处理。
模拟静电保护单元23包括第一单路双向二极管D1、第一电容C1、第二单路双向二极管D2、第二电容C2、第三单路双向二极管D3、第三电容C3、稳压二极管ZD1、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4以及第三静电保护芯片U3。
第一单路双向二极管D1的第一端、第二单路双向二极管D2的第一端、第三电容C3的第一端、第三静电保护芯片U3的第二输入引脚I/O2及第三静电保护芯片U3的第三输入引脚I/O3构成模拟静电保护单元23的输入端。
第二电阻的第二端和第三电阻的第二端构成模拟静电保护单元23的输出端。
第一单路双向二极管D1的第一端连接DVI接口21的热插拔检测信号引脚HPDetect,第一电容C1的第一端连接第一单路双向二极管D1的第一端,第一电阻R1的第一端连接第一电容C1的第一端,第一电阻R1的第一端连接第三静电保护芯片U3的第四输入引脚I/O4,第二单路双向二极管D2的第一端连接DVI接口21的电源端,第二电容C2的第一端连接第二单路双向二极管D2的第一端,稳压二极管ZD1的高电位端连接第二电容C2的第一端且接直流电源VCC,第三电容C3的第一端连接DVI接口21的接地端GND,第三单路双向二极管D3的第一端连接第三电容C3的第一端,第二电阻R2的第一端连接第三单路双向二极管D3的第一端,第二电阻R2的第二端连接第三静电保护芯片U3的第一输入引脚I/O1,第三电阻R3的第一端接直流电源VCC,第三电阻R3的第二端接第一电容C1的第一端,第四电阻R4的第一端所述第三静电保护芯片的电源输入引脚VDD,第四电阻R4的第二端连接第三单路双向二极管D3的第一端,第一单路双向二极管D1的第二端、第一电容C1的第二端、第二单路双向二极管D2的第二端、第二电容C2的第二端、第三单路双向二极管D3的第二端、第三电容C3的第二端以及稳压二极管ZD1的低电位端共同接地,第三静电保护芯片U3的第二输入引脚I/O2连接DVI接口21的时钟引脚DDC CLK,第三静电保护芯片U3的第三输入引脚I/O3连接DVI接口21的数据引脚DDC DATA。
具体的,在本发明实施例中上述单路双向二极管的型号为AZ5325-01F。AZ5325-01F实质上是一瞬态电压抑制器,是一种二极管形式的高效能保护器件,单路双向二极管并联与电路中,当单路双向二极管的两极受到反向瞬态高能量冲击时,它能以10-12秒量级的速度,将其两极间的高阻抗变为低阻抗,吸收高达数千瓦的浪涌功率,使两极间的电压箝位于一个预定值,有效地保护电子线路中的精密元器件,免受各种浪涌脉冲的损坏。即当DVI接口11输出模拟信号到单路双向二极管AZ5325-01F时,上述单路双向二极管吸收该模拟信号中的静电。
具体的,在本发明实施例中第三静电保护芯片U3是型号为AZC099-04S的静电保护芯片。AZC099-04S实质上为浪涌额定二极管阵列对和一等同于TVS二极管的夹紧单元组成。当DVI接口11输出模拟信号到为AZC099-04S时,浪涌额定二极管阵列对和一等同于TVS二极管的夹紧单元直接将该模拟信号中的静电进行吸收处理。
存储单元24包括第四单路双向二极管D4、第五单路双向二极管D5、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第一二极管D6、第二二极管D7以及存储芯片U4。
第四单路双向二极管D4的第一端连接DVI接口21的数据引脚DDC DATA,第五单路双向二极管D5的第一端连接DVI接口21的时钟引脚DCC CLK,第四单路双向二极管D4的第二端与第五单路双向二极管D5的第二端共同接地,第五电阻R5的第一端连接第五单路双向二极管D5的第一端,第五电阻R5的第二端连接存储芯片U4的串行时钟输入引脚SCL,第六电阻R6的第一端连接第四单路双向二极管D4的第一端,第六电阻R6的第二端连接存储芯片U4的串行数据引脚SDA,第七电阻R7、第八电阻R8以及第九电阻R9的第一端共同连接第四电阻的第一端,第七电阻R7的第二端连接第六电阻R6的第二端,第八电阻R8的第二端连接第五电阻R5的第二端,第九电阻R9的第二端连接第十电阻R10的第一端,第十电阻R10的第二端连接存储芯片U4的写保护引脚WP,第一二极管D6的高电位端连接DVI接口21的直流电源VCC,第二二极管D7的高电位端接直流电源VCC,第一二极管D6和第二二极管D7的低电位端连接存储芯片U4的直流电源VCC。
具体的,在本发明实施例中存储芯片U4是型号为M24C02的存储芯片。M24C02存储芯片实质是串行非易失性存储器EEPROM,是基于I2C-BUS的存储器件,其用以储存DVI接口21传输的客户信息、版本序列号及机器条码等信息。
需要说明的是,上述的直流电源VCC为+5V的直流电源。
在本发明实施例中,具体的,在DVI接口和显示屏控制电路之间设置数字静电保护单元和模拟静电保护单元,当DVI接口输出数字信号至数字静电保护单元时,数字静电保护单元对DVI接口所输出的静电进行吸收处理;当DVI接口输出模拟信号至模拟静电保护单元时,模拟静电保护单元对DVI接口所输出的静电进行吸收处理,从而解决DVI接口电路中的静电直接串入显示屏控制电路,造成显示屏控制电路的芯片损坏的问题。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (9)

1.一种DVI接口电路,连接于上位机的显卡与显示屏控制电路之间,所述DVI接口电路包括DVI接口,所述DVI接口连接上位机的显卡及显示屏控制电路,其特征在于,所述DVI接口电路还包括数字静电保护单元和模拟静电保护单元;
所述数字静电保护单元的输入端和所述模拟静电保护单元的输入端均连接于所述DVI接口,所述数字静电保护单元的输出端和所述模拟静电保护单元的输出端均与所述显示屏控制电路的输入端连接;
当所述DVI接口输出数字信号至所述数字静电保护单元时,所述数字静电保护单元对所述DVI接口所输出的静电进行吸收处理;当所述DVI接口输出模拟信号至所述模拟静电保护单元时,所述模拟静电保护单元对所述DVI接口所输出的静电进行吸收处理。
2.根据权利要求1所述的DVI接口电路,其特征在于,所述数字信号静电保护单元包括第一静电保护芯片和第二静电保护芯片;
所述第一静电保护芯片的第一输入引脚、第二输入引脚、第三输入引脚以及第四输入引脚和第二静电保护芯片的第一输入引脚、第二输入引脚、第三输入引脚以及第四输入引脚构成所述数字静电保护单元的输入端;
所述第一静电保护芯片的第一输出引脚、第二输出引脚、第三输出引脚以及第四输出引脚和第二静电保护芯片的第一输出引脚、第二输出引脚、第三输出引脚以及第四输出引脚构成所述数字静电保护单元的输出端;
所述第一静电保护芯片的第一输入引脚、第二输入引脚、第三输入引脚以及第四输入引脚分别与所述DVI接口的负时钟引脚、正时钟引脚、第一数据负极引脚以及第一数据正极引脚连接,所述第二静电保护芯片的第一输入引脚、第二输入引脚、第三输入引脚以及第四输入引脚分别与所述DVI接口的第二数据负极引脚、第二数据正极引脚、第三数据负极引脚以及第三数据正极引脚连接。
3.根据权利要求1所述的DVI接口电路,其特征在于,所述模拟静电保护单元包括第一单路双向二极管、第一电容、第二单路双向二极管、第二电容、第三单路双向二极管、第三电容、稳压二极管、第一电阻、第二电阻、第三电阻、第四电阻以及第三静电保护芯片;
所述第一单路双向二极管的第一端、所述第二单路双向二极管的第一端、所述第三电容的第一端、所述第三静电保护芯片的第二输入引脚及所述第三静电保护芯片的第三输入引脚构成所述模拟静电保护单元的输入端;
所述第二电阻的第二端和所述第三电阻的第二端构成所述模拟静电保护单元的输出端;
所述第一单路双向二极管的第一端连接所述DVI接口的热插拔检测信号引脚,所述第一电容的第一端连接所述第一单路双向二极管的第一端,所述第一电阻的第一端连接所述第一电容的第一端,所述第一电阻的第一端连接所述第三静电保护芯片的第四输入引脚,所述第二单路双向二极管的第一端连接所述DVI接口的电源端,所述第二电容的第一端连接所述第二单路双向二极管的第一端,所述稳压二极管的高电位端连接所述第二电容的第一端且接直流电源,所述第三电容的第一端连接所述DVI接口的接地端,所述第三单路双向二极管的第一端连接所述第三电容的第一端,所述第二电阻的第一端连接所述第三单路双向二极管的第一端,所述第二电阻的第二端连接所述第三静电保护芯片的第一输入引脚,所述第三电阻的第一端接直流电源,所述第三电阻的第二端接所述第一电容的第一端,所述第四电阻的第一端连接所述第三静电保护芯片的电源输入引脚,所述第四电阻的第二端连接所述第三单路双向二极管的第一端,所述第一单路双向二极管的第二端、所述第一电容的第二端、所述第二单路双向二极管的第二端、所述第二电容的第二端、所述第三单路双向二极管的第二端、所述第三电容的第二端以及所述稳压二极管的低电位端共同接地,所述第三静电保护芯片的第二输入引脚连接所述DVI接口的时钟引脚,所述第三静电保护芯片的第三输入引脚连接所述DVI接口的数据引脚。
4.根据权利要求1所述的DVI接口电路,其特征在于,所述DVI接口电路还包括存储单元;
所述存储单元的输入端连接于所述DVI接口,所述存储单元储存所述DVI接口传输的客户信息、版本序列号及机器条码。
5.根据权利要求4所述的DVI接口电路,其特征在于,所述存储单元包括第四单路双向二极管、第五单路双向二极管、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻、第十电阻、第一二极管、第二二极管以及存储芯片;
所述第四单路双向二极管的第一端连接所述DVI接口的数据引脚,所述第五单路双向二极管的第一端连接所述DVI接口的时钟引脚,所述第四单路双向二极管的第二端与所述第五单路双向二极管的第二端共同接地,所述第五电阻的第一端连接所述第五单路双向二极管的第一端,所述第五电阻的第二端连接所述存储芯片的串行时钟输入引脚,所述第六电阻的第一端连接所述第四单路双向二极管的第一端,所述第六电阻的第二端连接所述存储芯片的串行数据引脚,所述第七电阻、所述第八电阻以及所述第九电阻的第一端共同连接所述第四电阻的第一端,所述第七电阻的第二端连接所述第六电阻的第二端,所述第八电阻的第二端连接所述第五电阻的第二端,所述第九电阻的第二端连接所述第十电阻的第一端,所述第十电阻的第二端连接所述存储芯片的写保护引脚,所述第一二极管的高电位端连接所述DVI接口的直流电源,所述第二二极管的高电位端接直流电源,所述第一二极管和所述第二二极管的低电位端连接所述存储芯片的电源引脚。
6.根据权利要求2所述的DVI接口电路,其特征在于,所述第一静电保护芯片和第二静电保护芯片均是型号为AZ1045-04F的静电保护芯片。
7.根据权利要求3所述的DVI接口电路,其特征在于所述第三静电保护芯片是型号为AZC099-04S的静电保护芯片。
8.根据权利要求5所述的DVI接口电路,其特征在于,所述存储芯片是型号为M24C02的存储芯片。
9.一种电视机,其包括显卡和显示屏控制电路,其特征在于,所述电视机还包括如权利要求1-9任意一项所述的DVI接口电路。
CN201611123359.3A 2016-12-08 2016-12-08 一种dvi接口电路及电视机 Withdrawn CN106454184A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201611123359.3A CN106454184A (zh) 2016-12-08 2016-12-08 一种dvi接口电路及电视机

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201611123359.3A CN106454184A (zh) 2016-12-08 2016-12-08 一种dvi接口电路及电视机

Publications (1)

Publication Number Publication Date
CN106454184A true CN106454184A (zh) 2017-02-22

Family

ID=58216974

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201611123359.3A Withdrawn CN106454184A (zh) 2016-12-08 2016-12-08 一种dvi接口电路及电视机

Country Status (1)

Country Link
CN (1) CN106454184A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110890047A (zh) * 2019-11-15 2020-03-17 Tcl华星光电技术有限公司 一种显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110890047A (zh) * 2019-11-15 2020-03-17 Tcl华星光电技术有限公司 一种显示装置

Similar Documents

Publication Publication Date Title
CN106993149B (zh) Lvds输出保护与防止带电插拔电路和lvds传输模块
CN105632442B (zh) 代码切换电路及液晶显示装置
CN104090855B (zh) Usb接口的usb模式和mhl模式的兼容方法和装置
CN110264937B (zh) 栅极驱动电路及其测试方法、和显示装置
CN101882736A (zh) 用于移动终端的数据传输转接装置
CN202549245U (zh) Led扫描电路
CN206596112U (zh) 一种dvi接口电路及电视机
CN101627347A (zh) 在功率岛边界处具有保护的系统、电路、芯片及方法
CN106454184A (zh) 一种dvi接口电路及电视机
CN104394347B (zh) 一种强制hdmi接口输出视频信号的装置和方法
CN102194436B (zh) Ddc接口隔离保护电路
CN103166062B (zh) 电子装置及其连接器
CN101584082B (zh) 提供静电放电保护和电磁干扰保护的系统和方法
CN203522947U (zh) 多路hdmi信号源输出电路和hdmi信源设备
CN205105319U (zh) 一种hdmi接口电路
CN105119118B (zh) 一种usb充电线
CN108674699A (zh) 一种分时复用双极选通的卫星等效系统
CN105118412A (zh) Dvi信号转换装置和dvi信号输入测试板卡
CN206282265U (zh) 一种热插拔保护系统
CN102902303A (zh) 计算机
CN102270838A (zh) 电源保护装置
CN206370683U (zh) 一种用于实用开关量输入数字信号的光耦隔离防雷电路
CN207601785U (zh) 外接电连接接口
CN105182214A (zh) 基于1-wire通信的电子标签在位状态的检测电路及方法
CN205958698U (zh) 检测电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication
WW01 Invention patent application withdrawn after publication

Application publication date: 20170222