CN106445570B - 超级输入输出芯片的设置类型辨识方法 - Google Patents

超级输入输出芯片的设置类型辨识方法 Download PDF

Info

Publication number
CN106445570B
CN106445570B CN201510482836.4A CN201510482836A CN106445570B CN 106445570 B CN106445570 B CN 106445570B CN 201510482836 A CN201510482836 A CN 201510482836A CN 106445570 B CN106445570 B CN 106445570B
Authority
CN
China
Prior art keywords
chip
super
bios
setting
initializing set
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510482836.4A
Other languages
English (en)
Other versions
CN106445570A (zh
Inventor
魏光群
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shencloud Technology Co Ltd
Kunda Computer Technology Kunshan Co Ltd
Original Assignee
Shencloud Technology Co Ltd
Kunda Computer Technology Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shencloud Technology Co Ltd, Kunda Computer Technology Kunshan Co Ltd filed Critical Shencloud Technology Co Ltd
Priority to CN201510482836.4A priority Critical patent/CN106445570B/zh
Publication of CN106445570A publication Critical patent/CN106445570A/zh
Application granted granted Critical
Publication of CN106445570B publication Critical patent/CN106445570B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Stored Programmes (AREA)

Abstract

本发明提供一种超级输入输出芯片设置类型辨识方法,其包括以下步骤:a.在开机程序时,BIOS芯片采用其中一组设置去初始化与其连接的Super IO芯片并通过所述UART串列传输界面将该设置的预先设计好的字符串传输给所述远端服务器;b.BIOS芯片检查是否通过所述UART串列传输界面接收到回传的特定的字符串,如果否则执行步骤c,如果是则执行步骤f;c.BIOS芯片检查是否已尝试到最后一组设置,如果是则设执行步骤e,如果否则执行步骤d;d.BIOS芯片采用下一组设置去初始化与其连接的Super IO芯片并通过所述UART串列传输界面将该下一组设置的预先设计好的字符串传输给所述远端服务器,接下来返回步骤b;e.BIOS芯片采用本地端Super IO芯片的设置,执行步骤f。f.所述BIOS芯片继续开机程序。

Description

超级输入输出芯片的设置类型辨识方法
【技术领域】
本发明是一种超级输入输出芯片的设置类型辨识方法。
【背景技术】
基本输入输出系统(以下简称BIOS)主要用于计算机开机过程中各种硬件设备的初始化和检测。当系统板上插入一片超级输入输出(以下简称Super IO)芯片时(定义为本地端Super IO芯片),系统板上的BIOS必须对本地端Super IO芯片进行初始化设定,而后才能使用此本地端Super IO上的UART串列传输界面进行串列传输工作,而当系统板插入伺服系统之中,需要与另一远端服务器沟通时,则沟通的界面是透过远端服务器上的远端SuperIO的UART串列传输界面连线,此系统板上的BIOS则必须针对远端服务器上的远端Super IO芯片进行另一初始化设定,以开通此系统板与远端服务器之UART串列传输界面,然而现有技术中,在开机的过程中BIOS无法自动辨别Super IO芯片设置类型是本地端super IO芯片还是远端Super IO芯片(超级输入输出芯片)因此无法就其类型分别做不同的初始化设定,也就导致无法顺利或正确的完成Super IO的初始化设定。
有鉴于此,本发明提供一种超级输入输出芯片的设置类型辨识方法,其可自动辨识超级输入输出芯片并作相应的初始化设定,不论系统板是插入一片Super IO芯片,或是系统板插入伺服系统之中,都能够顺利完成本地端或是远端Super IO的初始化设定。
【发明内容】
本发明的主要目的在于提供一种超级输入输出芯片设置类型辨识方法,其可自动辨识超级输入输出芯片的设置类型,不论电脑系统板是直接插入一片本地端Super IO芯片,或是电脑系统板藉由插入伺服系统之中与远端Super IO芯片连接的设置类型,都能够顺利完成不同设置类型的Super IO所分别对应的初始化设定。
为达上述目的,一种超级输入输出芯片设置类型辨识方法,其适用于一电脑系统板,所述电脑系统板上设置一BIOS芯片且连接一台远端服务器的UART串列传输界面并连接一目标Super IO芯片,所述BIOS芯片中预先存储多组分别适用于对应不同设置类型的所述预设Super IO芯片初始化设定,所述预设Super IO芯片初始化设定包含有本地端Super IO芯片初始化设定以及多组不同设置类型的远端Super IO芯片初始化设定,其包括以下步骤:
a.在所述电脑系统板的开机程序时,所述BIOS芯片按照所述初始化设定的预先设定的顺序采用第一组远端Super IO芯片初始化设定去初始化与其连接的目标Super IO芯片并通过所述UART串列传输界面将该第一组远端Super IO芯片初始化设定所对应的预设字符串传输给所述远端服务器;
b.所述BIOS芯片检查是否于一预设时间内通过所述UART串列传输界面接收到回传对应该预设字符串的特定字符串,如果否则执行步骤c,如果是则执行步骤f;
c.所述BIOS芯片检查是否已依照所述预先设定的顺序尝试到最后一组远端SuperIO芯片初始化设定且于该预设时间内没有收到回传对应该预设字符串的特定字符串,如果是则设执行步骤e,如果否则执行步骤d;
d.所述BIOS芯片采用下一组远端Super IO芯片初始化设定去初始化与其连接的目标Super IO芯片并通过所述UART串列传输界面将该下一组远端Super IO芯片初始化设定对应的预设字符串传输给所述远端服务器,接下来返回步骤b;
e.所述BIOS芯片采用本地端Super IO芯片初始化设定,执行步骤f;以及
f.所述BIOS芯片继续开机程序。
优选地,所述目标Super IO芯片插设在所述电脑系统板上,所述目标Super IO芯片直接与所述电脑系统板相连。
优选地,所述目标Super IO芯片插设在所述远端服务器上,所述目标Super IO芯片透过网络与所述电脑系统板连接。
优选地,所述初始化设定例如可为通讯端口位置、波特率、串列传输速度或端口基本输入输出地址。
与现有技术相比较,本发明超级输入输出芯片的设置类型辨识方法通过BIOS芯片采用其中一组远端Super IO芯片初始化设定去初始化与其连接的目标Super IO芯片并通过所述UART串列传输界面将该其中一组远端Super IO芯片初始化设定的预设字符串传输给所述远端服务器,在尝试完所有远端Super IO芯片初始化设定后没有任何回应时,该BIOS芯片采用本地端Super IO芯片初始化设定来完成与其通过内部连接线连接的目标Super IO的初始化设定,而当有回应时则代表与远端服务器沟通顺畅,采取对应的远端Super IO芯片初始化设定直接完成远端服务器的远端Super IO的初始化设定执行目标super IO的初始化,借此本发明可自动辨识超级输入输出芯片的设置类型,不论系统板是直接插入一片本地端Super IO芯片,或是藉由系统板插入伺服系统之中而与远端Super IO芯片连接,都能够顺利的自动完成不同设置类型的Super IO的初始化设定。
【附图说明】
图1为本发明超级输入输出芯片的设置类型辨识方法应用在Super IO芯片插设于电脑系统板上的的原理方框图。
图2为本发明超级输入输出芯片的设置类型辨识方法应用在Super IO芯片插设在远端服务器上的原理方框图。
图3为本发明超级输入输出芯片的设置类型辨识方法的流程图。
【具体实施方式】
请参阅图1所示,本发明提供一种超级输入输出芯片的设置类型辨识方法,其适用于一电脑系统板1,所述电脑系统板1上设置一BIOS芯片10且连接一台远端服务器2的UART串列传输界面20并连接一Super IO芯片3,所述Super IO芯片3插设在所述电脑系统板1上与所述电脑系统板1通过内部连接线直接连接,或是,如图2所示,所述Super IO芯片3插设在所述远端服务器2上通过网络与所述电脑系统板1间接连接,所述BIOS芯片10中预先存储多组适用于所述Super IO芯片3的初始化设定(Configuration),所述初始化设定包含有本地端Super IO芯片的初始化设定以及多组不同类型的远端Super IO芯片初始化设定,其中,所述初始化设定例如可为通讯端口(COM Port)位置、波特率(Baud rate)、串列传输速度或端口基本输入输出地址(COM Port Base IO Address 0x3F8或0x2F8),在本实施例中,如图3所示,所述超级输入输出芯片设置类型辨识方法包括以下步骤:
步骤100:在所述电脑系统板1的开机程序时,所述BIOS芯片10按照所述初始化设定的预先设定的顺序采用第一组初始化设定去初始化与其连接的Super IO芯片3并通过所述UART串列传输界面20将该第一组初始化设定所对应的预设字符串传输给所述远端服务器2。
步骤200:所述BIOS芯片10检查是否于一预设时间内通过所述UART串列传输界面20接收到回传对应该预设字符串的特定字符串,如果否则执行步骤300,如果是则执行步骤600;
步骤300:所述BIOS芯片10检查是否依照所述预先设定的顺序已尝试到最后一组初始化设定且于该预设时间内没有收到回传对应该预设字符串的特定字符串,如果是则设执行步骤500,如果否则执行步骤400;
步骤400:所述BIOS芯片10依照所述预先设定的顺序采用下一组初始化设定去初始化与其连接的Super IO芯片3并通过所述UART串列传输界面20将该下一组初始化设定对应的预设字符串传输给所述远端服务器2,接下来返回步骤200;
步骤500:所述BIOS芯片10采用本地端Super IO芯片的初始化设定,执行步骤600。
步骤600:所述BIOS芯片10继续开机程序。
综上所述,上述各实施例及图示仅为本发明之较佳实施例而已,但不能以之限定本发明实施之范围,即大凡依本发明申请专利范围所作之均等变化与修饰,皆应属本发明专利涵盖之范围内。

Claims (4)

1.一种超级输入输出芯片设置类型辨识方法,其适用于一电脑系统板,所述电脑系统板上设置一BIOS芯片且连接一台远端服务器的UART串列传输界面并连接一目标Super IO芯片,所述BIOS芯片中预先存储多组分别适用于对应不同设置类型的预设Super IO芯片初始化设定,所述预设Super IO芯片初始化设定包含有本地端Super IO芯片初始化设定以及多组不同设置类型的远端Super IO芯片初始化设定,其特征在于,包括以下步骤:
a.在所述电脑系统板的开机程序时,所述BIOS芯片按照所述远端Super IO芯片初始化设定的预先设定的顺序采用第一组远端Super IO芯片初始化设定通过网络去初始化与其通过网络连接的目标Super IO芯片,并通过所述UART串列传输界面将该第一组远端SuperIO芯片初始化设定所对应的预设字符串传输给所述远端服务器;
b.所述BIOS芯片检查是否于一预设时间内通过所述UART串列传输界面接收到回传对应该预设字符串的特定字符串,如果否则执行步骤c,如果是则执行步骤f;
c.所述BIOS芯片检查是否已依照所述预先设定的顺序尝试到最后一组远端Super IO芯片初始化设定且于该预设时间内没有收到回传对应该预设字符串的特定字符串,如果是则设执行步骤e,如果否则执行步骤d;
d.所述BIOS芯片依照所述预先设定的顺序采用下一组远端Super IO芯片初始化设定通过网络去初始化与其通过网络连接的目标Super IO芯片并通过所述UART串列传输界面将该下一组远端Super IO芯片初始化设定对应的预设字符串传输给所述远端服务器,接下来返回步骤b;
e.所述BIOS芯片采用本地端Super IO芯片初始化设定,去初始化与其内部连接线连接的目标Super IO芯片,接着执行步骤f;以及
f.所述BIOS芯片继续开机程序。
2.根据权利要求1所示的超级输入输出芯片设置类型辨识方法,其特征在于,所述目标Super IO芯片插设在所述电脑系统板上,所述目标Super IO芯片直接与所述电脑系统板相连而为一本地端Super IO芯片。
3.根据权利要求1所示的超级输入输出芯片设置类型辨识方法,其特征在于,所述目标Super IO芯片插设在所述远端服务器上,所述目标Super IO芯片透过网络与所述电脑系统板连接,而为一远端Super IO芯片。
4.根据权利要求1所示的超级输入输出芯片设置类型辨识方法,其特征在于,所述初始化设定包括通讯端口位置、波特率、串列传输速度及端口基本输入输出地址其中至少一者。
CN201510482836.4A 2015-08-08 2015-08-08 超级输入输出芯片的设置类型辨识方法 Active CN106445570B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510482836.4A CN106445570B (zh) 2015-08-08 2015-08-08 超级输入输出芯片的设置类型辨识方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510482836.4A CN106445570B (zh) 2015-08-08 2015-08-08 超级输入输出芯片的设置类型辨识方法

Publications (2)

Publication Number Publication Date
CN106445570A CN106445570A (zh) 2017-02-22
CN106445570B true CN106445570B (zh) 2019-12-03

Family

ID=58092979

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510482836.4A Active CN106445570B (zh) 2015-08-08 2015-08-08 超级输入输出芯片的设置类型辨识方法

Country Status (1)

Country Link
CN (1) CN106445570B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1731354A (zh) * 2005-08-16 2006-02-08 中国船舶重工集团公司第七○九研究所 Pc架构嵌入式系统中上电自检的设计方法
CN101533364A (zh) * 2008-03-11 2009-09-16 鸿富锦精密工业(深圳)有限公司 主机板开机电路
CN101599021A (zh) * 2009-06-15 2009-12-09 浪潮电子信息产业股份有限公司 一种在系统启动过程中更新刀片主板配置信息的方法
CN204462986U (zh) * 2015-03-16 2015-07-08 深圳优哲信息技术有限公司 新型主板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1731354A (zh) * 2005-08-16 2006-02-08 中国船舶重工集团公司第七○九研究所 Pc架构嵌入式系统中上电自检的设计方法
CN101533364A (zh) * 2008-03-11 2009-09-16 鸿富锦精密工业(深圳)有限公司 主机板开机电路
CN101599021A (zh) * 2009-06-15 2009-12-09 浪潮电子信息产业股份有限公司 一种在系统启动过程中更新刀片主板配置信息的方法
CN204462986U (zh) * 2015-03-16 2015-07-08 深圳优哲信息技术有限公司 新型主板

Also Published As

Publication number Publication date
CN106445570A (zh) 2017-02-22

Similar Documents

Publication Publication Date Title
CN111506345B (zh) 一种非型闪存指令组合验证方法、系统、存储介质和终端
CN106656562B (zh) 一种olt批量下发onu配置的检测方法及装置
CN106326171A (zh) 硬盘背板的硬盘类型识别方法和装置
CN104811359A (zh) 一种串口通信方法及终端
CN105320595A (zh) 一种应用测试方法和装置
CN104010077A (zh) 一种信息处理方法及电子设备
CN106034113A (zh) 数据处理方法及装置
CN104536874A (zh) 客户端崩溃定位方法和设备
CN110235393A (zh) 自动化测试方法及系统
CN110990116B (zh) 在智能网卡和虚拟机之间传输数据的方法、装置和系统
CN103746873A (zh) 通信模块测试系统和方法
CN105243042A (zh) 数据烧录方法和数据烧录装置
CN106445570B (zh) 超级输入输出芯片的设置类型辨识方法
CN111176164A (zh) 一种扩展多个远程输入输出模块的方法、装置及介质
CN109120731B (zh) 一种通用型通讯方法、系统及装置
CN109189705A (zh) 一种usb扩展方法、装置、设备、存储介质及系统
CN109271096A (zh) Nvme存储扩展系统
CN103746842A (zh) 一种检测线卡故障重起的方法及系统
CN104156329A (zh) 在动态链接库中实现usb设备插拔识别的方法
CN106293789A (zh) Vrd固件自动更新系统及其方法
CN103838699A (zh) 一种可插拔的多功能移动金融终端及其端口号固定方法
CN106993068B (zh) 一种刀片服务器管理内网ip的自动分配方法
CN107046469B (zh) 一种用于服务器负载均衡网卡设备扩展的方法
CN102752365B (zh) 信息处理的方法与装置
CN113806273B (zh) 快速周边组件互连数据传输控制系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant