CN106357998A - 一种osd图形显示处理装置 - Google Patents

一种osd图形显示处理装置 Download PDF

Info

Publication number
CN106357998A
CN106357998A CN201510796756.6A CN201510796756A CN106357998A CN 106357998 A CN106357998 A CN 106357998A CN 201510796756 A CN201510796756 A CN 201510796756A CN 106357998 A CN106357998 A CN 106357998A
Authority
CN
China
Prior art keywords
layer
data
osd
buffer unit
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510796756.6A
Other languages
English (en)
Other versions
CN106357998B (zh
Inventor
袁扬智
刘俊秀
石岭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Arkmicro Technologies Inc
Original Assignee
Arkmicro Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Arkmicro Technologies Inc filed Critical Arkmicro Technologies Inc
Priority to CN201510796756.6A priority Critical patent/CN106357998B/zh
Publication of CN106357998A publication Critical patent/CN106357998A/zh
Application granted granted Critical
Publication of CN106357998B publication Critical patent/CN106357998B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/431Generation of visual interfaces for content selection or interaction; Content or additional data rendering
    • H04N21/4312Generation of visual interfaces for content selection or interaction; Content or additional data rendering involving specific graphical features, e.g. screen layout, special fonts or colors, blinking icons, highlights or animations
    • H04N21/4314Generation of visual interfaces for content selection or interaction; Content or additional data rendering involving specific graphical features, e.g. screen layout, special fonts or colors, blinking icons, highlights or animations for fitting data in a restricted space on the screen, e.g. EPG data in a rectangular grid
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/435Processing of additional data, e.g. decrypting of additional data, reconstructing software from modules extracted from the transport stream
    • H04N21/4355Processing of additional data, e.g. decrypting of additional data, reconstructing software from modules extracted from the transport stream involving reformatting operations of additional data, e.g. HTML pages on a television screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/47End-user applications

Abstract

本发明公开一种OSD图形显示处理装置,包括微控制模块、存储模块、时序产生模块、OSD控制模块、视频处理模块和输出处理模块。微控制模块用于控制各个模块的工作;存储模块用于存储OSD源数据,OSD源数据包括背景层数据、图标层数据和焦点层数据,分别存储在不同的地址空间;时序产生模块产生时序信号;OSD控制模块对OSD源数据进行解码解压处理,并行输出至输出处理模块;视频处理模块解码视频信号,输出至输出处理模块;输出处理模块进行叠加处理。本发明只需采用低成本的存储器即可满足较高的显示要求,达到高性能的显示效果。

Description

一种OSD图形显示处理装置
技术领域
本发明涉及图像处理技术领域,尤其涉及一种OSD图形显示处理装置。
背景技术
近年来,可视对讲和监控系统在楼宇及车载等各个领域得到了广泛的应用,市场发展迅速。在可视对讲及安防监控等系统中,OSD(On Screen Display,在屏显示)技术是不可或缺的部分,OSD技术为用户提供友好的人机界面,能够使用户获得更多的附加信息。通过OSD技术,监控系统中的相关信息就可以通过字符、图标等方式反映给用户,用户可以选取所需要控制的对象直观地进行操作。
传统的技术中,OSD只能显示简单的字符文字和色彩单一的界面,而无法显示复杂绚丽的位图OSD界面,对复杂精确美观的OSD控制而言显得远远不够。随着技术的发展,现在主流电视的系统板上都有大容量DDR(DoubleData Rate,双倍速率同步动态随机存储器)芯片,可以把图形直接存储在DDR中。然而这也需要耗费大量的CPU资源,功耗极大,并且DDR等存储器本身成本也比较高,此外,DDR存储器一般都和32位以上的CPU核搭配使用,总线架构都是32位以上的,使得OSD显示芯片的成本更加昂贵。
目前市场上的可视门铃及车载监控显示的系统中,从芯片厂商到板卡厂商,各商家的竞争都已经达到白热化的阶段,市场要求产品成本低,而功能和性能要越来越高。在显示驱动芯片中,通常的视频输入都是CVBS(Composite Video Broadcast Signal,复合视频广播信号)信号,输出驱动各种小尺寸显示屏,一般使用8位MCU(Microcontroller Unit,微控制单元)架构的芯片就可以实现监控显示的功能,不足的是,这些芯片中提供的OSD通常都是字符型的单一色彩的OSD界面,不能满足较高的图像显示要求。然而采用昂贵的DDR存储器以及32位CPU架构的系统,成本太高,显然也是不符合市场需求的。
发明内容
本发明所要解决的技术问题是提供一种OSD图形显示处理装置,其可实现低成本高性能的OSD图形界面的显示。
为解决本发明的技术问题,本发明公开一种OSD图形显示处理装置,包括微控制模块、存储模块、时序产生模块、OSD控制模块、视频处理模块和输出处理模块;
所述微控制模块用于控制存储模块、时序产生模块、OSD控制模块、视频处理模块和输出处理模块的工作;
所述存储模块用于根据微控制模块的控制,读取及存储OSD源数据,接收OSD控制模块的请求后并行输出;所述OSD源数据包括背景层数据、图标层数据和焦点层数据,分别存储在不同的地址空间;
所述时序产生模块用于根据微控制模块的控制,产生满足显示时序需求的时序信号,发送到OSD控制模块、视频处理模块和输出处理模块;
所述OSD控制模块用于根据微控制模块的控制及接收到的时序信号,从存储模块获取OSD源数据,并进行解码解压处理后,生成OSD解码数据并暂存,根据时序信号并行输出至输出处理模块;所述OSD解码数据包括背景层解码数据、图标层解码数据和焦点层解码数据,分别暂存于OSD控制模块中不同的缓存空间;
所述视频处理模块用于根据微控制模块的控制及接收到的时序信号,对获取的视频信号进行解码处理,生成视频解码数据,根据时序信号输出至输出处理模块;
所述输出处理模块用于根据微控制模块的控制和接收到的时序信号,接收所述OSD解码数据和视频解码数据,将OSD解码数据和视频解码数据进行叠加处理,生成OSD视频叠加数据后输出。
其中,所述存储模块包括存储单元、读写控制单元、存储器访问单元、缓存控制单元和缓存单元;
所述存储单元用于存储OSD源数据,将背景层数据、图标层数据和焦点层数据存储在不同的存储区域;
所述读写控制单元用于接收OSD源数据,根据存储单元的读写时序和微控制模块配置的地址空间,将背景层数据、图标层数据和焦点层数据分别写入存储单元对应的地址空间中,以及根据存储器访问单元的请求,从存储单元读取OSD源数据发送给存储器访问单元;
所述存储器访问单元用于通过读写控制单元从所述存储单元中获取OSD源数据,再通过缓存控制单元,将OSD源数据存储到缓存单元;
所述缓存单元用于暂存所述OSD源数据,将背景层数据、图标层数据和焦点层数据分别暂存在不同的缓存区域;
所述缓存控制单元用于接收所述存储器访问单元传输的OSD源数据,根据缓存单元的读写时序和微控制模块配置的地址空间,将背景层数据、图标层数据和焦点层数据分别写入缓存单元对应的地址空间中,以及根据OSD控制模块的请求,从缓存单元读出OSD源数据发送给OSD控制模块。
其中,所述存储单元采用两线SPI flash存储器。
其中,所述存储器访问单元采用DMA存储器访问模块。
其中,所述缓存单元采用SDRAM存储器。
其中,所述OSD控制模块包括接口输入单元、背景层第一级缓存单元、背景层处理单元、背景层第二级缓存单元、图标层第一级缓存单元、图标层处理单元、图标层第二级缓存单元、焦点层第一级缓存单元、焦点层处理单元和焦点层第二级缓存单元;
所述接口输入单元根据所述时序信号,产生OSD源数据获取请求,接收OSD源数据,将背景层数据写入背景层第一级缓存单元,将图标层数据写入图标层第一级缓存单元,将焦点层数据写入焦点层第一级缓存单元;
所述背景层第一级缓存单元用于接收及暂存所述背景层数据,输出到背景层处理单元;
所述图标层第一级缓存单元用于接收及暂存所述图标层数据,输出到图标层处理单元;
所述焦点层第一级缓存单元用于接收及暂存所述焦点层数据,输出到焦点层处理单元;
所述背景层处理单元用于在所述背景层第一级缓存单元数据不空且所述背景层第二级缓存单元数据不满时,从背景层第一级缓存单元获取背景层数据,根据微控制器设置的解码格式进行解码解压处理后,生成背景层解码数据输出到背景层第二级缓存单元;
所述图标层处理单元用于在所述图标层第一级缓存单元数据不空且所述图标层第二级缓存单元数据不满时,从图标层第一级缓存单元获取图标层数据,根据微控制器设置的解码格式进行解码解压处理后,生成图标层解码数据输出到图标层第二级缓存单元;
所述焦点层处理单元用于在所述焦点层第一级缓存单元数据不空且所述焦点层第二级缓存单元数据不满时,从焦点层第一级缓存单元获取焦点层数据,根据微控制器设置的解码格式进行解码解压处理后,生成焦点层解码数据输出到焦点层第二级缓存单元;
所述背景层第二级缓存单元用于接收及暂存所述背景层解码数据,根据所述时序信号,将背景层解码数据输出至所述输出处理模块;
所述图标层第二级缓存单元用于接收及暂存所述图标层解码数据,根据所述时序信号,将图标层解码数据输出至所述输出处理模块;
所述焦点层第二级缓存单元用于接收及暂存所述焦点层解码数据,根据所述时序信号,将焦点层解码数据输出至所述输出处理模块。
其中,所述背景层处理单元包括真彩色处理单元和查找表色处理单元;
所述真彩色处理单元用于当微控制模块将背景层设置为真彩色处理模式时工作,在所述背景层第一级缓存单元数据不空且所述背景层第二级缓存单元数据不满时,从背景层第一级缓存单元获取背景层数据,按照真彩色格式进行解码解压处理,生成RGB格式的背景层解码数据输出到背景层第二级缓存单元;
所述查找表色处理单元用于当微控制模块将背景层设置为颜色查找表处理模式时工作,在所述背景层第一级缓存单元数据不空且所述背景层第二级缓存单元数据不满时,从背景层第一级缓存单元获取背景层数据,按照颜色查找表格式进行解码解压处理,生成颜色查找表格式的背景层解码数据输出到背景层第二级缓存单元。
其中,所述图标层处理单元和焦点层处理单元采用颜色查找表格式进行解码解压处理。9、如权利要求6所述的OSD图形显示处理装置,其特征在于,所述背景层第一级缓存单元、图标层第一级缓存单元和焦点层第一级缓存单元采用同步FIFO设计;所述背景层第二级缓存单元、图标层第二级缓存单元和焦点层第二级缓存单元采用异步FIFO设计。
其中,当所述微控制模块设置背景层处理单元、图标层处理单元和焦点层处理单元为颜色查找表解码格式时,所述存储模块存储经过压缩后的OSD源数据;所述背景层处理单元、图标层处理单元和焦点层处理单元分别从背景层第一级缓存单元、图标层第一级缓存单元、焦点层第一级缓存单元获取背景层数据、图标层数据和焦点层数据后,进行解码解压处理,再将解码解压后的实际颜色索引值,分别写入到背景层第二级缓存单元、图标层第二级缓存单元和焦点层第二级缓存单元。
其中,所述输出处理模块根据微控制模块配置的图形叠加方式参数,将OSD解码数据和视频解码数据进行叠加处理,生成OSD视频叠加数据;所述图形叠加方式包括显示优先级和显示透明度。
与现有技术相比,本发明具有如下有益效果:本发明的OSD显示处理装置按类别将OSD源数据存储在不同的地址空间,并行输出至OSD控制模块进行处理,以及处理后的OSD解码数据也按类别存储在不同缓存空间,并行输出至输出处理模块。这样一来就只需采用低成本的存储器即可满足较高的显示要求,达到高性能的显示效果。
附图说明
图1是本发明实施例的OSD图形显示处理装置结构图;
图2是本发明实施例的OSD图形显示处理装置的存储模块结构图;
图3是本发明实施例的OSD图形显示处理装置的OSD控制模块结构图。
具体实施方式
下面结合附图和实施例,对本发明作进一步详细说明。
如图1所示,本发明实施例提供的OSD显示处理装置包括:微控制模块、存储模块、时序产生模块、OSD控制模块、视频处理模块和输出处理模块。
微控制模块采用MCU(Microcontroller Unit,微控制单元)控制器(例如:8051系列的MCU),作为整个OSD显示处理装置的处理器,用于控制各个模块的工作,在各个模块中配置相应的工作参数,包括存储地址、图形叠加方式、解码格式、显示模式等参数以及响应中断,协调各个模块之间的工作。
存储模块根据微控制模块的控制,读取及存储OSD源数据,接收OSD控制模块的请求后并行输出。其中,OSD源数据包括背景层数据、图标层数据和焦点层数据,分别存储在不同的地址空间。具体地,在本发明实施例中,OSD源数据分为背景层数据、图标层数据和焦点层数据。通常将用作背景显示的图片作为背景层数据,将用于图标显示的图片作为图标层数据,将用于显示图标焦点的图片作为焦点层数据。
具体地,微控制模块给存储模块配置背景层数据、图标层数据和焦点层数据的存储地址,存储模块根据微控制模块配置的存储地址,将从外部系统获取的背景层数据、图标层数据和焦点层数据,并对应存储在微控制模块所配置的存储地址中。存储模块接收到OSD控制模块的获取OSD源数据的请求后,根据背景层数据、图标层数据和焦点层数据的存储地址,读取背景层数据、图标层数据和焦点层数据,并行输出至OSD控制模块。具体地,获取OSD源数据的请求即为获取背景层数据、图标层数据和焦点层数据的请求。
时序产生模块根据微控制模块的控制,产生满足显示时序需求的时序信号,发送到OSD控制模块、视频处理模块和输出处理模块。微控制模块给时序产生模块配置合适的时序参数,使时序产生模块根据各种显示屏的时序需求产生合适的驱动屏的时序信号。OSD控制模块根据微控制模块的控制及接收到的时序信号,从存储模块获取OSD源数据,并进行解码解压处理后,生成OSD解码数据并暂存,根据时序信号并行输出至输出处理模块;OSD解码数据包括背景层解码数据、图标层解码数据和焦点层解码数据,分别暂存于OSD控制模块中不同的缓存空间。
具体地,OSD控制模块根据时序产生单元产生的时序信号,向存储模块发出OSD源数据获取请求,背景层数据、图标层数据和焦点层数据是并行获取,然后根据微控制模块配置的解码模式,对背景层数据、图标层数据和焦点层数据进行相应模式的解码,生成背景层解码数据、图标层解码数据和焦点层解码数据,并分别暂存于不同的缓存空间。再根据时序信号,将背景层解码数据、图标层解码数据和焦点层解码数据并行输出至输出处理模块。
视频处理模块根据微控制模块的控制及接收到的时序信号,对获取的视频信号进行解码处理,生成视频解码数据,根据时序信号输出至输出处理模块。
具体地,微控制模块给视频处理模块配置符合显示屏需求的视频解码模式,视频处理模块接收外部系统的视频信号后,根据微控制模块配置的视频解码模式,进行视频解码处理,生成相应格式的视频解码数据,再根据接收到的时序信号,将视频解码数据输出至输出处理模块。
输出处理模块根据微控制模块的控制和接收到的时序信号,接收所述OSD解码数据和视频解码数据,将OSD解码数据和视频解码数据进行叠加处理,生成OSD视频叠加数据后输出。
具体地,微控制模块配置输出处理模块的图形叠加方式参数。输出处理模块将OSD解码数据和视频解码数据,根据微控制模块所配置的图形叠加方式,进行叠加处理,生成OSD视频叠加数据,然后,根据时序产生单元产生的时序信号,将OSD视频叠加数据驱动至显示屏,使得显示屏显示出OSD图形叠加在视频图像上的效果。其中,图形叠加方式包括显示优先级和显示透明度。
在本实施例中,显示优先级是从背景层、图标层、焦点层到视频图像依次增高。背景层的显示优先级最低,图标层根据每个点的属性依次叠加在背景层之上,焦点层又叠加在图标层之上。图标层的属性包括透明无色或可替代。当图标层的索引值指向可替代色时,表明图标层的显示区域可以用于显示视频图像。通过将视频图像数据在图标层的可替代色区域内直接替代图标层的原有数据,从而实现在图标层区域内显示视频图像的功能。
本发明实施例的OSD显示处理装置按类别将OSD源数据存储在不同的地址空间,并行输出至OSD控制模块进行处理,以及处理后的OSD解码数据也按类别存储在不同缓存空间,并行输出至输出处理模块。这样一来就只需采用低成本的存储器即可满足较高的显示要求,达到高性能的显示效果。
为进一步提高数据处理效率,提升显示性能,如图2所示,在本发明另一实施例中,存储模块包括存储单元、读写控制单元、存储器访问单元、缓存控制单元和缓存单元。
存储单元用于存储OSD源数据,将背景层数据、图标层数据和焦点层数据存储在不同的地址空间。
读写控制单元接收OSD源数据,根据存储单元的读写时序和微控制模块配置的地址空间,将背景层数据、图标层数据和焦点层数据分别写入存储单元对应的地址空间中,以及根据存储器访问单元的请求,从存储单元读取OSD源数据发送给存储器访问单元。
具体地,读写控制单元在存储单元的写数据时序到来时,将所接收的OSD源数据按微控制模块的配置写入存储单元相应的地址空间中。在读数据时序到来时,根据存储器访问单元的请求,从各层数据相应的存储地址中读取相应的数据发送给存储器访问单元。微控制模块给背景层数据、图标层数据和焦点层数据分别配置了不同的存储地址空间,使这三层数据分别存储在不同的区域,方便读取和写入的操作,提高处理速度。
在本发明实施例中,存储单元可提供的图片存储格式包括真彩色的RGB格式、256色的颜色查找表格式,通过后续OSD控制模块的处理,可呈现出丰富的OSD画面效果。
存储器访问单元用于通过读写控制单元从所述存储单元中获取OSD源数据,再通过缓存控制单元,将OSD源数据存储到缓存单元。具体地,存储器访问单元控制读写控制单元和缓存控制单元,调度从存储单元中将OSD源数据直接搬运到缓存单元中,以利于OSD控制模块使用。
在本发明实施例中,存储器访问单元采用DMA(Direct Memory Access,直接内存存取)存储器访问模块。微控制模块给DMA配置源地址和目标地址,以及需搬运的数据长度之后,使能DMA模块,DMA模块则直接从源地址取出数据,写入到目标地址,实现数据的快速搬运,提高处理速度。在此处,源地址为存储单元,目标地址为缓存单元。
缓存单元用于暂存所述OSD源数据,将背景层数据、图标层数据和焦点层数据分别暂存在不同的缓存区域。
缓存控制单元用于接收所述存储器访问单元传输的OSD源数据,根据缓存单元的读写时序和微控制模块配置的地址空间,将背景层数据、图标层数据和焦点层数据分别写入缓存单元相应的存储地址,以及根据OSD控制模块的请求,从缓存单元读出OSD源数据发送给OSD控制模块。
具体地,缓存控制单元在缓存单元的写数据时序到来时,将接收到的OSD源数据,根据微控制模块的配置的地址空间,将背景层数据、图标层数据和焦点层数据分别写入缓存单元相应的地址空间中,使背景层数据、图标层数据和焦点层数据分别暂存在缓存单元不同的存储区域。缓存控制单元根据OSD控制模块的OSD源数据获取请求,在缓存单元的读数据时序到来时,从相应的地址空间读取背景层数据、图标层数据和焦点层数据,并行输出至OSD控制模块。
在本发明实施例中,缓存单元采用SDRAM(Synchronous DynamicRandom Access Memory,同步动态随机存储器)存储器。使用SDRAM的好处是,可以在系统只需要显示视频,不需要显示OSD图形的时候,将SDRAM存储器及SDRAM控制器共享给视频处理单元使用。在可视门铃这类芯片中,接收的主流信号仍都是CVBS(Composite Video Broadcast Signal,复合视频广播信号)信号,这时候若搭配SDRAM存储器进行解码,还能实现3D梳状滤波以及3D降噪等功能,使视频图像显示效果更好。
在本发明实施例中,存储单元采用两线的SPI(serial peripheral interface串行外围设备接口)flash存储器即可,不需要昂贵高速的4线SPI Flash,配和后续的SDRAM存储器即可实现漂亮的OSD界面,并且相较其它架构的类似功能OSD处理装置,这样实现的OSD图形界面更流畅稳定,不会出现切换OSD界面时出现黑屏及花屏等现象。另外,存储单元也可以采用其他类型的存储器,例如并行flash存储器等。
本发明实施例的存储模块采用存储器和缓存相结合的架构,可以进一步降低成本,同时提升显示性能。
如图3所示,在本发明又一实施例中,OSD控制模块包括接口输入单元、背景层第一级缓存单元、背景层处理单元、背景层第二级缓存单元、图标层第一级缓存单元、图标层处理单元、图标层第二级缓存单元、焦点层第一级缓存单元、焦点层处理单元和焦点层第二级缓存单元。
接口输入单元根据接收到的时序信号,产生OSD源数据获取请求,接收OSD源数据,将背景层数据写入背景层第一级缓存单元,将图标层数据写入图标层第一级缓存单元,将焦点层数据写入焦点层第一级缓存单元。
具体地,背景层数据、图标层数据和焦点层数据是并行需求,接口输入单元设计了3个独立的窗口,当相应的窗口打开后,根据时序产生模块产生的时序信号,结合各个窗口的起始结束位置,产生相应的数据请求信号,缓存控制模块接收到数据请求信号后,再将OSD源数据从缓存中读出。接口输入单元将OSD源数据写到每个窗口相应的第一级缓存单元。
背景层第一级缓存单元用于接收及暂存所述背景层数据,输出到背景层处理单元。
背景层处理单元用于在背景层第一级缓存单元数据不空且背景层第二级缓存单元数据不满时,从背景层第一级缓存单元获取背景层数据,进行解码解压处理后,生成背景层解码数据输出到背景层第二级缓存单元。
背景层第二级缓存单元用于接收及暂存背景层解码数据,根据时序信号,将背景层解码数据输出至输出处理模块。
具体地,由于背景层显示的图案较为复杂,色彩较丰富,因此,本实施例中,背景层处理单元包括真彩色处理单元和查找表色处理单元。其中查找表色处理单元为支持256色的颜色查找表模式。通过灵活的配置,可实现色彩丰富,细节复杂的背景图案,实际中真彩色以及256色已经完全可以满足不同的位图OSD图形的显示需求。
真彩色处理单元用于当微控制模块将背景层设置为真彩色处理模式时工作,在所述背景层第一级缓存单元数据不空且所述背景层第二级缓存单元数据不满时,从背景层第一级缓存单元获取背景层数据,按照真彩色格式进行解码解压处理,生成RGB(Red Green Blue,红黄蓝)格式的背景层解码数据输出到背景层第二级缓存单元。当背景层图片需显示的格式为RGB格式,例如RGB888或RGB565时,微控制模块就启动真彩色处理单元工作。
查找表色处理单元用于当微控制模块将背景层设置为颜色查找表处理模式时工作,在背景层第一级缓存单元数据不空且背景层第二级缓存单元数据不满时,从背景层第一级缓存单元获取背景层数据,按照颜色查找表格式进行解码解压处理,生成颜色查找表格式的背景层解码数据输出到背景层第二级缓存单元。
在设置为颜色查找表处理模式时,本实施例对OSD背景层图片先进行压缩。因此,背景层处理单元需要将从背景层第一级缓存单元中读出的数据进行RLE解码解压处理,最后再将解码解压后的实际颜色索引值,写入到背景层第二级缓存单元中。其中,所述压缩算法可采用JPEG压缩算法、RLE(RunLength Encoding)行程长度压缩算法等等,具体采用哪种压缩算法,本领域技术人员可以视实际需求而定,包括算法的有损或无损、解码速度等。
图标层第一级缓存单元用于接收及暂存所述图标层数据,输出到图标层处理单元。
图标层处理单元用于在图标层第一级缓存单元数据不空且图标层第二级缓存单元数据不满时,从图标层第一级缓存单元获取图标层数据,进行解码解压处理后,生成图标层解码数据输出到图标层第二级缓存单元。
图标层第二级缓存单元用于接收及暂存图标层解码数据,根据时序信号,将图标层解码数据输出至输出处理模块。
焦点层第一级缓存单元用于接收及暂存焦点层数据,输出到焦点层处理单元。
焦点层处理单元用于在焦点层第一级缓存单元数据不空且焦点层第二级缓存单元数据不满时,从焦点层第一级缓存单元获取焦点层数据,进行解码解压处理后,生成焦点层解码数据输出到焦点层第二级缓存单元。
焦点层第二级缓存单元用于接收及暂存焦点层解码数据,根据时序信号,将焦点层解码数据输出至输出处理模块。
由于图标层图形和焦点层图形较为简单,所以图标层处理单元和焦点层处理单元设置为查找表色处理模块即可,这样不会消耗太多的系统资源。因此,在图标层处理单元和焦点层处理单元采用颜色查找表模式时,本实施例也采用压缩算法对OSD图标层图片和OSD焦点层图片先进行压缩,图标层处理单元和焦点层处理单元同样需要将从各自的第一级缓存中读出的数据进行对应解码解压处理,最后再将解码解压后的实际颜色索引值,写入到各自的第二级缓存中。同样的,本领域技术人员可以采用JPEG、RLE等等压缩算法对OSD图标层图片和OSD焦点层图片进行压缩。具体采用哪种压缩算法,本领域技术人员可以视实际需求而定,包括算法的有损或无损、解码速度等。
通常图标层是由多个小图标组成的一个大区域,本实施例,在需要显示背景层图片的区域,就将图标层的该区域设置为透明,通过输出处理模块的叠加处理实现,因此,本实施例的OSD控制模块只需处理三层数据就已经满足复杂的OSD应用的显示需求,无需消耗CPU资源。然而,现有技术中的OSD显示处理装置需要处理多个图层,所有的图层处理都通过软件更改DDR中的内容来实现,耗费极大的CPU资源和带宽。
焦点层实际上是在图标层的上面叠加的一个类似的小图标。例如在图标层中的“设置”菜单选项,在触摸到“设置”后,需要在小图标上显示一个焦点层,可在该菜单选项上作一些特效处理,例如反色、变色、高亮或者填充色等操作,这样方便直观地反馈信息给用户,触摸进入“设置”的子菜单。
另外,在本实施例中,背景层第一级缓存单元、图标层第一级缓存单元和焦点层第一级缓存单元采用同步FIFO(First In First Out,先进先出)设计。背景层第二级缓存单元、图标层第二级缓存单元和焦点层第二级缓存单元采用异步FIFO设计。因为缓存之前的数据处理都是和存储模块同步的,采用同步FIFO数据处理速率高,而最终显示的OSD界面必须要同步到显示时钟域,所以需要异步FIFO。
总之,为了提高显示性能,本实施例的OSD控制模块在每一行消隐或场消隐期间预先取出一行内或一场内要处理的OSD数据,存入相应的第一级缓存单元,并根据各个图层的属性进行预处理,然后将处理后可显示的图像数据写到相应的第二级缓存单元,最终根据显示的时序和窗口位置从第二级缓存单元中读取显示数据,经最终的叠加处理后输出显示。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,所述的存储介质可为磁碟、光盘、只读存储记忆体(Read-OnlyMemory,ROM)或随机存储记忆体(Random Access Memory,RAM)等。
以上举较佳实施例,对本发明的目的、技术方案和优点进行了进一步详细说明,所应理解的是,以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内,本发明所主张的权利范围应以发明申请范围所述为准,而非仅限于上述实施例。

Claims (10)

1.一种OSD图形显示处理装置,其特征在于,包括微控制模块、存储模块、时序产生模块、OSD控制模块、视频处理模块和输出处理模块;
所述微控制模块用于控制存储模块、时序产生模块、OSD控制模块、视频处理模块和输出处理模块的工作;
所述存储模块用于根据微控制模块的控制,读取及存储OSD源数据,接收OSD控制模块的请求后并行输出;所述OSD源数据包括背景层数据、图标层数据和焦点层数据,分别存储在不同的地址空间;
所述时序产生模块用于根据微控制模块的控制,产生满足显示时序需求的时序信号,发送到OSD控制模块、视频处理模块和输出处理模块;
所述OSD控制模块用于根据微控制模块的控制及接收到的时序信号,从存储模块获取OSD源数据,并进行解码解压处理后,生成OSD解码数据并暂存,根据时序信号并行输出至输出处理模块;所述OSD解码数据包括背景层解码数据、图标层解码数据和焦点层解码数据,分别暂存于OSD控制模块中不同的缓存空间;
所述视频处理模块用于根据微控制模块的控制及接收到的时序信号,对获取的视频信号进行解码处理,生成视频解码数据,根据时序信号输出至输出处理模块;
所述输出处理模块用于根据微控制模块的控制和接收到的时序信号,接收所述OSD解码数据和视频解码数据,将OSD解码数据和视频解码数据进行叠加处理,生成OSD视频叠加数据后输出。
2.如权利要求1所述的OSD图形显示处理装置,其特征在于,所述存储模块包括存储单元、读写控制单元、存储器访问单元、缓存控制单元和缓存单元;
所述存储单元用于存储OSD源数据,将背景层数据、图标层数据和焦点层数据存储在不同的存储区域;
所述读写控制单元用于接收OSD源数据,根据存储单元的读写时序和微控制模块配置的地址空间,将背景层数据、图标层数据和焦点层数据分别写入存储单元对应的地址空间中,以及根据存储器访问单元的请求,从存储单元读取OSD源数据发送给存储器访问单元;
所述存储器访问单元用于通过读写控制单元从所述存储单元中获取OSD源数据,再通过缓存控制单元,将OSD源数据存储到缓存单元;
所述缓存单元用于暂存所述OSD源数据,将背景层数据、图标层数据和焦点层数据分别暂存在不同的缓存区域;
所述缓存控制单元用于接收所述存储器访问单元传输的OSD源数据,根据缓存单元的读写时序和微控制模块配置的地址空间,将背景层数据、图标层数据和焦点层数据分别写入缓存单元对应的地址空间中,以及根据OSD控制模块的请求,从缓存单元读出OSD源数据发送给OSD控制模块。
3.如权利要求2所述的OSD图形显示处理装置,其特征在于,所述存储单元采用两线SPI flash存储器。
4.如权利要求2所述的OSD图形显示处理装置,其特征在于,所述存储器访问单元采用DMA存储器访问模块。
5.如权利要求2所述的OSD图形显示处理装置,其特征在于,所述缓存单元采用SDRAM存储器。
6.如权利要求1所述的OSD图形显示处理装置,其特征在于,所述OSD控制模块包括接口输入单元、背景层第一级缓存单元、背景层处理单元、背景层第二级缓存单元、图标层第一级缓存单元、图标层处理单元、图标层第二级缓存单元、焦点层第一级缓存单元、焦点层处理单元和焦点层第二级缓存单元;
所述接口输入单元根据所述时序信号,产生OSD源数据获取请求,接收OSD源数据,将背景层数据写入背景层第一级缓存单元,将图标层数据写入图标层第一级缓存单元,将焦点层数据写入焦点层第一级缓存单元;
所述背景层第一级缓存单元用于接收及暂存所述背景层数据,输出到背景层处理单元;
所述图标层第一级缓存单元用于接收及暂存所述图标层数据,输出到图标层处理单元;
所述焦点层第一级缓存单元用于接收及暂存所述焦点层数据,输出到焦点层处理单元;
所述背景层处理单元用于在所述背景层第一级缓存单元数据不空且所述背景层第二级缓存单元数据不满时,从背景层第一级缓存单元获取背景层数据,根据微控制器设置的解码格式进行解码解压处理后,生成背景层解码数据输出到背景层第二级缓存单元;
所述图标层处理单元用于在所述图标层第一级缓存单元数据不空且所述图标层第二级缓存单元数据不满时,从图标层第一级缓存单元获取图标层数据,根据微控制器设置的解码格式进行解码解压处理后,生成图标层解码数据输出到图标层第二级缓存单元;
所述焦点层处理单元用于在所述焦点层第一级缓存单元数据不空且所述焦点层第二级缓存单元数据不满时,从焦点层第一级缓存单元获取焦点层数据,根据微控制器设置的解码格式进行解码解压处理后,生成焦点层解码数据输出到焦点层第二级缓存单元;
所述背景层第二级缓存单元用于接收及暂存所述背景层解码数据,根据所述时序信号,将背景层解码数据输出至所述输出处理模块;
所述图标层第二级缓存单元用于接收及暂存所述图标层解码数据,根据所述时序信号,将图标层解码数据输出至所述输出处理模块;
所述焦点层第二级缓存单元用于接收及暂存所述焦点层解码数据,根据所述时序信号,将焦点层解码数据输出至所述输出处理模块。
7.如权利要求6所述的OSD图形显示处理装置,其特征在于,所述背景层处理单元包括真彩色处理单元和查找表色处理单元;
所述真彩色处理单元用于当微控制模块将背景层设置为真彩色处理模式时工作,在所述背景层第一级缓存单元数据不空且所述背景层第二级缓存单元数据不满时,从背景层第一级缓存单元获取背景层数据,按照真彩色格式进行解码解压处理,生成RGB格式的背景层解码数据输出到背景层第二级缓存单元;
所述查找表色处理单元用于当微控制模块将背景层设置为颜色查找表处理模式时工作,在所述背景层第一级缓存单元数据不空且所述背景层第二级缓存单元数据不满时,从背景层第一级缓存单元获取背景层数据,按照颜色查找表格式进行解码解压处理,生成颜色查找表格式的背景层解码数据输出到背景层第二级缓存单元。
8.如权利要求6所述的OSD图形显示处理装置,其特征在于,所述图标层处理单元和焦点层处理单元采用颜色查找表格式进行解码解压处理。9、如权利要求6所述的OSD图形显示处理装置,其特征在于,所述背景层第一级缓存单元、图标层第一级缓存单元和焦点层第一级缓存单元采用同步FIFO设计;所述背景层第二级缓存单元、图标层第二级缓存单元和焦点层第二级缓存单元采用异步FIFO设计。
9.如权利要求6所述的OSD图形显示处理装置,其特征在于,当所述微控制模块设置背景层处理单元、图标层处理单元和焦点层处理单元为颜色查找表解码格式时,所述存储模块存储经过压缩后的OSD源数据;所述背景层处理单元、图标层处理单元和焦点层处理单元分别从背景层第一级缓存单元、图标层第一级缓存单元、焦点层第一级缓存单元获取背景层数据、图标层数据和焦点层数据后,进行解码解压处理,再将解码解压后的实际颜色索引值,分别写入到背景层第二级缓存单元、图标层第二级缓存单元和焦点层第二级缓存单元。
10.如权利要求1所述的OSD图形显示处理装置,其特征在于,所述输出处理模块根据微控制模块配置的图形叠加方式参数,将OSD解码数据和视频解码数据进行叠加处理,生成OSD视频叠加数据;所述图形叠加方式包括显示优先级和显示透明度。
CN201510796756.6A 2015-11-18 2015-11-18 一种osd图形显示处理装置 Active CN106357998B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510796756.6A CN106357998B (zh) 2015-11-18 2015-11-18 一种osd图形显示处理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510796756.6A CN106357998B (zh) 2015-11-18 2015-11-18 一种osd图形显示处理装置

Publications (2)

Publication Number Publication Date
CN106357998A true CN106357998A (zh) 2017-01-25
CN106357998B CN106357998B (zh) 2019-05-28

Family

ID=57842952

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510796756.6A Active CN106357998B (zh) 2015-11-18 2015-11-18 一种osd图形显示处理装置

Country Status (1)

Country Link
CN (1) CN106357998B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107016976A (zh) * 2017-05-31 2017-08-04 西安诺瓦电子科技有限公司 显示控制方法及装置和显示屏系统
CN107197182A (zh) * 2017-06-06 2017-09-22 青岛海信电器股份有限公司 一种在电视上显示屏幕菜单的方法、装置及电视
CN107682730A (zh) * 2017-09-18 2018-02-09 北京嗨动视觉科技有限公司 图层叠加处理方法、图层叠加处理装置和视频处理器
WO2019119401A1 (zh) * 2017-12-21 2019-06-27 广州路派电子科技有限公司 一种基于osd的gui设计方法
CN111124341A (zh) * 2019-12-26 2020-05-08 珠海亿智电子科技有限公司 双屏异显同步显示的方法及装置
CN114764235A (zh) * 2021-01-12 2022-07-19 成都鼎桥通信技术有限公司 串行器/解串器serdes接口测试系统和方法
CN116248956A (zh) * 2022-12-29 2023-06-09 芯动微电子科技(武汉)有限公司 一种灵活优化带宽的多osd视频叠加的方法及装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101009088A (zh) * 2006-01-26 2007-08-01 深圳艾科创新微电子有限公司 一种显示彩色信息的装置及方法
CN101150682A (zh) * 2007-08-28 2008-03-26 西安交通大学 一种集成于视频处理芯片的图形osd控制器
CN101640768A (zh) * 2008-07-30 2010-02-03 天津天地伟业数码科技有限公司 多通道osd视频叠加控制器
CN101707677A (zh) * 2009-12-11 2010-05-12 华亚微电子(上海)有限公司 Osd控制器
CN102036038A (zh) * 2011-01-07 2011-04-27 天津天地伟业数码科技有限公司 多通道osd视频叠加控制器
CN103297730A (zh) * 2013-06-14 2013-09-11 无锡华润矽科微电子有限公司 在屏显示控制器及相应的在屏显示控制方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101009088A (zh) * 2006-01-26 2007-08-01 深圳艾科创新微电子有限公司 一种显示彩色信息的装置及方法
CN101150682A (zh) * 2007-08-28 2008-03-26 西安交通大学 一种集成于视频处理芯片的图形osd控制器
CN101640768A (zh) * 2008-07-30 2010-02-03 天津天地伟业数码科技有限公司 多通道osd视频叠加控制器
CN101707677A (zh) * 2009-12-11 2010-05-12 华亚微电子(上海)有限公司 Osd控制器
CN102036038A (zh) * 2011-01-07 2011-04-27 天津天地伟业数码科技有限公司 多通道osd视频叠加控制器
CN103297730A (zh) * 2013-06-14 2013-09-11 无锡华润矽科微电子有限公司 在屏显示控制器及相应的在屏显示控制方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
冯亮: "视频显示系统 OSD 模块的硬件设计及软件验证", 《中国优秀硕士学位论文全文数据库》 *
陆华奇: "平板电视控制板构架研究与OSD实现", 《中国优秀硕士学位论文全文数据库》 *

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107016976A (zh) * 2017-05-31 2017-08-04 西安诺瓦电子科技有限公司 显示控制方法及装置和显示屏系统
CN107197182A (zh) * 2017-06-06 2017-09-22 青岛海信电器股份有限公司 一种在电视上显示屏幕菜单的方法、装置及电视
CN107197182B (zh) * 2017-06-06 2020-05-05 青岛海信电器股份有限公司 一种在电视上显示屏幕菜单的方法、装置及电视
CN107682730A (zh) * 2017-09-18 2018-02-09 北京嗨动视觉科技有限公司 图层叠加处理方法、图层叠加处理装置和视频处理器
CN107682730B (zh) * 2017-09-18 2020-02-07 北京嗨动视觉科技有限公司 图层叠加处理方法、图层叠加处理装置和视频处理器
WO2019119401A1 (zh) * 2017-12-21 2019-06-27 广州路派电子科技有限公司 一种基于osd的gui设计方法
CN111124341A (zh) * 2019-12-26 2020-05-08 珠海亿智电子科技有限公司 双屏异显同步显示的方法及装置
CN114764235A (zh) * 2021-01-12 2022-07-19 成都鼎桥通信技术有限公司 串行器/解串器serdes接口测试系统和方法
CN114764235B (zh) * 2021-01-12 2023-11-07 成都鼎桥通信技术有限公司 串行器/解串器serdes接口测试系统和方法
CN116248956A (zh) * 2022-12-29 2023-06-09 芯动微电子科技(武汉)有限公司 一种灵活优化带宽的多osd视频叠加的方法及装置
CN116248956B (zh) * 2022-12-29 2024-02-23 芯动微电子科技(武汉)有限公司 一种灵活优化带宽的多osd视频叠加的方法及装置

Also Published As

Publication number Publication date
CN106357998B (zh) 2019-05-28

Similar Documents

Publication Publication Date Title
CN106357998A (zh) 一种osd图形显示处理装置
CN100576893C (zh) 一种集成于视频处理芯片的图形osd控制器
EP3989047A1 (en) Method for voice controlling apparatus, and electronic apparatus
CN107770618B (zh) 一种图像处理方法、装置及存储介质
CN102025934B (zh) 基于AXI总线的数字电视SoC的存储控制方法
CN102184720A (zh) 一种支持多层多格式输入的图像合成显示的方法及装置
CN103139509B (zh) 一种基于axi总线协议的osd控制显示方法及装置
CN101308210A (zh) 雷达显示图像产生方法及系统
CN113377479A (zh) 应用视觉主题的切换方法、装置、存储介质及终端
CN102572398A (zh) 多路视频处理装置、系统及方法
CN105554416A (zh) 一种基于fpga的高清视频淡入淡出处理系统及方法
CN101441773A (zh) 一种动画实现方法、系统及移动终端
CN108345559B (zh) 虚拟现实数据输入装置和虚拟现实设备
CN204392457U (zh) 一种投影仪
CN113240644A (zh) 高动态范围图像的显示处理方法及相关装置
CN105975168A (zh) 一种osd菜单淡入/淡出方法及装置
WO2024007293A1 (zh) 基于位图图元的图形处理系统,方法和gpu
CN106817545A (zh) 一种快速多分辨率视频图像镜像旋转处理系统
CN103065349A (zh) 一种数据渲染方法及装置
CN104346029B (zh) 电子设备中osd界面上实现动态图标显示控制的系统及方法
CN107016976A (zh) 显示控制方法及装置和显示屏系统
CN101237543A (zh) 字幕窗口属性设定方法及相关电视系统
CN103744657B (zh) 一种预案联动的应用信息展示系统和方法
CN116260800A (zh) 一种基于嵌入式平台的视频实时叠加处理装置及方法
CN101520989A (zh) Yuv格式和rgb格式的视频液晶显示控制的硬件集成设计

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 518000 Guangdong, Nanshan District high tech Zone, Shenzhen Software Park Phase 1, building 4, room, building 4, 406-421

Applicant after: Shenzhen Shenyang electronic Limited by Share Ltd

Address before: 518000 Guangdong, Nanshan District high tech Zone, Shenzhen Software Park Phase 1, building 4, room, building 4, 406-421

Applicant before: Aike Chuangxin Microelectronic Co., Ltd.

GR01 Patent grant
GR01 Patent grant