CN106341105A - 一种延时电路 - Google Patents

一种延时电路 Download PDF

Info

Publication number
CN106341105A
CN106341105A CN201610707051.7A CN201610707051A CN106341105A CN 106341105 A CN106341105 A CN 106341105A CN 201610707051 A CN201610707051 A CN 201610707051A CN 106341105 A CN106341105 A CN 106341105A
Authority
CN
China
Prior art keywords
resistance
triode
delay circuit
resistor
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610707051.7A
Other languages
English (en)
Inventor
张秋达
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujian Suoluo Composite Materials Co Ltd
Original Assignee
Fujian Suoluo Composite Materials Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujian Suoluo Composite Materials Co Ltd filed Critical Fujian Suoluo Composite Materials Co Ltd
Priority to CN201610707051.7A priority Critical patent/CN106341105A/zh
Publication of CN106341105A publication Critical patent/CN106341105A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/0015Layout of the delay element
    • H03K2005/00163Layout of the delay element using bipolar transistors

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Pulse Circuits (AREA)

Abstract

本发明提出了一种延时电路,其包括RC充放电电路单元、第一开关单元和第二开关单元,所述第一开关单元包括NPN型三极管,第二开关单元包括PNP型三极管,RC充放电电路单元与电源输入端以及信号输入端相连,NPN型三极管的基极和发射极与RC充放电电路单元相连,发射极同时接地端,NPN型三极管的集电极与PNP型三极管的基极相连,PNP型三极管的发射极与信号输入端相连,集电极与信号输出端相连。该延时电路电路具有结构简单,成本低,精确度高等优点。

Description

一种延时电路
技术领域
本发明涉及集成电路技术领域,尤其涉及一种延时电路。
背景技术
目前市场上,在需要进行延时控制的控制电路中,特别是有单片机或可编程控制器组成的数字式定时单元,由于其定时准确,定时时间设置方便,广泛应用于各种精确定时的控制电路中。但是,这些具有长时间延时的机械式定时单元或数字式定时单元,由于其结构复杂,成本较高,较适用于对定时精度要求较高的长时间延时控制电路中,若用于对延时时间不长的延时电路,则是既不经济,也不实惠,更没必要的。
发明内容
本发明需解决的技术问题是提供一种结构简单,成本低,精确高的延时电路。
为解决上述的技术问题,本发明设计了一种延时电路,其包括RC充放电电路单元、第一开关单元和第二开关单元,所述第一开关单元包括NPN型三极管,第二开关单元包括PNP型三极管,RC充放电电路单元与电源输入端以及信号输入端相连,NPN型三极管的基极和发射极与RC充放电电路单元相连,发射极还接地端,集电极与PNP型三极管的基极相连,PNP型三极管的发射极与信号输入端相连,PNP型三极管的集电极极与信号输出端相连。
作为本发明进一步改进,所述RC充放电电路单元包括第一电阻、第二电阻、第三电阻、第一电容;第一电阻的第一端与电源输入端相连,第一电阻 的第二端与第一电容的第一端相连,第二电阻的第一端与第一电阻的第二端相连,第二电阻的第二端与NPN型三极管的基极相连,第三电阻的第一端与第二电阻的第二端相连,第三电阻的第二端与NPN型三极管的发射极相连,第一电容的第一端串联第四电阻与信号输入端相连,第一电容的第二端接地端。
作为本发明进一步改进,所述延时电路还包括滤波电路,所述滤波电路至少包含一个滤波电容,滤波电容的第一端与信号输出端以及PNP型三极管的集电极相连,滤波电容的第二端接地端。
作为本发明进一步改进,所述延时电路还包括通断电路,第五电阻,第五电阻的第一端与PNP型三极管的基极相连,第五电阻的第二端与PNP型三极管的发射极相连。
与现有技术相比,本发明延时电路结构简单,成本低,精确度也高。
附图说明
图1是本发明延时电路的电路连接关系图。
具体实施方式
为了使本领域相关技术人员更好地理解本发明的技术方案,下面将结合本发明实施方式的附图,对本发明实施方式中的技术方案进行清楚、完整地描述,显然,所描述的实施方式仅仅是本发明一部分实施方式,而不是全部的实施方式。
本发明提供一种延时电路,该延时电路简化了电路结构,降低了产品成本。
如图1所示,在本实施例中,RC充放电电路单元包括第一电阻R1、第二电阻R2、第三电阻R3、第一电容C1。其中,第一电阻R1与第一电容C1组成 充电电路;第二电阻R2、第三电阻R3和第一电容C1组成放电电路。第一开关单元包括NPN型三极管Q1。第二开关单元包括PNP型三极管Q2。
第一电阻R1的第一端与电源输入端VCC相连,第一电阻R1的第二端分别与第一电容C1的第一端相连,第二电阻R2的第一端与第一电阻R1的第二端相连,第二电阻R2的第二端与三极管Q1的基极相连,第三电阻R3的第一端与第二电阻R2的第二端相连,第三电阻R3的第二端与三极管Q1的发射极相连,第一电容C1的第一端串联第四电阻R4以与信号输入端vin相连,第一电容C1的第二端接地端。本发明RC充放电电路单元利用对电容充电,使其两端电压上升至第一开关单元导通。
需要说明的是,本发明RC充放电电路单元不限于本实施例的结构,其他利用其原理的RC充放电电路均属于本发明范围。
三极管Q1的集电极与三极管Q2的基极相连,三极管Q1的发射极接地端,三极管Q2的发射极与信号输入端vin相连,Q2的集电极与信号输出端vo相连,在三极管Q1的集电极与Q2的基极之间还可串联一第六电阻R6。
所述延时电路还包括通断电路,通断电路包括第五电阻R5,第五电阻R5的第一端与三极管Q2的基极相连,第五电阻R5的第二端与三极管Q2的发射极相连。
更优的是,本实施例延时电路还包括滤波电路,所述滤波电路包括三个并联的滤波电容C2、C3、C4,三个并联的滤波电容C4、C5、C6的第一端与信号输出端以及三极管Q2的集电极极相连,其第二端接地端。
本发明延时电路的工作原理是:当电源输入端VCC接通电源时,开始对第一电容C1、第二C2充电,当充电一段时间t至第一电容C1两端电压以 使三极管Q1导通时,三极管Q1导通,三极管集电极既为低电平,也即是三极管Q2基极电压为低电平,此时,Q2发射极与信号输入端相连,信号输入端的电压为高电平,Q2发射极的电压高,基极电压低,基射两端电压UBE为负,三极管Q2导通,从而输出信号输入端的电压为高电平。
当第一电容C1两端电压低于三极管Q1的导通电压时,三极管Q1处于截止状态,三极管Q1集电极为高电平,也即是MOS管Q2基极电压为高电平,此时,三极管Q2截止,从而输出电压为低电平。
本发明延时电路三极管Q1导通,三极管Q2则导通;三极管Q1截止,三极管Q2则截止,相当于三极管Q1驱动Q2导通。延时时间t即为RC充放电电路单元充电电路足以使三极管Q1导通的时间,延时时间t由RC充放电电路决定。
本发明延时电路结构简单,成本低,精确度也高。
以上仅表达了本发明的一种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (4)

1.一种延时电路,其特征在于,其包括RC充放电电路单元、第一开关单元和第二开关单元,所述第一开关单元包括NPN型三极管,第二开关单元包括PNP型三极管,RC充放电电路单元与电源输入端以及信号输入端相连,NPN型三极管的基极和发射极与RC充放电电路单元相连,发射极同时接地端,NPN型三极管的集电极与PNP型三极管的基极相连,PNP型三极管的发射极与信号输入端相连,集电极与信号输出端相连。
2.根据权利要求1所述的延时电路,其特征在于:所述RC充放电电路单元包括第一电阻、第二电阻、第三电阻、第一电容;第一电阻的第一端与电源输入端相连,第一电阻的第二端与第一电容的第一端相连,第二电阻的第一端与第一电阻的第二端相连,第二电阻的第二端与NPN型三极管的基极相连,第三电阻的第一端与第二电阻的第二端相连,第三电阻的第二端与NPN型三极管的发射极相连,第一电容的第一端串联第四电阻与信号输入端相连,第一电容的第二端接地端。
3.根据权利要求1所述的延时电路,其特征在于:所述延时电路还包括滤波电路,所述滤波电路至少包含一个滤波电容,滤波电容的第一端与信号输出端以及PNP型三极管的集电极相连,滤波电容的第二端接地端。
4.根据权利要求1所述的延时电路,其特征在于:所述延时电路还包括通断电路,所述通断电路包括第五电阻,第五电阻的第一端与PNP型三极管的基极相连,第五电阻的第二端与PNP型三极管的发射极相连。
CN201610707051.7A 2016-08-23 2016-08-23 一种延时电路 Pending CN106341105A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610707051.7A CN106341105A (zh) 2016-08-23 2016-08-23 一种延时电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610707051.7A CN106341105A (zh) 2016-08-23 2016-08-23 一种延时电路

Publications (1)

Publication Number Publication Date
CN106341105A true CN106341105A (zh) 2017-01-18

Family

ID=57824668

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610707051.7A Pending CN106341105A (zh) 2016-08-23 2016-08-23 一种延时电路

Country Status (1)

Country Link
CN (1) CN106341105A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108357444A (zh) * 2017-12-26 2018-08-03 惠州市德赛西威汽车电子股份有限公司 车载电子设备备用电池紧急状态切换控制电路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108357444A (zh) * 2017-12-26 2018-08-03 惠州市德赛西威汽车电子股份有限公司 车载电子设备备用电池紧急状态切换控制电路

Similar Documents

Publication Publication Date Title
CN201590755U (zh) 栅极浮置及电平转换的功率mos管栅极驱动电路
CN101895281B (zh) 一种开关电源的新型mos管驱动电路
CN203840191U (zh) Mosfet半桥驱动电路
CN101677240A (zh) 一种绝缘栅双极型晶体管驱动电路
CN205318129U (zh) 一种延时控制电路
CN204131085U (zh) 基于热插拔芯片的电池系统防浪涌电路
CN205015387U (zh) 一种抗干扰低电压检测芯片
CN204696908U (zh) 一种不对称半桥隔离驱动电路
CN103166444A (zh) 一种远程关断控制信号接收电路
CN110375876A (zh) 一种igbt温度检测电路及方法
CN201956990U (zh) 一种低电平复位电路及数字电视接收终端
CN104811174A (zh) 可调节功率开关管开关速度的功率开关管驱动电路
CN106341105A (zh) 一种延时电路
CN101383605A (zh) 一种开关机复位电路
CN202550940U (zh) 电机软启动装置
CN203522680U (zh) 延时电路
CN104796120A (zh) 延时电路
CN205070778U (zh) 电压尖峰吸收电路及开关电源电路
CN203661026U (zh) 一种光控触摸电路
CN203166758U (zh) 一种远程关断控制信号接收电路
CN103407527A (zh) 低压电动车的信息采集电路
CN202888807U (zh) 半桥电路的过流保护电路及开关电源
CN204598381U (zh) 抗干扰高压线性大功率led灯组控制电路
CN205657442U (zh) 低压开关及其充电储能电路
CN206848854U (zh) 一种时间控制器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20170118

WD01 Invention patent application deemed withdrawn after publication