CN106331561A - 一种lvds信号采集电路 - Google Patents

一种lvds信号采集电路 Download PDF

Info

Publication number
CN106331561A
CN106331561A CN201610677983.1A CN201610677983A CN106331561A CN 106331561 A CN106331561 A CN 106331561A CN 201610677983 A CN201610677983 A CN 201610677983A CN 106331561 A CN106331561 A CN 106331561A
Authority
CN
China
Prior art keywords
lvds
signal
acquisition circuit
fpga chip
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610677983.1A
Other languages
English (en)
Inventor
刘海玲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin Embedtec Co Ltd
Original Assignee
Tianjin Embedtec Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin Embedtec Co Ltd filed Critical Tianjin Embedtec Co Ltd
Priority to CN201610677983.1A priority Critical patent/CN106331561A/zh
Publication of CN106331561A publication Critical patent/CN106331561A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0102Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving the resampling of the incoming video signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本发明涉及一种LVDS信号的采集电路,包括高速数字隔离器、FPGA芯片、SRAM存储器、CPU处理器;高速数字隔离器与FPGA芯片相连接,FPGA芯片与SRAM存储器相连且FPGA芯片与CPU处理器连接。本发明采用数字隔离器可将LVDS信号经过隔离后接入FPGA,实现了对可编程器件的静电保护,采用SRAM存储器缓存数据,可有效缓解CPU处理器运行压力,避免在任务量繁重的控制系统中由于CPU缓存有限造成采集丢失的现象,本发明结构简单,效率高,可靠性高,采集数据可解析并缓存,便于实际应用。

Description

一种LVDS信号采集电路
技术领域
本发明属于信号采集技术领域,具体涉及一种LVDS信号采集电路。
背景技术
LVDS信号是一种低摆幅的差分技术。目前,随着集成电路的发展和对更高数据速率的要求,低压、高速传输成为主流技术,LVDS信号由于其低功耗、高速传输和抗干扰的特点,被广泛应用于高速系统、通信设备、消费电子等方面。目前LVDS信号的的现有测试设备主要为LVDS采集卡,由于LVDS采集卡的成本比较高,技术复杂,不利于LVDS技术的使用和发展。
为了确保LVDS信号传输的正确性,急需要提出一种LVDS信号采集电路用于采集LVDS信号并传到CPU进行分析,用以解决高速传输过程中可能出现的问题。
中国专利“基于LVDS信号的采集器”(申请号201510256756.7)针对液晶电视输出的LVDS测试,公开了一种基于LVDS信号的采集器,其特征是,利用时钟稳定模块将LVDS信号转换为稳定的时钟信号,再结合混合算法将LVDS信号转换成HDMI信号,再用HDMI采集卡进行采集,传送给MCU模块进行分析。该方案设计虽然严谨,降低LVDS的采集成本,但电路设计相对繁琐。
发明内容
本发明的目的在于解决上述的技术问题而提供一种LVDS信号采集电路,该LVDS信号采集电路,设计简单,成本有限。
为实现上述目的,本发明采用如下技术方案:
一种LVDS信号采集电路,包括:
高速数字隔离器,用于将LVDS信号进行隔离后输出;
FPGA芯片,与高速数字隔离器连接,用于将高速数字隔离器隔离后输出的信号解析为SRAM存储器和CPU处理器可识别的数据信号输出;
SRAM存储器,与FPGA芯片连接,用于缓存FPGA芯片解析后输出的可识别的数据信号;
CPU处理器,与SRAM存储器及FPGA芯片连接,用于处理FPGA芯片解析后输出的可识别的数据信号以判断采集到LVDS信号是否正确。
所述FPGA芯片型号为EP3C5F256I7N。
所述LVDS信号为通用LVDS差分信号或模拟LVDS波形信号。
本发明采用高速数字隔离器将LVDS信号经过有效隔离后接入FPGA,实现了对可编程器件的静电保护;采用SRAM存储器缓存数据可有效缓解CPU处理器的运行压力,避免在任务量繁重的控制系统中由于CPU处理器缓存有限而造成采集丢失的现象。本发明结构简单,效率高,可靠性高,采集数据可解析并缓存,便于实际应用。
附图说明
图1出示了本发明的一种LVDS信号采集电路的示意图。
具体实施方式
下面,结合实例对本发明的实质性特点和优势作进一步的说明,但本发明并不局限于所列的实施例。
参见图1所示,一种LVDS信号采集电路,包括:
高速数字隔离器,用于将LVDS信号进行隔离后输出;
FPGA芯片,与高速数字隔离器连接,用于将高速数字隔离器隔离后输出的信号解析为SRAM存储器和CPU处理器可识别的数据信号输出;
SRAM存储器,与FPGA芯片连接,用于缓存FPGA芯片解析后输出的可识别的数据信号;
CPU处理器,与SRAM存储器及FPGA芯片连接,用于处理FPGA芯片解析后输出的可识别的数据信号以判断采集到LVDS信号是否正确。
具体实现上,本发明中,所述FPGA芯片型号为EP3C5F256I7N,此FPGA芯片应用广泛,可靠性高。
本发明中,所述LVDS信号与高速数字隔离器相接,经过高速数字隔离器有效隔离后进入FPGA芯片,实现了对可编程器件FPGA芯片的静电保护。
本发明中,所述的LVDS信号可以采用通用LVDS差分信号或模拟LVDS波形信号,适用范围不局限于液晶显示的LVDS信号。
本发明中,所述CPU处理器作为中央处理器,用于数据解析、判断采集到LVDS信号是否正确。
本发明中,所述SRAM存储器缓存采集的数据,不因LVDS信号的高速传输而丢失采集数据,保证CPU处理器的处理正确性,也可有效缓解CPU处理器的运行压力。
采集LVDS信号信号时,LVDS信号经过高速数字隔离器整合信号后进入FPGA芯片,FPGA芯片通过预置算法将经过整合的LVDS信号解析为SRAM存储器和CPU处理器可识别的数据信号,通过SRAM存储器缓存采集的数据,并由CPU处理器通过预设协议解析采集到的LVDS信号判断其是否正确,找出存在的问题并反馈。
本发明采用高速数字隔离器将LVDS信号经过有效隔离后接入FPGA,实现了对可编程器件的静电保护;采用SRAM存储器缓存数据可有效缓解CPU处理器的运行压力,避免在任务量繁重的控制系统中由于CPU处理器缓存有限而造成采集丢失的现象。本发明结构简单,效率高,可靠性高,采集数据可解析并缓存,便于实际应用。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (3)

1.一种LVDS信号采集电路,其特征在于,包括:
高速数字隔离器,用于将LVDS信号进行隔离后输出;
FPGA芯片,与高速数字隔离器连接,用于将高速数字隔离器隔离后输出的信号解析为SRAM存储器和CPU处理器可识别的数据信号输出;
SRAM存储器,与FPGA芯片连接,用于缓存FPGA芯片解析后输出的可识别的数据信号;
CPU处理器,与SRAM存储器及FPGA芯片连接,用于处理FPGA芯片解析后输出的可识别的数据信号以判断采集到LVDS信号是否正确。
2.根据权利要求1所述LVDS信号采集电路,其特征在于,所述FPGA芯片型号为EP3C5F256I7N。
3.根据权利要求1或2所述LVDS信号采集电路,其特征在于,所述LVDS信号为通用LVDS差分信号或模拟LVDS波形信号。
CN201610677983.1A 2016-08-17 2016-08-17 一种lvds信号采集电路 Pending CN106331561A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610677983.1A CN106331561A (zh) 2016-08-17 2016-08-17 一种lvds信号采集电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610677983.1A CN106331561A (zh) 2016-08-17 2016-08-17 一种lvds信号采集电路

Publications (1)

Publication Number Publication Date
CN106331561A true CN106331561A (zh) 2017-01-11

Family

ID=57740003

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610677983.1A Pending CN106331561A (zh) 2016-08-17 2016-08-17 一种lvds信号采集电路

Country Status (1)

Country Link
CN (1) CN106331561A (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003098448A1 (en) * 2002-05-13 2003-11-27 Innovative Concepts, Incorporated Improved data modem
CN201986083U (zh) * 2010-12-06 2011-09-21 广州视源电子科技有限公司 一种自动检测电路板的装置
CN203070010U (zh) * 2012-11-07 2013-07-17 国网智能电网研究院 一种用于柔性交流输电装置的多功能板卡
CN204669505U (zh) * 2015-06-25 2015-09-23 深圳市东创良盛电子技术有限公司 一种多功能高速图像采集卡

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003098448A1 (en) * 2002-05-13 2003-11-27 Innovative Concepts, Incorporated Improved data modem
CN201986083U (zh) * 2010-12-06 2011-09-21 广州视源电子科技有限公司 一种自动检测电路板的装置
CN203070010U (zh) * 2012-11-07 2013-07-17 国网智能电网研究院 一种用于柔性交流输电装置的多功能板卡
CN204669505U (zh) * 2015-06-25 2015-09-23 深圳市东创良盛电子技术有限公司 一种多功能高速图像采集卡

Similar Documents

Publication Publication Date Title
CN103619056B (zh) 一种上报传感器数据的方法和终端
CN207408936U (zh) 一种多接口pcie设备转接卡
CN205563568U (zh) 一种基于fpga的高速数据采集装置
CN105118262A (zh) 一种面向小区的高效率远程抄表方法及系统
CN209690904U (zh) 一种实现bmc与bios信息交互的存储介质
CN110445585A (zh) 基于ppp数据帧组帧和解帧硬件加速器
CN103294836A (zh) 基于pcie的雷达数据采集显控系统及其方法
CN205901714U (zh) 一种s频段收发一体化处理器
CN102945594A (zh) 一种超低功率损耗的计数器总线数据采集器
CN103592549A (zh) 一种智能型电力系统故障录波器
CN204256732U (zh) 基于PCI-Express接口的高速数据传输装置
CN106331561A (zh) 一种lvds信号采集电路
CN113038138A (zh) 一种嵌入式图像处理及回传系统
CN101998135A (zh) 移动电视信号采集及播放系统、控制方法
CN209103519U (zh) 一种通用型遥测终端设备
CN110389275A (zh) 智能电网链路接地故障录波装置及方法
CN203204494U (zh) 结合多功能高稳定性插槽结构与多功能插卡模块的系统
CN212906280U (zh) 一种基于pcie的高速模拟量采集卡
CN203572895U (zh) 一种智能型电力系统故障录波器
CN204721490U (zh) 一种基于fpga与4g网络的路面裂缝检测系统
CN103856359B (zh) 获取信息的方法和系统
CN206249285U (zh) 一种基于云计算的云盘管理系统
CN206863938U (zh) 一种带断点续传的数据通讯机
CN207650599U (zh) 一种开壳检测电路
CN210670378U (zh) 安防监控视频无线传输装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170111

RJ01 Rejection of invention patent application after publication