CN106326166B - 一种适应多种音频通信方式的解码电路及解码方法 - Google Patents

一种适应多种音频通信方式的解码电路及解码方法 Download PDF

Info

Publication number
CN106326166B
CN106326166B CN201610744497.7A CN201610744497A CN106326166B CN 106326166 B CN106326166 B CN 106326166B CN 201610744497 A CN201610744497 A CN 201610744497A CN 106326166 B CN106326166 B CN 106326166B
Authority
CN
China
Prior art keywords
circuit
resistor
pin
chip
audio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610744497.7A
Other languages
English (en)
Other versions
CN106326166A (zh
Inventor
卢佩新
周戟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujian Newland Payment Technology Co ltd
Original Assignee
Fujian Newland Payment Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujian Newland Payment Technology Co ltd filed Critical Fujian Newland Payment Technology Co ltd
Priority to CN201610744497.7A priority Critical patent/CN106326166B/zh
Publication of CN106326166A publication Critical patent/CN106326166A/zh
Application granted granted Critical
Publication of CN106326166B publication Critical patent/CN106326166B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/38Universal adapter
    • G06F2213/3852Converter between protocols
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本发明涉及一种适应多种音频通信方式的解码电路及解码方法。所述解码电路包括处理器电路及与该处理器电路连接的用于检测IPOS电压电流的电压电流检测电路、用于与IPOS进行通信的音频电路、用于与PC机进行通信的USB转串口电路、用于实现整个电路电源供应的稳压电路;所述处理器电路用于实现音频电路传输的音频数据的解码、USB转串口电路传输的数字数据的编码功能;所述处理器电路还连接有下载接口电路、LED指示灯电路。本发明电路作为连接起IPOS和PC机之间的桥梁,能够实现IPOS和PC机之间传输信号的编解码、通信功能;且可以从一台PC机发出信息,多台IPOS同时接收数据的转发能力,并且具有良好的抗干扰能力。

Description

一种适应多种音频通信方式的解码电路及解码方法
技术领域
本发明涉及一种适应多种音频通信方式的解码电路及解码方法。
背景技术
现在市场上用音频接口来开发产品的目前知道的只有两个,一个是360的智键,功能是在耳机带插一个3.5mm音频头上面有按键,通过这个按键可以用来控制手机,将一些常用功能与之绑定,来达到比如快速拍照等功能。另外一个就是各种手刷IPOS,它就是通过音频口将用户在IPOS上刷卡的一些敏感信息处理完发送给手机APP来执行。
由于IPOS实际产品是通过音频接口跟手机通讯的,而这个音频接口无法直接跟上位机直接通讯,因此本申请引入一种适应多种音频通信方式的解码电路来解决这个问题,该电路主要功能是连接起IPOS和上位机之间的桥梁,承当的角色是一个“翻译官”,它将IPOS发来的音频数据解码成数字信号,再将数字信号通过串口传送给上位机。还将上位机发来的串口数字数据编码成音频信号发送给IPOS。
发明内容
本发明的目的在于提供一种适应多种音频通信方式的解码电路及解码方法,该解码电路作为连接起IPOS和PC机之间的桥梁,能够实现IPOS和PC机之间传输信号的编解码、通信功能;且可以从一台PC机发出信息,多台IPOS同时接收数据的转发能力,并且具有良好的抗干扰能力。
为实现上述目的,本发明的技术方案是:一种适应多种音频通信方式的解码电路,包括处理器电路及与该处理器电路连接的用于检测IPOS电压电流的电压电流检测电路、用于与IPOS进行通信的音频电路、用于与PC机进行通信的USB转串口电路、用于实现整个电路电源供应的稳压电路;所述处理器电路用于实现音频电路传输的音频数据的解码、USB转串口电路传输的数字数据的编码功能。
在本发明一实施例中,所述处理器电路还连接有下载接口电路、LED指示灯电路。
在本发明一实施例中,所述处理器电路包括PIC16LF1518芯片、第一至第五电阻、第一电容,所述PIC16LF1518芯片的RA0引脚经一第一反相器与音频电路连接,PIC16LF1518芯片的RA1引脚与下载接口电路连接,PIC16LF1518芯片的RA1引脚还经第一电阻与所述稳压电路的3.3V电源输出端、第二电阻的一端连接,PIC16LF1518芯片的MCLR/VPP引脚与第二电阻的另一端连接,PIC16LF1518芯片的RA2、RA3、RA4引脚与LED指示灯电路连接,PIC16LF1518芯片的RB0/INT引脚经第三电阻与音频电路连接,PIC16LF1518芯片的RB1引脚、RB2引脚分别经第一电平转换电路、第二电平转换电路与音频电路连接,PIC16LF1518芯片的RB3引脚、RC1引脚与音频电路连接,PIC16LF1518芯片的RB4引脚、RB5引脚、RC5引脚与稳压电路连接,PIC16LF1518芯片的RC3、RC4引脚与电压电流检测电路连接,PIC16LF1518芯片的RC6/TX引脚、RC7/RX引脚与USB转串口电路连接,PIC16LF1518芯片的RC6/TX引脚、RC7/RX引脚还分别经第四电阻、第五电阻与稳压电路的3.3V电源输出端连接,PIC16LF1518芯片的第一VSS引脚、第二VSS阴极、PAD引脚均连接至GND端,PIC16LF1518芯片的VDD引脚连接至稳压电路的3.3V电源输出端,并经第一电容连接至GND端。
在本发明一实施例中,所述音频电路包括第二至第三反相器、第一至第三MOS管、第一至第二三极管、第一至第八二极管、第六至第二十电阻、第二至第三电容、音频接口;所述第二反相器的反相端经所述第三电阻与PIC16LF1518芯片的RB0/INT引脚连接,第二反相器的正相端与第六电阻的一端、第一三极管的集电极连接,第六电阻的另一端与稳压电路的3.3V电源输出端、第七电阻的一端连接,第七电阻的另一端与第一三极管的基极、第八电阻的一端、第九电阻的一端连接,第八电阻的另一端连接至GND端,第一三极管的发射极分别经第十电阻、第二电容连接至GND端,第九电阻的另一端分别经第三电容、第一二极管连接至第十一电阻的一端、第二二极管的阴极、第三二极管的阴极连接,第十一电阻的另一端连接至GND端,第二二极管的阳极与第十二电阻的一端、音频接口的第一脚、第一MOS管的源极连接,第三二极管的阳极与第十三电阻的一端、音频接口的第二脚、第二MOS管的源极连接,第一MOS管的栅极经第十四电阻连接至PIC16LF1518芯片的RB3引脚,第二MOS管的栅极经第十五电阻、第三反相器连接至PIC16LF1518芯片的RB3引脚,第一MOS管的漏极、第二MOS管的漏极均连接至GND端,第十二电阻的另一端、第十三电阻的另一端相连接至第三MOS管的漏极、第十六电阻的一端,第三MOS管的源极与第十六电阻的另一端相连接至稳压电路的5V电源输出端、第十七电阻的一端,第十七电阻的另一端、第三MOS管的栅极相连接,并经第十八电阻连接至第二三极管的集电极,第二三极管的基极经第十九电阻连接至PIC16LF1518芯片的RC0引脚,第二三极管的基极还经第二十电阻与第二三极管的发射极相连接至GND端。
本发明还提供了一种基于上述所述适应多种音频通信方式的解码电路的解码方法,包括如下步骤,
S1:适应多种音频通信方式的解码电路上电后,进行一系列片级、板级初始化;
S2:处理器电路进入主程序循环进行轮询,判断是否有串口数据,若否,重新执行步骤S2;否则,执行步骤S3;
S3:判断是否为发给IPOS的数据,若是,则处理器电路将经USB转串口电路从PC机传输来的数字信号编码为音频信号后发送给IPOS,并转至步骤S5;若否,则执行步骤S4;
S4:若PC机通过USB转串口电路传输的命令为设置命令,则处理器电路根据PC机通过USB转串口电路传输的命令设置所述解码电路;若PC机通过USB转串口电路传输的命令为取结果命令,则处理器电路将结果通过USB转串口电路传输给PC机;
S5:完成一次设置、通讯,并返回步骤S2。
相较于现有技术,本发明具有以下有益效果:
(1)本发明电路及方法能够自适应编码方式解码,无论IPOS发给ICT工装的编码是曼彻斯特编码高速、曼彻斯特编码低速、FSK编码高速、FSK编码低速,ICT都可以自适应去解码;
(2) 本发明电路及方法能够自适应编码方式编码,接收的IPOS编码是曼彻斯特编码高速/低速就用曼彻斯特编码高速/低速与其通讯,接收的IPOS编码是FSK编码高速/低速则用FSK编码高速/低速与其通讯的就是;
(3)可以从一台PC机发出信息,多台IPOS同时接收数据的转发能力;
(4)更好的抗干扰能力。
附图说明
图1为本发明解码电路(ICT工装)与IPOS、PC机通信原理框图。
图2为本发明解码电路(ICT工装)与IPOS、PC机通信流程图。
图3是本发明处理器电路原理图。
图4是本发明音频电路原理图。
图5是本发明USB转串口电路原理图。
图6是本发明电压电流检测电路原理图。
图7是本发明稳压电路原理图。
图8是本发明第一电平转换电路、第二电平转换电路原理图。
图9是本发明LED指示灯电路原理图。
具体实施方式
下面结合附图,对本发明的技术方案进行具体说明。
如图1-9所示,本发明的一种适应多种音频通信方式的解码电路,包括处理器电路及与该处理器电路连接的用于检测IPOS电压电流的电压电流检测电路、用于与IPOS进行通信的音频电路、用于与PC机进行通信的USB转串口电路、用于实现整个电路电源供应的稳压电路;所述处理器电路用于实现音频电路传输的音频数据的解码、USB转串口电路传输的数字数据的编码功能。所述处理器电路还连接有下载接口电路、LED指示灯电路。
所述处理器电路包括PIC16LF1518芯片、第一至第五电阻、第一电容,所述PIC16LF1518芯片的RA0引脚经一第一反相器与音频电路连接,PIC16LF1518芯片的RA1引脚与下载接口电路连接,PIC16LF1518芯片的RA1引脚还经第一电阻与所述稳压电路的3.3V电源输出端、第二电阻的一端连接,PIC16LF1518芯片的MCLR/VPP引脚与第二电阻的另一端连接,PIC16LF1518芯片的RA2、RA3、RA4引脚与LED指示灯电路连接,PIC16LF1518芯片的RB0/INT引脚经第三电阻与音频电路连接,PIC16LF1518芯片的RB1引脚、RB2引脚分别经第一电平转换电路、第二电平转换电路与音频电路连接,PIC16LF1518芯片的RB3引脚、RC1引脚与音频电路连接,PIC16LF1518芯片的RB4引脚、RB5引脚、RC5引脚与稳压电路连接,PIC16LF1518芯片的RC3、RC4引脚与电压电流检测电路连接,PIC16LF1518芯片的RC6/TX引脚、RC7/RX引脚与USB转串口电路连接,PIC16LF1518芯片的RC6/TX引脚、RC7/RX引脚还分别经第四电阻、第五电阻与稳压电路的3.3V电源输出端连接,PIC16LF1518芯片的第一VSS引脚、第二VSS阴极、PAD引脚均连接至GND端,PIC16LF1518芯片的VDD引脚连接至稳压电路的3.3V电源输出端,并经第一电容连接至GND端。
所述音频电路包括第二至第三反相器、第一至第三MOS管、第一至第二三极管、第一至第八二极管、第六至第二十电阻、第二至第三电容、音频接口;所述第二反相器的反相端经所述第三电阻与PIC16LF1518芯片的RB0/INT引脚连接,第二反相器的正相端与第六电阻的一端、第一三极管的集电极连接,第六电阻的另一端与稳压电路的3.3V电源输出端、第七电阻的一端连接,第七电阻的另一端与第一三极管的基极、第八电阻的一端、第九电阻的一端连接,第八电阻的另一端连接至GND端,第一三极管的发射极分别经第十电阻、第二电容连接至GND端,第九电阻的另一端分别经第三电容、第一二极管连接至第十一电阻的一端、第二二极管的阴极、第三二极管的阴极连接,第十一电阻的另一端连接至GND端,第二二极管的阳极与第十二电阻的一端、音频接口的第一脚、第一MOS管的源极连接,第三二极管的阳极与第十三电阻的一端、音频接口的第二脚、第二MOS管的源极连接,第一MOS管的栅极经第十四电阻连接至PIC16LF1518芯片的RB3引脚,第二MOS管的栅极经第十五电阻、第三反相器连接至PIC16LF1518芯片的RB3引脚,第一MOS管的漏极、第二MOS管的漏极均连接至GND端,第十二电阻的另一端、第十三电阻的另一端相连接至第三MOS管的漏极、第十六电阻的一端,第三MOS管的源极与第十六电阻的另一端相连接至稳压电路的5V电源输出端、第十七电阻的一端,第十七电阻的另一端、第三MOS管的栅极相连接,并经第十八电阻连接至第二三极管的集电极,第二三极管的基极经第十九电阻连接至PIC16LF1518芯片的RC0引脚,第二三极管的基极还经第二十电阻与第二三极管的发射极相连接至GND端。
本实用新型适应多种音频通信方式的解码电路,主要要解决的问题:是因为IPOS实际产品是通过音频接口跟手机通讯的,而这个音频接口无法直接跟上位机直接通讯,所以中间引入了本实用新型解码电路来解决这个问题。本实用新型的解码电路的主要功能是连接起IPOS和上位机之间的桥梁,解码电路承当的角色是一个”翻译官”,它将IPOS发来的音频数据解码成数字信号,再将数字信号通过串口传送给上位机(PC机)。还将上位机发来的串口数字数据编码成音频信号发送给IPOS。
如图2所示,本发明还提供了一种基于上述所述适应多种音频通信方式的解码电路的解码方法,包括如下步骤,
S1:适应多种音频通信方式的解码电路上电后,进行一系列片级、板级初始化;
S2:处理器电路进入主程序循环进行轮询,判断是否有串口数据,若否,重新执行步骤S2;否则,执行步骤S3;
S3:判断是否为发给IPOS的数据,若是,则处理器电路将经USB转串口电路从PC机传输来的数字信号编码为音频信号后发送给IPOS,并转至步骤S5;若否,则执行步骤S4;
S4:若PC机通过USB转串口电路传输的命令为设置命令,则处理器电路根据PC机通过USB转串口电路传输的命令设置所述解码电路;若PC机通过USB转串口电路传输的命令为取结果命令,则处理器电路将结果通过USB转串口电路传输给PC机;
S5:完成一次设置、通讯,并返回步骤S2。
以上是本发明的较佳实施例,凡依本发明技术方案所作的改变,所产生的功能作用未超出本发明技术方案的范围时,均属于本发明的保护范围。

Claims (1)

1.一种适应多种音频通信方式的解码电路的解码方法,其特征在于:所述适应多种音频通信方式的解码电路,包括处理器电路及与该处理器电路连接的用于检测IPOS电压电流的电压电流检测电路、用于与IPOS进行通信的音频电路、用于与PC机进行通信的USB转串口电路、用于实现整个电路电源供应的稳压电路;所述处理器电路用于实现音频电路传输的音频数据的解码、USB转串口电路传输的数字数据的编码功能;所述处理器电路还连接有下载接口电路、LED指示灯电路;所述处理器电路包括PIC16LF1518芯片、第一至第五电阻、第一电容,所述PIC16LF1518芯片的RA0引脚经一第一反相器与音频电路连接,PIC16LF1518芯片的RA1引脚与下载接口电路连接,PIC16LF1518芯片的RA1引脚还经第一电阻与所述稳压电路的3.3V电源输出端、第二电阻的一端连接,PIC16LF1518芯片的MCLR/VPP引脚与第二电阻的另一端连接,PIC16LF1518芯片的RA2、RA3、RA4引脚与LED指示灯电路连接,PIC16LF1518芯片的RB0/INT引脚经第三电阻与音频电路连接,PIC16LF1518芯片的RB1引脚、RB2引脚分别经第一电平转换电路、第二电平转换电路与音频电路连接,PIC16LF1518芯片的RB3引脚、RC1引脚与音频电路连接,PIC16LF1518芯片的RB4引脚、RB5引脚、RC5引脚与稳压电路连接,PIC16LF1518芯片的RC3、RC4引脚与电压电流检测电路连接,PIC16LF1518芯片的RC6/TX引脚、RC7/RX引脚与USB转串口电路连接,PIC16LF1518芯片的RC6/TX引脚、RC7/RX引脚还分别经第四电阻、第五电阻与稳压电路的3.3V电源输出端连接,PIC16LF1518芯片的第一VSS引脚、第二VSS阴极、PAD引脚均连接至GND端,PIC16LF1518芯片的VDD引脚连接至稳压电路的3.3V电源输出端,并经第一电容连接至GND端;所述音频电路包括第二至第三反相器、第一至第三MOS管、第一至第二三极管、第一至第八二极管、第六至第二十电阻、第二至第三电容、音频接口;第二反相器的反相端经所述第三电阻与PIC16LF1518芯片的RB0/INT引脚连接,第二反相器的正相端与第六电阻的一端、第一三极管的集电极连接,第六电阻的另一端与稳压电路的3.3V电源输出端、第七电阻的一端连接,第七电阻的另一端与第一三极管的基极、第八电阻的一端、第九电阻的一端连接,第八电阻的另一端连接至GND端,第一三极管的发射极分别经第十电阻、第二电容连接至GND端,第九电阻的另一端分别经第三电容、第一二极管连接至第十一电阻的一端、第二二极管的阴极、第三二极管的阴极连接,第十一电阻的另一端连接至GND端,第二二极管的阳极与第十二电阻的一端、音频接口的第一脚、第一MOS管的源极连接,第三二极管的阳极与第十三电阻的一端、音频接口的第二脚、第二MOS管的源极连接,第一MOS管的栅极经第十四电阻连接至PIC16LF1518芯片的RB3引脚,第二MOS管的栅极经第十五电阻、第三反相器连接至PIC16LF1518芯片的RB3引脚,第一MOS管的漏极、第二MOS管的漏极均连接至GND端,第十二电阻的另一端、第十三电阻的另一端相连接至第三MOS管的漏极、第十六电阻的一端,第三MOS管的源极与第十六电阻的另一端相连接至稳压电路的5V电源输出端、第十七电阻的一端,第十七电阻的另一端、第三MOS管的栅极相连接,并经第十八电阻连接至第二三极管的集电极,第二三极管的基极经第十九电阻连接至PIC16LF1518芯片的RC0引脚,第二三极管的基极还经第二十电阻与第二三极管的发射极相连接至GND端;
所述适应多种音频通信方式的解码电路的解码方法,包括如下步骤,
S1:适应多种音频通信方式的解码电路上电后,进行一系列片级、板级初始化;
S2:处理器电路进入主程序循环进行轮询,判断是否有串口数据,若否,重新执行步骤S2;否则,执行步骤S3;
S3:判断是否为发给IPOS的数据,若是,则处理器电路将经USB转串口电路从PC机传输来的数字信号编码为音频信号后发送给IPOS,并转至步骤S5;若否,则执行步骤S4;
S4:若PC机通过USB转串口电路传输的命令为设置命令,则处理器电路根据PC机通过USB转串口电路传输的命令设置所述解码电路;若PC机通过USB转串口电路传输的命令为取结果命令,则处理器电路将结果通过USB转串口电路传输给PC机;
S5:完成一次设置、通讯,并返回步骤S2。
CN201610744497.7A 2016-08-29 2016-08-29 一种适应多种音频通信方式的解码电路及解码方法 Active CN106326166B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610744497.7A CN106326166B (zh) 2016-08-29 2016-08-29 一种适应多种音频通信方式的解码电路及解码方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610744497.7A CN106326166B (zh) 2016-08-29 2016-08-29 一种适应多种音频通信方式的解码电路及解码方法

Publications (2)

Publication Number Publication Date
CN106326166A CN106326166A (zh) 2017-01-11
CN106326166B true CN106326166B (zh) 2023-05-12

Family

ID=57791954

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610744497.7A Active CN106326166B (zh) 2016-08-29 2016-08-29 一种适应多种音频通信方式的解码电路及解码方法

Country Status (1)

Country Link
CN (1) CN106326166B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202267993U (zh) * 2011-09-30 2012-06-06 重庆南天数据资讯服务有限公司 基于移动通信终端的pos刷卡支付装置的实现系统
CN103377528A (zh) * 2012-04-26 2013-10-30 国民技术股份有限公司 支付设备及支付方法
WO2014012234A1 (zh) * 2012-07-19 2014-01-23 环汇系统有限公司 电子设备音频控制系统及其控制方法
CN204349964U (zh) * 2014-08-26 2015-05-20 深圳市景新浩科技有限公司 一种基于音频线传输指令的自适应接口电路
WO2015109860A1 (zh) * 2014-01-23 2015-07-30 深圳市吉芯微半导体有限公司 基于音频接口的通信装置及方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8573486B2 (en) * 2010-10-13 2013-11-05 Square, Inc. Systems and methods for financial transaction through miniaturized card reader with confirmation of payment sent to buyer
TW201613377A (en) * 2014-09-30 2016-04-01 Hon Hai Prec Ind Co Ltd Audio transmission system

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202267993U (zh) * 2011-09-30 2012-06-06 重庆南天数据资讯服务有限公司 基于移动通信终端的pos刷卡支付装置的实现系统
CN103377528A (zh) * 2012-04-26 2013-10-30 国民技术股份有限公司 支付设备及支付方法
WO2014012234A1 (zh) * 2012-07-19 2014-01-23 环汇系统有限公司 电子设备音频控制系统及其控制方法
WO2015109860A1 (zh) * 2014-01-23 2015-07-30 深圳市吉芯微半导体有限公司 基于音频接口的通信装置及方法
CN204349964U (zh) * 2014-08-26 2015-05-20 深圳市景新浩科技有限公司 一种基于音频线传输指令的自适应接口电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
基于PCM1794的音频解码器设计;田其树等;《工业控制计算机》;20151225(第12期) *

Also Published As

Publication number Publication date
CN106326166A (zh) 2017-01-11

Similar Documents

Publication Publication Date Title
CN106453383B (zh) 一种基于uart的主从多机通讯系统及方法
US10521392B2 (en) Slave master-write/read datagram payload extension
US20120290761A1 (en) USB Converter and Related Method
CN108111382B (zh) 基于i3c总线的通信装置及其通信方法
CN109471493B (zh) 扩展坞装置、电子装置及设置基本输入输出系统的方法
CN102156680B (zh) 多种连接器的主机装置及传输数据方法和协议选择装置
CN103853689A (zh) 一种usb与4线串口uart自动切换装置及方法
CN107153814B (zh) 一种指纹模组数据采集装置
CN210222744U (zh) 一种基于usb_otg模式下的主从设备切换装置及终端设备
US10592441B2 (en) Bus communication enhancement based on identification capture during bus arbitration
CN110377540A (zh) 一种基于usb_otg模式下的主从设备切换装置及终端设备
CN106326166B (zh) 一种适应多种音频通信方式的解码电路及解码方法
CN201616094U (zh) 具有多种连接器的主机装置和协议选择装置
CN102156618A (zh) 具有多种连接器的存储装置及其传输数据的方法
CN201716721U (zh) 具有多种连接器的存储装置
CN210804414U (zh) 一种通讯接口可复用的电路
US9804986B2 (en) Device for switching between communication modes
CN203554485U (zh) Can总线测试设备
CN206339971U (zh) 一种适应多种音频通信方式的解码电路
CN208092483U (zh) 用于机器人的大脑通信系统控制器及机器人
CN211826943U (zh) 一种通讯控制电路及装置
CN209216268U (zh) 一种简易无线遥控遥测系统
CN210836077U (zh) 一种简易单总线通信电路
CN202979001U (zh) 基于iso1050dub的一种can通讯电路
CN203055154U (zh) 多协议红外遥控转换设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant