CN105912499A - 一种arm服务器的配置方法及arm服务器 - Google Patents

一种arm服务器的配置方法及arm服务器 Download PDF

Info

Publication number
CN105912499A
CN105912499A CN201610230170.8A CN201610230170A CN105912499A CN 105912499 A CN105912499 A CN 105912499A CN 201610230170 A CN201610230170 A CN 201610230170A CN 105912499 A CN105912499 A CN 105912499A
Authority
CN
China
Prior art keywords
arm processor
control arm
master control
address
processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610230170.8A
Other languages
English (en)
Other versions
CN105912499B (zh
Inventor
张祥钧
李军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHENZHEN TENA ELECTRONIC CO Ltd
Original Assignee
SHENZHEN TENA ELECTRONIC CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHENZHEN TENA ELECTRONIC CO Ltd filed Critical SHENZHEN TENA ELECTRONIC CO Ltd
Priority to CN201610230170.8A priority Critical patent/CN105912499B/zh
Publication of CN105912499A publication Critical patent/CN105912499A/zh
Application granted granted Critical
Publication of CN105912499B publication Critical patent/CN105912499B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)
  • Computer And Data Communications (AREA)

Abstract

本发明实施例公开了一种ARM服务器的配置方法,其中方法包括:判断每个ARM处理器是否与微处理器连接;若ARM处理器与微处理器连接,将ARM处理器配置为主控ARM处理器;若ARM处理器不与微处理器连接,将ARM处理器配置为从控ARM处理器;读取所有的主控ARM处理器和从控ARM处理器的IP地址;记录所有主控ARM处理器和从控ARM处理器的IP地址。本发明实施例通过主控ARM处理器与从控ARM处理器的高度集成以及配置主控ARM处理器与从控ARM处理器的关系,提高了ARM服务器的处理能力,可以适应未来各种复杂的技术需求,本发明实施例还公开了一种ARM服务器。

Description

一种ARM服务器的配置方法及ARM服务器
技术领域
本发明涉及计算机网络技术领域,尤其涉及一种ARM服务器的配置方法及ARM服务器。
背景技术
目前计算机中心主要采X86架构的服务器,X86架构的服务器是复杂指令集架构,可处理大数据分析,但是X86架构的服务器具有发热量大和功耗大,成本高等,不符合未来节能省源的要求。ARM处理器具有低功耗的特点,但是单个ARM处理器的处理能力有限,若在服务器中采用一个ARM处理器不能满足云计算、大数据分析等需求。
发明内容
有鉴于此,实有必要本发明实施例提供一种ARM服务器的配置方法及ARM服务器,可以提高ARM服务器的处理能力。
第一方面,本发明实施例提供了一种ARM服务器的配置方法,该方法包括判断每个ARM处理器是否与微处理器连接;若ARM处理器与微处理器连接,将ARM处理器配置为主控ARM处理器;若ARM处理器不与微处理器连接,将ARM处理器配置为从控ARM处理器;读取所有的主控ARM处理器和从控ARM处理器的IP地址;记录所有主控ARM处理器和从控ARM处理器的IP地址。
另一方面,本发明实施例提供了一种ARM服务器,该ARM服务器包括判断模块、配置模块、读取模块以及记录模块,其中,判断模块用于判断每个ARM处理器是否与微处理器连接;配置模块用于若ARM处理器与微处理器连接,将ARM处理器配置为主控ARM处理器;以及还用于若ARM处理器不与微处理器连接,将ARM处理器配置为从控ARM处理器;读取模块用于读取所有的主控ARM处理器和从控ARM处理器的IP地址;记录模块用于记录所有主控ARM处理器和从控ARM处理器的IP地址。
本发明实施例ARM服务器通过主控ARM处理器与从控ARM处理器的高度集成,提高了ARM服务器的处理能力以适应未来各种复杂的技术需求;以及通过配置主控ARM处理器与从控ARM处理器的关系,获取到包括所有ARM处理器的IP地址,以便运行时可准确分配ARM处理器。
附图说明
为了更清楚地说明本发明实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种ARM服务器的结构示意图。
图2为本发明实施例提供的一种ARM服务器的配置方法的流程示意图。
图3为本发明另一实施例提供的一种ARM服务器的配置方法的流程示意图。
图4为本发明实施例提供的一种ARM服务器的功能模块示意图。
图5为本发明另一实施例提供的一种ARM服务器的功能单元示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。还应当理解,在此本发明说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本发明。如在本发明说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
请参看图1,其公开了本发明实施例提供的一种ARM服务器的配置方法所涉及的ARM服务器的结构示意图。该ARM服务器包括若干个ARM处理器200以及微处理器500,其中ARM处理器(CUP)200包括与微处理器(MCU)500连接的主控ARM处理器300以及若干个从控ARM处理器400。主控ARM处理器300是用于控制从控ARM处理器400的资源分配,实现控制多个从控ARM处理器400同频或异步运算处理即从控ARM处理器400可以同步处理业务,也可以相互独立互不干涉;主控ARM处理器300与微处理器500连接,可提高ARM服务器的控制能力,例如主控ARM处理器300可利用微处理器500控制从控ARM处理器400与电源的通断,来减轻主控ARM处理器300运行负载。例如应用于游戏试玩的ARM服务器包括32个ARM处理器,其中1个是主控ARM处理器,31个是从控ARM处理器,该31个从控ARM处理器用于对客户端输出数据。
请参看图2,本公开实施例提供的一种ARM服务器的配置方法,该配置方法包括如下步骤:
步骤S101,判断每个ARM处理器是否与微处理器连接,若ARM处理器与微处理器连接,则执行步骤S102;若ARM处理器不予微处理器连接,则执行步骤S106。具体的,本实施例中,通过串口验证的方式来检测ARM处理器是否与微处理器连接。
步骤S102,将该与微处理器连接的ARM处理器配置为主控ARM处理器。
步骤S103,读取主控ARM处理器的MAC地址和IP地址。应当理解,MAC地址和IP地址作为主控ARM处理器标识。
步骤S104,控制主控ARM处理器广播该主控ARM处理器的IP地址。具体的,广播主控ARM处理器的IP地址是为了通知其他ARM处理器哪个是主控ARM处理器。
步骤S106,将该不与微处理器连接的ARM处理器配置为从控ARM处理器。
步骤S107,读取从控ARM处理器的MAC地址和IP地址。还应当理解,MAC地址和IP地址同时也作为从控ARM处理器标识。
步骤S108,判断从控ARM处理器是否接收到主控ARM处理器的广播,若接收到,执行步骤S109;若没有接收到,重复步骤S108直至从控ARM处理器均接收到主控ARM处理器广播的主控ARM处理器的IP地址。
步骤S109,控制已接收到广播的从控ARM处理器上报其IP地址。
需要说明的是,步骤S104后执行步骤S105。
步骤S105,判断预设时间内是否已接收所有从控ARM处理器的IP地址,若已接收到所有从控ARM处理器的IP地址,则执行步骤S110;若还未接收到所有从控ARM处理器的IP地址,则执行步骤S104。应当理解,本实施例中步骤S109后还可执行步骤S105;还应当理解,其他实施例中步骤S102~步骤S105与步骤S106~步骤S109的执行时间可不受限制,相互独立进行。
步骤S110,记录所有主控ARM处理器和从控ARM处理器的IP地址。具体的,可记录并生成包括所有主控ARM处理器和从控ARM处理器的IP地址的IP地址列表。
本公开实施例提供的方法,ARM服务器通过主控ARM处理器与从控ARM处理器的高度集成,提高了ARM服务器的处理能力;以及通过配置主控ARM处理器与从控ARM处理器的关系,获取到所有ARM处理器的IP地址,以便主控ARM处理器根据所获取的所有ARM处理器的IP地址来控制和分配从控ARM处理器对外输送数据,实现由主控ARM处理器控制多个从控ARM处理器400同频或异步运算处理,因此提高ARM服务器的运行稳定性和多任务的处理能力。再者,主控ARM处理器与微处理器通信,提高ARM服务器的控制能力,进而提高了ARM服务器运行的稳定性。
请参看图3,本公开另一实施例提供的一种ARM服务器的配置方法,该配置方法应用于ARM处理器,该配置方法包括如下步骤:
步骤S201,每个ARM处理器判断自身是否与微处理器连接,若ARM处理器与微处理器连接,则执行步骤S202;若ARM处理器不予微处理器连接,则执行步骤S206。具体的,本实施例中,该步骤是每个ARM处理器通过串口验证的方式来实现。
步骤S202,与微处理器连接的ARM处理器接收配置指令被配置为主控ARM处理器。
步骤S203,主控ARM处理器读取自身的MAC地址和IP地址。应当理解,MAC地址和IP地址作为主控ARM处理器标识。
步骤S204,主控ARM处理器广播自身的IP地址。
步骤S206,不与微处理器连接的ARM处理器接收配置指令被配置为从控ARM处理器。
步骤S207,从控ARM处理器读取自身的MAC地址和IP地址。
步骤S208,从控ARM处理器判断是否接收到主控ARM处理器的广播,若接收到,执行步骤S209;若没有接收到,重复步骤S208直至该从控ARM处理器接收到主控ARM处理器广播的主控ARM处理器的IP地址。
步骤S209,已接收到广播的从控ARM处理器上报其自身的IP地址。
需要说明的是,步骤S204后执行步骤S205。
步骤S205,主控ARM处理器判断预设时间内是否已接收所有从控ARM处理器的IP地址,若已接收到所有从控ARM处理器的IP地址,则执行步骤S210;若还未接收到所有从控ARM处理器的IP地址,则执行步骤S204。应当理解,本实施例,步骤S209后还可执行步骤S205;还应当理解,其他实施例步骤S202~步骤S205与步骤S206~步骤S209的执行时间不受限制,相互独立进行。
请从参看图4,本公开实施例提供的一种ARM服务器的功能模块图。如图所示,ARM服务器100包括判断模块101、配置模块102、读取模块103、广播模块104、上报模块105以及记录模块106。
其中判断模块101用于判断每个ARM处理器200是否与微处理器500连接。
配置模块102用于若判断模块101判断出ARM处理器200与微处理器500连接,将该与微处理器500连接的ARM处理器200配置为主控ARM处理器300;以及还用于若判断模块101判断出ARM处理器200不与微处理器500连接,将该不与微处理器500连接的ARM处理器200配置为从控ARM处理器400。
读取模块103用于读取所有的主控ARM处理器300和从控ARM处理器400的MAC地址和IP地址。
广播模块104用于读取模块103读取主控ARM处理器300的IP地址后,控制主控ARM处理器300广播主控ARM处理器300的IP地址。
判断模块101还用于读取模块103读取从控ARM处理器400的IP地址后,判断从控ARM处理器400是否接收到主控ARM处理器300的广播以及还用于若判断出从控ARM处理器400未接收到主控ARM处理器300的广播,继续判断从控ARM处理器400是否接收到主控ARM处理器300的广播。
上报模块105用于判断模块101判断出若从控ARM处理器400接收到主控ARM处理器300的广播,控制已接收到广播的从控ARM处理器400上报IP地址。
判断模块101还用于广播模块104控制主控ARM处理器300广播主控ARM处理器300的IP地址后或者上报模块105控制已接收到广播的从控ARM处理器400上报IP地址后,判断预设时间内是否已接收所有从控ARM处理器400的IP地址。
广播模块104还用于若判断模块101判断出预设时间内未接收到所有从控ARM处理器400的IP地址,控制主控ARM处理器300继续广播主控ARM处理器300的IP地址。
记录模块106用于记录所有主控ARM处理器300和从控ARM处理器400的IP地址。
请参看图5,本公开另一实施例提供的一种ARM服务器的功能单元图。如图所示,主控ARM处理器300包括第一判断单元301、第一获取单元302、第一读取单元303、广播单元304以及记录单元305;从控ARM处理器400包括第二判断单元401、第二获取单元402、第二读取单元403以及上报单元404。
其中,第一判断单元301和第二判断单元401均用于判断ARM服务器是否与微处理器500连接。
第一获取单元302用于若第一判断单元301判断出ARM处理器200与微处理器500连接,接收配置指令被配置为主控ARM处理器300。
第一读取单元303用于读取主控ARM处理器300自身的MAC地址和IP地址。
广播单元304用于广播主控ARM处理器300自身的IP地址。
第二获取单元402用于若第一判断单元301判断出ARM处理器200不与微处理器500连接,接收配置指令被配置为从控ARM处理器400。
第二读取单元403用于读取从控ARM处理器400自身的MAC地址和IP地址。
第二判断单元401还用于第二读取单元403读取从控ARM处理器400的IP地址后,判断从控ARM处理器400是否接收到主控ARM处理器300的广播以及还用于若判断出从控ARM处理器400未接收到主控ARM处理器300的广播,继续判断从控ARM处理器400是否接收到主控ARM处理器300的广播。
上报单元404用于第二判断单元401判断出若从控ARM处理器400接收到主控ARM处理器300的广播,已接收到广播的从控ARM处理器400上报其自身的IP地址。
第一判断单元301还用于广播单元304广播主控ARM处理器300的IP地址后或者已接收到广播的从控ARM处理器400上报IP地址后,判断预设时间内是否已接收所有从控ARM处理器400的IP地址。
第一获取单元302还用于获取所有的从控ARM处理器400的IP地址。
记录单元305,用于记录所有主控ARM处理器和从控ARM处理器的IP地址。
本公开实施例提供的ARM服务器以及配置方法,通过主控ARM处理器与从控ARM处理器的高度集成以及配置主控ARM处理器与从控ARM处理器的关系,提高ARM服务器的处理能力和运行的稳定性。
本发明实施例方法中的步骤可以根据实际需要进行顺序调整、合并和删减。
本发明实施例终端中的单元可以根据实际需要进行合并、划分和删减。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的系统、终端和模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、终端和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口、装置或模块的间接耦合或通信连接,也可以是电的,机械的或其它的形式连接。
另外,在本发明各个实施例中的各功能模块可以集成在一个处理模块中,也可以是各个模块单独物理存在,也可以是两个或两个以上模块集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。
以上所述,为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种ARM服务器的配置方法,其特征在于,包括:
判断每个ARM处理器是否与微处理器连接;
若ARM处理器与所述微处理器连接,将所述ARM处理器配置为主控ARM处理器;
若ARM处理器不与所述微处理器连接,将所述ARM处理器配置为从控ARM处理器;
读取所有的主控ARM处理器和从控ARM处理器的IP地址;
记录所有主控ARM处理器和从控ARM处理器的IP地址。
2.根据权利要求1所述的配置方法,其特征在于,所述配置方法还包括:
读取主控ARM处理器的IP地址后,控制所述主控ARM处理器广播所述主控ARM处理器的IP地址;
读取从控ARM处理器的IP地址后,判断从控ARM处理器是否接收到所述主控ARM处理器的广播;
若从控ARM处理器未接收到所述主控ARM处理器的广播,重复所述判断从控ARM处理器是否接收到所述主控ARM处理器的广播。
3.根据权利要求2所述的配置方法,其特征在于,所述配置方法还包括:
若从控ARM处理器接收到所述主控ARM处理器的广播,控制已接收到广播的从控ARM处理器上报IP地址。
4.根据权利要求3所述的配置方法,其特征在于,所述配置方法还包括:
所述控制所述主控ARM处理器广播所述主控ARM处理器的IP地址后,判断预设时间内是否已接收所有从控ARM处理器的IP地址;
若未接收到所有从控ARM处理器的IP地址,重复所述控制所述主控ARM处理器广播所述主控ARM处理器的IP地址;
若已接收到所有从控ARM处理器的IP地址,执行所述记录所有主控ARM处理器和从控ARM处理器的IP地址。
5.根据权利要求1所述的配置方法,其特征在于,所述判断每个ARM处理器是否与处理器连接由每个ARM处理器通过串口验证的方式来实现。
6.一种ARM服务器,其特征在于,包括:
判断模块,用于判断每个ARM处理器是否与微处理器连接;
配置模块,用于若ARM处理器与所述微处理器连接,将所述ARM处理器配置为主控ARM处理器;以及还用于若ARM处理器不与所述微处理器连接,将所述ARM处理器配置为从控ARM处理器;
读取模块,用于读取所有的主控ARM处理器和从控ARM处理器的IP地址;
记录模块,用于记录所有主控ARM处理器和从控ARM处理器的IP地址。
7.根据权利要求6所述的ARM服务器,其特征在于,所述ARM服务器还包括广播模块:
所述广播模块,用于所述读取模块读取主控ARM处理器的IP地址后,控制所述主控ARM处理器广播所述主控ARM处理器的IP地址;
所述判断模块,还用于所述读取模块读取从控ARM处理器的IP地址后,判断从控ARM处理器是否接收到所述主控ARM处理器的广播以及还用于若判断出从控ARM处理器未接收到所述主控ARM处理器的广播,继续判断从控ARM处理器是否接收到所述主控ARM处理器的广播。
8.根据权利要求7所述的ARM服务器,其特征在于,所述ARM服务器还包括:
上报模块,用于所述判断模块判断出若从控ARM处理器接收到所述主控ARM处理器的广播,控制已接收到广播的从控ARM处理器上报IP地址。
9.根据权利要求8所述的ARM服务器,其特征在于,
所述判断模块,还用于所述广播模块控制所述主控ARM处理器广播所述主控ARM处理器的IP地址后,判断预设时间内是否已接收所有从控ARM处理器的IP地址;
所述广播模块,还用于若所述判断模块判断出预设时间内未接收到所有从控ARM处理器的IP地址,控制所述主控ARM处理器广播所述主控ARM处理器的IP地址;
所述记录模块,还用于若所述判断模块判断出已接收到所有从控ARM处理器的IP地址,记录所有主控ARM处理器和从控ARM处理器的IP地址。
10.根据权利要求6所述的ARM服务器,其特征在于,所述判断模块判断每个ARM处理器是否与处理器连接由每个ARM处理器通过串口验证的方式来实现。
CN201610230170.8A 2016-04-14 2016-04-14 一种arm服务器的配置方法及arm服务器 Expired - Fee Related CN105912499B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610230170.8A CN105912499B (zh) 2016-04-14 2016-04-14 一种arm服务器的配置方法及arm服务器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610230170.8A CN105912499B (zh) 2016-04-14 2016-04-14 一种arm服务器的配置方法及arm服务器

Publications (2)

Publication Number Publication Date
CN105912499A true CN105912499A (zh) 2016-08-31
CN105912499B CN105912499B (zh) 2018-07-06

Family

ID=56746168

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610230170.8A Expired - Fee Related CN105912499B (zh) 2016-04-14 2016-04-14 一种arm服务器的配置方法及arm服务器

Country Status (1)

Country Link
CN (1) CN105912499B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113827839A (zh) * 2021-09-24 2021-12-24 广州玖的数码科技有限公司 一种基于arm的多功能香薰机气味生成系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060085563A1 (en) * 1995-10-09 2006-04-20 Tetsuya Nakagawa Terminal apparatus
CN101216289A (zh) * 2008-01-11 2008-07-09 哈尔滨工业大学 基于线阵ccd的空间目标姿态测量系统及其测量方法
CN105009086A (zh) * 2014-03-10 2015-10-28 华为技术有限公司 一种实现处理器切换的方法、计算机和切换装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060085563A1 (en) * 1995-10-09 2006-04-20 Tetsuya Nakagawa Terminal apparatus
CN101216289A (zh) * 2008-01-11 2008-07-09 哈尔滨工业大学 基于线阵ccd的空间目标姿态测量系统及其测量方法
CN105009086A (zh) * 2014-03-10 2015-10-28 华为技术有限公司 一种实现处理器切换的方法、计算机和切换装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113827839A (zh) * 2021-09-24 2021-12-24 广州玖的数码科技有限公司 一种基于arm的多功能香薰机气味生成系统

Also Published As

Publication number Publication date
CN105912499B (zh) 2018-07-06

Similar Documents

Publication Publication Date Title
CN110489391B (zh) 一种数据处理方法及相关设备
EP3591938A1 (en) System and method to control a cross domain workflow based on a hierachical engine framework
GB2538020B (en) Method and device for automatically processing static test data of rail transit vehicle
CN109656755A (zh) 检测设备状态的方法和系统
CN111010317A (zh) 一种基于串口和蓝牙低能耗双协议的蓝牙产测方法及系统
CN114257658B (zh) 通信协议转换配置方法、通信协议转换方法和相关设备
CN117978811B (zh) 映射关系的确定方法及系统、存储介质及电子装置
CN102970699B (zh) 一种故障处理方法及分布式基站
CN112953739B (zh) 基于k8s平台纳管sdn的方法、系统以及存储介质
CN105912499A (zh) 一种arm服务器的配置方法及arm服务器
CN103607731B (zh) 一种测量报告的处理方法及装置
CN109327499B (zh) 业务接口的管理方法及装置、存储介质、终端
CN105446873A (zh) 基于android平台的APK软件自动测试方法及系统
CN104077252A (zh) Usb设备通信方法、装置及电子设备
CN103685405B (zh) 网络服务系统及其更新固件的方法
CN108829448A (zh) N级pcie扩展箱的控制方法、系统及可读存储介质
CN111371593B (zh) 一种业务部署方法、装置、电子设备及存储介质
CN106453213A (zh) 一种系统间调用方法及装置
CN101895426B (zh) 一种网络资源评估中的数据采集方法及系统
CN116450568A (zh) 一种系统适配器和大规模芯片
CN106126135A (zh) 3d打印控制系统及控制方法
CN103914339A (zh) 服务器管理系统及服务器管理方法
EP4009167A1 (en) Instantiated request generation method, interface virtual machine configuration method, nfvo, and vim
CN106961687B (zh) 一种信息交互方法及系统
CN114003360A (zh) 多租户任务管理方法、装置、电子设备及存储介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180706