CN105893306A - 一种具有衰减补偿的sata接口转接方法 - Google Patents

一种具有衰减补偿的sata接口转接方法 Download PDF

Info

Publication number
CN105893306A
CN105893306A CN201610190247.3A CN201610190247A CN105893306A CN 105893306 A CN105893306 A CN 105893306A CN 201610190247 A CN201610190247 A CN 201610190247A CN 105893306 A CN105893306 A CN 105893306A
Authority
CN
China
Prior art keywords
sata
connector
sata interface
signal
attenuation compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610190247.3A
Other languages
English (en)
Inventor
赵瑞东
姚春强
尹双
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Chaoyue Numerical Control Electronics Co Ltd
Original Assignee
Shandong Chaoyue Numerical Control Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Chaoyue Numerical Control Electronics Co Ltd filed Critical Shandong Chaoyue Numerical Control Electronics Co Ltd
Priority to CN201610190247.3A priority Critical patent/CN105893306A/zh
Publication of CN105893306A publication Critical patent/CN105893306A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/16Memory access

Abstract

本发明提供一种具有衰减补偿的SATA接口转接方法,涉及SATA接口转接技术,当SATA信号需要通过连接器转接时,在连接器前端增加专用高速差分缓冲电路,对SATA信号进行修正和补偿。采用本发明可突破SATA通道对走线长度、转接次数限制,用于产品后,可有效提高产品中基于SATA接口的硬盘、光驱等存储模块的布局、安装灵活性。

Description

一种具有衰减补偿的SATA接口转接方法
技术领域
本发明涉及SATA接口转接技术,尤其涉及一种具有衰减补偿的SATA接口转接方法。
背景技术
随着军用信息化设备对数据存储需求的提升,用户对数据的集中存储、统一管理的要求越来越高。
传统的产品多采用硬盘固定于机箱内,采用SATA数据线与主板互联的模式,其弊端在于存储模块与主机不可分离,普通数据和重要数据无法分别管理,在军用加固产品中应用极为不便,并且对重要及涉密数据管理造成隐患。
随着军用信息化设备标准化、模块化、通用化水平的提高,硬盘模块的独立、可拔插设计越来越受到重视。而其实现方案与传统模式的区别在于SATA信号需要经过两次甚至多次转接,由此带来不可避免的SATA信号衰减,信号质量下降,并导致硬盘、光驱等SATA设备工作不稳定或无法识别的问题。
发明内容
鉴于上述内容,本发明提出了一种应用于加固通信设备的具有衰减补偿的SATA接口转接方法。
本发明解决的技术问题是:
为提高SATA接口硬盘、光驱等设备的扩展灵活性和易用性,本发明专利提供一种均有衰减补偿的SATA接口转换技术。采用该技术后可有效提高通过转接连接器后的SATA信号质量,增加SATA信号转接次数和传输距离,解决因转接次数过多导致硬盘、光驱等SATA设备无法识别的问题。从而实现数据存储模块在整机中布局和设计的灵活性。
本发明解决其技术问题采用的技术方案是:
当SATA信号需要通过连接器转接时,在连接器前端增加专用高速差分缓冲电路,对SATA信号进行修正和补偿。
在经过连接器时,因连接器阻抗的不连续性,SATA信号会存在一定的衰减,而前端缓冲电路可使通过连机器衰减后的信号依然能够保持较高的驱动能力,从而达到信号补偿的作用,避免转接对信号质量造成的影响。
在加固计算机中,整机采用主板-背板-载板-硬盘的方式,主板SATA控制器一般靠近主板与背板连接器。
当SATA信号要通过第二组连接器转接至载板时,在背板上该组连接器前端增加基于89HP0604的SATA缓冲电路,对已出现衰减的SATA信号进行增强。
本发明的有益效果是:
采用该技术后,可突破SATA通道对走线长度、转接次数限制,用于产品后,可有效提高产品中基于SATA接口的硬盘、光驱等存储模块的布局、安装灵活性。
附图说明
图1是本发明的原理框图;
图2是本发明的应用框图。
具体实施方式
下面对本发明的内容进行更加详细的阐述:
将本发明的技术方案应用于加固计算机中,整机采用主板-背板-载板-硬盘的设计方案,主板SATA控制器一般靠近主板与背板连接器,可保证SATA信号通过该连接器后,在背板上走线在一定长度范围内,信号质量可满足要求;当SATA信号要通过第二组连接器转接至载板时,在背板上该组连接器前端增加基于89HP0604的SATA缓冲电路,对已出现衰减的SATA信号进行增强,保证其通过背板与载板之间的连接器后的信号强度和传输距离。
而且,该接口技术根据实际需求逐级串联使用,实现多级转接,大大延长SATA通道的传输距离。

Claims (3)

1.一种具有衰减补偿的SATA接口转接方法,其特征在于,
当SATA信号需要通过连接器转接时,在连接器前端增加专用高速差分缓冲电路,对SATA信号进行修正和补偿。
2.根据权利要求1所述的方法,其特征在于,
在加固计算机中,整机采用主板-背板-载板-硬盘的方式,主板SATA控制器一般靠近主板与背板连接器。
3.根据权利要求2所述的方法,其特征在于,
当SATA信号要通过第二组连接器转接至载板时,在背板上该组连接器前端增加基于89HP0604的SATA缓冲电路,对已出现衰减的SATA信号进行增强。
CN201610190247.3A 2016-03-30 2016-03-30 一种具有衰减补偿的sata接口转接方法 Pending CN105893306A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610190247.3A CN105893306A (zh) 2016-03-30 2016-03-30 一种具有衰减补偿的sata接口转接方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610190247.3A CN105893306A (zh) 2016-03-30 2016-03-30 一种具有衰减补偿的sata接口转接方法

Publications (1)

Publication Number Publication Date
CN105893306A true CN105893306A (zh) 2016-08-24

Family

ID=57014039

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610190247.3A Pending CN105893306A (zh) 2016-03-30 2016-03-30 一种具有衰减补偿的sata接口转接方法

Country Status (1)

Country Link
CN (1) CN105893306A (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1499798A (zh) * 2002-11-12 2004-05-26 �¿���˹�����ɷ����޹�˾ 阻抗校准电路
CN101043215A (zh) * 2007-03-12 2007-09-26 启攀微电子(上海)有限公司 一种高性能时间数字转换器电路架构
US20070297553A1 (en) * 2002-10-09 2007-12-27 Henri Sutioso Clock offset compensator
CN101536315A (zh) * 2007-11-23 2009-09-16 香港应用科技研究院有限公司 具有在锁相环输入和反馈差分时钟的共模均衡器的零延迟缓冲器
CN101667150A (zh) * 2009-09-04 2010-03-10 浪潮电子信息产业股份有限公司 一种基于存储子系统的sata信号测试的方法
CN102288802A (zh) * 2010-05-12 2011-12-21 吉歌网络有限公司 测量高压ac信号的方法以及电路
CN102314923A (zh) * 2010-07-07 2012-01-11 英业达股份有限公司 硬盘模块
CN104978298A (zh) * 2015-06-24 2015-10-14 浪潮电子信息产业股份有限公司 一种高速互联终端匹配的设计方法
CN204883525U (zh) * 2015-09-09 2015-12-16 浪潮电子信息产业股份有限公司 一种外置式转接卡

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070297553A1 (en) * 2002-10-09 2007-12-27 Henri Sutioso Clock offset compensator
CN1499798A (zh) * 2002-11-12 2004-05-26 �¿���˹�����ɷ����޹�˾ 阻抗校准电路
CN101043215A (zh) * 2007-03-12 2007-09-26 启攀微电子(上海)有限公司 一种高性能时间数字转换器电路架构
CN101536315A (zh) * 2007-11-23 2009-09-16 香港应用科技研究院有限公司 具有在锁相环输入和反馈差分时钟的共模均衡器的零延迟缓冲器
CN101667150A (zh) * 2009-09-04 2010-03-10 浪潮电子信息产业股份有限公司 一种基于存储子系统的sata信号测试的方法
CN102288802A (zh) * 2010-05-12 2011-12-21 吉歌网络有限公司 测量高压ac信号的方法以及电路
CN102314923A (zh) * 2010-07-07 2012-01-11 英业达股份有限公司 硬盘模块
CN104978298A (zh) * 2015-06-24 2015-10-14 浪潮电子信息产业股份有限公司 一种高速互联终端匹配的设计方法
CN204883525U (zh) * 2015-09-09 2015-12-16 浪潮电子信息产业股份有限公司 一种外置式转接卡

Similar Documents

Publication Publication Date Title
US7269673B2 (en) Cable with circuitry for asserting stored cable data or other information to an external device or user
US8090263B2 (en) System and method for expanding PCIe compliant signals over a fiber optic medium with no latency
EP1622036B1 (en) Storage device system and signal transmission method for storage device system
US20130163126A1 (en) High-swing differential driver using low-voltage transistors
US7613959B2 (en) Data receiving apparatus of a PCI express device
US20050186810A1 (en) Invertible, pluggable module for variable I/O densities
US7477615B2 (en) Transceiver, data transfer control device, and electronic instrument
CN1988681B (zh) 一种前后错层的双面插板背板
TW200705375A (en) Display driver and electronic instrument
CN102436799A (zh) 用于处理显示端口配置数据的透明转发器设备
US8180935B2 (en) Methods and apparatus for interconnecting SAS devices using either electrical or optical transceivers
CN106024042A (zh) 一种增强硬盘背板可靠性的方法
CN204883525U (zh) 一种外置式转接卡
CN103686037A (zh) 驱动器电路
CN106253975A (zh) 一种光模块
US20080183937A1 (en) Method and Apparatus to Reduce EMI Emissions Over Wide Port SAS Buses
CN105893306A (zh) 一种具有衰减补偿的sata接口转接方法
US7443204B2 (en) Common-mode noise-reduced output transmitter
Schinkel et al. A 3Gb/s/ch transceiver for RC-limited on-chip interconnects
US20110130032A1 (en) Active copper cable extender
US20220158877A1 (en) Interconnect module, ufs system including the same, and method of operating the ufs system
CN103021429B (zh) 控制器
CN202049412U (zh) 一种存储服务器
US10498391B2 (en) Methods and systems for reduction of nearest-neighbor crosstalk
CN210534770U (zh) 一种硬盘转接板及信号处理系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20160824

RJ01 Rejection of invention patent application after publication