CN105867833A - 数据存储装置及数据存储方法 - Google Patents

数据存储装置及数据存储方法 Download PDF

Info

Publication number
CN105867833A
CN105867833A CN201510029219.9A CN201510029219A CN105867833A CN 105867833 A CN105867833 A CN 105867833A CN 201510029219 A CN201510029219 A CN 201510029219A CN 105867833 A CN105867833 A CN 105867833A
Authority
CN
China
Prior art keywords
data
object block
time
write
block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510029219.9A
Other languages
English (en)
Other versions
CN105867833B (zh
Inventor
林寅
吴大畏
李晓强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Miancun (Zhejiang) Technology Co.,Ltd.
Original Assignee
SHENZHEN SILICONGO SEMICONDUCTOR CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHENZHEN SILICONGO SEMICONDUCTOR CO Ltd filed Critical SHENZHEN SILICONGO SEMICONDUCTOR CO Ltd
Priority to CN201510029219.9A priority Critical patent/CN105867833B/zh
Publication of CN105867833A publication Critical patent/CN105867833A/zh
Application granted granted Critical
Publication of CN105867833B publication Critical patent/CN105867833B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

一种数据存储装置,包括有一控制器及一连接于所述控制器的闪存单元,所述控制器包括有:写入模块,用于将数据写入所述闪存单元的一第一目标块中并记录一写入时间;读取模块,用于读取所述第一目标块中的数据并记录一读取时间;校验模块,比较所述读取时间与所述写入时间之间的时间间隔是否超过一设定期限;及更新模块:用于在所述读取时间与写入时间之间的时间间隔超过所述设定期限后读取所述第一目标块中的数据而将所述数据写入至所述闪存单元的一第二目标块中。本发明还揭示了一种数据存储方法。

Description

数据存储装置及数据存储方法
技术领域
本发明涉及一种数据存储装置及数据存储方法。
背景技术
随着智能电视和移动终端设备的飞速发展,在这些设备上存储系统数据和用户数据的芯片大都采用Flash芯片实现,因此Flash芯片存储对整个设备的系统安全来说是极为重要的。
闪存(Flash memory)包括多个区块(block),每一区块包括多个页(page)以供数据储存。此外,闪存的每一区块分别对应至不同的地址。当主机欲存取闪存的数据时,主机会向闪存的控制器发送存取命令,该存取命令包括所欲存取的区块的地址。例如,当闪存自控制器接收写入命令时,便依控制器的指示将数据储存至写入地址所对应的区块的某些页。当闪存自控制器收到读取命令时,便依控制器的指示自读取地址对应的区块的某些页读出数据而回传数据至控制器。
当闪存的一区块的多个页皆被写入数据后,该区块便无法再次被写入数据。因此,闪存的多个区块可以大致分为数据区与空白区两区,数据区的区块为已储存数据的区块,而空白区的区块为未储存数据的区块。当主机欲写入数据至对应于位于所述数据区的一数据区块的地址时,由于该数据区块已无法再被写入更新数据,控制器便只好自空白区取得一空白区块,将该空白区块的地址改为该数据区块的地址,再将更新数据转写入至该空白区块。此时原本的数据区块已无用,控制器便抹除该数据区块的数据,以将数据区块转换为空白区块而置入空白区中。
现有的存储装置中,通常利用错误更正码(Error Correcting Code,ECC)来保护储存在存储装置里的数据。举例来说,当发现储存在一储存装置中的数据有问题时,可利用与该数据相对应的ECC进行错误更正。然而所述存储装置在经过一段时间存放以后,由于所述存储装置中的存储单元电子泄露的原因,会使得ECC的错误个数增大,并最终超过ECC纠错能力,从而引起存储装置中的数据错误,进而减少所述存储装置的数据存储时间。
发明内容
鉴于以上内容,有必要提供一种能够延长存储装置的数据存储时间的数据存储装置及数据存储方法。
一种数据存储装置,包括有一控制器及一连接于所述控制器的闪存单元,所述控制器包括有:写入模块,用于将数据写入所述闪存单元的一第一目标块中并记录一写入时间;读取模块,用于读取所述第一目标块中的数据并记录一读取时间;校验模块,比较所述读取时间与所述写入时间之间的时间间隔是否超过一设定期限;及更新模块:用于在所述读取时间与写入时间之间的时间间隔超过所述设定期限后,读取所述第一目标块中的数据而将所述数据写入至所述闪存单元的一第二目标块中。
进一步地,所述写入模块写入所述第一目标块中并记录写入时间的数据为影响所述数据存储装置存储时长的固件程序数据。
进一步地,所述校验模块还用于对所述读取模块读取的数据进行ECC校验,当ECC校验值接近一ECC阈值时,所述校验模块用于读取所述第一目标块中的数据而让所述更新模块将所述数据更新至所述闪存单元的第二目标块中。
进一步地,所述控制器还包括有一擦除模块,所述擦除模块用于在读取所述第一目标块中的数据并将所述数据更新至所述闪存单元的第二目标块中之后,擦除所述第一目标块的数据以让所述第一目标块作为一空块待用,以让所述更新模块将所述第二目标块中的数据存回至所述第一目标块中。
进一步地,在所述读取时间与写入时间之间的时间间隔未超过所述设定期限但所述ECC校验值接近ECC阈值时,所述更新模块用于读取所述第一目标块中的数据而将所述数据写入至所述第二目标块中。
一种数据存储方法,包括有:
写入步骤:将数据写入一闪存单元的一第一目标块中并记录一写入时间;
读取步骤:读取所述第一目标块中的数据并记录一读取时间;
校验步骤:比较所述读取时间与所述写入时间之间的时间间隔是否超过一设定期限;及
更新步骤:在所述读取时间与写入时间之间的时间间隔超过所述设定期限后,读取所述第一目标块中的数据而将所述数据写入至所述闪存单元的一第二目标块中。
进一步地,所述数据存储方法还包括步骤:将影响所述数据存储装置存储时长的固件程序数据写入所述第一目标块中并记录写入时间。
进一步地,所述方法还包括:读取所述第一目标块中的数据并进行ECC校验,当ECC校验值接近一ECC阈值时,读取所述第一目标块中的数据而将所述数据更新至所述闪存单元的第二目标块中。
进一步地,所述方法还包括:擦除步骤:在读取所述第一目标块中的数据而将所述数据更新至所述闪存单元的第二目标块中之后,擦除所述第一目标块的数据以让所述第一目标块作为一空块待用,以让所述更新模块将所述第二目标块中的数据存回至所述第一目标块中。
进一步地,所述方法还包括:在所述读取时间与写入时间之间的时间间隔未超过所述设定期限但所述ECC校验值接近ECC阈值时,读取所述第一目标块中的数据而将所述数据写入至所述第二目标块中。
相较于现有技术,在上述数据存储装置及数据存储方法中,所述闪存单元的区块(如第一目标块)中的数据在所述校验模块校验到的读取时间与写入时间的间隔超过时间期限或者ECC校验值接近一ECC阈值时,所述更新模块即可将对应的区块中的数据读取出来以转换到一个新的空块中。这样,所述闪存单元的区块的损坏率就大大降低,有效地延长了所述数据存储装置的数据存储时间。
附图说明
图1是本发明数据存储装置的一较佳实施方式的一结构示意图。
图2是图1中数据存储装置中的一结构示意图。
图3是利用图2中的数据存储装置实施的一数据存储方法的一流程图。
主要元件符号说明
数据存储装置 100
主机装置 200
控制器 10
闪存控制单元 11
微处理器 12
设置模块 110
写入模块 111
读取模块 112
校验模块 114
更新模块 116
擦除模块 118
只读存储器 13
接口控制模块 15
闪存单元 20
第一目标块 21
第二目标块 23
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参阅图1,在本发明的一较佳实施方式中,一数据存储装置100包括有一控制器10及一连接于所述控制器10的闪存单元20。在一实施方式中,所述数据存储装置100为一可携式存储装置,如符合SD/MMC、CF、MS、XD标准的存储卡。所述数据存储装置100可用来与一主机装置(Host Device)200连接。
请参阅图2,所述控制器10包括有一闪存控制单元11、一微处理器(Microprogrammed Control Unit,MCU) 12、一只读存储器(Read Only Memory,ROM)13、及一接口控制模块15。在本实施例中,所述只读存储器13用于存储一程序代码,而所述微处理器11则用于执行所述程序代码去控制所述闪存控制单元11对所述闪存单元20的读写。在一实施方式中,所述闪存单元20包含多个区块(Block),如一第一目标块21及一第二目标块23。在一实施方式中,所述第一目标块21为存有数据的数据块,所述第二目标块23为空块。通过所述微处理器11来执行所述程序代码的控制器10对所述闪存单元20进行抹除数据的运作时是以区块为单位来进行抹除。另外,每一区块可记录特定数量的页(Page),而所述控制器10对闪存单元20进行写入数据的运作是以页为单位来进行写入。
通过所述微处理器11来执行所述程序代码的控制器10还可以利用所述接口控制模块15来与所述主机装置(Host Device)200连接。
具体来说,所述控制器10中的闪存控制单元11包括有一设置模块110、一写入模块111、一读取模块112、一校验模块114、一更新模块116、及一擦除模块118。
所述设置模块110用于设定所述数据继续有效的一设定期限。所述设定期限可根据实际需要作相应的更改,如几个小时,一个星期或半个月等,在本实施方式中,所述设定期限为一个星期,即7天。
所述写入模块111用于将数据写入所述闪存单元20的区块并记录一写入时间。所述写入时间包括有日期及与当天日期的时钟,如2014年12月1日15点(时钟为24小时制)。在一实施方式中,所述数据可为影响所述数据存储装置100的数据存储时长的固件程序数据,该类固件程序数据写入所述闪存单元20的区块中的次数相对其他数据写入所述闪存单元20的区块中的次数较少,但由所述闪存单元20读取的次数相对其他数据由所述闪存单元20读取的次数较多。
所述读取模块112用于读取所述闪存单元20的区块中的数据并记录一读取时间。所述读取时间包括有日期及与当天日期的时钟,如2014年12月8日9点(时钟为24小时制)。
所述校验模块114用于比较所述读取时间与所述写入时间之间的时间间隔是否超过所述设定期限。如,若写入时间为2014年12月1日15点,读取时间为2014年12月8日,则所述读取时间与所述写入时间之间的时间间隔就已经超过所述设定期限之7天。所述校验模块114还可用于将所述读取模块112读取所述闪存单元20的区块中的数据并进行ECC校验,并判断所述闪存单元20的区块中的数据的一ECC校验值是否接近一ECC阈值。例如,所述第一目标块21中包含有128页(Page),在进行ECC校验时,所述读取模块112读取每一页(Page)中的数据而让所述校验模块114进行ECC校验以得到所述ECC校验值,所述校验模块114即可将所述ECC校验值与所述ECC阈值进行对比,如一ECC阈值36。
所述更新模块116用于在所述闪存单元20中的一区块中的数据的读取时间与写入时间之间的时间间隔超过所述设定期限后读取相应区块中的数据而将所述区块中的数据写入至所述闪存单元20的一空块中。例如,若所述闪存单元20中的第一目标块21中的数据的读取时间与写入时间之间的时间间隔超过所述设定期限(7天)后读取所述第一目标块21中的数据而将所述第一目标块21中的数据写入至所述闪存单元20的第二目标块23中。在一实施方式中,所述更新模块116用于将所述第一目标块21中的数据暂存至所述闪存单元20的第二目标块23中,当所述第一目标块21的数据擦除时,所述更新模块116还可读取暂存在所述第二目标块23中的数据而将第二目标块23中的数据存回至所述第一目标块21中。所述更新模块116还用于在所述校验模块114得到的所述闪存单元20中的一区块的ECC校验值接近所述ECC阈值时将所述区块中的数据写入至所述闪存单元20的一空块中。例如,若所述校验模块114得到的所述闪存单元20中的第一目标块21中的数据的ECC校验值为32而接近所述ECC阈值36时,所述更新模块116将所述第一目标块21中的数据写入至所述闪存单元20的第二目标块23中。当然,在所述校验模块114得到的所述第一目标块21的ECC校验值接近所述ECC阈值时但所述第一目标块21中的数据的读取时间与写入时间之间的时间间隔并未超过所述设定期限(7天)时,所述更新模块116亦将所述第一目标块21中的数据写入至所述闪存单元20的第二目标块23中。
所述擦除模块118用于在所述更新模块116将数据更新至所述闪存单元20的空块(第二目标块23)之后擦除所述闪存单元20中的ECC校验值接近所述ECC阈值的区块,或擦除读取时间与写入时间之间的时间间隔超过所述设定期限后的区块,如所述第一目标块21中的数据以让所述第一目标块21作为一空块待用,这样以使所述更新模块116能够读取暂存至所述第二目标块23中的数据而将第二目标块23的数据存回所述第一目标块21中。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元或模块完成,即将存储装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施方式中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。
请参阅图3,图3为本发明第一实施方式中通过所述数据存储装置100实现一种数据存储方法300的一流程图,所述数据存储方法300方法包括以下步骤:
步骤301:所述写入模块110将数据写入所述闪存单元20的区块(如第一目标块21)中并记录一写入时间,所述写入时间例如为2014年12月1日15点(时钟为24小时制)。
步骤302:所述读取模块111读取所述闪存单元20区块(如第一目标块21)中的数据并记录一读取时间,所述读取时间例如为2014年12月8日9点(时钟为24小时制)或2014年12月4日13点(时钟为24小时制)。
步骤303:所述校验模块114比较所述闪存单元20区块(如第一目标块21)中数据的读取时间与所述写入时间之间的时间间隔是否超过一设定期限;若是则进行步骤305;若否则不作处理。
步骤304:所述校验模块114将所述读取模块112读取所述闪存单元20的区块中的数据进行ECC校验,并判断所述闪存单元20的区块中的数据的一ECC校验值是否接近一ECC阈值;若是则进行步骤305;若否则不作处理。例如,所述ECC阈值为36,所述ECC校验值为10或32。
步骤305:所述更新模块116读取所述闪存单元20的区块(如第一目标块21)中的数据而将所述数据更新至所述闪存单元20的空块(如第二目标块23)中。例如,若所述第一目标块21中的数据的一ECC阈值为32时或所述第一目标块21的数据的读取时间与所述写入时间之间的时间间隔为8天而超过所述设定期限(7天)时,所述更新模块116读取所述第一目标块21中的数据而将所述数据更新至所述第二目标块23中。当然,当所述所述第一目标块21中的数据的一ECC阈值为10时或所述第一目标块21的数据的读取时间与所述写入时间之间的时间间隔为小于7天而未超过所述设定期限(7天)时,所述更新模块116就不作处理。
步骤306:所述擦除模块118擦除所述第一目标块21的数据以让所述第一目标块21作为一空块待用,以让所述更新模块116能够将所述第二目标块23中的数据存回所述第一目标块21中。
综上所述,在所述闪存单元20的数据在所述校验模块114校验到的读取时间与写入时间的间隔超过时间期限或者ECC校验值接近一ECC阈值时,所述更新模块116即可将对应的区块中的数据读取出来以暂存到一个新的空块中,而擦除模块118将原区块的数据擦除以作为一待用空块,以让所述更新模块116能够读取暂存至所述第二目标块23中的数据而将第二目标块23的数据存回所述第一目标块21中。这样,所述闪存单元20的区块的损坏率就大大降低,有效地延长了所述数据存储装置100的寿命。
本领域技术人员可以理解,图2中示出的组成结构并不构成对数据存储装置100的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置,而图3中的数据存储方法300亦采用图2中所示的更多或更少的部件,或者组合某些部件,或者不同的部件布置来实现。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下做出若干等同替代或明显变型,而且性能或用途相同,都应当视为属于本发明由所提交的权利要求书确定的专利保护范围。

Claims (10)

1.一种数据存储装置,包括有一控制器及一连接于所述控制器的闪存单元,其特征在于:所述控制器包括有:
写入模块,用于将数据写入所述闪存单元的一第一目标块中并记录一写入时间;
读取模块,用于读取所述第一目标块中的数据并记录一读取时间;
校验模块,比较所述读取时间与所述写入时间之间的时间间隔是否超过一设定期限;及
更新模块,用于在所述读取时间与写入时间之间的时间间隔超过所述设定期限后,读取所述第一目标块中的数据而将所述数据写入至所述闪存单元的一第二目标块中。
2.如权利要求1所述的数据存储装置,其特征在于:所述写入模块写入所述第一目标块中并记录写入时间的数据为影响所述数据存储装置存储时长的固件程序数据。
3.如权利要求1所述的数据存储装置,其特征在于:所述校验模块还用于对所述读取模块读取的数据进行ECC校验,当ECC校验值接近一ECC阈值时,所述校验模块用于读取所述第一目标块中的数据而让所述更新模块将所述数据更新至所述闪存单元的第二目标块中。
4.如权利要求1或3所述的数据存储装置,其特征在于:所述控制器还包括有一擦除模块,所述擦除模块用于在读取所述第一目标块中的数据并将所述数据更新至所述闪存单元的第二目标块中之后,擦除所述第一目标块的数据以让所述第一目标块作为一空块待用,以让所述更新模块将所述第二目标块中的数据存回至所述第一目标块中。
5.如权利要求3所述的数据存储装置,其特征在于:在所述读取时间与写入时间之间的时间间隔未超过所述设定期限但所述ECC校验值接近ECC阈值时,所述更新模块用于读取所述第一目标块中的数据而将所述数据写入至所述第二目标块中。
6.一种数据存储方法,包括有:
写入步骤:将数据写入一闪存单元的一第一目标块中并记录一写入时间;
读取步骤:读取所述第一目标块中的数据并记录一读取时间;
校验步骤:比较所述读取时间与所述写入时间之间的时间间隔是否超过一设定期限;及
更新步骤:在所述读取时间与写入时间之间的时间间隔超过所述设定期限后,读取所述第一目标块中的数据而将所述数据写入至所述闪存单元的一第二目标块中。
7.如权利要求6所述的数据存储方法,其特征在于:所述数据存储方法还包括步骤:将影响所述数据存储装置存储时长的固件程序数据写入所述第一目标块中并记录写入时间。
8.如权利要求6所述的数据存储方法,其特征在于:所述方法还包括:
读取所述第一目标块中的数据并进行ECC校验,当ECC校验值接近一ECC阈值时,读取所述第一目标块中的数据而将所述数据更新至所述闪存单元的第二目标块中。
9.如权利要求6或8所述的数据存储方法,其特征在于:所述方法还包括:
擦除步骤:在读取所述第一目标块中的数据而将所述数据更新至所述闪存单元的第二目标块中之后,擦除所述第一目标块的数据以让所述第一目标块作为一空块待用,以让所述更新模块将所述第二目标块中的数据存回至所述第一目标块中。
10.如权利要求6所述的数据存储方法,其特征在于:所述方法还包括:
在所述读取时间与写入时间之间的时间间隔未超过所述设定期限但所述ECC校验值接近ECC阈值时,读取所述第一目标块中的数据而将所述数据写入至所述第二目标块中。
CN201510029219.9A 2015-01-21 2015-01-21 数据存储装置及数据存储方法 Active CN105867833B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510029219.9A CN105867833B (zh) 2015-01-21 2015-01-21 数据存储装置及数据存储方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510029219.9A CN105867833B (zh) 2015-01-21 2015-01-21 数据存储装置及数据存储方法

Publications (2)

Publication Number Publication Date
CN105867833A true CN105867833A (zh) 2016-08-17
CN105867833B CN105867833B (zh) 2019-05-28

Family

ID=56623246

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510029219.9A Active CN105867833B (zh) 2015-01-21 2015-01-21 数据存储装置及数据存储方法

Country Status (1)

Country Link
CN (1) CN105867833B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107783725A (zh) * 2016-08-30 2018-03-09 南京中兴新软件有限责任公司 数据存储的方法、装置以及非易失性存储器
CN109164978A (zh) * 2018-07-27 2019-01-08 深圳市江波龙电子股份有限公司 闪存管理方法、闪存存储设备及计算机可读存储介质
WO2020062797A1 (zh) * 2018-09-26 2020-04-02 深圳市德名利电子有限公司 一种数据存储方法及存储器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6364602A (ja) * 1986-09-04 1988-03-23 Seiko Epson Corp フロツピ−デイスクドライブ
US20070019320A1 (en) * 2005-07-19 2007-01-25 Samsung Electronics Co., Ltd. Recording controlling method in hard disk drive and hard disk drive using the same
CN101681305A (zh) * 2007-03-29 2010-03-24 提琴存储器公司 存储管理系统和方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6364602A (ja) * 1986-09-04 1988-03-23 Seiko Epson Corp フロツピ−デイスクドライブ
US20070019320A1 (en) * 2005-07-19 2007-01-25 Samsung Electronics Co., Ltd. Recording controlling method in hard disk drive and hard disk drive using the same
CN101681305A (zh) * 2007-03-29 2010-03-24 提琴存储器公司 存储管理系统和方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107783725A (zh) * 2016-08-30 2018-03-09 南京中兴新软件有限责任公司 数据存储的方法、装置以及非易失性存储器
CN109164978A (zh) * 2018-07-27 2019-01-08 深圳市江波龙电子股份有限公司 闪存管理方法、闪存存储设备及计算机可读存储介质
CN109164978B (zh) * 2018-07-27 2021-09-24 深圳市江波龙电子股份有限公司 闪存管理方法、闪存存储设备及计算机可读存储介质
WO2020062797A1 (zh) * 2018-09-26 2020-04-02 深圳市德名利电子有限公司 一种数据存储方法及存储器

Also Published As

Publication number Publication date
CN105867833B (zh) 2019-05-28

Similar Documents

Publication Publication Date Title
US10474573B2 (en) Method for managing flash memory module and associated flash memory controller and electronic device
CN108595345B (zh) 管理闪存中所储存的数据的方法及相关记忆装置与控制器
US7849382B2 (en) Memory control circuit, nonvolatile storage apparatus, and memory control method
US8144515B2 (en) Interleaved flash storage system and method
US8914702B2 (en) Bit error repair method and information processing apparatus
US20090228634A1 (en) Memory Controller For Flash Memory
US20060218359A1 (en) Method and system for managing multi-plane memory devices
CN104216791B (zh) 一种校验Flash存储数据的方法
US8464132B2 (en) Method for accessing flash memory and associated memory device
CN104272393A (zh) 为存储器的块调整编程步长的系统和方法
CN109582216B (zh) 数据储存装置与存储器装置的数据处理方法
CN107239411B (zh) 一种车载控制器内存管理方法及系统
CN104699417A (zh) 数据储存装置以及其数据存取方法
US9811275B2 (en) Memory system and data control method
US9384125B2 (en) Method for accessing flash memory having pages used for data backup and associated memory device
CN110297603A (zh) 基于固态硬盘的随机写性能提升方法、装置和计算机设备
US20130145082A1 (en) Memory access control apparatus and memory access control method
CN106445401B (zh) 表格更新方法、存储器储存装置及存储器控制电路单元
CN103984506A (zh) 闪存存储设备数据写的方法和系统
CN105867833A (zh) 数据存储装置及数据存储方法
JP2011103077A (ja) 記憶装置
CN101576859A (zh) 非易失性存储器数据写入方法、存储系统及其控制器
EP3176789A1 (en) Memory control method and apparatus
CN107678977B (zh) 一种计数器的读写方法及装置
CN104461379A (zh) 提高nand闪存的稳定性的方法和nand闪存

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20211008

Address after: 314200 room 1201, R & D building, No. 198, Qin'an Road, Caoqiao street, Pinghu City, Jiaxing City, Zhejiang Province

Patentee after: Miancun (Zhejiang) Technology Co.,Ltd.

Address before: 518108 room 606-608, Changhong science and technology building, South District, science and Technology Park, Nanshan District, Shenzhen City, Guangdong Province

Patentee before: SHENZHEN SILICONGO MICROELECTRONICS Co.,Ltd.