CN105721354B - 片上网络互联方法及装置 - Google Patents

片上网络互联方法及装置 Download PDF

Info

Publication number
CN105721354B
CN105721354B CN201610031754.2A CN201610031754A CN105721354B CN 105721354 B CN105721354 B CN 105721354B CN 201610031754 A CN201610031754 A CN 201610031754A CN 105721354 B CN105721354 B CN 105721354B
Authority
CN
China
Prior art keywords
unit
network
data
subdata
transmitted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610031754.2A
Other languages
English (en)
Other versions
CN105721354A (zh
Inventor
陆超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
WEICHENG INTELLIGENT POWER TECHNOLOGY (HANGZHOU) Co.,Ltd.
Original Assignee
Yunnan Leiaoming Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yunnan Leiaoming Technology Co Ltd filed Critical Yunnan Leiaoming Technology Co Ltd
Priority to CN201610031754.2A priority Critical patent/CN105721354B/zh
Publication of CN105721354A publication Critical patent/CN105721354A/zh
Application granted granted Critical
Publication of CN105721354B publication Critical patent/CN105721354B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/109Integrated on microchip, e.g. switch-on-chip
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7807System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
    • G06F15/7825Globally asynchronous, locally synchronous, e.g. network on chip
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/62Queue scheduling characterised by scheduling criteria
    • H04L47/6245Modifications to standard FIFO or LIFO
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/15Interconnection of switching modules
    • H04L49/1507Distribute and route fabrics, e.g. sorting-routing or Batcher-Banyan

Abstract

本发明实施例提供了一种片上网络互联方法及装置,改善了现有技术中片上网络互连结构大多采用较长的帧长,导致访问效率较低的问题。该方法包括:所述片上网络互联装置获得请求传输的数据及所述请求传输的数据的目标地址;将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元中;所述多个缓存单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有子数据均进行输送。使用该方法,可以显著提高访问效率,符合实际需求,易于推广应用。

Description

片上网络互联方法及装置
技术领域
本发明涉及映射技术,具体而言,涉及一种片上网络互联方法及装置。
背景技术
电力线载波通信(power line carrier communication)是以输电线路为载波信号的传输媒介的电力系统通信。由于输电线路具备十分牢固的支撑结构,并架设有3条以上的导体(一般有三相良导体及一或两根架空地线),所以输电线输送工频电流的同时,还用以传送载波信号,既经济又可靠。这种综合利用已成为世界上各电力部门优先采用的特有通信手段。此外,电力线载波通信是一种利用对电力线信道环境认知提高电力线载波通信效率的技术,利用该技术,可以实现对信道噪声的检测,并可根据检测结果动态地分配通信资源,从而达到增加稳定通信概率、提高通信效率的目标。
发明人经研究发现,由于认知电力线载波通信具有很高的灵活性,在现有技术中,大部分的片上网络互连都是采用Mesh网络的拓扑结构,考虑多核同构处理器的应用,因而现今的片上网络互连结构大多采用较长的帧长,导致访问效率较低。
发明内容
有鉴于此,本发明实施例的目的在于提供一种片上网络互联方法及装置,以改善现有技术中片上网络互连结构大多采用较长的帧长,导致访问效率较低的问题。
为了实现上述目的,本发明实施例采用的技术方案如下:
第一方面,本发明实施例提供了一种片上网络互联方法,应用于片上网络互联装置,所述片上网络互联装置中设有多个缓存单元,所述方法包括:
所述片上网络互联装置获得请求传输的数据及所述请求传输的数据的目标地址;
将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元中;
所述多个缓存单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送。
结合第一方面,本发明实施例提供了第一方面的第一种可能的实施方式,其中,所述片上网络互联装置应用于片上网络互联系统,所述片上网络互联系统包括设有多个处理器的通信芯片和所述片上网络互联装置,所述片上网络互联装置包括路由仲裁单元,与所述路由仲裁单元相连的输入寄存器单元,与所述输入寄存器单元相连的发布单元,所述多个缓存单元设于所述发布单元中;
所述片上网络互联装置获得请求传输的数据及所述请求传输的数据的目标地址,包括:
所述发布单元获得所述多个处理器中的任意处理器请求传输的数据及所述请求传输的数据的目标地址;
所述多个缓存单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送,包括:
所述发布单元中的每个缓存单元每次从存储的多个子数据中选取至少一个子数据作为待传输子数据,将选取的所述待传输子数据发送至所述输入寄存器中,直至将存储的所有所述拆分得到的多个子数据均进行发送;
所述路由仲裁单元获得所述输入寄存器中的待传输子数据,将所述待传输子数据输送至所述请求传输的数据的目标地址中。
结合第一方面,本发明实施例提供了第一方面的第二种可能的实施方式,其中,所述片上网络互联系统中包括多个所述片上网络互联装置,所述片上网络互联装置还包括路由仲裁单元,与所述路由仲裁单元和其余片上网络互联装置均相连的输出寄存器单元,与所述输出寄存器单元相连的汇聚单元,所述多个缓存单元设于所述汇聚单元中;
所述片上网络互联装置获得请求传输的数据及所述请求传输的数据的目标地址,包括:
所述输出寄存器单元获得所述路由仲裁单元和其余片上网络互联装置请求传输的数据及所述请求传输的数据的目标地址,将获得的所述路由仲裁单元和其余片上网络互联装置请求传输的数据及所述请求传输的数据的目标地址发送至所述汇聚单元;
所述多个缓存单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送,包括:
所述汇聚单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送。
结合第一方面的第一种或第二种可能的实施方式,本发明实施例提供了第一方面的第三种可能的实施方式,其中,所述多个缓存单元中的每个缓存单元均根据先入先出的原则,将先进入的子数据作为待传输子数据,在将先进入的子数据进行发送后,再将后进入的子数据进行发送。
结合第一方面的第一种或第二种可能的实施方式,本发明实施例提供了第一方面的第四种可能的实施方式,其中,所述多个缓存单元中的每个缓存单元均采用轮叫调度算法进行子数据发送。
结合第一方面的第一种或第二种可能的实施方式,本发明实施例提供了第一方面的第五种可能的实施方式,其中,所述汇聚单元、所述发布单元均为由交叉开关矩阵结构所组成的全互联结构。
结合第一方面的第一种或第二种可能的实施方式,本发明实施例提供了第一方面的第六种可能的实施方式,其中,所述输入寄存器单元、所述输出寄存器单元均采用轮叫调度算法进行数据发送。
第二方面,本发明实施例提供了一种片上网络互联装置,包括:
多个缓存单元,用于存储数据;
拆分单元,用于获得请求传输的数据及所述请求传输的数据的目标地址,将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元中;
所述多个缓存单元中的每个缓存单元用于每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送。
结合第二方面,本发明实施例提供了第二方面的第一种可能的实施方式,其中,所述片上网络互联装置应用于片上网络互联系统,所述片上网络互联系统包括设有多个处理器的通信芯片和所述片上网络互联装置,所述片上网络互联装置还包括路由仲裁单元,与所述路由仲裁单元相连的输入寄存器单元,所述拆分单元为发布单元,所述多个缓存单元设于所述发布单元中,所述发布单元与所述输入寄存器单元相连;
所述发布单元具体用于,获得所述多个处理器中的任意处理器请求传输的数据及所述请求传输的数据的目标地址,将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元中;
所述发布单元中的每个缓存单元具体用于,每次从存储的多个子数据中选取至少一个子数据作为待传输子数据,将选取的所述待传输子数据发送至所述输入寄存器中,直至将存储的所有所述拆分得到的多个子数据均进行发送;
所述路由仲裁单元用于获得所述输入寄存器中的待传输子数据,将所述待传输子数据输送至所述请求传输的数据的目标地址中。
结合第二方面,本发明实施例提供了第二方面的第二种可能的实施方式,其中,所述片上网络互联系统中包括多个所述片上网络互联装置,所述片上网络互联装置还包括路由仲裁单元,所述拆分单元包括汇聚单元和输出寄存器单元,所述输出寄存器单元与所述路由仲裁单元和其余片上网络互联装置均相连,所述汇聚单元与所述输出寄存器单元相连,所述多个缓存单元设于所述汇聚单元中;
所述输出寄存器单元用于,获得所述路由仲裁单元和其余片上网络互联装置请求传输的数据及所述请求传输的数据的目标地址;
所述汇聚单元用于,将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元中;
所述汇聚单元中的每个缓存单元用于每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送。
本发明实施例中所提供的方法和装置,对片上网络互联装置进行了巧妙设计,将请求传输的数据“拆分”后“并行”传输,显著提高了数据传输效率,设计十分巧妙,符合实际需求。
进一步地,本发明实施例提供的方法及装置,实施方便,具有突出的实质性特点和显著进步,适合大规模推广应用。
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1示出了本发明实施例所提供的一种流程示意图;
图2示出了本发明实施例所提供的另一种流程示意图;
图3示出了本发明实施例所提供的另一种流程示意图;
图4示出了本发明实施例所提供的一种电力线载波通信芯片的结构示意图;
图5示出了本发明实施例所提供的一种片上网络互联系统的数据传输示意图;
图6示出了本发明实施例所提供的一种输入、输出寄存器单元的结构示意图;
图7示出了本发明实施例所提供的一种路由仲裁单元的结构示意图;
图8示出了本发明实施例所提供的一种装置的结构框图;
图9示出了本发明实施例所提供的另一种装置的结构框图;
图10示出了本发明实施例所提供的另一种装置的结构框图。
具体实施方式
下面将结合本发明实施例中附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例1
众所周知,认知电力线载波通信是一种利用对电力线信道环境认知提高电力线载波通信效率的技术,利用该技术,可以实现对信道噪声的检测,并根据检测结果动态地分配通信资源,从而达到增加稳定通信概率、提高通信效率的目标。由于认知电力线载波通信具有很高的灵活性,一方面要求通信芯片中的基带处理器具有很强的计算能力,另一方面也要求基带处理器能够支持多种类型的计算,如图4所示,本发明实施例提供了其中一种认知电力线载波通信芯片的示意图,图中的P1,……,P16是各种不同类型的处理器,R1,……,R16是和这些不同类型的处理器相连接的片上网络互联装置,如路由器。P1,……,P16通过片上网络互联装置进行数据传输,完成认知载波通信中的基带通信算法。
发明人经研究发现,在现有技术中,大部分的片上互连网络都是采用网格网络Mesh的拓扑结构,而且多数考虑多核同构处理器的应用,缺少专门针对基带通信芯片中各个处理器单元之间的通信特点的片上网络互连结构。一般来说,现有技术中,片上网络互连结构大多采用较长的帧长,而在基带通信芯片中由于存在大量比如滤波、频谱分析、信道纠错等应用,往往呈现出每次读写的数据位宽较短、访问随机性较大的特点,不但对数据带宽要求较高,而且对网络支持的数据访问次数的要求较高。
基于上述研究,如图1所示,本发明实施例提供了一种片上网络互联方法,应用于片上网络互联装置,所述片上网络互联装置中设有多个缓存单元,所述方法包括:步骤S100:所述片上网络互联装置获得请求传输的数据及所述请求传输的数据的目标地址;步骤S101:将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元中;步骤S102:所述多个缓存单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送。
基于上述方法步骤,如图2所示,本实施例提供了其中一种实现方案,该片上网络互联装置应用于片上网络互联系统,所述片上网络互联系统包括设有多个处理器的通信芯片和所述片上网络互联装置,所述片上网络互联装置包括路由仲裁单元,与所述路由仲裁单元相连的输入寄存器单元,与所述输入寄存器单元相连的发布单元,所述多个缓存单元设于所述发布单元中;
步骤S200:所述发布单元获得所述多个处理器中的任意处理器请求传输的数据及所述请求传输的数据的目标地址;
其中,发布单元可以认知载波通信芯片中各处理器,如计算单元之间的通信,获得各处理器请求传输的数据及请求传输的数据的目标地址。
步骤S201:将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分布式存储在所述发布单元的多个缓存单元中;
其中,在认知载波通信算法中,数据的传输往往呈现出数据位宽小、处理器端口多、延时敏感、传输连续性高等特点,如果采用一般的片上网络互连中每次传输一大块数据的做法,既会造成连线资源的浪费,也不符合应用本身的特点。因而,本发明实施例中优选将整个网络拆分成多个并行的子网络,将传输一大块数据的单一连通网络分成多组连线,每组连线对应到一个子网络,那么当某个子网络中正在连续不断地传输数据时,其余的子网络还可以用于传输另外的数据,从而确保了快速通信。
步骤S202:所述发布单元中的每个缓存单元每次从存储的多个子数据中选取至少一个子数据作为待传输子数据,将选取的所述待传输子数据发送至所述输入寄存器中,直至将存储的所有所述拆分得到的多个子数据均进行发送;
其中,为了防止传输拥堵,在某个缓存单元中有多个待传输子数据时,优选所述发布单元中的每个缓存单元根据先入先出的原则,将先进入的子数据作为待传输子数据,在将先进入的待传输子数据进行发送后,再将后进入的待传输子数据进行发送,根据实际需求,发布单元中的每个缓存单元还可采用轮叫调度算法进行子数据发送。
步骤S203:所述路由仲裁单元获得所述输入寄存器中的待传输子数据,将所述待传输子数据输送至所述请求传输的数据的目标地址中。
其中,为了防止传输拥堵,优选输入寄存器单元采用轮叫调度算法进行数据发送。
需说明的是,一般来说,各处理器请求传输的数据的目标地址为不同片上网络互联装置中的不同处理器子网络,其中,片上网络互联装置的选择有多种,例如:路由器。
本实施例中,发布单元的结构有多种,例如:发布单元可为由交叉开关矩阵Crossbar结构所组成的全互联结构。
基于上述架构,如图5所示,本发明实施例提供了其中一种请求传输的数据的传输流程:
请求传输的数据从处理器输入到发布单元,存入发布单元的缓存单元BUF中,每个缓存单元根据先入先出First In First Out的原则,选出当前缓存单元中最早进入的数据。多个并行的缓存单元将会选出多个数据,这些数据的目标地址是不同路由器中的不同子网络,被选出来的数据将通过全互联结构发送到该数据所要发送的子网络,即进入该子网络所在的输入寄存器单元中。对于同一网络中不同的数据请求,本发明实施例中优选支持根据时间戳的早晚或采用轮叫调度算法Round-Robin的方式进行优先级排序和选择。
考虑到实际需求,在上述方法步骤的基础上,如图3所示,本发明实施例中,优选所述片上网络互联系统中包括多个所述片上网络互联装置,所述片上网络互联装置还包括路由仲裁单元,与所述路由仲裁单元和其余片上网络互联装置均相连的输出寄存器单元,与所述输出寄存器单元相连的汇聚单元,所述多个缓存单元设于所述汇聚单元中;
步骤S300:所述输出寄存器单元获得所述路由仲裁单元和其余片上网络互联装置请求传输的数据及所述请求传输的数据的目标地址;
步骤S301:将获得的所述路由仲裁单元和其余片上网络互联装置请求传输的数据及所述请求传输的数据的目标地址发送至所述汇聚单元;
其中,为了防止传输拥堵,优选输出寄存器单元采用轮叫调度算法进行数据发送。
步骤S302:所述汇聚单元将获得的所述请求发送的数据拆分为多个子数据,将所述多个子数据分布式存储在所述汇聚单元的多个缓存单元中;
其中,基于与发布单元相同的考虑,对汇聚单元的传输方式进行设计,本发明实施例中优选将整个网络拆分成多个并行的子网络,将传输一大块数据的单一连通网络分成多组连线,每组连线对应到一个子网络,那么当某个子网络中正在连续不断地传输数据时,其余的子网络还可以用于传输另外的数据,从而确保了快速通信。
步骤S303:所述汇聚单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送。
其中,为了防止传输拥堵,在汇聚单元的某个缓存单元中有多个待传输子数据时,优选所述汇聚单元中的每个缓存单元根据先入先出的原则,将先进入的子数据作为待发送子数据,在将先进入的待发送子数据进行发送后,再将后进入的待发送子数据进行发送,根据实际需求,汇聚单元中的每个缓存单元还可采用轮叫调度算法进行子数据发送。
本实施例中,汇聚单元的结构有多种,例如:汇聚单元可为由交叉开关矩阵Crossbar结构所组成的全互联结构。
基于上述架构,如图5所示,本发明实施例提供了其中一种请求发送的数据的传输流程:
请求发送的数据从输出寄存器单元输入到汇聚单元,汇聚单元中的全互联结构根据该数据所指示的目标子网络输入对应的缓存单元,当某个子网络中有多个数据请求时,优选支持根据时间戳的早晚或采用轮叫调度算法Round-Robin的方式进行优先级排序和选择。
输入寄存器单元和输出寄存器单元的可选结构有多种,本发明实施例中提供了其中一种,输入寄存器单元和输出寄存器单元优选采用寄存器缓冲结构,包含多组并行的寄存器,出于复杂度的考虑,优选每组寄存器的数目为1~4个,如图6所示,本发明实施例中,提供了其中一种实现方式,其中,MUX是多路选择器,负责从两路输入中选择一路到输出端,D0……DP-1是寄存器,用于存储数据信息,并指示当前的数据是否有效。当有请求REQ到来时,优先级选择器首先按照Round-Robin的方式对请求进行优先级排序,然后将排序后的请求降序存入D0……DP-1,并对请求给出反馈信号ACK。
路由仲裁单元的实现方式有多种,本实施例中提供了其中一种,如图7所示,其输入请求来自其他路由器和输入寄存器单元,并将数据请求输出到其他路由器,并且将得到的反馈输出到其他路由器和输入寄存器。来自其他路由器的请求通过优先级选择器进行优先级选择,然后输入到缓存单元中,当缓存单元空间足够时,所有的请求都将被存入缓存单元,当缓存单元空间不够时,优选只有优先级较高的请求才会被存入缓存单元中。缓存单元中的数据和来自输入的请求通过不同的多路选择器MUX发送往不同的路由器。对于一个固定的MUX,优选输入其中的数据首先通过路由查找表确定该数据是否应当从该MUX输出,然后再由该MUX根据请求的顺序选择数据,其中,优选内部缓存单元中的数据优先级较高,输入寄存器中的请求优先级较低,为了降低复杂度,优选采用固定优先级。
本发明实施例所提供的片上网络互联方法以认知载波通信芯片为背景,用于认知载波通信芯片中各个不同的处理器直接的数据通信,该方法在设计之初即考虑了认知载波通信芯片这一应用背景,提出了诸如寄存器单元、发布单元、汇聚单元等架构,具有较低的复杂度,能够支持载波通信芯片中不同处理器之间进行快速通信,保证了认知载波基带通信算法能够高效完成,符合实际需求。
实施例2
如图8所示,本发明实施例提供了一种片上网络互联装置,包括多个缓存单元600,用于存储数据;拆分单元601,用于获得请求传输的数据及所述请求传输的数据的目标地址,将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元600中;所述多个缓存单元600中的每个缓存单元600用于每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送。
基于上述架构,如图9所示,本实施例提供了其中一种实现方案,所述片上网络互联装置应用于片上网络互联系统,所述片上网络互联系统包括设有多个处理器的通信芯片和所述片上网络互联装置,所述片上网络互联装置还包括路由仲裁单元300,与所述路由仲裁单元300相连的输入寄存器单元303,所述拆分单元601为发布单元304,所述多个缓存单元600设于所述发布单元304中,所述发布单元304与所述输入寄存器单元303相连;
所述发布单元304具体用于,获得所述多个处理器中的任意处理器请求传输的数据及所述请求传输的数据的目标地址,将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元600中;所述发布单元304中的每个缓存单元600具体用于,每次从存储的多个子数据中选取至少一个子数据作为待传输子数据,将选取的所述待传输子数据发送至所述输入寄存器中,直至将存储的所有所述拆分得到的多个子数据均进行发送;所述路由仲裁单元300用于获得所述输入寄存器中的待传输子数据,将所述待传输子数据输送至所述请求传输的数据的目标地址中。
如图9所示,本实施例提供了其中另一种实现方案,所述片上网络互联系统中包括多个所述片上网络互联装置,所述片上网络互联装置还包括路由仲裁单元300,所述拆分单元601包括汇聚单元302和输出寄存器单元301,所述输出寄存器单元301与所述路由仲裁单元300和其余片上网络互联装置均相连,所述汇聚单元302与所述输出寄存器单元301相连,所述多个缓存单元600设于所述汇聚单元302中;所述输出寄存器单元301用于,获得所述路由仲裁单元300和其余片上网络互联装置请求传输的数据及所述请求传输的数据的目标地址;所述汇聚单元302用于,将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元600中;所述汇聚单元302中的每个缓存单元600用于每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送。
其中,为了防止传输拥堵,在某个缓存单元600中有多个待传输子数据时,优选所述发布单元304中的每个缓存单元600根据先入先出的原则,将先进入的子数据作为待传输子数据,在将先进入的待传输子数据进行发送后,再将后进入的待传输子数据进行发送,根据实际需求,发布单元304中的每个缓存单元600还可采用轮叫调度算法进行子数据发送。在汇聚单元302的某个缓存单元600中有多个待传输子数据时,优选所述汇聚单元302中的每个缓存单元600根据先入先出的原则,将先进入的子数据作为待发送子数据,在将先进入的待发送子数据进行发送后,再将后进入的待发送子数据进行发送,根据实际需求,汇聚单元302中的每个缓存单元600还可采用轮叫调度算法进行子数据发送。
考虑到在认知载波通信算法中,数据的传输往往呈现出数据位宽小、处理器端口多、延时敏感、传输连续性高等特点,如果采用一般的片上网络互连中每次传输一大块数据的做法,既会造成连线资源的浪费,也不符合应用本身的特点。因而,本发明实施例中优选将整个网络拆分成多个并行的子网络,将传输一大块数据的单一连通网络分成多组连线,每组连线对应到一个子网络,那么当某个子网络中正在连续不断地传输数据时,其余的子网络还可以用于传输另外的数据,从而确保了快速通信。例如:所述片上网络互联系统中包括多个所述片上网络互联装置,所述片上网络互联装置还包括与所述路由仲裁单元300和其余所述片上网络互联装置均相连的输出寄存器单元301,与所述输出寄存器单元301相连的汇聚单元302,所述汇聚单元302中设有多个缓存单元600;所述输出寄存器单元301用于获得所述路由仲裁单元300和其余所述片上网络互联装置请求发送的数据及所述请求发送的数据的目标地址;将获得的所述请求发送的数据及所述请求发送的数据的目标地址发送至所述汇聚单元302;所述汇聚单元302用于将获得的所述请求发送的数据拆分为多个子数据,将所述多个子数据分布式存储在所述汇聚单元302的多个缓存单元600中;所述汇聚单元302中的每个缓存单元600分别用于从自身存储的所述多个子数据中选取至少一个子数据作为待发送子数据,分别将选取的所述待发送子数据发送至所述请求发送的数据的目标地址中。
本发明实施例所提供的装置,其实现原理及产生的技术效果和前述方法实施例相同,为简要描述,装置实施例部分未提及之处,可参考前述方法实施例中相应内容。
如图10所示,本发明实施例还提供了一种片上网络互联装置的结构示意图,包括:处理器400,存储器404,总线402和通信接口403,所述处理器400、通信接口403和存储器404通过总线402连接。
其中,存储器404可能包含高速随机存取存储器(RAM:Random Access Memory),也可能还包括非不稳定的存储器(non-volatile memory),例如至少一个磁盘存储器。通过至少一个通信接口403(可以是有线或者无线)实现该系统网元与至少一个其他网元之间的通信连接,可以使用互联网,广域网,本地网,城域网等。
处理器400用于执行存储器404中的可执行模块,例如计算机程序401;处理器400通过通信接口403接收数据流;
总线402可以是ISA总线、PCI总线或EISA总线等。所述总线可以分为地址总线、数据总线、控制总线等。为便于表示,图中仅用一个双向箭头表示,但并不表示仅有一根总线或一种类型的总线。
其中,存储器404用于存储程序401,所述处理器400在接收到执行指令后,执行所述程序401,前述本发明实施例任一实施例揭示的过程定义的装置所执行的方法可以应用于处理器400中,或者由处理器400实现。
在具体实现中,程序401可以包括程序代码,所述程序代码包括计算机操作指令和算法等;
处理器400可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器400中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器400可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(DSP)、专用集成电路(ASIC)、现成可编程门阵列(FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合本发明实施例所公开的方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器404,处理器400读取存储器404中的信息,结合其硬件完成上述方法的步骤。
本发明实施例所提供的进行装置中的计算机程序产品,包括存储了程序代码的计算机可读存储介质,所述程序代码包括的指令可用于执行前面方法实施例中所述的方法,具体实现可参见方法实施例,在此不再赘述。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对步骤、数字表达式和数值并不限制本发明的范围。
在这里示出和描述的所有示例中,任何具体值应被解释为仅仅是示例性的,而不是作为限制,因此,示例性实施例的其他示例可以具有不同的值。
在本申请所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,附图中的流程图和框图显示了根据本发明的多个实施例的装置、方法和计算机程序产品的可能实现的体系架构、功能和操作。在这点上,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图和/或流程图中的每个方框、以及框图和/或流程图中的方框的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (8)

1.一种片上网络互联方法,其特征在于,应用于片上网络互联装置,所述片上网络互联装置中设有多个缓存单元,所述方法包括:
所述片上网络互联装置获得请求传输的数据及所述请求传输的数据的目标地址;
将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元中;
所述多个缓存单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送;
所述片上网络互联装置应用于片上网络互联系统,所述片上网络互联系统包括设有多个处理器的通信芯片和所述片上网络互联装置,所述片上网络互联装置包括路由仲裁单元,与所述路由仲裁单元相连的输入寄存器单元,与所述输入寄存器单元相连的发布单元,所述多个缓存单元设于所述发布单元中;
所述片上网络互联装置获得请求传输的数据及所述请求传输的数据的目标地址,包括:
所述发布单元获得所述多个处理器中的任意处理器请求传输的数据及所述请求传输的数据的目标地址;
所述多个缓存单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送,包括:
所述发布单元中的每个缓存单元每次从存储的多个子数据中选取至少一个子数据作为待传输子数据,将选取的所述待传输子数据发送至所述输入寄存器中,直至将存储的所有所述拆分得到的多个子数据均进行发送;
所述路由仲裁单元获得所述输入寄存器中的待传输子数据,将所述待传输子数据输送至所述请求传输的数据的目标地址中。
2.根据权利要求1所述的片上网络互联方法,其特征在于,所述片上网络互联系统中包括多个所述片上网络互联装置,所述片上网络互联装置还包括路由仲裁单元,与所述路由仲裁单元和其余片上网络互联装置均相连的输出寄存器单元,与所述输出寄存器单元相连的汇聚单元,所述多个缓存单元设于所述汇聚单元中;
所述片上网络互联装置获得请求传输的数据及所述请求传输的数据的目标地址,包括:
所述输出寄存器单元获得所述路由仲裁单元和其余片上网络互联装置请求传输的数据及所述请求传输的数据的目标地址,将获得的所述路由仲裁单元和其余片上网络互联装置请求传输的数据及所述请求传输的数据的目标地址发送至所述汇聚单元;
所述多个缓存单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送,包括:
所述汇聚单元中的每个缓存单元每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送。
3.根据权利要求2所述的片上网络互联方法,其特征在于,所述多个缓存单元中的每个缓存单元均根据先入先出的原则,将先进入的子数据作为待传输子数据,在将先进入的子数据进行发送后,再将后进入的子数据进行发送。
4.根据权利要求2所述的片上网络互联方法,其特征在于,所述多个缓存单元中的每个缓存单元均采用轮叫调度算法进行子数据发送。
5.根据权利要求2所述的片上网络互联方法,其特征在于,所述汇聚单元、所述发布单元均为由交叉开关矩阵结构所组成的全互联结构。
6.根据权利要求2所述的片上网络互联方法,其特征在于,所述输入寄存器单元、所述输出寄存器单元均采用轮叫调度算法进行数据发送。
7.一种片上网络互联装置,其特征在于,包括:
多个缓存单元,用于存储数据;
拆分单元,用于获得请求传输的数据及所述请求传输的数据的目标地址,将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元中;
所述多个缓存单元中的每个缓存单元用于每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送;
所述片上网络互联装置应用于片上网络互联系统,所述片上网络互联系统包括设有多个处理器的通信芯片和所述片上网络互联装置,所述片上网络互联装置还包括路由仲裁单元,与所述路由仲裁单元相连的输入寄存器单元,所述拆分单元为发布单元,所述多个缓存单元设于所述发布单元中,所述发布单元与所述输入寄存器单元相连;
所述发布单元具体用于,获得所述多个处理器中的任意处理器请求传输的数据及所述请求传输的数据的目标地址,将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元中;
所述发布单元中的每个缓存单元具体用于,每次从存储的多个子数据中选取至少一个子数据作为待传输子数据,将选取的所述待传输子数据发送至所述输入寄存器中,直至将存储的所有所述拆分得到的多个子数据均进行发送;
所述路由仲裁单元用于获得所述输入寄存器中的待传输子数据,将所述待传输子数据输送至所述请求传输的数据的目标地址中。
8.根据权利要求7所述的片上网络互联装置,其特征在于,所述片上网络互联系统中包括多个所述片上网络互联装置,所述片上网络互联装置还包括路由仲裁单元,所述拆分单元包括汇聚单元和输出寄存器单元,所述输出寄存器单元与所述路由仲裁单元和其余片上网络互联装置均相连,所述汇聚单元与所述输出寄存器单元相连,所述多个缓存单元设于所述汇聚单元中;
所述输出寄存器单元用于,获得所述路由仲裁单元和其余片上网络互联装置请求传输的数据及所述请求传输的数据的目标地址;
所述汇聚单元用于,将获得的所述请求传输的数据拆分为多个子数据,将所述多个子数据分别存储在所述多个缓存单元中;
所述汇聚单元中的每个缓存单元用于每次从存储的多个子数据中提取至少一个子数据作为待传输子数据,将提取的所述待传输子数据输送至所述请求传输的数据的目标地址中,直至将存储的所有所述拆分得到的多个子数据均进行输送。
CN201610031754.2A 2016-01-18 2016-01-18 片上网络互联方法及装置 Active CN105721354B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610031754.2A CN105721354B (zh) 2016-01-18 2016-01-18 片上网络互联方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610031754.2A CN105721354B (zh) 2016-01-18 2016-01-18 片上网络互联方法及装置

Publications (2)

Publication Number Publication Date
CN105721354A CN105721354A (zh) 2016-06-29
CN105721354B true CN105721354B (zh) 2019-06-14

Family

ID=56147410

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610031754.2A Active CN105721354B (zh) 2016-01-18 2016-01-18 片上网络互联方法及装置

Country Status (1)

Country Link
CN (1) CN105721354B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109522254B (zh) * 2017-10-30 2022-04-12 上海寒武纪信息科技有限公司 运算装置及方法
CN112825101B (zh) * 2019-11-21 2024-03-08 广州希姆半导体科技有限公司 芯片架构及其数据处理方法、电子设备及存储介质
CN112363612B (zh) * 2020-10-21 2022-07-08 海光信息技术股份有限公司 一种降低片上网络功耗的方法、装置、cpu芯片及服务器
CN112380150B (zh) * 2020-11-12 2022-09-27 上海壁仞智能科技有限公司 计算装置以及用于加载或更新数据的方法
CN113377596A (zh) * 2021-06-21 2021-09-10 芯华章科技股份有限公司 用于存储和读取波形数据的方法及相关设备
CN113570049A (zh) * 2021-07-23 2021-10-29 上海新氦类脑智能科技有限公司 多snn芯片互联的相对寻址方法、装置、设备和介质
CN115225694B (zh) * 2022-06-13 2023-12-12 中科驭数(北京)科技有限公司 数据流传输方法、装置、设备和介质
CN114820630B (zh) * 2022-07-04 2022-09-06 国网浙江省电力有限公司电力科学研究院 一种基于fpga的目标跟踪算法模型管道加速方法以及电路

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101159687A (zh) * 2007-11-07 2008-04-09 中国科学院计算技术研究所 一种多通道通信传输数据的系统和装置与方法
CN104917701A (zh) * 2015-06-03 2015-09-16 香港中文大学深圳研究院 具有网络编码功能的代数交换系统及其voq调度算法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101159687A (zh) * 2007-11-07 2008-04-09 中国科学院计算技术研究所 一种多通道通信传输数据的系统和装置与方法
CN104917701A (zh) * 2015-06-03 2015-09-16 香港中文大学深圳研究院 具有网络编码功能的代数交换系统及其voq调度算法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
A Parallel-Polled Virtual Output Queued Switch with a Buffered Crossbar;K. Yoshigoe,等;《 High Performance Switching and Routing, 2001》;20010531;全文
高速路由器并行交换技术研究;胡晓峰,等;《高速路由器并行交换技术研究》;20040131;全文

Also Published As

Publication number Publication date
CN105721354A (zh) 2016-06-29

Similar Documents

Publication Publication Date Title
CN105721354B (zh) 片上网络互联方法及装置
CN103560967B (zh) 一种业务需求感知的虚拟数据中心映射方法
CN105103506B (zh) 用于为云计算网络中的非均匀带宽请求分配带宽的方法和系统
US20160323193A1 (en) Service Routing Method, Device, and System
CN104769550B (zh) 在云计算网络中分配带宽的方法和系统
CN103581274B (zh) 一种堆叠系统中报文转发方法和装置
WO2019072162A1 (zh) 虚拟网络映射方法、设备和存储介质
CN105022717A (zh) 附加请求数优先级的片上网络资源仲裁方法及仲裁单元
CN105391651B (zh) 一种虚拟光网络多层资源汇聚方法和系统
CN102546406A (zh) 片上网络路由集中控制系统和装置及自适应路由控制方法
CN104836747A (zh) 网络出站负载均衡方法及系统
CN101834789A (zh) 面向包-电路交换片上路由器的回退转向路由算法及所用路由器
US20110153982A1 (en) Systems and methods for collecting data from multiple core processors
Ke et al. Aggregation on the fly: Reducing traffic for big data in the cloud
CN102420797A (zh) 一种拓扑映射方法及系统
EP2912811B1 (en) Traffic engineering system for preventing demand deadlock and achieving uniform link utilization
CN107113323B (zh) 一种数据存储方法、装置和系统
US9344384B2 (en) Inter-packet interval prediction operating algorithm
JP2015154325A (ja) 装置選択ネットワークシステム、装置選択サーバおよびプログラム
US11757742B2 (en) System and method to distribute traffic flows among a plurality of applications in a data center system
Baymani et al. Exploring RapidIO technology within a DAQ system event building network
CN102291314B (zh) 用于片上网络的有中心流控方法和装置
CN109600421B (zh) 一种无线云计算系统中分布式计算资源的选择方法
KR101512619B1 (ko) 플랫폼을 이용한 대용량 데이터 전송 장치 및 방법
CN106933663B (zh) 一种面向众核系统的多线程调度方法及系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20210205

Address after: 310000 Room 601, 6th floor, building B, 482 Qianmo Road, Xixing street, Binjiang District, Hangzhou City, Zhejiang Province

Patentee after: WEICHENG INTELLIGENT POWER TECHNOLOGY (HANGZHOU) Co.,Ltd.

Address before: 650118 main building of hi tech Information Center, No.398, 2nd Ring West Road, Kunming City, Yunnan Province

Patentee before: YUNNAN LEIAOMING TECHNOLOGY Co.,Ltd.

TR01 Transfer of patent right
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: On chip network interconnection method and device

Effective date of registration: 20230720

Granted publication date: 20190614

Pledgee: Hangzhou Gaoxin Financing Guarantee Co.,Ltd.

Pledgor: WEICHENG INTELLIGENT POWER TECHNOLOGY (HANGZHOU) CO.,LTD.

Registration number: Y2023330001524

PE01 Entry into force of the registration of the contract for pledge of patent right