CN105447241B - 一种数字逻辑电路的逻辑函数的esop最小化方法 - Google Patents

一种数字逻辑电路的逻辑函数的esop最小化方法 Download PDF

Info

Publication number
CN105447241B
CN105447241B CN201510788188.5A CN201510788188A CN105447241B CN 105447241 B CN105447241 B CN 105447241B CN 201510788188 A CN201510788188 A CN 201510788188A CN 105447241 B CN105447241 B CN 105447241B
Authority
CN
China
Prior art keywords
cube
piecemeal
variable
esop
max
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201510788188.5A
Other languages
English (en)
Other versions
CN105447241A (zh
Inventor
张巧文
胡江
王阳
张伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang Wanli College
Original Assignee
Zhejiang Wanli College
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang Wanli College filed Critical Zhejiang Wanli College
Priority to CN201510788188.5A priority Critical patent/CN105447241B/zh
Publication of CN105447241A publication Critical patent/CN105447241A/zh
Application granted granted Critical
Publication of CN105447241B publication Critical patent/CN105447241B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/32Circuit design at the digital level
    • G06F30/327Logic synthesis; Behaviour synthesis, e.g. mapping logic, HDL to netlist, high-level language to RTL or netlist
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2119/00Details relating to the type or aim of the analysis or the optimisation
    • G06F2119/06Power analysis or power optimisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Devices For Executing Special Programs (AREA)

Abstract

本发明公开了一种逻辑函数的ESOP最小化方法,通过将n变量逻辑函数的ESOP最小化过程中存在3n全局空间的最优覆盖搜索问题转换为多个立方体分块中的最简连通问题以减少搜索空间,从而摆脱了变量规模的约束;另外,直接操作立方体集合而无需转换成最小项集合,从而避免了乘积项数量的限制;为了实现快速ESOP的精确最小化,采用立方体EXOR转换图的最小化转换算法以提高运行效率,有效降低了计算复杂度及内存占用量,且计算时间对输入变量的数量不敏感而仅与逻辑函数包含的乘积项数量以及相交性有关的特性,能有效地实现任意n变量完全规定逻辑函数的ESOP最小化;优点是不受逻辑函数中乘积项数量和变量数量的限制,能对任意逻辑函数的ESOP进行最小化处理。

Description

一种数字逻辑电路的逻辑函数的ESOP最小化方法
技术领域
本发明涉及一种数字逻辑电路的逻辑函数的最小化方法,尤其是涉及一种数字逻辑电路的逻辑函数的ESOP最小化方法。
背景技术
以往超大规模集成电路(VLSI)低功耗设计主要针对与/或电路展开,而数字逻辑电路既可表示为与/或形式的布尔逻辑,也可以表示为与/异或形式的Reed-Muller逻辑。经研究表明,与/异或构成的异或和之积式(exclusive-or sum of products,ESOP)比与/或构成的传统和之积式(sum of products,SOP)具有更精简的形式;其次,采用ESOP实现的部分功能电路(如算术电路、通信电路、奇偶校验电路等)能够获得面积、功耗、速度和可测性等方面的显著优势,特别是在奇偶校验电路中,ESOP乘积项数与输入变量数成线性关系,而SOP二者成指数关系;此外,EXOR门是可逆逻辑中的基本构造单元,利用ESOP可直接映射成可逆逻辑,其最小化有利于量子可逆电路的高效低成本综合。因此,研究与/异或电路低功耗逻辑综合技术对发展和完善集成电路低功耗设计方法有重要意义。
针对与/异或电路的低功耗逻辑综合,国内学者的研究热点集中在固定极性Reed-Muller(Fixed-Polarity Reed-Muller,FPRM)电路和混合极性Reed-Muller(Mixed-Polarity Reed-Muller,MPRM)电路的优化上,其中MPRM包含所有的FPRM,MPRM比FPRM更可能获得功耗较小的与/异或电路,但还没有涉及ESOP电路的研究,各种与/异或表达式的关系为ESOP是与/异或电路所有子类中最一般的AND-EXOR形式,能包含最少数量的乘积项。
针对完全规定逻辑函数的ESOP最小化,国外学者提出了许多化简算法和系统方法,如Helliwell等提出利用Helliwell函数来确定一种最佳覆盖的化简方法,该方法采用穷尽搜索策略,实现精确ESOP最小化,但23n的穷举空间无法处理3变量以上函数;其次,基于乘积项转换规则提出几种启发式化简软件,如EXMIN2、MINT和EXORCISM-2,3,4,其中以EXORCISM-4性能最优,可处理较大规模的多输出函数,但不能确保取得最小ESOP,且当乘积项数达到1000个以上时化简效率快速下降;另外,Mishchenko等、Sasao和Stergiou等分别提出三种非常有效的化简算法,主要适用于部分测试基准电路的ESOP最小化。另一方面,由于ESOP的最小化求解相当困难还未能提出真正有效的ESOP最小化算法,在实际应用中,如文献Gaidukov提出了一种基于最小化定理的ESOP最小化方法,但因其计算复杂度,只能处理6变量以下的Boolean函数;尽管还有一些算法能处理20变量以上函数的ESOP最小化,但在乘积项(乘积项也称为立方体)数量上却有相应限制。
发明内容
本发明所要解决的技术问题是提供一种数字逻辑电路的逻辑函数的ESOP最小化方法,该最小化方法不受逻辑函数中乘积项数量和变量数量的限制,能对任意数字逻辑电路的逻辑函数的ESOP进行最小化处理。
本发明解决上述技术问题所采用的技术方案为:一种数字逻辑电路的逻辑函数的ESOP最小化方法,包括以下步骤:
①读入数字逻辑电路的逻辑函数的ESOP式n为逻辑函数f的变量数且n>3,k为整数且1≤k≤n,(xn,xn-1,…,xk,…,x1)为ESOP式f的n个输入变量,i为整数且0≤i≤3n-1;πi为ESOP式f的第i个立方体,πi用输入变量序列表示为其中 表示第k个输入变量xk在立方体πi中的出现形式,将称为变量文字,简称文字,当时,第k个输入变量xk在立方体πi中以原变量xk出现,当时,第k个输入变量xk在立方体πi中以反变量出现,当时,第k个输入变量xk在立方体πi中不出现;bi为立方体πi的系数,bi为常数且bi∈{0,1},当bi=0时,立方体πi在ESOP式f中不存在,当bi=1时,立方体πi在ESOP式f中存在,∑为“异或和”运算符;若在ESOP式f的两个立方体中呈现不同文字,则称两立方体在处文字相异,即两立方体在处具有不同文字部分,若在两个立方体中呈现相同文字,则称两立方体在处文字相同,即两立方体在处具有相同文字部分;
②统计数字逻辑电路的逻辑函数的ESOP式f中存在的所有立方体,将其数量记为m,m为正整数且1≤m≤3n-1;将m个立方体记为π'1,π'2,…,π'm,m个立方体构成的立方体集合记为Π,Π={π'1,π'2,…,π'm};
③将两个立方体具有不同文字部分的文字相异处的数量定义为两个立方体之间的距离,将两个立方体之间的距离记为dl,计算立方体集合∏中每两个立方体π'a和π'b之间的距离dl(π'a,π'b),其中,a,b∈{1,2,…,m}且a≠b;
④根据具有相同文字部分且任意两立方体之间的距离dl小于等于3的规则来划分立方体集合Π,将立方体集合Π中满足上述规则的立方体组成的集合称为立方体分块Π',立方体分块Π'最多具有3个文字相异处;
⑤判断立方体集合Π中是否成功划分得到立方体分块Π':如果不存在立方体分块Π',则对立方体集合Π的划分为无效划分,ESOP最小化结束;如果存在立方体分块Π',则对立方体集合Π的划分为有效划分,进入步骤⑥操作;
⑥计算步骤④划分得到的各个立方体分块Π'的势|Π'|,将具有最大的势的立方体分块Π'记为Π'max,对Π'max进行变量移位操作后再进行变量分组操作,得到立方体分块Π”max,其中变量移位操作和变量分组操作的具体过程为:
⑥-1将立方体分块Π'max中包含的立方体分别进行变量移位操作:立方体分块Π'max中包含的立方体或者在三个变量文字处文字相异,或者在两个变量文字处文字相异,或者在一个变量文字处文字相异,其中t1、t2和t3均为正整数且1≤t1<t2<t3≤m;
如果立方体分块Π'max中包含的立方体在三个变量文字处文字相异,则将每个立方体的移到输入变量序列的第1位,移到输入变量序列的第2位,移到输入变量序列的第3位,其他变量保持不变,得到新的立方体,该立方体的输入变量序列为
如果立方体分块Π'max中包含的立方体在两个变量文字处文字相异,则将每个立方体的移到输入变量序列的第1位,移到输入变量序列的第2位,其他保持不变,得到新的立方体,该立方体的输入变量序列为如果立方体分块Π'max中包含的立方体在一个变量文字处文字相异,则将每个立方体的移到输入变量序列的第1位,其他变量保持不变,得到新的立方体,该立方体的输入变量序列为
⑥-2对步骤⑥-1得到的每个新的立方体分别进行分组:将每个新的立方体的输入变量序列从低位到高位每3位分为一组位串,最后一组不够3位时也作为一组位串,从低位到高位依次记为第一组位串,第二组位串,以此类推;
⑦构造三输入变量逻辑函数的立方体EXOR转换图G(V,E),其中V表示立方体EXOR转换图G的顶点集合,E表示立方体EXOR转换图G的边集合,V包括27个顶点,每个顶点用一个长度为3的位串表示,V={000、010、100、110、001、011、101、111、0-0、-00、-10、1-0、00-、01-、10-、11-、0-1、-01、-11、1-1、--0、0--、-0-、-1-、1--、--1、---},E={e(vc,vd)|dl(vc,vd)=1,vc,vd∈V且c≠d},其中e(vc,vd)|dl(vc,vd)=1表示当顶点vc和顶点vd之间的距离等于1时,顶点vc和顶点vd之间存在边;构造的立方体EXOR转换图G为一个6-正则图,立方体EXOR转换图G中任意顶点可对应3个圈长为3的圈;
⑧采用立方体EXOR转换图对立方体分块Π”max进行转换,具体步骤如下所述:
⑧-1提取立方体分块Π”max中每个立方体的第一组位串构成一个位串集合;
⑧-2选择立方体EXOR转换图中与位串集合中的位串相同的顶点,这些顶点构成待转换顶点集合;
⑧-3计算待转换顶点集合的权和1≤s≤|Π”max|,ws为待转换顶点集合中第s个待转换顶点的权,|Π”max|为Π”max的势,∑为求和符号;位串中不含“-”的顶点的权为3,位串中含1个“-”的顶点的权为2,位串中含2个“-”的顶点的权为1,位串中含3个“-”的顶点的权为0;
⑧-4根据以下规则确定待转换顶点集合中各顶点之间的连通关系:
a.如果待转换的两个顶点能包含在同一个圈长为3的圈上,那么待转换的两个顶点在该圈上连通;该圈为待转换顶点的一个连通圈,
b.如果待转换的两个顶点能分别包含具有相同顶点的两个圈长为3的圈上,那么待转换的两个顶点通过该两圈连通,该两圈为待转换顶点的两个连通圈;
c.如果待转换的两个顶点不能分别包含在有相交的两个圈上,那么两个顶点不能连通;
d.任意待转换顶点只能包含在一个圈长为3的圈上;
e.除待转换的顶点以外的其他顶点最多可被两个圈长为3的圈包含;
⑧-5在步骤⑧-4中确定的连通关系基础上,选取以下两种顶点构成保留顶点集合Πmin
a.不被任何一个连通圈包含的待转换顶点;
b.除待转换的顶点以外的其他顶点中仅被一个连通圈包含的顶点;
⑨计算保留顶点集合的权和w's'为保留顶点集合Πmin中第s'个保留顶点的权,|Πmin|为Πmin的势,1≤s'≤|Πmin|;
⑩比较W'和W的大小,如果W'<W,则采用保留顶点集合Πmin中包含的|∏min|个顶点对应的长度为3的位串取代Π”max中任意|Πmin|个立方体的第一组位串,删除Π”max中未被取代的其他立方体,得到新的立方体分块Π'min,如果W'≥W,则直接将Π”max作为新的立方体分块Π'min
将新的立方体分块Π'min中包含的立方体分别进行与步骤⑥-1中变量移位操作相反的变量复位操作,即将新的立方体分块Π'min中立方体的处于步骤⑥-1中立方体分块Π'max中包含的立方体移位后的位置处的变量移动到该立方体中处于步骤⑥-1中立方体分块Π'max中包含的立方体移位前的位置处,得到立方体分块Π”min;将立方体分块Π”min取代前一次得到的立方体集合Π中的Π'max,得到更新后的立方体集合Π;
采用步骤④的方法重新划分新更新后的立方体集合Π得到立方体分块Π',如果划分得到的立方体分块Π'中包含已经进行过变量移位操作的立方体分块Π',则将这些已经进行过变量移位操作的立方体分块Π'视为无效的立方体分块不进入后续步骤处理,其他未进行过变量移位操作的立方体分块Π'视为有效的立方体分块进入后续步骤处理;
按照步骤⑤-步骤对有效的立方体分块进行迭代操作,直到步骤⑤中满足ESOP最小化结束条件,最后一次更新后的立方体集合∏即为数字逻辑电路的逻辑函数f的ESOP最小化对应的立方体集合。
与现有技术相比,本发明的优点在于通过将n变量数字逻辑电路的逻辑函数的ESOP最小化过程中存在3n全局空间的最优覆盖搜索问题转换为多个立方体分块中的最简连通问题以减少搜索空间,从而摆脱了变量规模的约束;另外,直接操作立方体集合而无需转换成最小项集合,从而避免了乘积项数量的限制;为了实现快速ESOP的精确最小化,采用立方体EXOR转换图的最小化转换算法以提高运行效率,由此,本发明有效降低了计算复杂度及内存占用量,且计算时间对输入变量的数量不敏感而仅与逻辑函数包含的乘积项数量以及相交性有关的特性,能有效地实现任意n变量完全规定逻辑函数的ESOP最小化,不受逻辑函数中乘积项数量和变量数量的限制,能对任意数字逻辑电路的逻辑函数的ESOP进行最小化处理。
具体实施方式
以下结合实施例对本发明作进一步详细描述。
实施例:一种数字逻辑电路的逻辑函数的ESOP最小化方法,包括以下步骤:
①读入数字逻辑电路的逻辑函数的ESOP式n为逻辑函数f的变量数且n>3,k为整数且1≤k≤n,(xn,xn-1,…,xk,…,x1)为ESOP式f的n个输入变量,i为整数且0≤i≤3n-1;πi为ESOP式f的第i个立方体,πi用输入变量序列表示为其中 表示第k个输入变量xk在立方体πi中的出现形式,将称为变量文字,简称文字,当时,第k个输入变量xk在立方体πi中以原变量xk出现,当时,第k个输入变量xk在立方体πi中以反变量出现,当时,第k个输入变量xk在立方体πi中不出现;bi为立方体πi的系数,bi为常数且bi∈{0,1},当bi=0时,立方体πi在ESOP式f中不存在,当bi=1时,立方体πi在ESOP式f中存在,∑为“异或和”运算符;若在ESOP式f的两个立方体中呈现不同文字,则称两立方体在处文字相异,即两立方体在处具有不同文字部分,若在两个立方体中呈现相同文字,则称两立方体在处文字相同,即两立方体在处具有相同文字部分;
②统计数字逻辑电路的逻辑函数的ESOP式f中存在的所有立方体,将其数量记为m,m为正整数且1≤m≤3n-1;将m个立方体记为π'1,π'2,…,π'm,m个立方体构成的立方体集合记为Π,Π={π'1,π'2,…,π'm};
③将两个立方体具有不同文字部分的文字相异处的数量定义为两个立方体之间的距离,将两个立方体之间的距离记为dl,计算立方体集合∏中每两个立方体π'a和π'b之间的距离dl(π'a,π'b),其中,a,b∈{1,2,…,m}且a≠b;
④根据具有相同文字部分且任意两立方体之间的距离dl小于等于3的规则来划分立方体集合Π,将立方体集合Π中满足上述规则的立方体组成的集合称为立方体分块Π',立方体分块Π'最多具有3个文字相异处;
⑤判断立方体集合Π中是否成功划分得到立方体分块Π':如果不存在立方体分块Π',则对立方体集合Π的划分为无效划分,ESOP最小化结束;如果存在立方体分块Π',则对立方体集合Π的划分为有效划分,进入步骤⑥操作;
⑥计算步骤④划分得到的各个立方体分块Π'的势|Π'|,将具有最大的势的立方体分块Π'记为Π'max,对Π'max进行变量移位操作后再进行变量分组操作,得到立方体分块Π”max,其中变量移位操作和变量分组操作的具体过程为:
⑥-1将立方体分块Π'max中包含的立方体分别进行变量移位操作:立方体分块Π'max中包含的立方体或者在三个变量文字处文字相异,或者在两个变量文字处文字相异,或者在一个变量文字处文字相异,其中t1、t2和t3均为正整数且1≤t1<t2<t3≤m;
如果立方体分块Π'max中包含的立方体在三个变量文字处文字相异,则将每个立方体的移到输入变量序列的第1位,移到输入变量序列的第2位,移到输入变量序列的第3位,其他变量保持不变,得到新的立方体,该立方体的输入变量序列为
如果立方体分块Π'max中包含的立方体在两个变量文字处文字相异,则将每个立方体的移到输入变量序列的第1位,移到输入变量序列的第2位,其他保持不变,得到新的立方体,该立方体的输入变量序列为如果立方体分块Π'max中包含的立方体在一个变量文字处文字相异,则将每个立方体的移到输入变量序列的第1位,其他变量保持不变,得到新的立方体,该立方体的输入变量序列为
⑥-2对步骤⑥-1得到的每个新的立方体分别进行分组:将每个新的立方体的输入变量序列从低位到高位每3位分为一组位串,最后一组不够3位时也作为一组位串,从低位到高位依次记为第一组位串,第二组位串,以此类推;
⑦构造三输入变量逻辑函数的立方体EXOR转换图G(V,E),其中V表示立方体EXOR转换图G的顶点集合,E表示立方体EXOR转换图G的边集合,V包括27个顶点,每个顶点用一个长度为3的位串表示,V={000、010、100、110、001、011、101、111、0-0、-00、-10、1-0、00-、01-、10-、11-、0-1、-01、-11、1-1、--0、0--、-0-、-1-、1--、--1、---},E={e(vc,vd)|dl(vc,vd)=1,vc,vd∈V且c≠d},其中e(vc,vd)|dl(vc,vd)=1表示当顶点vc和顶点vd之间的距离等于1时,顶点vc和顶点vd之间存在边;构造的立方体EXOR转换图G为一个6-正则图,立方体EXOR转换图G中任意顶点可对应3个圈长为3的圈;
⑧采用立方体EXOR转换图对立方体分块Π”max进行转换,具体步骤如下所述:
⑧-1提取立方体分块Π”max中每个立方体的第一组位串构成一个位串集合;
⑧-2选择立方体EXOR转换图中与位串集合中的位串相同的顶点,这些顶点构成待转换顶点集合;
⑧-3计算待转换顶点集合的权和1≤s≤|Π”max|,ws为待转换顶点集合中第s个待转换顶点的权,|Π”max|为Π”max的势,∑为求和符号;位串中不含“-”的顶点的权为3,位串中含1个“-”的顶点的权为2,位串中含2个“-”的顶点的权为1,位串中含3个“-”的顶点的权为0;
⑧-4根据以下规则确定待转换顶点集合中各顶点之间的连通关系:
a.如果待转换的两个顶点能包含在同一个圈长为3的圈上,那么待转换的两个顶点在该圈上连通;该圈为待转换顶点的一个连通圈,
b.如果待转换的两个顶点能分别包含具有相同顶点的两个圈长为3的圈上,那么待转换的两个顶点通过该两圈连通,该两圈为待转换顶点的两个连通圈;
c.如果待转换的两个顶点不能分别包含在有相交的两个圈上,那么两个顶点不能连通;
d.任意待转换顶点只能包含在一个圈长为3的圈上;
e.除待转换的顶点以外的其他顶点最多可被两个圈长为3的圈包含;
⑧-5在步骤⑧-4中确定的连通关系基础上,选取以下两种顶点构成保留顶点集合Πmin
a.不被任何一个连通圈包含的待转换顶点;
b.除待转换的顶点以外的其他顶点中仅被一个连通圈包含的顶点;
⑨计算保留顶点集合的权和w's'为保留顶点集合Πmin中第s'个保留顶点的权,|Πmin|为Πmin的势,1≤s'≤|Πmin|;
⑩比较W'和W的大小,如果W'<W,则采用保留顶点集合Πmin中包含的|∏min|个顶点对应的长度为3的位串取代Π”max中任意|Πmin|个立方体的第一组位串,删除Π”max中未被取代的其他立方体,得到新的立方体分块Π'min,如果W'≥W,则直接将Π”max作为新的立方体分块Π'min
将新的立方体分块Π'min中包含的立方体分别进行与步骤⑥-1中变量移位操作相反的变量复位操作,即将新的立方体分块Π'min中立方体的处于步骤⑥-1中立方体分块Π'max中包含的立方体移位后的位置处的变量移动到该立方体中处于步骤⑥-1中立方体分块Π'max中包含的立方体移位前的位置处,得到立方体分块Π”min;将立方体分块Π”min取代前一次得到的立方体集合Π中的Π'max,得到更新后的立方体集合Π;
采用步骤④的方法重新划分新更新后的立方体集合Π得到立方体分块Π',如果划分得到的立方体分块Π'中包含已经进行过变量移位操作的立方体分块Π',则将这些已经进行过变量移位操作的立方体分块Π'视为无效的立方体分块不进入后续步骤处理,其他未进行过变量移位操作的立方体分块Π'视为有效的立方体分块进入后续步骤处理;
按照步骤⑤-步骤对有效的立方体分块进行迭代操作,直到步骤⑤中满足ESOP最小化结束条件,最后一次更新后的立方体集合∏即为数字逻辑电路的逻辑函数f的ESOP最小化对应的立方体集合。
本实施例的方法采用C语言编程加以实现,在硬件环境为Pentium DualE2200 2.20GHz CPU、3GB RAM的PC机和软件环境为Windows XP Professional操作系统下用Visual Studio2008编译并调试,并用MCNC基准电路进行测试。
为了验证本发明的ESOP最小化方法的有效性和效率,分别采用本发明的ESOP最小化方法和目前公认的方法(EXORCISM-4和Min-tau2)对21个不同规模的两类MCNC基准电路进行ESOP最小化性能测试,为了公平比较,现有两种方法均采用C语言编程实现并在相同硬件和软软环境下运行。在11个小规模的MCNC基准电路测试下的ESOP最小化比较结果如表1所示。
表1小规模MCNC基准电路下的ESOP最小化的比较结果
表1中,从左至右依次为基准电路、所有输出逻辑函数的ESOP式包含的立方体数总和、所有输出逻辑函数的ESOP式包含的文字数总和以及算法的CPU运行时间(单位为s)。分析表1可以看出,本发明的ESOP最小化方法在小规模MCNC基准电路测试中获得与Min-tau2相同的精确ESOP最小化结果,在基准电路sqrt8和t481上获得了更低文字数,同时本发明的ESOP最小化方法只需花费极少计算时间,运算效率明显优于EXORCISM-4,表明本发明的ESOP最小化方法能在多项式时间内获得最小乘积项数的同时并降低文字数。
采用本发明的ESOP最小化方法对10个大规模的MCNC基准电路进行最小化操作,其ESOP最小化结果如表2所示。
表2大规模MCNC基准电路下的测试结果
由于获得的ESOP立方体数相对较大且没有可比较的方法数据,表2中因而没有统计文字数。对于表2中除带*的基准电路外,EXORCISM-4和Min-tau2两种方法均效率低下无法运算,当运行基准电路apex1与apex5时,EXORCISM-4的运行时间达到了8分钟,而Min-tau2则超过了3小时。分析表2可以看出,本发明的ESOP最小化方法可以实现对大变量逻辑函数的ESOP最小化,表2中反映本发明的ESOP最小化方法的CPU运行时间对输入变量的数量不敏感,而与逻辑函数包含的立方体数量以及相交性有关。如基准电路exmaple2、i5和i7等,虽然变量数达到199而立方体数却小于369,CPU运行时间不多于20ms;但是对于立方体数大的基准电路,如dalu、frg2和i8等,立方体数最高达到4377,CPU运行时间则几十倍增加。

Claims (1)

1.一种数字逻辑电路的逻辑函数的ESOP最小化方法,其特征在于包括以下步骤:
①读入数字逻辑电路的逻辑函数的ESOP式f(xn,xn-1,…,xk,…,x1)=n为逻辑函数f的变量数且n>3,k为整数且1≤k≤n,(xn,xn-1,…,xk,…,x1)为ESOP式f的n个输入变量,i为整数且0≤i≤3n-1;πi为ESOP式f的第i个立方体,πi用输入变量序列表示为其中∈{1,0,-},表示第k个输入变量xk在立方体πi中的出现形式,将称为变量文字,简称文字,当时,第k个输入变量xk在立方体πi中以原变量xk出现,当时,第k个输入变量xk在立方体πi中以反变量出现,当时,第k个输入变量xk在立方体πi中不出现;bi为立方体πi的系数,bi为常数且bi∈{0,1},当bi=0时,立方体πi在ESOP式f中不存在,当bi=1时,立方体πi在ESOP式f中存在,⊕∑为“异或和”运算符;若在ESOP式f的两个立方体中呈现不同文字,则称两立方体在处文字相异,即两立方体在处具有不同文字部分,若在两个立方体中呈现相同文字,则称两立方体在处文字相同,即两立方体在处具有相同文字部分;
②统计数字逻辑电路的逻辑函数的ESOP式f中存在的所有立方体,将其数量记为m,m为正整数且1≤m≤3n-1;将m个立方体记为π'1,π'2,…,π'm,m个立方体构成的立方体集合记为Π,Π={π'1,π'2,…,π'm};
③将两个立方体具有不同文字部分的文字相异处的数量定义为两个立方体之间的距离,将两个立方体之间的距离记为dl,计算立方体集合∏中每两个立方体π'a和π'b之间的距离dl(π'a,π'b),其中,a,b∈{1,2,…,m}且a≠b;
④根据具有相同文字部分且任意两立方体之间的距离dl小于等于3的规则来划分立方体集合Π,将立方体集合Π中满足上述规则的立方体组成的集合称为立方体分块Π',立方体分块Π'最多具有3个文字相异处;
⑤判断立方体集合Π中是否成功划分得到立方体分块Π':如果不存在立方体分块Π',则对立方体集合Π的划分为无效划分,ESOP最小化结束;如果存在立方体分块Π',则对立方体集合Π的划分为有效划分,进入步骤⑥操作;
⑥计算步骤④划分得到的各个立方体分块Π'的势|Π'|,将具有最大的势的立方体分块Π'记为Π'max,对Π'max进行变量移位操作后再进行变量分组操作,得到立方体分块Π”max,其中变量移位操作和变量分组操作的具体过程为:
⑥-1将立方体分块Π'max中包含的立方体分别进行变量移位操作:立方体分块Π'max中包含的立方体或者在三个变量文字处文字相异,或者在两个变量文字处文字相异,或者在一个变量文字处文字相异,其中t1、t2和t3均为正整数且1≤t1<t2<t3≤m;
如果立方体分块Π'max中包含的立方体在三个变量文字处文字相异,则将每个立方体的移到输入变量序列的第1位,移到输入变量序列的第2位,移到输入变量序列的第3位,其他变量保持不变,得到新的立方体,该立方体的输入变量序列为
如果立方体分块Π'max中包含的立方体在两个变量文字处文字相异,则将每个立方体的移到输入变量序列的第1位,移到输入变量序列的第2位,其他保持不变,得到新的立方体,该立方体的输入变量序列为如果立方体分块Π'max中包含的立方体在一个变量文字处文字相异,则将每个立方体的移到输入变量序列的第1位,其他变量保持不变,得到新的立方体,该立方体的输入变量序列为
⑥-2对步骤⑥-1得到的每个新的立方体分别进行分组:将每个新的立方体的输入变量序列从低位到高位每3位分为一组位串,最后一组不够3位时也作为一组位串,从低位到高位依次记为第一组位串,第二组位串,以此类推;
⑦构造三输入变量逻辑函数的立方体EXOR转换图G(V,E),其中V表示立方体EXOR转换图G的顶点集合,E表示立方体EXOR转换图G的边集合,V包括27个顶点,每个顶点用一个长度为3的位串表示,V={000、010、100、110、001、011、101、111、0-0、-00、-10、1-0、00-、01-、10-、11-、0-1、-01、-11、1-1、--0、0--、-0-、-1-、1--、--1、---},E={e(vc,vd)|dl(vc,vd)=1,vc,vd∈V且c≠d},其中e(vc,vd)|dl(vc,vd)=1表示当顶点vc和顶点vd之间的距离等于1时,顶点vc和顶点vd之间存在边;构造的立方体EXOR转换图G为一个6-正则图,立方体EXOR转换图G中任意顶点可对应3个圈长为3的圈;
⑧采用立方体EXOR转换图对立方体分块Π”max进行转换,具体步骤如下所述:
⑧-1提取立方体分块Π”max中每个立方体的第一组位串构成一个位串集合;
⑧-2选择立方体EXOR转换图中与位串集合中的位串相同的顶点,这些顶点构成待转换顶点集合;
⑧-3计算待转换顶点集合的权和1≤s≤|Π”max|,ws为待转换顶点集合中第s个待转换顶点的权,|Π”max|为Π”max的势,∑为求和符号;位串中不含“-”的顶点的权为3,位串中含1个“-”的顶点的权为2,位串中含2个“-”的顶点的权为1,位串中含3个“-”的顶点的权为0;
⑧-4根据以下规则确定待转换顶点集合中各顶点之间的连通关系:
a.如果待转换的两个顶点能包含在同一个圈长为3的圈上,那么待转换的两个顶点在该圈上连通;该圈为待转换顶点的一个连通圈,
b.如果待转换的两个顶点能分别包含具有相同顶点的两个圈长为3的圈上,那么待转换的两个顶点通过该两圈连通,该两圈为待转换顶点的两个连通圈;
c.如果待转换的两个顶点不能分别包含在有相交的两个圈上,那么两个顶点不能连通;
d.任意待转换顶点只能包含在一个圈长为3的圈上;
e.除待转换的顶点以外的其他顶点最多可被两个圈长为3的圈包含;
⑧-5在步骤⑧-4中确定的连通关系基础上,选取以下两种顶点构成保留顶点集合Πmin
a.不被任何一个连通圈包含的待转换顶点;
b.除待转换的顶点以外的其他顶点中仅被一个连通圈包含的顶点;
⑨计算保留顶点集合的权和w's'为保留顶点集合Πmin中第s'个保留顶点的权,|Πmin|为Πmin的势,1≤s'≤|Πmin|;
⑩比较W'和W的大小,如果W'<W,则采用保留顶点集合Πmin中包含的|∏min|个顶点对应的长度为3的位串取代Π”max中任意|Πmin|个立方体的第一组位串,删除Π”max中未被取代的其他立方体,得到新的立方体分块Π'min,如果W'≥W,则直接将Π”max作为新的立方体分块Π'min
将新的立方体分块Π'min中包含的立方体分别进行与步骤⑥-1中变量移位操作相反的变量复位操作,即将新的立方体分块Π'min中立方体的处于步骤⑥-1中立方体分块Π'max中包含的立方体移位后的位置处的变量移动到该立方体中处于步骤⑥-1中立方体分块Π'max中包含的立方体移位前的位置处,得到立方体分块Π”min;将立方体分块Π”min取代前一次得到的立方体集合Π中的Π'max,得到更新后的立方体集合Π;
采用步骤④的方法重新划分新更新后的立方体集合Π得到立方体分块Π',如果划分得到的立方体分块Π'中包含已经进行过变量移位操作的立方体分块Π',则将这些已经进行过变量移位操作的立方体分块Π'视为无效的立方体分块不进入后续步骤处理,其他未进行过变量移位操作的立方体分块Π'视为有效的立方体分块进入后续步骤处理;
按照步骤⑤-步骤对有效的立方体分块进行迭代操作,直到步骤⑤中满足ESOP最小化结束条件,最后一次更新后的立方体集合∏即为数字逻辑电路的逻辑函数f的ESOP最小化对应的立方体集合。
CN201510788188.5A 2015-11-16 2015-11-16 一种数字逻辑电路的逻辑函数的esop最小化方法 Expired - Fee Related CN105447241B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510788188.5A CN105447241B (zh) 2015-11-16 2015-11-16 一种数字逻辑电路的逻辑函数的esop最小化方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510788188.5A CN105447241B (zh) 2015-11-16 2015-11-16 一种数字逻辑电路的逻辑函数的esop最小化方法

Publications (2)

Publication Number Publication Date
CN105447241A CN105447241A (zh) 2016-03-30
CN105447241B true CN105447241B (zh) 2018-03-09

Family

ID=55557412

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510788188.5A Expired - Fee Related CN105447241B (zh) 2015-11-16 2015-11-16 一种数字逻辑电路的逻辑函数的esop最小化方法

Country Status (1)

Country Link
CN (1) CN105447241B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107809235B (zh) * 2017-10-18 2021-03-26 浙江万里学院 用于转换规范rm逻辑电路的方法
CN108920837B (zh) * 2018-07-04 2023-04-07 卜登立 利用共享zmodd提取esop乘积项间公因子的可逆电路综合方法
CN109558656B (zh) * 2018-11-20 2023-04-21 卜登立 一种基于布尔表达式图的量子可逆电路综合方法
CN112949862B (zh) * 2021-02-19 2022-07-05 卜登立 一种新型的基于esop表示模型的可逆电路综合方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103714258A (zh) * 2014-01-07 2014-04-09 南通大学 一种二值逻辑函数快速优化处理方法
CN103729519A (zh) * 2014-01-16 2014-04-16 南通大学 基于最小项的覆盖求解逻辑函数蕴含项的选取处理方法
CN103745061A (zh) * 2014-01-16 2014-04-23 南通大学 基于最小项的多输入输出逻辑函数优化系统的处理方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103714258A (zh) * 2014-01-07 2014-04-09 南通大学 一种二值逻辑函数快速优化处理方法
CN103729519A (zh) * 2014-01-16 2014-04-16 南通大学 基于最小项的覆盖求解逻辑函数蕴含项的选取处理方法
CN103745061A (zh) * 2014-01-16 2014-04-23 南通大学 基于最小项的多输入输出逻辑函数优化系统的处理方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
A fast and efficient heuristic ESOP minimization algorithm;S. Stergiou 等;《GLSVLSI "04 Proceedings of the 14th ACM Great Lakes symposium on VLSI》;20040426;第78-81页 *

Also Published As

Publication number Publication date
CN105447241A (zh) 2016-03-30

Similar Documents

Publication Publication Date Title
CN105447241B (zh) 一种数字逻辑电路的逻辑函数的esop最小化方法
Le et al. A flexible representation of quantum images for polynomial preparation, image compression, and processing operations
Marcus et al. Bao: Learning to steer query optimizers
Dong et al. MOEA/D with a self-adaptive weight vector adjustment strategy based on chain segmentation
CN108334580A (zh) 一种结合链接和属性信息的社区发现方法
CN105760888A (zh) 一种基于属性聚类的邻域粗糙集集成学习方法
CN107632590A (zh) 一种基于优先级的底事件排序方法
CN102750286A (zh) 一种处理缺失数据的新型决策树分类器方法
CN105574541A (zh) 一种基于紧密度排序的网络社区发现方法
JP2012256311A (ja) 外れ値検出装置、外れ値検出方法、プログラム及び車両故障診断システム
CN104376051A (zh) 随机结构保形哈希信息检索方法
CN114282678A (zh) 一种机器学习模型的训练的方法以及相关设备
CN113935237A (zh) 一种基于胶囊网络的输电线路故障类型判别方法及系统
CN104536831B (zh) 一种基于多目标优化的多核SoC软件映射方法
CN103914527A (zh) 一种基于新编码方式的遗传规划算法的图形图像识别与匹配方法
CN116432570A (zh) 一种芯片的测试用例生成方法、装置及存储介质
Ni et al. A novel ensemble pruning approach based on information exchange glowworm swarm optimization and complementarity measure
CN107918358A (zh) 数控装备故障分析方法和装置
CN107492129A (zh) 基于素描表示和结构化聚类的非凸压缩感知优化重构方法
CN106169085A (zh) 基于信息度量的特征选择方法
Thwaites et al. A new method for tackling asymmetric decision problems
CN104657473A (zh) 一种保证质量单调性的大规模数据挖掘方法
CN101556604B (zh) 一种面向复杂数据仓库环境的优化策略自动生成方法
Carlsson et al. Applying topological data analysis to local search problems
Xiao et al. Self-optimizing feature transformation

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180309

Termination date: 20191116