CN105391643A - 基于IEEE_std 1394-2008协议链路层等时级联包流量控制电路及方法 - Google Patents
基于IEEE_std 1394-2008协议链路层等时级联包流量控制电路及方法 Download PDFInfo
- Publication number
- CN105391643A CN105391643A CN201510908857.8A CN201510908857A CN105391643A CN 105391643 A CN105391643 A CN 105391643A CN 201510908857 A CN201510908857 A CN 201510908857A CN 105391643 A CN105391643 A CN 105391643A
- Authority
- CN
- China
- Prior art keywords
- cascade
- bag
- bus
- module
- request
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/32—Flow control; Congestion control by discarding or delaying data units, e.g. packets or frames
- H04L47/323—Discarding or blocking control packets, e.g. ACK packets
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Small-Scale Networks (AREA)
Abstract
本发明涉及一种基于IEEE_std?1394-2008协议的链路层等时级联包流量控制电路,包括等时级联包发送模块A和等时级联包发送控制模块B,等时级联包发送模块A包括等时级联包请求模块C、等时包发送模块D和等时级联包检测模块E;等时级联包发送控制模块B包括计时模块F和控制模块G;本发明通过对等时级联包发送时机进行控制,实现了级联包流量控制的目的,以达到保证级联包不长期占用总线控制的目的。
Description
技术领域
本发明属于电路设计领域,尤其涉及一种基于IEEE_std1394-2008协议链路层的等时级联包流量控制电路。
背景技术
在IEEE_std1394-2008协议中,规定节点在发送完成一帧等时级联包后能够通过发送等时级联请求而无需仲裁得到总线使用权继续发送下一帧等时级联包,这种设计有利于一个节点连续发送大量数据包,但可能会导致此节点长期占用总线使用权,其他节点没有机会使用总线。
发明内容
为了解决节点长期占用总线使用权而导致其他节点没有机会使用总线的技术问题,本发明提供一种基于IEEE_std1394-2008协议链路层等时级联包流量控制电路及方法。
本发明的技术解决方案:
一种基于IEEE_std1394-2008协议链路层级联包流量控制电路,其特殊之处在于:包括等时级联包发送模块A和等时级联包发送控制模块B,所述等时级联包发送模块A包括等时级联包请求模块C、等时包发送模块D和等时级联包检测模块E;
等时级联包发送控制模块B包括计时模块F和控制模块G,
等时级联包请求模块C接收上层发送的等时级联包发送请求和数据包、接收控制模块G发送的总线使用使能信号、接收等时级联包检测模块E发送是否存在等待的等时级联包发送请求的监测结果,接收PHY总线发送的总线授权响应,向等时包发送模块D转发上层发送的数据包,向PHY总线发送等时级联包数据发送请求和等时级联包放弃总线请求;
等时包发送模块D接收等时级联包请求模块C发送的数据包,转换为PHY总线要求的格式后发送到PHY总线;
等时级联包检测模块E用于监测是否存在等待的等时级联包发送请求并将监测结果反馈给等时级联包请求模块C;
计时模块F用于在等时级联包请求模块C接收到来自PHY总线授权响应时,开始计数;在等时级联包请求模块C向PHY总线发送等时级联包放弃总线请求时,清零;当当前计数值等于大于预设时间时,停止计时;实时向控制模块G发送当前计时值;
控制模块G将当前计时值和预设时间进行比较,并根据比较结果产生总线使用使能信号:当前计时值小于预设时间时,总线使用使能信号为有效,当当前计时值等于大于预设时间时,总线使用使能信号为无效。
上述预设时间为IEEE_std1394-2008协议规定的最长等时时间的2/3。
一种基于IEEE_std1394-2008协议链路层级联包流量控制方法,包括以下步骤:
1)等待上层发送的等时级联包发送请求和数据包;
2)判断总线使用使能信号是否有效:
当当前计时值小于预设时间时,总线使用使能信号为有效,则向PHY总线发送等时级联包数据发送请求;
当当前计时值等于大于预设时间时,总线使用使能信号为无效,则等待总线使用使能信号有效;
3)接收PHY总线发送的总线授权响应时,转发数据包,开始计时;
4)数据包发送完成后,判断是否存在等待的等时级联包发送请求;
若存在,则判断总线使用使能信号是否有效;
若总线使用使能信号有效,则执行步骤5);
若总线使用使能信号无效,向PHY总线发送等时级联包放弃总线请求后,则执行步骤1);
若不存在,向PHY总线发送等时级联包放弃总线请求后,则执行步骤1);
5)发送下一帧数据包,发送完成后执行步骤4)。
本发明具有的优点效果:
本发明给出了行之有效的链路层等时级联包流量控制实现电路。该电路通过在规定一个节点最多连续发送等时级联包的时间必须小于预设时间,从而保证总线上的每个节点都能够分享总线使用权,防止总线锁死的情况发生。
附图说明
图1是本发明的功能框图。
具体实施方式
下面结合附图和具体实施例,对本发明的技术方案进行清楚、完整地表述。显然,所表述的实施例仅是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提所获得的所有其他实施例,都属于本发明的保护范围。
下面结合具体实施例和附图对本发明的技术方案做进一步详细描述,请参阅图1。
本发明提供一种基于IEEE_std1394-2008协议的链路层级联包流量控制电路,包括等时级联包发送模块A,等时级联包发送控制模块B,等时级联包请求模块C、等时包发送模块D、等时级联包检测模块E;其中,等时级联包发送模块A在等时级联包发送控制模块B的控制下,实现了等时级联包的请求、授予总线使用权、发送、发送完成后判断是否存在其他等时级联包的过程,分为等时级联包请求及等时级联包请求模块C、等时包发送模块D、等时级联包检测模块E。
如上所述的等时级联包发送控制模块B,实现了等时级联包的发送时机判断并调控功能,由计时模块F和控制模块G构成;
如上所述的等时级联包请求及等时级联包请求模块C,在等时级联包发送控制模块B的调控下,向1394总线发起使用等时级联请求并检测总线使用权的授予情况,当得到总线使用权后,通知等时包发送模块D;
如上所述的等时包发送模块D,在检测到等时级联包请求及等时级联包请求模块C的通知后,开始发送等时级联包,发送完成后通知等时级联包检测模块E;
如上所述的等时级联包检测模块E,在检测到等时包发送模块D的通知后,检测是否存在下一帧级联包,并通知等时级联包请求及等时级联包请求模块C;
如上所述的计时模块F,在进入等时时间后,即开始计时,计时至125us时通知控制模块G;
如上所述的控制模块G,当计时模块F通知前,允许任意帧等时级联包发送,当计时模块F通知后,仅允许一帧等时级联包发送。
本发明具有的优点效果:本发明给出了行之有效的链路层等时级联包流量控制实现方法。该方法通过在规定一个节点最多连续发送等时级联包的时间必须小于一个等时周期的时间,规定了一个节点占用总线的最大时间,从而保证总线上的每个节点都能够分享总线使用权。
具体实现方式是:
1)等时级联包发送模块A和等时级联包发送控制模块B在发送一个数据包完成后,检测到上层的另一个等时包发送请求,等时级联包发送控制模块B将查询等时计时模块F和控制模块G,若计时模块F尚未计时达到125us,模块B将允许模块A开始级联包发送操作,否则,模块B将不允许模块A发送等时级联包,模块A将正常申请总线发送数据包;
2)模块A接到模块B允许其开始级联包发送操作的指示后,按照IEEE_std1394-2008协议,通过等时级联包请求及等时级联包请求模块C向总线发送等时级联请求,并检测总线授予使用权,之后通知等时包发送模块D开始发送数据;
3)等时包发送模块D在接到等时级联包请求及等时级联包请求模块C开始发送数据的指示后,按照IEEE_std1394-2008协议进行数据发送操作,发送完成后,回到第1)步;
本发明的一种基于IEEE_std1394-2008协议的链路层级联包流量控制电路,该电路通过对等时级联包发送时机进行控制,实现了级联包流量控制的目的,以达到保证级联包不长期占用总线控制的目的,并且对符合其他串行总线协议的链路级数据控制具有借鉴意义。
最后应说明的是,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解;其依然可以对前述各实施例记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
Claims (3)
1.基于IEEE_std1394-2008协议链路层级联包流量控制电路,其特征在于:包括等时级联包发送模块A和等时级联包发送控制模块B,所述等时级联包发送模块A包括等时级联包请求模块C、等时包发送模块D和等时级联包检测模块E;
等时级联包发送控制模块B包括计时模块F和控制模块G,
等时级联包请求模块C接收上层发送的等时级联包发送请求和数据包、接收控制模块G发送的总线使用使能信号、接收等时级联包检测模块E发送是否存在等待的等时级联包发送请求的监测结果,接收PHY总线发送的总线授权响应,向等时包发送模块D转发上层发送的数据包,向PHY总线发送等时级联包数据发送请求和等时级联包放弃总线请求;
等时包发送模块D接收等时级联包请求模块C发送的数据包,转换为PHY总线要求的格式后发送到PHY总线;
等时级联包检测模块E用于监测是否存在等待的等时级联包发送请求并将监测结果反馈给等时级联包请求模块C;
计时模块F用于在等时级联包请求模块C接收到来自PHY总线授权响应时,开始计数;在等时级联包请求模块C向PHY总线发送等时级联包放弃总线请求时,清零;当当前计数值等于大于预设时间时,停止计时;实时向控制模块G发送当前计时值;
控制模块G将当前计时值和预设时间进行比较,并根据比较结果产生总线使用使能信号:当前计时值小于预设时间时,总线使用使能信号为有效,当当前计时值等于大于预设时间时,总线使用使能信号为无效。
2.根据权利要求1所述的基于IEEE_std1394-2008协议链路层级联包流量控制电路,其特征在于:所述预设时间为IEEE_std1394-2008协议规定的最长等时时间的2/3。
3.基于IEEE_std1394-2008协议链路层级联包流量控制方法,其特征在于:包括以下步骤:
1)等待上层发送的等时级联包发送请求和数据包;
2)判断总线使用使能信号是否有效:
当当前计时值小于预设时间时,总线使用使能信号为有效,则向PHY总线发送等时级联包数据发送请求;
当当前计时值等于大于预设时间时,总线使用使能信号为无效,则等待总线使用使能信号有效;
3)接收PHY总线发送的总线授权响应时,转发数据包,开始计时;
4)数据包发送完成后,判断是否存在等待的等时级联包发送请求;
若存在,则判断总线使用使能信号是否有效;
若总线使用使能信号有效,则执行步骤5);
若总线使用使能信号无效,向PHY总线发送等时级联包放弃总线请求后,则执行步骤1);
若不存在,向PHY总线发送等时级联包放弃总线请求后,则执行步骤1);
5)发送下一帧数据包,发送完成后执行步骤4)。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510908857.8A CN105391643B (zh) | 2015-12-09 | 2015-12-09 | 基于IEEE_std 1394-2008协议链路层等时级联包流量控制电路及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510908857.8A CN105391643B (zh) | 2015-12-09 | 2015-12-09 | 基于IEEE_std 1394-2008协议链路层等时级联包流量控制电路及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105391643A true CN105391643A (zh) | 2016-03-09 |
CN105391643B CN105391643B (zh) | 2018-05-25 |
Family
ID=55423490
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510908857.8A Active CN105391643B (zh) | 2015-12-09 | 2015-12-09 | 基于IEEE_std 1394-2008协议链路层等时级联包流量控制电路及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105391643B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108255770A (zh) * | 2017-12-06 | 2018-07-06 | 中国航空工业集团公司西安航空计算技术研究所 | 基于1394总线事件消息响应机制的处理方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5802057A (en) * | 1995-12-01 | 1998-09-01 | Apple Computer, Inc. | Fly-by serial bus arbitration |
CN1350740A (zh) * | 1999-03-03 | 2002-05-22 | 汤姆森许可贸易公司 | 在总线上向一装置或从装置传输数据的方法和设备 |
CN1622526A (zh) * | 2003-11-26 | 2005-06-01 | 华为技术有限公司 | 一种数据传输死锁的解决方法 |
CN104572563A (zh) * | 2014-12-11 | 2015-04-29 | 深圳市国微电子有限公司 | 基于ieee 1394接口的物理层电路 |
-
2015
- 2015-12-09 CN CN201510908857.8A patent/CN105391643B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5802057A (en) * | 1995-12-01 | 1998-09-01 | Apple Computer, Inc. | Fly-by serial bus arbitration |
CN1350740A (zh) * | 1999-03-03 | 2002-05-22 | 汤姆森许可贸易公司 | 在总线上向一装置或从装置传输数据的方法和设备 |
CN1622526A (zh) * | 2003-11-26 | 2005-06-01 | 华为技术有限公司 | 一种数据传输死锁的解决方法 |
CN104572563A (zh) * | 2014-12-11 | 2015-04-29 | 深圳市国微电子有限公司 | 基于ieee 1394接口的物理层电路 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108255770A (zh) * | 2017-12-06 | 2018-07-06 | 中国航空工业集团公司西安航空计算技术研究所 | 基于1394总线事件消息响应机制的处理方法 |
CN108255770B (zh) * | 2017-12-06 | 2020-09-22 | 中国航空工业集团公司西安航空计算技术研究所 | 基于1394总线事件消息响应机制的处理方法 |
Also Published As
Publication number | Publication date |
---|---|
CN105391643B (zh) | 2018-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104579746B (zh) | 双链路传输控制方法及装置 | |
CN104113928A (zh) | 一种无线承载控制rbc消息处理方法及装置 | |
JP7069395B2 (ja) | ランダムアクセス方法及び端末 | |
WO2017050137A1 (zh) | 一种多用户传输网络分配矢量设置方法和装置 | |
WO2018049545A1 (zh) | Sdn中数据处理方法、装置、系统、电子设备和计算机程序产品 | |
CN103746890A (zh) | 竞争式rs-485总线多主通讯系统及其工作方法 | |
WO2018024016A1 (zh) | 无线网络中的接入方法及设备 | |
EP3376717B1 (en) | Link discovery method and apparatus | |
Lee et al. | Interactive remote control of legacy home appliances through a virtually wired sensor network | |
CN110708283A (zh) | 车辆与终端连接异常的处理方法、装置、车辆及存储介质 | |
WO2013013606A1 (zh) | 一种长期演进网络中随机接入过程管理方法及用户设备 | |
US11683848B2 (en) | Connection control and service processing methods and devices | |
CN105391643A (zh) | 基于IEEE_std 1394-2008协议链路层等时级联包流量控制电路及方法 | |
WO2012068972A1 (zh) | 一种激活配置的方法及用户设备 | |
CN112789892B (zh) | 无线通信方法、装置及系统 | |
JP3802408B2 (ja) | ネットワークシステムの同期方法 | |
CN102681969B (zh) | 基于can总线的长帧数据传输方法 | |
WO2019178844A1 (zh) | 数据传输方法及装置 | |
CN114422614B (zh) | 控制多链路设备发送数据的方法、装置、设备及存储介质 | |
WO2012122906A1 (zh) | 一种信道占用方法、移动ap和外接sta | |
CN109803257A (zh) | 一种安全信息更新方法及接入网设备 | |
TW201909588A (zh) | 用於隨機存取的方法、網路設備和終端設備 | |
WO2015109524A1 (zh) | 一种发射同步信号的方法及装置 | |
WO2014180286A1 (zh) | 一种m2m应用请求的发送方法、cse和系统 | |
CN109586832B (zh) | 无线同步方法、无线从机、无线主机和无线同步系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20221017 Address after: Room S303, Innovation Building, No. 25, Gaoxin 1st Road, Xi'an, Shaanxi 710075 Patentee after: XI'AN XIANGTENG MICROELECTRONICS TECHNOLOGY Co.,Ltd. Address before: No. 15, Jinye Second Road, Xi'an, Shaanxi 710065 Patentee before: AVIC XI''AN AERONAUTICS COMPUTING TECHNIQUE RESEARCH INSTITUTE |