CN105259491A - 具有自适应功率调整的测试装置与测试方法 - Google Patents

具有自适应功率调整的测试装置与测试方法 Download PDF

Info

Publication number
CN105259491A
CN105259491A CN201510797008.XA CN201510797008A CN105259491A CN 105259491 A CN105259491 A CN 105259491A CN 201510797008 A CN201510797008 A CN 201510797008A CN 105259491 A CN105259491 A CN 105259491A
Authority
CN
China
Prior art keywords
element under
under test
test
power
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510797008.XA
Other languages
English (en)
Other versions
CN105259491B (zh
Inventor
王鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
State Nuclear Power Automation System Engineering Co Ltd
Shanghai Zhaoxin Semiconductor Co Ltd
Original Assignee
Shanghai Zhaoxin Integrated Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Zhaoxin Integrated Circuit Co Ltd filed Critical Shanghai Zhaoxin Integrated Circuit Co Ltd
Priority to CN201510797008.XA priority Critical patent/CN105259491B/zh
Publication of CN105259491A publication Critical patent/CN105259491A/zh
Application granted granted Critical
Publication of CN105259491B publication Critical patent/CN105259491B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本发明关于一种具有自适应功率调整的测试方法,包括:电性连接待测元件与自动测试主机;该自动测试主机向待测元件提供时钟信号与测试数据以进行测试;监控该待测元件的功率;当待测元件的功率大于等于预定功率时,该自动测试主机使得该待测元件无法接收该时钟信号;以及当待测元件的该功率小于该预定功率时,该自动测试主机维持输出该时钟信号给该待测元件。

Description

具有自适应功率调整的测试装置与测试方法
技术领域
本发明为一种测试装置与测试方法,特别是一种具有自适应功率调整的测试装置与测试方法。
背景技术
随着集成电路持续发展,各种元件的尺寸也不断缩小,而如此密集的电路与缩小的元件往往也造成半导体制程变得更加复杂。一般而言,当晶圆(wafer)上的集成电路完成制作后,将晶圆进行分割,再加以包装成封装(package)元件的型式。然而在上述过程中,所形成的晶片尚需经历各种不同的测试,以确保最后制作完成的封装元件可符合所需的功能规范,且具备足够要求的良率。
在故障性分析(failureanalysis)技术中对晶片进行分析时,一般先对晶片进行封装(Package),再将该封装晶片放置于合适的测试承接器(TESTSOCKET)上进行测试。当该封装晶片中集成电路具有如断路或短路等缺陷时,往往会在该缺陷处造成额外的发热。甚至如果测试的速度过快,也可能造成额外的发热,使得原本正常的晶片也会受到损坏。
而目前的测试技术已经不限于只能针对封装晶片进行测试,目前的晶片已经可以针对晶圆分割后的芯片(die)或是晶圆直接进行测试。当在自动测试设备(AutomaticTestEquipment,ATE)上对芯片或封装晶片进行测试时,通常会使用自动测试信号产生(automatictestpatterngeneration)的测试方式对芯片或封装晶片进行测试。自动测试设备向芯片或封装晶片传送测试信号,接着接收芯片或封装晶片回传的测试结果,自动测试设备会判断测试结果是否正确。如果回传测试结果与预设的测试结果并没有产生不匹配(mismatch)的情形,则芯片或封装晶片通过测试,反之芯片或封装晶片被判断没有通过测试。
为了降低测试的成本,自动测试设备的测试速度越快越好,因此对每一个芯片或封装晶片也就越短。但是进行测试的时钟信号的频率却不能太快,即使不会对晶片逻辑路径(chiplogicpath)造成时钟信号错误(timingviolation)。因为过快的时钟信号会造成芯片过热,且因为温度的关系产生电压衰退(IRdrop),造成芯片或封装晶片失效或是产生错误的测试结果。
发明内容
本发明的一实施例为一种测试方法,包括:电性连接待测元件与自动测试主机;该自动测试主机提供时钟信号与测试数据给该待测元件以进行测试;监控该待测元件的功率;当待测元件的该功率大于等于预定功率时,该自动测试主机使得该待测元件无法接收该时钟信号;以及当待测元件的该功率小于该预定功率时,该自动测试主机维持输出该时钟信号给该待测元件。
本发明的另一实施例为一种具有自适应功率调整的测试装置,用以测试待测元件。具有自适应功率调整的测试装置包括处理器、时钟信号发生器以及功率监控装置。处理器,传送测试数据与控制信号给该待测元件。时钟信号发生器,输出时钟信号给该待测元件。功率监控装置,用以监控该待测元件的功率。当待测元件的该功率大于等于预定功率时,该处理器使得该待测元件无法接收该时钟信号。当待测元件的该功率小于该预定功率时,该时钟信号发生器维持输出该时钟信号给该待测元件。
本发明的另一实施例提供一种测试系统,包括:待测元件以及具有自适应功率调整的测试装置。待测元件,该待测元件具有自我监控装置,以监控该待测元件的功率。具有自适应功率调整的测试装置,包括处理器以及时钟信号发生器。处理器,接收该待测元件输出的该功率,且传送测试数据与控制信号给该待测元件。时钟信号发生器,输出时钟信号给该待测元件。当待测元件的该功率大于等于预定功率时,该处理器使得该待测元件无法接收该时钟信号。当待测元件的该功率小于该预定功率时,该时钟信号发生器维持输出该时钟信号给该待测元件。
本发明测试系统和方法能够避免过快的时钟信号所造成的芯片过热,并且避免因为温度的关系所产生的电压衰退,而造成的芯片或封装晶片失效或是产生错误的测试结果。
附图说明
图1为测试系统的示意图;
图2为测试系统的另一示意图;
图3为根据本发明的测试系统的一个实施例的示意图;
图4为根据本发明的测试系统的另一实施例的示意图;
图5为根据本发明的测试系统的另一实施例的示意图;
图6为根据本发明的测试系统的波形图;以及
图7为根据本发明的具有自适性功率调整的测试方法的实施例的流程图。
具体实施方式
图1为测试系统的示意图。自动测试主机11(AutomaticTestEquipment,ATE)主要用来提供测试信号,通过连接线连接至测试板13,待测元件15(DeviceUnderTest,DUT)则置于测试板13上。当测试信号输入到待测元件上,待测元件15的反应信号会回传给自动测试主机11,以进行储存比较分析等动作,最后得到该待测元件15的测试结果。自动测试主机11则根据测试结果判断待测元件15是否通过测试。在本实施例中,待测元件15可以是芯片或是封装晶片。
图2为测试系统的另一示意图。测试系统包括了自动测试主机21与待测元件20。在本实施例中,待测元件20可以是芯片或是封装晶片。自动测试主机21包括处理器211、测试数据发生器212、时钟信号发生器213、测试结果数据库214、比较器215、测试界面216以及数据库217。在本实施例中,测试界面216包括了实体的连接器界面以及以软件与硬件实现的人机测试界面。
当待测元件20与自动测试主机21取得待测元件20的数据,如型号,识别数据后,传送给测试数据发生器212。测试数据发生器212根据接收到关于待测元件20的数据后,从数据库217中取得对应的测试数据并传送给处理器211。在另一个实施方式中,测试数据是由外部直接输入给自动测试主机21。接着处理器211根据时钟信号发生器213输出的时钟信号,将测试数据通过测试界面216传送给待测元件20。
接着,待测元件20将响应数据回传给比较器215。比较器215比较测试结果数据库214内的预定数据,以判断响应数据与预定数据是否相同。比较器215将测试结果传送给处理器211以判断待测元件20是否正常。在另一实施方式中,测试的结果通过测试界面216传送给显示装置,以告知使用者测试结果。在另一实施方式中,当测试失败时,自动测试主机21通过喇叭发出警告声,以告知用户待测元件20无法正常运作。
图3为根据本发明的测试系统的一个实施例的示意图。测试系统包括待测元件30与具有自适应功率调整的自动测试主机31。在本实施例中,待测元件30可能是芯片或是封装晶片。当待测元件30与自动测试主机31电性连接时,自动测试主机31内的处理器32侦测待测元件30的信息,并自测试数据库35中取得对应的测试数据。在另一实施例中,测试数据是由外部输入给自动测试主机31。
接着,处理器32控制时钟信号发生器34以输出时钟信号CLK给待测元件30。处理器32还输出控制信号给待测元件30,当该控制信号的逻辑电位为高逻辑电位时,待测元件30才能接收该时钟信号。在另一实施例中,当该控制信号的逻辑电位为高逻辑电位时,处理器32控制时钟信号发生器34停止向待测元件30输出时钟信号CLK。
处理器32传送测试数据给待测元件30。待测元件30根据测试数据与时钟信号进行测试。自动测试主机31内的功率监控器33持续监控待测元件30的消耗功率,并判断待测元件30的功率是否大于预定功率。如果自动测试主机31判断待测元件30的功率小于预定功率,控制信号的逻辑电位维持在第一逻辑电位,自动测试主机31持续输出第一时钟信号给待测元件30以进行测试。
如果自动测试主机31判断待测元件30的功率大于预定功率,控制信号的逻辑电位由第一逻辑电位转变为第二逻辑电位,使得自动测试主机31停止输出第一时钟信号给待测元件30或是待测元件30停止接收第一时钟信号,以降低待测元件30消耗的功率。在另一实施例中,自动测试主机31输出第二时钟信号给待测元件30,其中第二时钟信号的频率低于第一时钟信号的频率。
图4为根据本发明的测试系统的另一实施例的示意图。测试系统包括待测元件40与具有自适应功率调整的自动测试主机41。在本实施例中,待测元件40可能是芯片或是封装晶片。当待测元件40与自动测试主机41电性连接时,自动测试主机41内的处理器42侦测待测元件40的信息,并自测试数据库45中取得对应的测试数据。在另一实施例中,测试数据是由外部输入给自动测试主机41。
接着,处理器42控制时钟信号发生器44以输出时钟信号CLK给待测元件40。处理器42更输出控制信号给待测元件40,当该控制信号的逻辑电位为高逻辑电位时,待测元件40才能接收该时钟信号。在另一实施例中,当该控制信号的逻辑电位为高逻辑电位时,处理器42控制时钟信号发生器44停止输出时钟信号CLK给待测元件40。
处理器42传送测试数据给待测元件40。待测元件40根据测试数据与时钟信号进行测试。自动测试主机41内的监控装置43持续监控待测元件40的电性特征,如温度、功率、电流变化、电压变化、信号抖动等等。以温度来说,监控装置43判断待测元件40的温度是否大于预定温度。如果自动测试主机41判断待测元件40的温度小于预定温度,控制信号的逻辑电位维持在第一逻辑电位,自动测试主机41持续输出第一时钟信号给待测元件40以进行测试。
如果自动测试主机41判断待测元件40的温度大于预定温度,控制信号的逻辑电位由第一逻辑电位转变为第二逻辑电位,使得自动测试主机41停止输出第一时钟信号给待测元件40或是待测元件40停止接收第一时钟信号,以降低待测元件40的温度。在另一实施例中,自动测试主机41输出第二时钟信号给待测元件40,其中第二时钟信号的频率低于第一时钟信号的频率。
图5为根据本发明的测试系统的另一实施例的示意图。测试系统包括待测元件50与具有自适应功率调整的自动测试主机51。在本实施例中,待测元件50可能是芯片或是封装晶片。当待测元件50与自动测试主机51电性连接时,自动测试主机51内的处理器52侦测待测元件50的信息,并自测试数据库55中取得对应的测试数据。在另一实施例中,测试数据是由外部输入给自动测试主机51。
接着,处理器52控制时钟信号发生器54以输出时钟信号CLK给待测元件50。处理器52更输出控制信号给待测元件50,当该控制信号的逻辑电位为高逻辑电位时,待测元件50才能接收该时钟信号。在另一实施例中,当该控制信号的逻辑电位为高逻辑电位时,处理器52控制时钟信号发生器54停止输出时钟信号CLK给待测元件50。
处理器52传送测试数据给待测元件50。待测元件50根据测试数据与时钟信号进行测试,且待测元件50内的自我监控装置53持续监控待测元件50的消耗功率,并将功率值传送给处理器52,由处理器52判断待测元件50的功率是否大于预定功率。如果处理器52判断待测元件50的功率小于预定功率,控制信号的逻辑电位维持在第一逻辑电位,自动测试主机51持续输出第一时钟信号给待测元件50以进行测试。
如果处理器52判断待测元件50的功率大于预定功率,控制信号的逻辑电位由第一逻辑电位转变为第二逻辑电位,使得自动测试主机51停止输出第一时钟信号给待测元件50或是待测元件50停止接收第一时钟信号,以降低待测元件50消耗的功率。在另一实施例中,自动测试主机51输出第二时钟信号给待测元件50,其中第二时钟信号的频率低于第一时钟信号的频率。
图6为根据本发明的测试系统的波形图。时钟信号由自动测试主机提供给待测元件。控制信号由自动测试主机传送给待测元件。消耗功率为待测元件的功率消耗情况。当消耗功率等于或大于截止功率时,控制信号的逻辑电位由逻辑电位1变为逻辑电位0,此时待测元件接收到的时钟信号维持在逻辑电位0。因为待测元件接收不到时钟信号,故待测元件的测试会被暂停。要注意的是此时待测元件并非不动作,只是停止进行测试,故仍会有功率消耗。在预定时间后,或是待测元件的温度或功率低于预定值时,控制信号的逻辑电位由逻辑电位0变为逻辑电位1,待测元件重新接收到正确的时钟信号并持续进行测试。
图7为根据本发明的具有自适性功率调整的测试方法的实施例的流程图。在步骤S701中,待测元件与自动测试主机电性连接。在本实施例中,待测元件可能是芯片或是封装晶片。接着,在步骤S702中,自动测试主机会根据待测元件的信息,如型号、识别码,进行测试。在本实施例中,自动测试主机会自动产生测试信号或测试数据。在另一实施例中,自动测试主机接收外部输入的测试信号或测试数据。在另一实施例中,测试信号或测试数据是内建在待测元件内,且正确的测试结果也被储存在待测元件内。当待测元件与自动测试主机电性连接时,自动测试主机接收测试信号或测试数据以及正确的测试结果。
在步骤S703中,自动测试主机监控待测元件的功率消耗变化,并判断待测元件的功率是否大于预定功率。在本实施例中,自动测试主机根据待测元件的电压与电流监控待测元件的功率消耗变化。在另一实施例中,待测元件内建有监控模组,用以监测待测元件的功率,并将接收到的功率值传送给自动测试主机,由自动测试主机判断待测元件的功率是否大于预定功率。
如果自动测试主机判断待测元件的功率大于预定功率,步骤S705被执行。在步骤S705中,控制信号的逻辑电位由第一逻辑电位转变为第二逻辑电位,使得自动测试主机停止输出第一时钟信号给待测元件或是待测元件停止接收第一时钟信号,以降低待测元件消耗的功率。在另一实施例中,得自动测试主机输出第二时钟信号给待测元件,其中第二时钟信号的频率低于第一时钟信号的频率。
如果自动测试主机判断待测元件的功率小于预定功率,步骤S704被执行。此时,控制信号的逻辑电位维持在第一逻辑电位,自动测试主机持续输出第一时钟信号给待测元件以进行测试。
惟以上所述者,仅为本发明的较佳实施例而已,当不能以此限定本发明实施的范围,即大凡依本发明申请专利范围及发明说明内容所作的简单的等效变化与修饰,皆仍属本发明专利涵盖的范围内。另外本发明的任一实施例或申请专利范围不须达成本发明所揭露的全部目的或优点或特点。此外,摘要部分和标题仅是用来辅助专利文件搜寻之用,并非用来限制本发明的权利范围。

Claims (15)

1.一种具有自适应功率调整的测试方法,其特征在于,包括:
电性连接待测元件与自动测试主机;
该自动测试主机向该待测元件提供时钟信号与测试数据以进行测试;
监控该待测元件的功率;
当该待测元件的该功率大于等于预定功率时,该自动测试主机使得该待测元件无法接收该时钟信号;以及
当该待测元件的该功率小于该预定功率时,该自动测试主机维持输出该时钟信号给该待测元件。
2.根据权利要求1所述的具有自适应功率调整的测试方法,其特征在于,其中该待测元件还包括自我监控装置,以监控该待测元件的该功率,并将该功率传送给该自动测试主机。
3.根据权利要求1所述的具有自适应功率调整的测试方法,其特征在于,其中该自动测试主机还包括功率监控装置,以监控该待测元件的该功率。
4.根据权利要求1所述的具有自适应功率调整的测试方法,其特征在于,其中该自动测试主机还输出控制信号给该待测元件,当该控制信号的逻辑电位由第一逻辑电位变成第二逻辑电位时,该待测元件无法接收该时钟信号。
5.一种具有自适应功率调整的测试装置,用以测试待测元件,其特征在于,包括:
处理器,所述处理器向该待测元件传送测试数据与控制信号;
时钟信号发生器,所述时钟信号发生器向该待测元件输出时钟信号;以及
功率监控装置,用以监控该待测元件的功率,其中
当该待测元件的该功率大于等于预定功率时,该处理器使得该待测元件无法接收该时钟信号,
当该待测元件的该功率小于该预定功率时,该时钟信号发生器维持输出该时钟信号给该待测元件。
6.根据权利要求5所述的具有自适应功率调整的测试装置,其特征在于,其中该测试数据由外部输入。
7.根据权利要求5所述的具有自适应功率调整的测试装置,其特征在于,还包括测试数据库,该处理器根据该待测元件的信息自该测试数据库中选择该测试数据。
8.根据权利要求5所述的具有自适应功率调整的测试装置,其特征在于,其中当该待测元件的该功率大于等于该预定功率时,该控制信号的逻辑电位由第一逻辑电位变成第二逻辑电位时,所述控制信号使得该待测元件无法接收该时钟信号。
9.根据权利要求5所述的具有自适应功率调整的测试装置,其特征在于,其中当该待测元件的该功率小于该预定功率一段时间后,该控制信号的逻辑电位由第二逻辑电位变成第一逻辑电位时,使得该待测元件再次接收该时钟信号。
10.根据权利要求5所述的具有自适应功率调整的测试装置,其特征在于,该时钟信号为第一时钟信号,当待测元件的该功率大于等于预定功率时,该处理器控制该时钟信号发生器产生并传送第二时钟信号给该待测元件,其中该第二时钟信号的频率低于该第一时钟信号的频率。
11.一种测试系统,其特征在于,包括:
待测元件,该待测元件具有自我监控装置,以监控该待测元件的功率;以及
具有自适应功率调整的测试装置,包括:
处理器,接收该待测元件输出的该功率,且传送测试数据与控制信号给该待测元件;以及
时钟信号发生器,输出时钟信号给该待测元件;
其中当待测元件的该功率大于等于预定功率时,该处理器使得该待测元件无法接收该时钟信号,
当待测元件的该功率小于该预定功率时,该时钟信号发生器维持输出该时钟信号给该待测元件。
12.根据权利要求11所述的测试系统,其特征在于,其中该测试数据由外部输入,或该处理器根据该待测元件的信息自测试数据库中选择该测试数据。
13.根据权利要求11所述的测试系统,其特征在于,其中当该待测元件的该功率大于等于预定功率时,该控制信号的逻辑电位由第一逻辑电位变成第二逻辑电位时,使得该待测元件无法接收该时钟信号。
14.根据权利要求11所述的测试系统,其特征在于,其中当该待测元件的该功率小于该预定功率一段时间后,该控制信号的逻辑电位由第二逻辑电位变成第一逻辑电位时,使得该待测元件再次接收该时钟信号。
15.根据权利要求11所述的测试系统,其特征在于,其中该时钟信号为第一时钟信号,当待测元件的该功率大于等于预定功率时,该处理器控制该时钟信号发生器产生并传送第二时钟信号给该待测元件,其中该第二时钟信号的频率低于该第一时钟信号的频率。
CN201510797008.XA 2015-11-18 2015-11-18 具有自适应功率调整的测试装置与测试方法 Active CN105259491B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510797008.XA CN105259491B (zh) 2015-11-18 2015-11-18 具有自适应功率调整的测试装置与测试方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510797008.XA CN105259491B (zh) 2015-11-18 2015-11-18 具有自适应功率调整的测试装置与测试方法

Publications (2)

Publication Number Publication Date
CN105259491A true CN105259491A (zh) 2016-01-20
CN105259491B CN105259491B (zh) 2018-07-20

Family

ID=55099256

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510797008.XA Active CN105259491B (zh) 2015-11-18 2015-11-18 具有自适应功率调整的测试装置与测试方法

Country Status (1)

Country Link
CN (1) CN105259491B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106130544A (zh) * 2016-06-15 2016-11-16 上海兆芯集成电路有限公司 自动频带校准方法与系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1148435A (zh) * 1994-05-12 1997-04-23 英特尔公司 使用芯片温度传感器和风扇冷却故障信号来控制功率消耗
CN201751855U (zh) * 2009-12-23 2011-02-23 中兴通讯股份有限公司 一种传输芯片的测试装置和测试控制装置
CN102592068A (zh) * 2011-09-05 2012-07-18 工业和信息化部电子第五研究所 采用功耗分析检测fpga芯片中恶意电路的方法及其系统
CN102608518A (zh) * 2012-02-29 2012-07-25 华为技术有限公司 一种芯片测试方法及装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1148435A (zh) * 1994-05-12 1997-04-23 英特尔公司 使用芯片温度传感器和风扇冷却故障信号来控制功率消耗
CN201751855U (zh) * 2009-12-23 2011-02-23 中兴通讯股份有限公司 一种传输芯片的测试装置和测试控制装置
CN102592068A (zh) * 2011-09-05 2012-07-18 工业和信息化部电子第五研究所 采用功耗分析检测fpga芯片中恶意电路的方法及其系统
CN102608518A (zh) * 2012-02-29 2012-07-25 华为技术有限公司 一种芯片测试方法及装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106130544A (zh) * 2016-06-15 2016-11-16 上海兆芯集成电路有限公司 自动频带校准方法与系统

Also Published As

Publication number Publication date
CN105259491B (zh) 2018-07-20

Similar Documents

Publication Publication Date Title
CN110850275B (zh) 老化测试方法、设备及可读存储介质
KR101933723B1 (ko) 프로그램가능 프로토콜 발생기
US20060252375A1 (en) Probing system for integrated circuit devices
US12025659B2 (en) Lockstep comparators and related methods
CN105760612B (zh) 用于硅后芯片验证的断言检测装置、方法、系统、芯片
US9429619B2 (en) Reliability test screen optimization
US10536244B2 (en) Communication device and communication system for handling communication error of superimposed signal
CN207764782U (zh) 快捷外设互联标准插槽的检测系统
CN105259491A (zh) 具有自适应功率调整的测试装置与测试方法
US9003244B2 (en) Dynamic built-in self-test system
US11611401B2 (en) Information processing device and control method thereof
TW202349022A (zh) 電池管理系統以及監測裝置
EP4209789A1 (en) Device and method for outputting result of monitoring
US6987399B2 (en) Systems and method for testing and recording temperatures of a CPU
CN103345610A (zh) 快速验证智能卡数据完整性的设备及方法
CN113806148B (zh) 快速周边组件互连插槽检测系统
KR101563123B1 (ko) Dut를 테스트하는 방법
KR101544967B1 (ko) Dut를 테스트하는 방법
CN108241117B (zh) 用于测试半导体组件之系统及方法
CN203573309U (zh) 嵌入式系统存储器的测试结构
KR20120109849A (ko) 반도체 집적회로
CN103855049B (zh) 一种智能探针卡针压控制系统及控制方法
KR100822889B1 (ko) Ate를 이용한 실제속도 칩 테스트 시스템 및 방법
US11797375B2 (en) System for debugging server startup sequence in debugging method applied in server
CN107656194A (zh) 一种智慧型数字集成电路故障检测系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20211028

Address after: 201206 No. 2860, Jinke Road, Pudong New Area, Shanghai

Patentee after: VIA ALLIANCE SEMICONDUCTOR Co.,Ltd.

Patentee after: STATE NUCLEAR POWER AUTOMATION SYSTEM ENGINEERING Co.

Address before: Room 301, 2537 Jinke Road, Zhangjiang High Tech Park, Pudong New Area, Shanghai 201203

Patentee before: VIA ALLIANCE SEMICONDUCTOR Co.,Ltd.