CN105098756A - 芯片及电子装置 - Google Patents
芯片及电子装置 Download PDFInfo
- Publication number
- CN105098756A CN105098756A CN201510484331.1A CN201510484331A CN105098756A CN 105098756 A CN105098756 A CN 105098756A CN 201510484331 A CN201510484331 A CN 201510484331A CN 105098756 A CN105098756 A CN 105098756A
- Authority
- CN
- China
- Prior art keywords
- protection circuit
- chip
- electrostatic discharge
- discharge protection
- pin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000009434 installation Methods 0.000 claims description 21
- 230000005611 electricity Effects 0.000 abstract description 3
- 230000003068 static effect Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 6
- 230000006698 induction Effects 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/045—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
- H02H9/046—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0255—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明提供一种芯片及电子装置。所述芯片包括至少一个引脚,所述芯片内部设置有至少一静电防护电路,所述静电防护电路用于减小或消除静电对所述芯片内部的其他元件或者电路的损害,所述静电防护电路对应一引脚设置,且所述静电防护电路与所述引脚电连接。所述电子装置包括前述的芯片。
Description
技术领域
本发明涉及电子领域,尤其涉及一种芯片及电子装置。
背景技术
静电是一种客观存在的自然现象,产生的方式多种,如接触、摩擦、电器间感应等。静电的特点是长时间积聚、高电压、低电量、小电流和作用时间短的特点。人体自身的动作或与其他物体的接触,分离,摩擦或感应等因素,可以产生几千伏甚至上万伏的静电。摩擦起电和人体静电是电子工业中的两大危害,常常造成电子装置中的芯片运行不稳定,甚至损坏,从而导致电子装置的品质不良。
发明内容
本发明提供一种芯片,所述芯片包括至少一个引脚,所述芯片内部设置有至少一静电防护电路,所述静电防护电路用于减小或消除静电对所述芯片内部的其他元件或者电路的损害,所述静电防护电路对应一引脚设置,且所述静电防护电路与所述引脚电连接。
其中,所述静电防护电路包括第一单向导通单元及第二单向导通单元,所述第一单向导通单元包括第一端及第二端,当所述第一端的电压大于所述第二端的电压一预设电压时,所述第一单向导通单元导通,所述第二单向导通单元包括第三端及第四端,当所述第三端的电压大于所述第四端的电压一预设电压时,所述第二单向导通单元导通,所述第一端接地,所述第二端连接所述第三端,所述第二端电连接与所述静电防护电路对应的引脚,且所述第二端电连接所述芯片内部的其他元件或者电路,所述第四端加载一预设正电压。
其中,所述第一单向导通单元及所述第二单向导通单元为二极管,所述第一端及所述第三端为二极管的正极,所述第二端及所述第四端为二极管的负极。
其中,与所述静电防护电路电连接的引脚为接收外部信号的引脚。
其中,所述芯片中除所述接收外部信号的引脚之外的其他引脚未与所述静电防护电路电连接。
本发明还提供了一种电子装置,所述电子装置包括芯片,所述芯片包括至少一个引脚,所述芯片内部设置有至少一静电防护电路,所述静电防护电路用于减小或消除静电对所述芯片内部的其他元件或者电路的损害,所述静电防护电路对应一个引脚设置,且所述静电防护电路与所述引脚电连接。
其中,所述静电防护电路包括第一单向导通单元及第二单向导通单元,所述第一单向导通单元包括第一端及第二端,当所述第一端的电压大于所述第二端的电压一预设电压时,所述第一单向导通单元导通,所述第二单向导通单元包括第三端及第四端,当所述第三端的电压大于所述第四端的电压一预设电压时,所述第二单向导通单元导通,所述第一端接地,所述第二端连接所述第三端,所述第二端电连接与所述静电防护电路对应的引脚,且所述第二端电连接所述芯片内部的其他元件或者电路,所述第四端加载一预设正电压。
其中,所述第一单向导通单元及所述第二单向导通单元为二极管,所述第一端及所述第三端为二极管的正极,所述第二端及所述第四端为二极管的负极。
其中,与所述静电防护电路电连接的引脚为接收外部信号的引脚。
其中,所述芯片中除所述接收外部信号的引脚之外的其他引脚未与所述静电防护电路电连接。
相较于现有技术,本发明的芯片及包含所述芯片的电子装置中的芯片包括至少一个静电防护电路,所述静电防护电路能够减小或消除静电对所述芯片内部的其他元件或者电路的损害,从而保护了芯片运行时的稳定性。进一步地,本发明的芯片的静电防护电路设置在芯片的内部,无需在所述芯片的外围设置静电防护电路。且相较于在芯片的外围设置静电防护电路的情况,本发明的静电防护电路设置在所述芯片的内部,因此,所述芯片的功能更加集成化,避免了使用时再外接静电防护电路的麻烦。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明一较佳实施方式的芯片的电路结构示意图。
图2为本发明一较佳实施方式中的芯片中的静电防护电路的电路图。
图3为本发明一较佳实施方式的电子装置的电路结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请一并参阅图1和图2,图1为本发明一较佳实施方式的芯片的电路结构示意图。图2为本发明一较佳实施方式中的芯片中的静电防护电路的电路图。所述芯片100可以设置在电子装置中。所述电子装置包括但不仅限于智能手机、互联网设备(mobileinternetdevice,MID)、电子书、便携式播放站(PlayStationPortable,PSP)或个人数字助理(PersonalDigitalAssistant,PDA)等便携式设备。所述芯片100包括至少一个引脚130,所述芯片100内部设置有至少一个静电防护电路110,所述静电防护电路110用于减小或消除静电对所述芯片100内部的其他元件或者电路的损害,所述静电保护电路110对应一引脚130设置,且所述静电防护电路110与所述引脚130电连接。
所述静电防护电路110包括第一单向导通单元111及第二单向导通单元112。所述第一单向导通单元111包括第一端111a及第二端111b,当所述第一端111a的电压大于所述第二端111b的电压一预设电压时,所述第一单向导通单元111导通。所述第二单向导通单元112包括第三端112a及第四端112b,当所述第三端112a的电压大于所述第四端112b的电压一预设电压时,所述第二单向导通单元112导通。所述第一端111a接地,所述第二端111b连接所述第三端112a,且所述第二端111b电连接与所述静电防护电路110对应的引脚130,且所述第二端111b电连接所述芯片100内部的其他元件或电路。所述第四端112b加载一预设正电压VCC。
在一实施方式中,所述第一单向导通单元111为二极管,相应地,所述第一端111a为二极管的正极,所述第二端111b为二极管的负极。当所述二极管的正极加载的电压大于二极管的负极加载的电压一预设电压时,所述二极管导通,否则,所述二极管截止。
在一实施方式中,所述第二单向导通单元112为二极管,相应的,所述第三端112a为二极管的正极,所述第四端112b为二极管的负极。当所述二极管的正极加载的电压大于二极管的负极加载的电压一预设电压时,所述二极管导通,否则,所述二极管截止。
优选地,与所述静电防护电路110电连接的引脚为接收外部信号的引脚。所述芯片130中除所述接收外部信号的引脚之外的其他引脚未与所述静电防护电路110电连接。这样,所述芯片100在具有静电防护能力的同时,也不会给所述芯片100带来其他更多的负担,避免了所述芯片100的成本的上升。
优选地,与所述静电防护电路110相连接的引脚130加载的信号的电压大于或等于零伏,小于或等于所述正电压VCC,此时,与所述静电防护电路110相连的引脚130上加载的信号不会将所述静电防护电路110中的所述第一单向导通单元111以及所述第二单向导通单元112击穿或者使得所述第一单向导通单元111以及所述第二单向导通单元112导通,且所述静电防护电路110不会对与所述静电防护电路110相连的引脚上加载的信号造成影响。在此,所述引脚130上加载的信号包括:通过所述引脚130输入至所述芯片100内部的其他元件或电路信号,以及所述芯片100通过所述引脚130输出至所述芯片100外部的信号。
相较于现有技术,本发明的芯片100中包括至少一个静电防护电路110,所述静电防护电路110能够减小或消除静电对所述芯片100内部的其他元件或者电路的损害,从而保护了芯片运行时的稳定性。进一步地,本发明的芯片100的静电防护电路110设置在芯片100的内部,无需在所述芯片100的外围设置静电防护电路。且相较于在芯片100的外围设置静电防护电路的情况,本发明的静电防护电路110设置在所述芯片100的内部,因此,所述芯片100的功能更加集成化,避免了使用时再外接静电防护电路的麻烦。
下面结合图1和图2对本发明的电子装置进行介绍。请参阅图3,图2为本发明一较佳实施方式的电子装置的电路结构示意图。所述电子装置包括但不仅限于智能手机、互联网设备、电子书、便携式播放站或个人数字助理等便携式设备。所述电子装置10包括芯片100,所述芯片100包括至少一个引脚130,所述芯片100内部设置有至少一个静电防护电路110,所述静电防护电路110用于减小或消除静电对所述芯片100内部的其他元件或者电路的损害,所述静电保护电路110对应一引脚130设置,且所述静电防护电路110与所述引脚130电连接。
所述静电防护电路110包括第一单向导通单元111及第二单向导通单元112。所述第一单向导通单元111包括第一端111a及第二端111b,当所述第一端111a的电压大于所述第二端111b的电压一预设电压时,所述第一单向导通单元111导通。所述第二单向导通单元112包括第三端112a及第四端112b,当所述第三端112a的电压大于所述第四端112b的电压一预设电压时,所述第二单向导通单元112导通。所述第一端111a接地,所述第二端111b连接所述第三端112a,且所述第二端111b电连接与所述静电防护电路110对应的引脚130,且所述第二端111b电连接所述芯片100内部的其他元件或电路。所述第四端112b加载一预设正电压VCC。
在一实施方式中,所述第一单向导通单元111为二极管,相应地,所述第一端111a为二极管的正极,所述第二端111b为二极管的负极。当所述二极管的正极加载的电压大于二极管的负极加载的电压一预设电压时,所述二极管导通,否则,所述二极管截止。
在一实施方式中,所述第二单向导通单元112为二极管,相应的,所述第三端112a为二极管的正极,所述第四端112b为二极管的负极。当所述二极管的正极加载的电压大于二极管的负极加载的电压一预设电压时,所述二极管导通,否则,所述二极管截止。
优选地,与所述静电防护电路110电连接的引脚为接收外部信号的引脚。所述芯片130中除所述接收外部信号的引脚之外的其他引脚未与所述静电防护电路110电连接。这样,所述芯片100在具有静电防护能力的同时,也不会给所述芯片100带来其他更多的负担,避免了所述芯片100的成本的上升。
优选地,与所述静电防护电路110相连接的引脚130加载的信号的电压大于或等于零伏,小于或等于所述正电压VCC,此时,与所述静电防护电路110相连的引脚130上加载的信号不会将所述静电防护电路110中的所述第一单向导通单元111以及所述第二单向导通单元112击穿或者使得所述第一单向导通单元111以及所述第二单向导通单元112导通,且所述静电防护电路110不会对与所述静电防护电路110相连的引脚上加载的信号造成影响。在此,所述引脚130上加载的信号包括:通过所述引脚130输入至所述芯片100内部的其他元件或电路信号,以及所述芯片100通过所述引脚130输出至所述芯片100外部的信号。
相较于现有技术,本发明的电子装置10中的芯片100中包括至少一个静电防护电路110,所述静电防护电路110能够减小或消除静电对所述芯片100内部的其他元件或者电路的损害,从而保护了芯片100运行时的稳定性,提升了所述电子装置10的品质。进一步地,本发明的芯片100的静电防护电路110设置在芯片100的内部,无需在所述芯片100的外围设置静电防护电路。且相较于在芯片100的外围设置静电防护电路的情况,本发明的静电防护电路110设置在所述芯片100的内部,因此,所述芯片100的功能更加集成化,避免了使用时再外接静电防护电路的麻烦。
以上所揭露的仅为本发明一种较佳实施例而已,当然不能以此来限定本发明之权利范围,本领域普通技术人员可以理解实现上述实施例的全部或部分流程,并依本发明权利要求所作的等同变化,仍属于发明所涵盖的范围。
Claims (10)
1.一种芯片,其特征在于,所述芯片包括至少一个引脚,所述芯片内部设置有至少一静电防护电路,所述静电防护电路用于减小或消除静电对所述芯片内部的其他元件或者电路的损害,所述静电防护电路对应一引脚设置,且所述静电防护电路与所述引脚电连接。
2.如权利要求1所述的芯片,其特征在于,所述静电防护电路包括第一单向导通单元及第二单向导通单元,所述第一单向导通单元包括第一端及第二端,当所述第一端的电压大于所述第二端的电压一预设电压时,所述第一单向导通单元导通,所述第二单向导通单元包括第三端及第四端,当所述第三端的电压大于所述第四端的电压一预设电压时,所述第二单向导通单元导通,所述第一端接地,所述第二端连接所述第三端,所述第二端电连接与所述静电防护电路对应的引脚,且所述第二端电连接所述芯片内部的其他元件或者电路,所述第四端加载一预设正电压。
3.如权利要求2所述的芯片,其特征在于,所述第一单向导通单元及所述第二单向导通单元为二极管,所述第一端及所述第三端为二极管的正极,所述第二端及所述第四端为二极管的负极。
4.如权利要求1所述的芯片,其特征在于,与所述静电防护电路电连接的引脚为接收外部信号的引脚。
5.如权利要求4所述的芯片,其特征在于,所述芯片中除所述接收外部信号的引脚之外的其他引脚未与所述静电防护电路电连接。
6.一种电子装置,其特征在于,所述电子装置包括芯片,所述芯片包括至少一个引脚,所述芯片内部设置有至少一静电防护电路,所述静电防护电路用于减小或消除静电对所述芯片内部的其他元件或者电路的损害,所述静电防护电路对应一个引脚设置,且所述静电防护电路与所述引脚电连接。
7.如权利要求6所述的电子装置,其特征在于,所述静电防护电路包括第一单向导通单元及第二单向导通单元,所述第一单向导通单元包括第一端及第二端,当所述第一端的电压大于所述第二端的电压一预设电压时,所述第一单向导通单元导通,所述第二单向导通单元包括第三端及第四端,当所述第三端的电压大于所述第四端的电压一预设电压时,所述第二单向导通单元导通,所述第一端接地,所述第二端连接所述第三端,所述第二端电连接与所述静电防护电路对应的引脚,且所述第二端电连接所述芯片内部的其他元件或者电路,所述第四端加载一预设正电压。
8.如权利要求7所述的电子装置,其特征在于,所述第一单向导通单元及所述第二单向导通单元为二极管,所述第一端及所述第三端为二极管的正极,所述第二端及所述第四端为二极管的负极。
9.如权利要求6所述的电子装置,其特征在于,与所述静电防护电路电连接的引脚为接收外部信号的引脚。
10.如权利要求9所述的电子装置,其特征在于,所述芯片中除所述接收外部信号的引脚之外的其他引脚未与所述静电防护电路电连接。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510484331.1A CN105098756A (zh) | 2015-08-07 | 2015-08-07 | 芯片及电子装置 |
PCT/CN2015/096644 WO2017024705A1 (zh) | 2015-08-07 | 2015-12-08 | 芯片及电子装置 |
US14/904,781 US20170187183A1 (en) | 2015-08-07 | 2015-12-08 | Chip and electronic device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510484331.1A CN105098756A (zh) | 2015-08-07 | 2015-08-07 | 芯片及电子装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN105098756A true CN105098756A (zh) | 2015-11-25 |
Family
ID=54578626
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510484331.1A Pending CN105098756A (zh) | 2015-08-07 | 2015-08-07 | 芯片及电子装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20170187183A1 (zh) |
CN (1) | CN105098756A (zh) |
WO (1) | WO2017024705A1 (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105976745A (zh) * | 2016-07-21 | 2016-09-28 | 武汉华星光电技术有限公司 | 阵列基板测试电路、显示面板及平面显示装置 |
WO2017024705A1 (zh) * | 2015-08-07 | 2017-02-16 | 深圳市华星光电技术有限公司 | 芯片及电子装置 |
CN111431159A (zh) * | 2020-06-02 | 2020-07-17 | 合肥宽芯电子技术有限公司 | 一种用于集成ic的外部静电防护电路 |
CN114204523A (zh) * | 2021-12-09 | 2022-03-18 | 北京奕斯伟计算技术有限公司 | 芯片的防护电路、系统及方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114421445B (zh) * | 2021-09-06 | 2024-02-23 | 上海芯圣电子股份有限公司 | 一种防电源反接的芯片 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1145143A (zh) * | 1994-03-28 | 1997-03-12 | 英特尔公司 | 采用偏置和端接的pnp晶体管链的静电放电保护电路 |
CN1347567A (zh) * | 1999-12-17 | 2002-05-01 | 皇家菲利浦电子有限公司 | 双向静电放电二极管结构 |
CN1378282A (zh) * | 2001-04-02 | 2002-11-06 | 华邦电子股份有限公司 | 低漏电流的静电放电防护电路 |
US20060027871A1 (en) * | 2004-08-05 | 2006-02-09 | Shiao-Shien Chen | [electrostatic discharge protection device] |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100206870B1 (ko) * | 1995-11-28 | 1999-07-01 | 구본준 | 정전 방전 및 래치 업 방지회로 |
US5740000A (en) * | 1996-09-30 | 1998-04-14 | Hewlett-Packard Co. | ESD protection system for an integrated circuit with multiple power supply networks |
CN100397638C (zh) * | 2005-05-11 | 2008-06-25 | 通嘉科技股份有限公司 | 功率芯片的静电放电保护电路 |
CN201134432Y (zh) * | 2007-11-19 | 2008-10-15 | 上海华虹Nec电子有限公司 | 芯片防静电保护电路 |
CN105098756A (zh) * | 2015-08-07 | 2015-11-25 | 深圳市华星光电技术有限公司 | 芯片及电子装置 |
-
2015
- 2015-08-07 CN CN201510484331.1A patent/CN105098756A/zh active Pending
- 2015-12-08 WO PCT/CN2015/096644 patent/WO2017024705A1/zh active Application Filing
- 2015-12-08 US US14/904,781 patent/US20170187183A1/en not_active Abandoned
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1145143A (zh) * | 1994-03-28 | 1997-03-12 | 英特尔公司 | 采用偏置和端接的pnp晶体管链的静电放电保护电路 |
CN1347567A (zh) * | 1999-12-17 | 2002-05-01 | 皇家菲利浦电子有限公司 | 双向静电放电二极管结构 |
CN1378282A (zh) * | 2001-04-02 | 2002-11-06 | 华邦电子股份有限公司 | 低漏电流的静电放电防护电路 |
US20060027871A1 (en) * | 2004-08-05 | 2006-02-09 | Shiao-Shien Chen | [electrostatic discharge protection device] |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017024705A1 (zh) * | 2015-08-07 | 2017-02-16 | 深圳市华星光电技术有限公司 | 芯片及电子装置 |
CN105976745A (zh) * | 2016-07-21 | 2016-09-28 | 武汉华星光电技术有限公司 | 阵列基板测试电路、显示面板及平面显示装置 |
CN105976745B (zh) * | 2016-07-21 | 2018-11-23 | 武汉华星光电技术有限公司 | 阵列基板测试电路、显示面板及平面显示装置 |
CN111431159A (zh) * | 2020-06-02 | 2020-07-17 | 合肥宽芯电子技术有限公司 | 一种用于集成ic的外部静电防护电路 |
CN114204523A (zh) * | 2021-12-09 | 2022-03-18 | 北京奕斯伟计算技术有限公司 | 芯片的防护电路、系统及方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2017024705A1 (zh) | 2017-02-16 |
US20170187183A1 (en) | 2017-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105098756A (zh) | 芯片及电子装置 | |
US10103541B2 (en) | Wearable device and electrostatic discharge protection circuit of the same | |
US9945895B2 (en) | Antenna checking circuit | |
US9118176B2 (en) | Radio frequency input circuit with ESD protection function | |
WO2009034518A3 (en) | Time-interleaved track and hold | |
US20140218050A1 (en) | Apparatus and method for detecting card connection status | |
CN109219330A (zh) | 电子设备 | |
US9606614B2 (en) | Load device and electronic device assembly with load device | |
CN103079326A (zh) | 电子设备和可用于电子设备中的板 | |
CN105703345A (zh) | Usb静电防护电路 | |
US20150185817A1 (en) | Charging circuit for usb interface | |
CN106033240A (zh) | 接口供电电路 | |
CN106033241A (zh) | 接口供电电路 | |
US8334672B2 (en) | Charging circuit with ability to identify power source | |
JP2009077475A (ja) | 整流回路 | |
US20120250235A1 (en) | Interface module with protection circuit and electronic device | |
US20160072273A1 (en) | Power supply circuit | |
US9570928B2 (en) | Power supply system for wireless keyboard | |
CN110556891A (zh) | 双充电器的充电电路 | |
CN102385018B (zh) | 外界设备连接侦测电路 | |
US20160187913A1 (en) | Power supply system | |
US20120280672A1 (en) | Power supply circuit for universal serial bus port | |
CN102692539A (zh) | 过压容限电平检测电路、其操作方法及系统 | |
CN203205421U (zh) | 静电防护电路 | |
CN109862138B (zh) | 电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20151125 |