CN104951414B - 一种控制方法及电子设备 - Google Patents

一种控制方法及电子设备 Download PDF

Info

Publication number
CN104951414B
CN104951414B CN201410110771.6A CN201410110771A CN104951414B CN 104951414 B CN104951414 B CN 104951414B CN 201410110771 A CN201410110771 A CN 201410110771A CN 104951414 B CN104951414 B CN 104951414B
Authority
CN
China
Prior art keywords
bus request
priority
request signal
bus
request signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410110771.6A
Other languages
English (en)
Other versions
CN104951414A (zh
Inventor
王海洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CN201410110771.6A priority Critical patent/CN104951414B/zh
Publication of CN104951414A publication Critical patent/CN104951414A/zh
Application granted granted Critical
Publication of CN104951414B publication Critical patent/CN104951414B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Bus Control (AREA)

Abstract

本发明公开了一种控制方法及电子设备,所述控制方法包括:利用总线仲裁模块接收P个总线请求信号,P为正整数;所述P个总线请求信号对应于L个主模块中的P个主模块;按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级;采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置;采用循环优先级策略对所述P2个二级总线请求信号的优先级进行设置。

Description

一种控制方法及电子设备
技术领域
本发明涉及控制技术,尤其涉及一种控制方法。
背景技术
随着集成电路规模的不断增加,集成电路设计已进入片上系统(SoC,System onChip)时代,而SoC设计的关键问题之一就是采用片内总线技术,片内总线作为SoC的互连结构,可以将SoC中各模块互连起来,以解决整个SoC中各模块间的相互通信问题。在SoC集成时,将使用到各种各样的模块,也即产权(IP,Intellectual Property),这些IP来自不同厂商、由风格各不相同的技术人员开发。来源不同的IP即使支持同一种总线标准,但是由于支持的总线标准子集不同,仍然会出现兼容性问题。
为解决上述问题,目前的总线仲裁方案采用固定优先级算法结合是否可剥夺策略、或者循环优先级算法结合是否可剥夺策略。然而,单一使用其中一种方案,会造成总线总裁器的灵活性较低,例如,可能因为某一个IP的不可能剥夺性,造成了整个仲裁器采取了不可剥夺方案,从而造成各个IP的总线授权缺乏公平性;再例如,因为某一个IP需要保证高优先级的传输,导致整个仲裁器采用了固定优先级方案,造成了仲裁方案的死板。综上所述,现有的总线仲裁方案灵活性低、死板,不能满足用户的需求。
发明内容
为解决上述技术问题,本发明实施例提供了一种控制方法及电子设备。
本发明实施例提供的控制方法应用于电子设备中,所述电子设备包括总线仲裁模块、L个主模块,L为正整数;所述控制方法包括:
利用所述总线仲裁模块接收P个总线请求信号,P为正整数;所述P个总线请求信号对应于所述L个主模块中的P个主模块;
按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级;
采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置;
采用循环优先级策略对所述P2个二级总线请求信号的优先级进行设置。
本发明实施例提供的电子设备包括总线仲裁模块、L个主模块,L为正整数;所述总线仲裁模块包括:接收单元、分类单元、第一优先级单元、第二优先级单元;其中,
所述接收单元,用于接收P个总线请求信号,P为正整数;所述P个总线请求信号对应于所述L个主模块中的P个主模块;
所述分类单元,用于按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级;
所述第一优先级单元,用于采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置;
所述第二优先级单元,用于采用循环优先级策略对所述P2个二级总线请求信号的优先级进行设置。
本发明实施例的技术方案中,利用总线仲裁模块将接收到的P个总线请求信号分为两大类,其中一类为一级总线请求信号,另一类为二级总线请求信号;并且,一级总线请求信号的优先级高于二级总线请求信号的优先级。对于一级总线请求信号,采用固定优先级策略对所有的一级总线请求信号的优先级进行设置;对于二级总线请求信号,采用循环优先级策略对所有的二级总线请求信号的优先级进行设置。相对于现有技术,本发明实施例采用一级总线系统即可实现各种仲裁策略,并且,通过对所需的总线请求新型号进行仲裁保护,使得SoC集成度得到简化,本发明实施例的总线仲裁方案灵活性高、多样化,能够满足用户的需求。
附图说明
图1为本发明实施例一的控制方法的流程示意图;
图2为本发明实施例二的控制方法的流程示意图;
图3为本发明实施例三的控制方法的流程示意图;
图4为本发明实施例四的控制方法的流程示意图;
图5为本发明实施例一的电子设备的结构组成示意图;
图6为本发明实施例二的电子设备的结构组成示意图;
图7为本发明实施例三的电子设备的结构组成示意图;
图8为本发明实施例四的电子设备的结构组成示意图。
具体实施方式
为了能够更加详尽地了解本发明实施例的特点与技术内容,下面结合附图对本发明实施例的实现进行详细阐述,所附附图仅供参考说明之用,并非用来限定本发明实施例。
图1为本发明实施例一的控制方法的流程示意图,本示例中的控制方法应用于电子设备中,所述电子设备包括总线仲裁模块、L个主模块,L为正整数;如图1所示,所述控制方法包括以下步骤:
步骤101:利用所述总线仲裁模块接收P个总线请求信号。
这里,P为正整数;所述P个总线请求信号对应于所述L个主模块中的P个主模块。
本发明实施例中,电子设备可以是集成式的电子芯片系统,该电子芯片系统上集成有L个主模块,也即IP;对于每一个主模块,该主模块可向总线冲裁模块发送总线请求信号,以获得总线授权后进行事件的交易。
本发明实施例中,总线仲裁模块可以由总线仲裁器实现,例如高性能(AHB,Advanced High performance Bus)仲裁器,AHB仲裁器采用地址/数据分离格式,支持固定长/不定长猝发(burst)交易、分裂(split)交易特性和多个主模块的总线管理,具有高带宽、高性特性。
上述方案中,总线仲裁模块监视主模块发出的总线请求信号,并根内部设定的仲裁策略对总线请求信号进行仲裁,响应主模块并授予总线权限。
本发明实施例中,对于P个主模块发送的P个总线请求信号,总线仲裁模块对按照发送的时间先后顺序处理P个总线请求信号,当P个总线请求信号的发送时间相同时,则按照优先级顺序处理P个总线请求信号。每一时刻只能有一个主模块占用总线。
步骤102:按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号。
这里,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级。
本发明实施例中,P1和P2的总和即为P,将P个总线请求信号按照预定规则进行划分,这里,预定规则可以预先在所述总线仲裁模块上进行设置,例如,将P个主模块中的第1至第n个主模块设置为一级主模块,则一级主模块发出的总线请求信号均为一级总线请求信号;将P个主模块中的第n+1至第P个主模块设置为二级主模块,则二级主模块发出的总线请求信号均为二级总线请求信号。这类,所有的一级总线请求信号的优先级均高于所有的二级总线请求号的优先级。
步骤103:采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置。
本发明实施例中,采用固定优先级策略对所有的一级总线请求信号的优先级进行设置,即P1个一级总线请求信号中的每个一级总线请求号的优先级是固定的,且按照优先级的高低顺序排列。例如,当P1=4时,A1、B1、C1、D1分别代表4个一级总线请求信号,A1、B1、C1、D1的优先级顺序为A1>B1>C1>D1,且该优先级顺序固定不变。这里,>表示优先级高于符号。
步骤104:采用循环优先级策略对所述P2个二级总线请求信号的优先级进行设置。
本发明实施例中,采用循环优先级策略对所有的二级总线请求信号的优先级进行设置,即当前被授予总线权限的二级总线请求信号在下次仲裁时,被排在优先级的最低位置上。例如,A2、B2、C2、D2分别代表4个二级总线请求信号,第一次仲裁时,A2、B2、C2、D2的优先级顺序为A2>B2>C2>D2,假设总线仲裁模块接收到B2、C2这两个二级总线请求信号,按照优先级顺序将总线权限授予B2对应的主模块;第二次仲裁时,A2、B2、C2、D2的优先级顺序则为A2>C2>D2>B2,也即在第一次仲裁时,被授予总线权限的二级总线请求信号在第二次仲裁时,被排在优先级的最低位置上。
本发明实施例中,步骤103和步骤104没有执行先后顺序,可以并行执行。
本发明实施例采用一级总线系统将总线请求信号分为两级,即可实现各种仲裁策略,并且,通过对所需的总线请求新型号进行仲裁保护,使得SoC集成度得到简化,本发明实施例的总线仲裁方案灵活性高、多样化,能够满足用户的需求。
图2为本发明实施例二的控制方法的流程示意图,本示例中的控制方法应用于电子设备中,所述电子设备包括总线仲裁模块、L个主模块,L为正整数;如图2所示,所述控制方法包括以下步骤:
步骤201:利用所述总线仲裁模块接收P个总线请求信号。
这里,P为正整数;所述P个总线请求信号对应于所述L个主模块中的P个主模块。
本发明实施例中,电子设备可以是集成式的电子芯片系统,该电子芯片系统上集成有L个主模块,也即IP;对于每一个主模块,该主模块可向总线冲裁模块发送总线请求信号,以获得总线授权后进行事件的交易。
本发明实施例中,总线仲裁模块可以由总线仲裁器实现,例如AHB仲裁器,AHB仲裁器采用地址/数据分离格式,支持固定长/不定长burst交易、split交易特性和多个主模块的总线管理,具有高带宽、高性特性。
上述方案中,总线仲裁模块监视主模块发出的总线请求信号,并根内部设定的仲裁策略对总线请求信号进行仲裁,响应主模块并授予总线权限。
本发明实施例中,对于P个主模块发送的P个总线请求信号,总线仲裁模块对按照发送的时间先后顺序处理P个总线请求信号,当P个总线请求信号的发送时间相同时,则按照优先级顺序处理P个总线请求信号。每一时刻只能有一个主模块占用总线。
步骤202:按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号。
这里,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级。
本发明实施例中,P1和P2的总和即为P,将P个总线请求信号按照预定规则进行划分,这里,预定规则可以预先在所述总线仲裁模块上进行设置,例如,将P个主模块中的第1至第n个主模块设置为一级主模块,则一级主模块发出的总线请求信号均为一级总线请求信号;将P个主模块中的第n+1至第P个主模块设置为二级主模块,则二级主模块发出的总线请求信号均为二级总线请求信号。这类,所有的一级总线请求信号的优先级均高于所有的二级总线请求号的优先级。
步骤203:采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置,以及将所述一级总线请求信号设置为不可剥夺状态。
本发明实施例中,采用固定优先级策略对所有的一级总线请求信号的优先级进行设置,即P1个一级总线请求信号中的每个一级总线请求号的优先级是固定的,且按照优先级的高低顺序排列。例如,当P1=4时,A1、B1、C1、D1分别代表4个一级总线请求信号,A1、B1、C1、D1的优先级顺序为A1>B1>C1>D1,且该优先级顺序固定不变。这里,>表示优先级高于符号。
本发明实施例中,一级总线请求信号不可剥夺,即一级总线请求信号对应的主模块被授予总线权限时,该主模块的交易必须等到完成后,才能进行下一次的总线仲裁,其他主模块的总线请求信号不会影响该主模块的交易过程。
步骤204:采用循环优先级策略对所述P2个二级总线请求信号的优先级进行设置,以及将所述二级总线请求信号设置为可剥夺状态。
本发明实施例中,采用循环优先级策略对所有的二级总线请求信号的优先级进行设置,即当前被授予总线权限的二级总线请求信号在下次仲裁时,被排在优先级的最低位置上。例如,A2、B2、C2、D2分别代表4个二级总线请求信号,第一次仲裁时,A2、B2、C2、D2的优先级顺序为A2>B2>C2>D2,假设总线仲裁模块接收到B2、C2这两个二级总线请求信号,按照优先级顺序将总线权限授予B2对应的主模块;第二次仲裁时,A2、B2、C2、D2的优先级顺序则为A2>C2>D2>B2,也即在第一次仲裁时,被授予总线权限的二级总线请求信号在第二次仲裁时,被排在优先级的最低位置上。
本发明实施例中,二级总线请求信号可剥夺,即二级总线请求信号对应的主模块被授予总线权限时,该主模块的交易不必等到完成之后,即可重新进行一下的总线仲裁。
本发明实施例中,步骤203和步骤204没有执行先后顺序,可以并行执行。
本发明实施例采用一级总线系统将总线请求信号分为两级,即可实现各种仲裁策略,并且,通过对所需的总线请求新型号进行仲裁保护,使得SoC集成度得到简化,本发明实施例的总线仲裁方案灵活性高、多样化,能够满足用户的需求。
图3为本发明实施例三的控制方法的流程示意图,本示例中的控制方法应用于电子设备中,所述电子设备包括总线仲裁模块、L个主模块,L为正整数;如图3所示,所述控制方法包括以下步骤:
步骤301:利用所述总线仲裁模块接收P个总线请求信号。
这里,P为正整数;所述P个总线请求信号对应于所述L个主模块中的P个主模块。
本发明实施例中,电子设备可以是集成式的电子芯片系统,该电子芯片系统上集成有L个主模块,也即IP;对于每一个主模块,该主模块可向总线冲裁模块发送总线请求信号,以获得总线授权后进行事件的交易。
本发明实施例中,总线仲裁模块可以由总线仲裁器实现,例如AHB仲裁器,AHB仲裁器采用地址/数据分离格式,支持固定长/不定长burst交易、split交易特性和多个主模块的总线管理,具有高带宽、高性特性。
上述方案中,总线仲裁模块监视主模块发出的总线请求信号,并根内部设定的仲裁策略对总线请求信号进行仲裁,响应主模块并授予总线权限。
本发明实施例中,对于P个主模块发送的P个总线请求信号,总线仲裁模块对按照发送的时间先后顺序处理P个总线请求信号,当P个总线请求信号的发送时间相同时,则按照优先级顺序处理P个总线请求信号。每一时刻只能有一个主模块占用总线。
步骤302:按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号。
这里,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级。
本发明实施例中,P1和P2的总和即为P,将P个总线请求信号按照预定规则进行划分,这里,预定规则可以预先在所述总线仲裁模块上进行设置,例如,将P个主模块中的第1至第n个主模块设置为一级主模块,则一级主模块发出的总线请求信号均为一级总线请求信号;将P个主模块中的第n+1至第P个主模块设置为二级主模块,则二级主模块发出的总线请求信号均为二级总线请求信号。这类,所有的一级总线请求信号的优先级均高于所有的二级总线请求号的优先级。
步骤303:采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置,以及将所述一级总线请求信号设置为不可剥夺状态,执行步骤305和步骤306。
本发明实施例中,采用固定优先级策略对所有的一级总线请求信号的优先级进行设置,即P1个一级总线请求信号中的每个一级总线请求号的优先级是固定的,且按照优先级的高低顺序排列。例如,当P1=4时,A1、B1、C1、D1分别代表4个一级总线请求信号,A1、B1、C1、D1的优先级顺序为A1>B1>C1>D1,且该优先级顺序固定不变。这里,>表示优先级高于符号。
本发明实施例中,一级总线请求信号不可剥夺,即一级总线请求信号对应的主模块被授予总线权限时,该主模块的交易必须等到完成后,才能进行下一次的总线仲裁,其他主模块的总线请求信号不会影响该主模块的交易过程。
步骤304:采用循环优先级策略对所述P2个二级总线请求信号的优先级进行设置,以及将所述二级总线请求信号设置为可剥夺状态,结束本流程。
本发明实施例中,采用循环优先级策略对所有的二级总线请求信号的优先级进行设置,即当前被授予总线权限的二级总线请求信号在下次仲裁时,被排在优先级的最低位置上。例如,A2、B2、C2、D2分别代表4个二级总线请求信号,第一次仲裁时,A2、B2、C2、D2的优先级顺序为A2>B2>C2>D2,假设总线仲裁模块接收到B2、C2这两个二级总线请求信号,按照优先级顺序将总线权限授予B2对应的主模块;第二次仲裁时,A2、B2、C2、D2的优先级顺序则为A2>C2>D2>B2,也即在第一次仲裁时,被授予总线权限的二级总线请求信号在第二次仲裁时,被排在优先级的最低位置上。
本发明实施例中,二级总线请求信号可剥夺,即二级总线请求信号对应的主模块被授予总线权限时,该主模块的交易不必等到完成之后,即可重新进行一下的总线仲裁。
步骤305:当所述一级总线请求信号处于不可剥夺状态时,利用所述总线仲裁模块对所述P1个一级总线请求信号进行仲裁,得到仲裁结果。
基于步骤303,当P1=4时,A1、B1、C1、D1分别代表4个一级总线请求信号,A1、B1、C1、D1的优先级顺序为A1>B1>C1>D1,且该优先级顺序固定不变。对这4个一级总线请求信号进行仲裁后,得到的仲裁结果为A1的优先级高于B1、B1的优先级高于C1、C1的优先级高于D1,且优先级顺序不变。
步骤306:根据仲裁的优先级结果依次对每个一级总线请求信号释放总线权限,当高优先级的一级总线请求信号对应的主模块的交易完成后,释放总线权限给下一优先级的一级总线请求信号。
具体地,由于一级总线请求信号不可剥夺,因此,需等到一级总线请求信号的交易完成后,才释放总线权限给下一优先级的一级总线请求信号。
本发明实施例中,步骤303和步骤304没有执行先后顺序,可以并行执行。
本发明实施例采用一级总线系统将总线请求信号分为两级,即可实现各种仲裁策略,并且,通过对所需的总线请求新型号进行仲裁保护,使得SoC集成度得到简化,本发明实施例的总线仲裁方案灵活性高、多样化,能够满足用户的需求。
图4为本发明实施例四的控制方法的流程示意图,本示例中的控制方法应用于电子设备中,所述电子设备包括总线仲裁模块、L个主模块,L为正整数;如图4所示,所述控制方法包括以下步骤:
步骤401:利用所述总线仲裁模块接收P个总线请求信号。
这里,P为正整数;所述P个总线请求信号对应于所述L个主模块中的P个主模块。
本发明实施例中,电子设备可以是集成式的电子芯片系统,该电子芯片系统上集成有L个主模块,也即IP;对于每一个主模块,该主模块可向总线冲裁模块发送总线请求信号,以获得总线授权后进行事件的交易。
本发明实施例中,总线仲裁模块可以由总线仲裁器实现,例如AHB仲裁器,AHB仲裁器采用地址/数据分离格式,支持固定长/不定长burst交易、split交易特性和多个主模块的总线管理,具有高带宽、高性特性。
上述方案中,总线仲裁模块监视主模块发出的总线请求信号,并根内部设定的仲裁策略对总线请求信号进行仲裁,响应主模块并授予总线权限。
本发明实施例中,对于P个主模块发送的P个总线请求信号,总线仲裁模块对按照发送的时间先后顺序处理P个总线请求信号,当P个总线请求信号的发送时间相同时,则按照优先级顺序处理P个总线请求信号。每一时刻只能有一个主模块占用总线。
步骤402:按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号。
这里,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级。
本发明实施例中,P1和P2的总和即为P,将P个总线请求信号按照预定规则进行划分,这里,预定规则可以预先在所述总线仲裁模块上进行设置,例如,将P个主模块中的第1至第n个主模块设置为一级主模块,则一级主模块发出的总线请求信号均为一级总线请求信号;将P个主模块中的第n+1至第P个主模块设置为二级主模块,则二级主模块发出的总线请求信号均为二级总线请求信号。这类,所有的一级总线请求信号的优先级均高于所有的二级总线请求号的优先级。
步骤403:采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置,以及将所述一级总线请求信号设置为不可剥夺状态,执行步骤405和步骤406。
本发明实施例中,采用固定优先级策略对所有的一级总线请求信号的优先级进行设置,即P1个一级总线请求信号中的每个一级总线请求号的优先级是固定的,且按照优先级的高低顺序排列。例如,当P1=4时,A1、B1、C1、D1分别代表4个一级总线请求信号,A1、B1、C1、D1的优先级顺序为A1>B1>C1>D1,且该优先级顺序固定不变。这里,>表示优先级高于符号。
本发明实施例中,一级总线请求信号不可剥夺,即一级总线请求信号对应的主模块被授予总线权限时,该主模块的交易必须等到完成后,才能进行下一次的总线仲裁,其他主模块的总线请求信号不会影响该主模块的交易过程。
步骤404:对于所述P2个二级总线请求信号中的第j个二级总线请求信号,当所述第j个二级总线请求信号对应的主模块被授予总线权限,将所述第j个二级总线请求信号的优先级设置为下次仲裁时的最低优先级,以及将所述二级总线请求信号设置为可剥夺状态,执行步骤407至步骤409。
这里,j为小于等于P2的正整数。
本发明实施例中,采用循环优先级策略对所有的二级总线请求信号的优先级进行设置,即当前被授予总线权限的二级总线请求信号在下次仲裁时,被排在优先级的最低位置上。例如,A2、B2、C2、D2分别代表4个二级总线请求信号,第一次仲裁时,A2、B2、C2、D2的优先级顺序为A2>B2>C2>D2,假设总线仲裁模块接收到B2、C2这两个二级总线请求信号,按照优先级顺序将总线权限授予B2对应的主模块;第二次仲裁时,A2、B2、C2、D2的优先级顺序则为A2>C2>D2>B2,也即在第一次仲裁时,被授予总线权限的二级总线请求信号在第二次仲裁时,被排在优先级的最低位置上。
本发明实施例中,二级总线请求信号可剥夺,即二级总线请求信号对应的主模块被授予总线权限时,该主模块的交易不必等到完成之后,即可重新进行一下的总线仲裁。
步骤405:当所述一级总线请求信号处于不可剥夺状态时,利用所述总线仲裁模块对所述P1个一级总线请求信号进行仲裁,得到仲裁结果。
基于步骤403,当P1=4时,A1、B1、C1、D1分别代表4个一级总线请求信号,A1、B1、C1、D1的优先级顺序为A1>B1>C1>D1,且该优先级顺序固定不变。对这4个一级总线请求信号进行仲裁后,得到的仲裁结果为A1的优先级高于B1、B1的优先级高于C1、C1的优先级高于D1,且优先级顺序不变。
步骤406:根据仲裁的优先级结果依次对每个一级总线请求信号释放总线权限,当高优先级的一级总线请求信号对应的主模块的交易完成后,释放总线权限给下一优先级的一级总线请求信号。
具体地,由于一级总线请求信号不可剥夺,因此,需等到一级总线请求信号的交易完成后,才释放总线权限给下一优先级的一级总线请求信号。
步骤407:利用所述总线仲裁模块对所述P2个二级总线请求信号进行仲裁,得到仲裁结果。
基于步骤404,P2=4时,A2、B2、C2、D2分别代表4个二级总线请求信号,第一次仲裁时,仲裁结果为A2>B2>C2>D2。第二次仲裁时,仲裁结果为B2>C2>D2>A2;第三次仲裁时,仲裁结果为C2>D2>A2>B2;第四仲裁时,仲裁结果为D2>A2>B2>C2。
步骤408:当所述冲裁结果表明所述P2个二级总线请求信号中的第j个二级总线请求信号的优先级最高时,对所述第j个二级总线请求信号对应的主模块进行总线授权,并采用循环优先级策略更新所述第j个二级总线请求信号的优先级。
具体地,将第j个二级总线请求信号的优先级设置为在下一次仲裁时的最低优先级。
步骤409:当所述第j个二级总线请求信号对应的主模块的交易满足第一预设条件时,释放总线权限。
具体地,当第j个二级总线请求信号对应的主模块的交易数据大于等于预设数据值时,则释放总线权限,利用总线仲裁模块进行下一次总线冲裁。
本发明实施例中,步骤403和步骤404没有执行先后顺序,可以并行执行。
本发明实施例采用一级总线系统将总线请求信号分为两级,即可实现各种仲裁策略,并且,通过对所需的总线请求新型号进行仲裁保护,使得SoC集成度得到简化,本发明实施例的总线仲裁方案灵活性高、多样化,能够满足用户的需求。
图5为本发明实施例一的电子设备的结构组成示意图,本示例中的电子设备包括总线仲裁模块51、L个主模块52,L为正整数;所述总线仲裁模块51包括:接收单元511、分类单元512、第一优先级单元513、第二优先级单元514;其中,
所述接收单元511,用于接收P个总线请求信号,P为正整数;所述P个总线请求信号对应于所述L个主模块52中的P个主模块52;
所述分类单元512,用于按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级;
所述第一优先级单元513,用于采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置;
所述第二优先级单元514,用于采用循环优先级策略对所述P2个二级总线请求信号的优先级进行设置。
本发明实施例中,所述第一优先级单元513包括:第一设置子单元5131、第二设置子单元5132;其中,
所述第一设置子单元5131,用于对所述P1个一级总线请求信号设置优先级的高低顺序;其中,每个一级总线请求信号的优先级固定;
所述第二设置子单元5132,用于将所述一级总线请求信号设置为不可剥夺状态。
本领域技术人员应当理解,图5所示的电子设备中的各模块、各单元的实现功能可参照前述控制方法的相关描述而理解。
图6为本发明实施例二的电子设备的结构组成示意图,本示例中的电子设备包括总线仲裁模块61、L个主模块62,L为正整数;所述总线仲裁模块61包括:接收单元611、分类单元612、第一优先级单元613、第二优先级单元614;其中,
所述接收单元611,用于接收P个总线请求信号,P为正整数;所述P个总线请求信号对应于所述L个主模块62中的P个主模块62;
所述分类单元612,用于按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级;
所述第一优先级单元613,用于采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置;
所述第二优先级单元614,用于采用循环优先级策略对所述P2个二级总线请求信号的优先级进行设置。
本发明实施例中,所述第一优先级单元613包括:第一设置子单元6131、第二设置子单元6132;其中,
所述第一设置子单元6131,用于对所述P1个一级总线请求信号设置优先级的高低顺序;其中,每个一级总线请求信号的优先级固定;
所述第二设置子单元6132,用于将所述一级总线请求信号设置为不可剥夺状态。
优选地,所述第一优先级单元613,还用于将所述一级总线请求信号设置为不可剥夺状态;
所述第二优先级单元614,还用于将所述二级总线请求信号设置为可剥夺状态。
本领域技术人员应当理解,图6所示的电子设备中的各模块、各单元的实现功能可参照前述控制方法的相关描述而理解。
图7为本发明实施例二的电子设备的结构组成示意图,本示例中的电子设备包括总线仲裁模块71、L个主模块72,L为正整数;所述总线仲裁模块71包括:接收单元711、分类单元712、第一优先级单元713、第二优先级单元714;其中,
所述接收单元711,用于接收P个总线请求信号,P为正整数;所述P个总线请求信号对应于所述L个主模块72中的P个主模块72;
所述分类单元712,用于按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级;
所述第一优先级单元713,用于采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置;
所述第二优先级单元714,用于采用循环优先级策略对所述P2个二级总线请求信号的优先级进行设置。
本发明实施例中,所述第一优先级单元713包括:第一设置子单元7131、第二设置子单元7132;其中,
所述第一设置子单元7131,用于对所述P1个一级总线请求信号设置优先级的高低顺序;其中,每个一级总线请求信号的优先级固定;
所述第二设置子单元7132,用于将所述一级总线请求信号设置为不可剥夺状态。
优选地,所述第一优先级单元713,还用于将所述一级总线请求信号设置为不可剥夺状态;
所述第二优先级单元714,还用于将所述二级总线请求信号设置为可剥夺状态。
优选地,所述总线仲裁模块71还包括:仲裁单元715、第一控制单元716;其中,
所述仲裁单元715,用于对所述P1个一级总线请求信号进行仲裁,得到仲裁结果;
所述第一控制单元716,根据仲裁的优先级结果依次对每个一级总线请求信号释放总线权限,当高优先级的一级总线请求信号对应的主模块的交易完成后,释放总线权限给下一优先级的一级总线请求信号。
本领域技术人员应当理解,图7所示的电子设备中的各模块、各单元的实现功能可参照前述控制方法的相关描述而理解。
图8为本发明实施例二的电子设备的结构组成示意图,本示例中的电子设备包括总线仲裁模块81、L个主模块82,L为正整数;所述总线仲裁模块81包括:接收单元811、分类单元812、第一优先级单元813、第二优先级单元814;其中,
所述接收单元811,用于接收P个总线请求信号,P为正整数;所述P个总线请求信号对应于所述L个主模块82中的P个主模块82;
所述分类单元812,用于按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级;
所述第一优先级单元813,用于采用固定优先级策略对所述P1个一级总线请求信号的优先级进行设置;
所述第二优先级单元814,用于采用循环优先级策略对所述P2个二级总线请求信号的优先级进行设置。
本发明实施例中,所述第一优先级单元813包括:第一设置子单元8131、第二设置子单元8132;其中,
所述第一设置子单元8131,用于对所述P1个一级总线请求信号设置优先级的高低顺序;其中,每个一级总线请求信号的优先级固定;
所述第二设置子单元8132,用于将所述一级总线请求信号设置为不可剥夺状态。
优选地,所述第一优先级单元813,还用于将所述一级总线请求信号设置为不可剥夺状态;
所述第二优先级单元814,还用于将所述二级总线请求信号设置为可剥夺状态。
优选地,所述第二优先级单元814包括:第三设置子单元8141、第四设置子单元8142;其中,
所述第三设置子单元8141,用于对于所述P2个二级总线请求信号中的第j个二级总线请求信号,当所述第j个二级总线请求信号对应的主模块被授予总线权限,将所述第j个二级总线请求信号的优先级设置为下次仲裁时的最低优先级;j为小于等于P2的正整数;
所述第四设置子单元8142,用于将所述二级总线请求信号设置为可剥夺状态。
优选地,所述总线仲裁模块81还包括:仲裁单元815、第二控制单元816、第三控制单元817;其中,
所述仲裁单元815,用于对所述P2个二级总线请求信号进行仲裁,得到仲裁结果;
所述第二控制单元816,用于当所述冲裁结果表明所述P2个二级总线请求信号中的第j个二级总线请求信号的优先级最高时,对所述第j个二级总线请求信号对应的主模块进行总线授权,并采用循环优先级策略更新所述第j个二级总线请求信号的优先级;
所述第三控制单元817,用于当所述第j个二级总线请求信号对应的主模块的交易满足第一预设条件时,释放总线权限。
本领域技术人员应当理解,图8所示的电子设备中的各模块、各单元的实现功能可参照前述控制方法的相关描述而理解。
在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。以上所描述的设备实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,如:多个单元或组件可以结合,或可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的各组成部分相互之间的耦合、或直接耦合、或通信连接可以是通过一些接口,设备或单元的间接耦合或通信连接,可以是电性的、机械的或其它形式的。
上述作为分离部件说明的单元可以是、或也可以不是物理上分开的,作为单元显示的部件可以是、或也可以不是物理单元,即可以位于一个地方,也可以分布到多个网络单元上;可以根据实际的需要选择其中的部分或全部单元来实现本实施例方案的目的。
另外,在本发明各实施例中的各功能单元可以全部集成在一个处理单元中,也可以是各单元分别单独作为一个单元,也可以两个或两个以上单元集成在一个单元中;上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:移动存储设备、只读存储器(ROM,Read Only Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
或者,本发明上述集成的单元如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实施例的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机、服务器、或者网络设备等)执行本发明各个实施例所述方法的全部或部分。而前述的存储介质包括:移动存储设备、只读存储器(ROM,Read Only Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。

Claims (6)

1.一种控制方法,该方法应用于电子设备中,所述电子设备包括总线仲裁模块、L个主模块,L为正整数;所述控制方法包括:
利用所述总线仲裁模块接收P个总线请求信号,P为正整数;所述P个总线请求信号对应于所述L个主模块中的P个主模块;
按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级;将所述一级总线请求信号设置为不可剥夺状态,以及将所述二级总线请求信号设置为可剥夺状态;
对所述P1个一级总线请求信号设置优先级的高低顺序;其中,每个一级总线请求信号的优先级固定;
对于所述P2个二级总线请求信号中的第j个二级总线请求信号,当所述第j个二级总线请求信号对应的主模块被授予总线权限,将所述第j个二级总线请求信号的优先级设置为下次仲裁时的最低优先级;j为小于等于P2的正整数。
2.根据权利要求1所述的控制方法,当所述一级总线请求信号处于不可剥夺状态时,所述控制方法具体包括:
利用所述总线仲裁模块对所述P1个一级总线请求信号进行仲裁,得到仲裁结果;
根据仲裁的优先级结果依次对每个一级总线请求信号释放总线权限,当高优先级的一级总线请求信号对应的主模块的交易完成后,释放总线权限给下一优先级的一级总线请求信号。
3.根据权利要求1所述的控制方法,当所述二级总线请求信号处于可剥夺状态时,所述控制方法具体包括:
利用所述总线仲裁模块对所述P2个二级总线请求信号进行仲裁,得到仲裁结果;
当所述仲裁结果表明所述P2个二级总线请求信号中的第j个二级总线请求信号的优先级最高时,对所述第j个二级总线请求信号对应的主模块进行总线授权,并采用循环优先级策略更新所述第j个二级总线请求信号的优先级;
当所述第j个二级总线请求信号对应的主模块的交易满足第一预设条件时,释放总线权限。
4.一种电子设备,所述电子设备包括总线仲裁模块、L个主模块,L为正整数;所述总线仲裁模块包括:接收单元、分类单元、第一优先级单元、第二优先级单元;其中,
所述接收单元,用于接收P个总线请求信号,P为正整数;所述P个总线请求信号对应于所述L个主模块中的P个主模块;
所述分类单元,用于按照预定规则对所述P个总线请求信号进行分类,以得出一组一级总线请求信号和一组二级总线请求信号,所述一级总线请求信号的个数P1,所述二级总线请求信号的个数为P2;其中,所述一级总线请求信号的优先级高于所述二级总线请求信号的优先级;
所述第一优先级单元,用于对所述P1个一级总线请求信号设置优先级的高低顺序;其中,每个一级总线请求信号的优先级固定;将所述一级总线请求信号设置为不可剥夺状态;
所述第二优先级单元,用于对于所述P2个二级总线请求信号中的第j个二级总线请求信号,当所述第j个二级总线请求信号对应的主模块被授予总线权限,将所述第j个二级总线请求信号的优先级设置为下次仲裁时的最低优先级;j为小于等于P2的正整数;将所述二级总线请求信号设置为可剥夺状态。
5.根据权利要求4所述的电子设备,所述总线仲裁模块还包括:仲裁单元、第一控制单元;其中,
所述仲裁单元,用于对所述P1个一级总线请求信号进行仲裁,得到仲裁结果;
所述第一控制单元,根据仲裁的优先级结果依次对每个一级总线请求信号释放总线权限,当高优先级的一级总线请求信号对应的主模块的交易完成后,释放总线权限给下一优先级的一级总线请求信号。
6.根据权利要求4所述的电子设备,所述总线仲裁模块还包括:仲裁单元、第二控制单元、第三控制单元;其中,
所述仲裁单元,用于对所述P2个二级总线请求信号进行仲裁,得到仲裁结果;
所述第二控制单元,用于当所述仲裁结果表明所述P2个二级总线请求信号中的第j个二级总线请求信号的优先级最高时,对所述第j个二级总线请求信号对应的主模块进行总线授权,并采用循环优先级策略更新所述第j个二级总线请求信号的优先级;
所述第三控制单元,用于当所述第j个二级总线请求信号对应的主模块的交易满足第一预设条件时,释放总线权限。
CN201410110771.6A 2014-03-24 2014-03-24 一种控制方法及电子设备 Active CN104951414B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410110771.6A CN104951414B (zh) 2014-03-24 2014-03-24 一种控制方法及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410110771.6A CN104951414B (zh) 2014-03-24 2014-03-24 一种控制方法及电子设备

Publications (2)

Publication Number Publication Date
CN104951414A CN104951414A (zh) 2015-09-30
CN104951414B true CN104951414B (zh) 2018-10-12

Family

ID=54166079

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410110771.6A Active CN104951414B (zh) 2014-03-24 2014-03-24 一种控制方法及电子设备

Country Status (1)

Country Link
CN (1) CN104951414B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105975412B (zh) * 2016-05-13 2019-04-30 Tcl移动通信科技(宁波)有限公司 一种基于iic总线的设备优先级控制方法、装置及系统
CN108228510A (zh) * 2018-01-17 2018-06-29 广东工业大学 一种总线的仲裁方法、设备、存储介质及总线仲裁器
CN115454912A (zh) * 2022-11-09 2022-12-09 苏州浪潮智能科技有限公司 一种并行仲裁的方法、系统、设备和存储介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1896981A (zh) * 2005-07-15 2007-01-17 恩益禧电子股份有限公司 总线控制系统及其方法
CN101038573A (zh) * 2006-03-17 2007-09-19 上海奇码数字信息有限公司 总线仲裁方法
CN101046788A (zh) * 2006-03-31 2007-10-03 上海奇码数字信息有限公司 总线仲裁方法
CN101105929A (zh) * 2006-07-14 2008-01-16 株式会社瑞萨科技 数据处理器
CN101814012A (zh) * 2010-05-20 2010-08-25 锐迪科科技有限公司 Sdram存储器结构及数据读写方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2447688B (en) * 2007-03-22 2011-05-18 Advanced Risc Mach Ltd A data processing apparatus and method for arbitrating between messages routed over a communication channel

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1896981A (zh) * 2005-07-15 2007-01-17 恩益禧电子股份有限公司 总线控制系统及其方法
CN101038573A (zh) * 2006-03-17 2007-09-19 上海奇码数字信息有限公司 总线仲裁方法
CN101046788A (zh) * 2006-03-31 2007-10-03 上海奇码数字信息有限公司 总线仲裁方法
CN101105929A (zh) * 2006-07-14 2008-01-16 株式会社瑞萨科技 数据处理器
CN101814012A (zh) * 2010-05-20 2010-08-25 锐迪科科技有限公司 Sdram存储器结构及数据读写方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
研究CAN网络平台的仿真模型与分析方法;周杨等;《微计算机信息》;20080330;第24卷(第3-2期);第3页左栏第2段-第4页左栏第1段 *

Also Published As

Publication number Publication date
CN104951414A (zh) 2015-09-30

Similar Documents

Publication Publication Date Title
US7525986B2 (en) Starvation prevention scheme for a fixed priority PCI-Express arbiter with grant counters using arbitration pools
KR960038633A (ko) 버스중재시스템, 버스중재회로, 버스중재방법 및 데이타 전송방법
US7478183B2 (en) Method and system for n dimension arbitration algorithm—scalable to any number of end points
US9367498B2 (en) Resource request arbitration device, resource request arbitration system, resource request arbitration method, integrated circuit, and program
EP2515232B1 (en) Priority level arbitration method and device
US20080209093A1 (en) Fine-grained bandwidth control arbiter and the method thereof
US8156273B2 (en) Method and system for controlling transmission and execution of commands in an integrated circuit device
US9798686B2 (en) Slave side bus arbitration
KR20140125391A (ko) 버스 데드록들을 피하기 위한 트랜잭션 순서화
CN104216311A (zh) 用于提供通用接口的方法以及具有通用接口的微控制器
US9043519B1 (en) System and method to process event reporting in an adapter
JP2003157227A (ja) バスアクセス調停装置及びバスアクセス調停方法
CN104951414B (zh) 一种控制方法及电子设备
US7065594B2 (en) Method and apparatus of allocating minimum and maximum bandwidths on a bus-based communication system
JP2006523902A5 (zh)
CN107111573A (zh) 采用分布式穿硅通孔(tsv)场的三维(3d)集成电路(ic)(3dic)中的存储器控制器放置
CN104219333A (zh) 用于提供通用接口的方法以及具有通用接口的微控制器
US20150234759A1 (en) Method and apparatus using high-efficiency atomic operations
CN105988968A (zh) 半导体装置
CN111949470B (zh) 一种芯片验证方法、装置、电子设备及存储介质
US9330038B2 (en) Computer arbitration system, bandwidth, allocation apparatus, and method thereof
CN108345564A (zh) 中断矩阵模块、芯片及电子设备
CN102904946B (zh) 集群内节点管理方法和装置
US6745273B1 (en) Automatic deadlock prevention via arbitration switching
CN114756491B (zh) 一种基于群体决策算法的总线仲裁器及其实现方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant