CN104915312A - 一种高速串行链路的通道资源回收拓展方法 - Google Patents

一种高速串行链路的通道资源回收拓展方法 Download PDF

Info

Publication number
CN104915312A
CN104915312A CN201510183299.3A CN201510183299A CN104915312A CN 104915312 A CN104915312 A CN 104915312A CN 201510183299 A CN201510183299 A CN 201510183299A CN 104915312 A CN104915312 A CN 104915312A
Authority
CN
China
Prior art keywords
link
sequence
recovery
request
allocation engine
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510183299.3A
Other languages
English (en)
Other versions
CN104915312B (zh
Inventor
李花芳
董建波
刘晓飞
江涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hexin Technology (Suzhou) Co.,Ltd.
Original Assignee
Suzhou Zhong Shenghongxin Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Zhong Shenghongxin Information Technology Co Ltd filed Critical Suzhou Zhong Shenghongxin Information Technology Co Ltd
Priority to CN201510183299.3A priority Critical patent/CN104915312B/zh
Publication of CN104915312A publication Critical patent/CN104915312A/zh
Application granted granted Critical
Publication of CN104915312B publication Critical patent/CN104915312B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4208Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus
    • G06F13/4217Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus with synchronous protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/40Bus coupling
    • G06F2213/4004Universal serial bus hub with a plurality of upstream ports
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Communication Control (AREA)

Abstract

本发明公开了一种高速串行链路的通道资源回收拓展方法,当确认通道资源过剩时,本地节点对控制寄存器进行配置,发起链路关闭请求到配置引擎;配置引擎在指定通道上向远程节点发送链路回收请求序列;远程节点修改状态寄存器,并向本地节点返回链路回收确认序列;接收端在收到返回的链路回收确认序列后,修改相应链路的状态寄存器,并通知配置引擎;配置引擎切断相应通道的电源,并通过保留链路发送链路回收结束序列到对方,控制对方配置引擎关闭相应通道。拓展时,通过链路恢复请求开启并同步相应通道。本发明实现了在线运行过程中的带宽控制,允许部分链路通道在线关闭/打开,在满足应用带宽需求的同时,显著降低链路的功耗开销。

Description

一种高速串行链路的通道资源回收拓展方法
技术领域
本发明涉及一种高速串行链路的管理方法,具体涉及一种对高速串行链路的通道资源进行回收拓展的管理方法。
背景技术
目前高速IO通信协议的物理层设计一般采用多通道串行链路,比如PCI Express协议(PCIe)、光纤通道(Fiber Channel)等。在多通道串行链路中,一条链路(link)可包含一条或多条通道(lane),每条通道由两对差分信号线组成双单工的串行传输通路(line),没有专用的数据、地址、控制和时钟线,总线上各种事务组织成信息包来传送。每条通路由相互独立的发送模块(transmitter,TX)和接收模块(receiver,RX)组成,在不同的状态下,物理层具有不同的功耗。
以目前常用的高速串行链路PCI Express协议为例,高速串行通路物理层Serdes在工作在不同功耗状态下的数据如表1所示。
表1:高速Serdes的功耗数据
参见表1可知,在40nm工艺下,如果把空闲通道的状态由L0调整为L0s,则功耗下降接近40%。(1-55/90=38.9%)。在任何工艺下,如果把空闲通道的状态由L0调整为L2,则功耗下降超过95%。(1-6/125=95.2%)。因此通过调整空闲通道的状态来可以有效降低功耗。
PCIe链路可能由多个Lane构成。现有技术中,PCIe设备在启动之初,在链路两端通过链路训练状态机(LTSSM)进行宽度的协商。如果8个Lane均正常工作,则为8×链路;否则,依次降级尝试4×、2×、1×等宽度。一旦链路宽度确定,在链路正常工作期间均不能改变。这种协议设计具有以下不足:1)缺乏灵活性,不具有对程序特征的适应性。为了满足所有应用的带宽需求,通信协议一般依据最坏条件(worst case)的链路需求进行设计。2)没有提供相应接口,使得协议能够根据当前应用状态来重新配置链路的带宽,造成资源和功耗的浪费。3)链路宽度的协商完全由硬件决定,系统管理员不能对其进行重新设定,不能对链路的带宽/功耗进行优化。
为了改变链路宽度,一种方法是,根据传输需求进行重训练。例如,美国专利申请US2013/0067127A1公开的方法,通过链路重训练方法,可以使链路在不同传输速度之间进行切换。但是,该方法着眼于解决整个链路在运行时,流量变化情况下,调整数据传输速度,关键技术在于链路重训练过程,其需要对整个链路同时操作,无法实现通道资源的局部回收与拓展。
发明内容
本发明的发明目的是提供一种高速串行链路的通道资源回收方法和拓展方法,使用通道资源的回收和拓展机制实现根据程序特征实时调整通道的功耗状态。
为达到上述发明目的,本发明采用的技术方案是:一种高速串行链路的通道资源回收方法,对于在本地节点和远程节点间进行通信连接的通道资源进行回收,当确认通道资源过剩时,首先确定可回收通道位置,然后对指定通道进行下列操作:
S1:本地节点:对控制寄存器进行配置,发起链路关闭请求到本地节点的配置引擎;
S2:本地节点:配置引擎收到请求后,在指定通道上向远程节点发送链路回收请求序列;
S3:远程节点:接收到链路回收请求序列后,修改状态寄存器,并向本地节点返回链路回收确认序列;
S4:本地节点:接收端在收到返回的链路回收确认序列后,修改相应链路的状态寄存器,并通知配置引擎;
S5:本地节点:配置引擎切断相应通道的电源,并通过保留链路发送链路回收结束序列到对方,控制对方配置引擎关闭相应通道。
上述技术方案中,所述S1步骤包括:
1)发送端发送远程能力寄存器读请求,判断对方是否具有部分链路Lane关闭能力;读取对方的链路状态寄存器,判读对方链路是否可以关闭;
2)如果对方具有该能力,则准许修改关闭链路控制寄存器,同时发送执行链路关闭请求给配置引擎。
链路回收序列定义如下,其中COM和REL均为系统保留控制字符;
链路回收请求序列:COM;REL1;REL1;REL1;
链路回收确认序列:COM;REL2;REL2;REL2;
链路回收结束序列:COM;RELF;RELF;RELF。
一种高速串行链路的通道资源拓展方法,对于采用权利要求1所述方法回收的高速串行链路的通道资源进行拓展,对于需要拓展的通道,进行以下操作:
S21:本地节点修改控制寄存器,并发起链路恢复请求到本地节点的配置引擎;
S22:本地节点的配置引擎收到请求后,打开相应被关闭通路的电源,并使用保留通路发送链路恢复请求序列到远程节点;
S23:远程节点接收到链路恢复请求序列后,写入控制寄存器值,并由其控制远程节点的配置引擎打开待恢复通路电源,发送链路恢复确认序列到本地节点;
S24:本地节点在收到链路恢复确认序列后,在刚打开的通路上发送同步序列,重新获取位锁定(Bit/Symbol Lock);
S25:在收到同步返回序列后,由配置引擎通知配置逻辑(Configurable Logic)将数据重新转发到已恢复链路上。
上述技术方案中,S21步骤具体包括以下步骤:
1)通过本地软件接口,读取能力寄存器和状态寄存器,判断本地端口是否可以进行链路恢复操作;
2)通过保留通路读取对方能力寄存器和状态寄存器,判断对方是否支持链路恢复操作;
3)如果双方端口都可以进行链路恢复操作,则对控制寄存器进行配置,并发起链路恢复请求到配置引擎。
S22步骤具体包括以下步骤:
1)本地配置引擎收到链路恢复请求后,根据控制寄存器的设定,打开相应通路的电源;
2)本地配置引擎通过保留通路,发送链路恢复请求,其中包含控制寄存器值。
S24步骤具体包括以下步骤:
1)在收到链路恢复确认序列后,待恢复链路的电源均已打开;配置引擎在已打开的通路商发送同步序列TS1,使对方重新获取Bit/Symbol Lock;
2)对方端口在收到同步序列TS1后,返回同步确认序列TS2,使本地端口重新获取Bit/Symbol Lock。
由于上述技术方案运用,本发明与现有技术相比具有下列优点:
1、本发明通过对数据链路中的部分通道的回收和拓展,实现了在线运行过程中的带宽控制,允许部分链路通道在线关闭/打开,在满足应用带宽需求的同时,显著降低链路的功耗开销。
2、本发明能实现根据特定字符序列自我下调数据链路通道,例如×8链路,如果1-4号通道关闭,数据会自动转向5-8号通道;例如×4链路,如果1-4号通道恢复,数据会自动转向1-8号通道。通过通道配置逻辑,实现开启通路回收和待开启通道无缝拓展到正常工作状态的链路中。
附图说明
图1是本发明实施例一中通道资源回收机制示意图;
图2是本发明实施例二中通道资源拓展机制示意图;
图3是实施例三中链路拓展机制结构图。
具体实施方式
下面结合附图及实施例对本发明作进一步描述:
实施例一:如图1所示是通道资源回收机制示意图,本方案包括下几个步骤:
Step1:本地节点:系统管理员通过本方案提供的软件接口,对控制寄存器进行配置,发起链路关闭请求到配置引擎(Config Engine)。该步骤具体可以包括:
1)发送端发送远程能力寄存器读请求,判断对方是否具有部分链路Lane关闭能力;读取对方的链路状态寄存器,判读对方链路是否可以关闭;
2)如果对方具有该能力,则准许修改关闭链路控制寄存器,同时发送执行链路关闭请求给配置引擎;
Step2:本地节点:配置引擎收到请求后,在指定Lane上发送链路回收序列;序列定义如下表所示,其中COM和REL均为系统保留控制字符;
链路回收请求序列 COM REL1 REL1 REL1
链路回收确认序列 COM REL2 REL2 REL2
链路回收结束序列 COM RELF RELF RELF
Step3:远程节点:接收到链路回收序列后,修改状态寄存器,并返回链路回收确认序列;
Step4:本地节点:接收端在收到返回的链路回收确认序列后,修改相应链路的状态寄存器,并通知配置引擎Config Engine;
Step5:本地节点:配置引擎切断相应Lane的电源,并通过保留链路发送链路关闭序列到对方,控制对方配置引擎关闭相应链路。
实施例二:
如图2所示是通道资源拓展机制示意图,本方案包括下几个步骤:
Step1:系统管理员通过本方案提供的软件接口修改控制寄存器,并发起链路恢复请求到配置引擎(Config Engine),具体包括以下步骤
1)通过本地软件接口,读取能力寄存器和状态寄存器,判断本地端口是否可以进行链路恢复操作;
2)通过保留通路读取对方能力寄存器和状态寄存器,判断对方是否支持链路恢复操作;
3)如果双方端口都可以进行链路恢复操作,则对控制寄存器进行配置,并发起链路恢复请求到配置引擎(Config Engine)
Step2:配置引擎收到请求后,打开相应被关闭通路的电源,并使用保留通路发送链路恢复序列到对方;
1)本地配置引擎收到链路恢复请求后,根据控制寄存器的设定,打开相应通路的电源;
2)本地配置引擎通过保留通路,发送链路恢复请求,其中包括控制寄存器值;
3)远程端口接收到链路恢复序列后,写入控制寄存器值,并由其控制引擎打开待恢复通路电源,发送链路恢复确认序列
Step3:在收到链路恢复确认序列后,在刚打开的通路上发送同步序列,重新获取Bit/Symbol Lock;
1)在收到链路恢复确认序列后,待恢复链路的电源均已打开;配置引擎在已打开的通路商发送同步序列TS1,使对方重新获取Bit/Symbol Lock;
2)对方端口在收到同步序列TS1后,返回同步确认序列TS2,使本地端口重新获取Bit/Symbol Lock;
Step4:在收到同步返回序列后,由配置引擎通知Configurable Logic将数据重新转发到已恢复链路上。
实施例三:
以PCIe为例,首先,定义一组REL字符序列,使LTSSM进入链路回收状态。REL序列由MAC模块产生,发送给相应链路中每一个正在L0状态工作的Lane。REL序列中包含即将关闭的Lane number以及即将关闭的Lane接下来转入的工作状态(L0’, L0s, L1,L2或者L3),其中L3为本发明实施中新添加的PCIe链路工作状态,该状态通过切断电源关闭通道,更有效的降低功耗。下表所示为×8链路进行通路回收时所发送的序列,在发送某个完整DLP包后,根据软件控制向各通道发送REL字符序列。在REL序列后需要向各通道发送一定数量(4-8个)的IDLE序列,以便链路回收工作完成。链路回收序列发完以后,lane0-lane3的4条通道被回收。×8链路调整为×4链路。
进行拓展时,参见附图3所示,通过配置txbuf读控制逻辑时序,以及Shift Registers的移位操作位数,可以达到多个逻辑Lane向一个或多个物理Lane发放数据的目的。同理,配置rxbuf写控制逻辑时序,以及Shift Registers的移位操作,可以达到一个或多个物理Lane向全部逻辑Lane发送数据的目的。
链路拓展请求序列 COM REC1 REC1 REC1
链路拓展确认序列 COM REC2 REC2 REC2
链路同步请求序列 COM RESYN1 RESYN1 RESYN1
链路同步确认序列 COM RESYN1 RESYN1 RESYN1
由此,本实施例实现了部分通道的实时回收和拓展,从而有效降低了链路功耗。

Claims (7)

1. 一种高速串行链路的通道资源回收方法,对于在本地节点和远程节点间进行通信连接的通道资源进行回收,其特征在于,当确认通道资源过剩时,首先确定可回收通道位置,然后对指定通道进行下列操作:
S1:本地节点:对控制寄存器进行配置,发起链路关闭请求到本地节点的配置引擎;
S2:本地节点:配置引擎收到请求后,在指定通道上向远程节点发送链路回收请求序列;
S3:远程节点:接收到链路回收请求序列后,修改状态寄存器,并向本地节点返回链路回收确认序列;
S4:本地节点:接收端在收到返回的链路回收确认序列后,修改相应链路的状态寄存器,并通知配置引擎;
S5:本地节点:配置引擎切断相应通道的电源,并通过保留链路发送链路回收结束序列到对方,控制对方配置引擎关闭相应通道。
2. 根据权利要求1所述的高速串行链路的通道资源回收方法,其特征在于:
所述S1步骤包括:
1)发送端发送远程能力寄存器读请求,判断对方是否具有部分链路Lane关闭能力;读取对方的链路状态寄存器,判读对方链路是否可以关闭;
2)如果对方具有该能力,则准许修改关闭链路控制寄存器,同时发送执行链路关闭请求给配置引擎。
3. 根据权利要求1所述的高速串行链路的通道资源回收方法,其特征在于:
链路回收序列定义如下,其中COM和REL均为系统保留控制字符;
链路回收请求序列:COM;REL1;REL1;REL1;
链路回收确认序列:COM;REL2;REL2;REL2;
链路回收结束序列:COM;RELF;RELF;RELF。
4. 一种高速串行链路的通道资源拓展方法,对于采用权利要求1所述方法回收的高速串行链路的通道资源进行拓展,其特征在于,对于需要拓展的通道,进行以下操作:
S21:本地节点修改控制寄存器,并发起链路恢复请求到本地节点的配置引擎;
S22:本地节点的配置引擎收到请求后,打开相应被关闭通路的电源,并使用保留通路发送链路恢复请求序列到远程节点;
S23:远程节点接收到链路恢复请求序列后,写入控制寄存器值,并由其控制远程节点的配置引擎打开待恢复通路电源,发送链路恢复确认序列到本地节点;
S24:本地节点在收到链路恢复确认序列后,在刚打开的通路上发送同步序列,重新获取位锁定;
S25:在收到同步返回序列后,由配置引擎通知配置逻辑将数据重新转发到已恢复链路上。
5. 根据权利要求4所述的高速串行链路的通道资源拓展方法,其特征在于:
S21步骤具体包括以下步骤:
1)通过本地软件接口,读取能力寄存器和状态寄存器,判断本地端口是否可以进行链路恢复操作;
2)通过保留通路读取对方能力寄存器和状态寄存器,判断对方是否支持链路恢复操作;
3)如果双方端口都可以进行链路恢复操作,则对控制寄存器进行配置,并发起链路恢复请求到配置引擎。
6. 根据权利要求4所述的高速串行链路的通道资源拓展方法,其特征在于:
S22步骤具体包括以下步骤:
1)本地配置引擎收到链路恢复请求后,根据控制寄存器的设定,打开相应通路的电源;
2)本地配置引擎通过保留通路,发送链路恢复请求,其中包含控制寄存器值。
7. 根据权利要求4所述的高速串行链路的通道资源拓展方法,其特征在于:
S24步骤具体包括以下步骤:
1)在收到链路恢复确认序列后,待恢复链路的电源均已打开;配置引擎在已打开的通路商发送同步序列TS1,使对方重新获取位锁定;
2)对方端口在收到同步序列TS1后,返回同步确认序列TS2,使本地端口重新获取位锁定。
CN201510183299.3A 2015-04-17 2015-04-17 一种高速串行链路的通道资源回收拓展方法 Active CN104915312B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510183299.3A CN104915312B (zh) 2015-04-17 2015-04-17 一种高速串行链路的通道资源回收拓展方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510183299.3A CN104915312B (zh) 2015-04-17 2015-04-17 一种高速串行链路的通道资源回收拓展方法

Publications (2)

Publication Number Publication Date
CN104915312A true CN104915312A (zh) 2015-09-16
CN104915312B CN104915312B (zh) 2017-12-29

Family

ID=54084388

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510183299.3A Active CN104915312B (zh) 2015-04-17 2015-04-17 一种高速串行链路的通道资源回收拓展方法

Country Status (1)

Country Link
CN (1) CN104915312B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112540940A (zh) * 2019-03-05 2021-03-23 英特尔公司 用于多通道链路的部分链路宽度状态
CN114679393A (zh) * 2022-05-30 2022-06-28 凯睿星通信息科技(南京)股份有限公司 基于流量分析的卫星互联网带宽控制方法、系统及装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1741488A (zh) * 2004-08-29 2006-03-01 华为技术有限公司 弹性分组环网中有效利用带宽资源的方法及装置
CN101557379A (zh) * 2009-05-21 2009-10-14 成都市华为赛门铁克科技有限公司 一种pcie接口的链路重组方法和装置
CN102164092A (zh) * 2011-05-23 2011-08-24 北京交通大学 一体化标识网络服务质量保证方法及系统
CN102656574A (zh) * 2009-12-04 2012-09-05 意法爱立信有限公司 用于可靠链路启动的方法和系统
US20130067127A1 (en) * 2011-08-24 2013-03-14 Nvidia Corporation Method and apparatus for interleaving bursts of high-speed serial interconnect link training with bus data transactions
CN103002064A (zh) * 2012-11-20 2013-03-27 中兴通讯股份有限公司 一种释放地址的方法、用户节点及远程接入服务器
US20140006670A1 (en) * 2012-06-27 2014-01-02 Mahesh Wagh Controlling A Physical Link Of A First Protocol Using An Extended Capability Structure Of A Second Protocol
CN103514133A (zh) * 2013-10-12 2014-01-15 江苏华丽网络工程有限公司 一种用于pcie高速链路管理的方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1741488A (zh) * 2004-08-29 2006-03-01 华为技术有限公司 弹性分组环网中有效利用带宽资源的方法及装置
CN101557379A (zh) * 2009-05-21 2009-10-14 成都市华为赛门铁克科技有限公司 一种pcie接口的链路重组方法和装置
CN102656574A (zh) * 2009-12-04 2012-09-05 意法爱立信有限公司 用于可靠链路启动的方法和系统
CN102164092A (zh) * 2011-05-23 2011-08-24 北京交通大学 一体化标识网络服务质量保证方法及系统
US20130067127A1 (en) * 2011-08-24 2013-03-14 Nvidia Corporation Method and apparatus for interleaving bursts of high-speed serial interconnect link training with bus data transactions
US20140006670A1 (en) * 2012-06-27 2014-01-02 Mahesh Wagh Controlling A Physical Link Of A First Protocol Using An Extended Capability Structure Of A Second Protocol
CN103002064A (zh) * 2012-11-20 2013-03-27 中兴通讯股份有限公司 一种释放地址的方法、用户节点及远程接入服务器
CN103514133A (zh) * 2013-10-12 2014-01-15 江苏华丽网络工程有限公司 一种用于pcie高速链路管理的方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112540940A (zh) * 2019-03-05 2021-03-23 英特尔公司 用于多通道链路的部分链路宽度状态
CN114679393A (zh) * 2022-05-30 2022-06-28 凯睿星通信息科技(南京)股份有限公司 基于流量分析的卫星互联网带宽控制方法、系统及装置

Also Published As

Publication number Publication date
CN104915312B (zh) 2017-12-29

Similar Documents

Publication Publication Date Title
US6804721B2 (en) Multi-point link aggregation spoofing
CN103198043B (zh) 一种改进的AHB to APB总线桥及其控制方法
EP1443723B1 (en) Method of communication for a media independent interface for a highly integrated ethernet network element
CN103534982B (zh) 保护业务可靠性的方法、设备及网络虚拟化系统
CN101626334B (zh) 通讯总线控制方法和装置
CN104980224A (zh) Fc-ae-1553数据交换模式设计、网络控制及节能方法
CN107347027A (zh) 一种基于EtherCAT的链路冗余通信系统
CN102724092A (zh) 一种Profibus-DP现场总线通信协议冗余主站
CN104145448A (zh) 针对在传统模式下操作的千兆比特介质独立接口的低功率空闲信令
CN102714590A (zh) 用于在不使业务中断的情况下切换1000base-t链路中的主装置/从装置计时的方法
CN101641889A (zh) 同步网络设备
US20130145191A1 (en) Universal serial bus device and method for power management
CN105005545A (zh) 线卡串口切换装置及方法
CN104915312A (zh) 一种高速串行链路的通道资源回收拓展方法
US9332567B1 (en) System for recovering unresponsive common public radio interface (CPRI) nodes
CN207853917U (zh) 一种从机、通讯扩展卡及组网系统
CN101986617A (zh) 一种实现路由器跨自治区域即插即用的方法
CN102111299A (zh) 冗余网络系统及其冗余实现方法
CN105991788A (zh) 基于nfc通讯实现从机网络地址分配的方法
CN107968738A (zh) 一种从机、通讯扩展卡及组网系统
CN104703296A (zh) 无线通信多跳网络链状及树状拓扑结构的链路休眠方法
CN111756659A (zh) 一种多主站EtherCAT网络实现方法及采用其的网络系统
EP3046287B1 (en) Port status synchronization method, and related device and system
CN110096114A (zh) 一种管理多个arm服务器节点的系统和方法
CN106330628A (zh) 基于以太网的接口速率控制方法及装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 215163 No. 9 Xuesen Road, Science and Technology City, Suzhou High-tech Zone, Jiangsu Province

Patentee after: Hexin Technology (Suzhou) Co.,Ltd.

Address before: No.9, Xuesen Road, science and Technology City, Suzhou high tech Zone, Suzhou City, Jiangsu Province

Patentee before: SUZHOU POWERCORE INFORMATION TECHNOLOGY Co.,Ltd.