CN1048370C - Atm通信系统 - Google Patents

Atm通信系统 Download PDF

Info

Publication number
CN1048370C
CN1048370C CN94113760A CN94113760A CN1048370C CN 1048370 C CN1048370 C CN 1048370C CN 94113760 A CN94113760 A CN 94113760A CN 94113760 A CN94113760 A CN 94113760A CN 1048370 C CN1048370 C CN 1048370C
Authority
CN
China
Prior art keywords
communication node
cell
mentioned
communication
communication system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN94113760A
Other languages
English (en)
Other versions
CN1112321A (zh
Inventor
青木薰
高野真隆
柳纯一郎
中野哲志
饭野美保
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of CN1112321A publication Critical patent/CN1112321A/zh
Application granted granted Critical
Publication of CN1048370C publication Critical patent/CN1048370C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks
    • H04L12/437Ring fault isolation or reconfiguration
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5603Access techniques
    • H04L2012/5609Topology
    • H04L2012/5612Ring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5603Access techniques
    • H04L2012/5609Topology
    • H04L2012/5613Bus (including DQDB)
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Small-Scale Networks (AREA)

Abstract

一种ATM通信系统,包括:由总线连接成环状的多个通信节点;设在各通信节点内的缓冲器;用于在相同的定时进行全部通信节点的信元分离的同步脉冲发生电路;设在各通信节点内的通信节点的安装位置信息和时隙发生器位置信息的存储装置;以及各通信节点根据这些位置信息自动地施行信元的接收发送的电路。

Description

ATM通信系统
在没有把各通信节点连接成环状的通信网络中,把共同的同步脉冲送给各通信节点、以使工作同步的方法是现有公知的技术。但是,在已把各通信节点连接成环状的通信网络中,还不存在上述同步方式。
另一方面,在多个通信节点相互之间进行信元发送和接收的ATM通信系统中,在信元的交换中使用空间交换、时间交换和总线交换等各种交换。
其中,对于使用了总线交换的ATM通信系统的结构,正在推行国际标准化,例如,有由美国电气电子工程师学会(IEEE)提出的“Distributed Queue Dual Bus Subnetwork of a Metropolitan AreaNetwork(市区网络的分配排队双总线子网络)”,即在IEEE 802.6(12.1990)中记载的分散行列型双总线方式(DQDB)。
该ATM通信系统这样构成:在多个通信节点与相邻通信节点之间用单向性的总线连接起来,以便从一个通信节点向相邻通信节点连接单向性的总线以传输信元,并从接收了该信元的通信节点进一步相邻通信节点之间用单向性的总线以传输信元。其特征是,在相反方向上进而具有同样的总线,当在该双总线上没有其他通信节点发送的信元时,通过在总线上对从输入线路输入的信元进行复用,通信节点进行发送,还有,通过从总线分离送到自己通信节点的信元,来进行信元的接收,从而高速地施行通信节点间的数据发送接收。
在该ATM通信系统中,使用在《B-ISDN入门)》(オ-ム出版社)第120页中记载的信元同步方法,作为在施行信元分离时找到信元首部的同步方法。
使用分散行列型双总线方式的ATM通信系统,使通信方向不同的两条总线在物理上分别作为环状总线,在这种情况下,为了使各通信节点的总线使用频度均衡化,设置逻辑上的总线始点和终点以施行通信量控制。即,在总线上流动的信元在各自总线的终点上被抛弃。也就是,不把信元的内容传送到超过该终点处。而且,该总线的始点和终点可以设定在各自总线上的任意位置上,也可以进行变更,该总线在逻辑上的始点即环的始点被称为时隙发生器。
还有,由于通信方向不同的两条总线存在各自总线的始点和终点,所以,在把信元从某个通信节点发送给其他通信节点的情况下,有必要判断在哪条总线上对发送的信元进行复用并发送。
迄今,该发送方向的选择是这样进行的:在各通信节点上设表,在该表中,中央处理装置设定发送方向。
在该ATM通信系统中,由于在各节点上进行信元的分离处理,所以,发送给相邻节点的信元延时了一个处理时间。而且,向相邻节点的传输延时也发生了。即,由相邻节点接收的信元首部相位对于发送侧节点的信元相位有了偏移。因此,在接收侧节点上,为了找出相位偏移了的信元首部以进行信元的分离处理,在《B-ISPN》入门(オ-ム出版社)第120页中记载的那样的通信节点上,从接收数据中抽出同步信号并找出信元的首部,用此方法使信元同步。
即,虽然使用现有环状多总线的数字通信网络能够实现高速通信,但为了其实现必须有下列那样的复杂装置及处理。
(1)由于在相邻通信节点包的首部位置偏移了一个信元处理时间,所以,为了使各通信接口部同步必须有复杂的同步方式。而且,在时隙发生器的位置被变更的情况下,由于信元的相位在时隙发生器位置的变更前后发生变化,故有全部的通信节点脱离了同步的缺点。
(2)为了确定数据的发送方向,在每个通信节点上必须以同专用表或其他的表相协调的形式具有通信总线同发送方向的关系,中央处理装置对每次呼叫都更新该表的内容以确定发送方向。为此,在时隙发生器的位置被变更的情况下,由于每次呼叫的发送方向发生变化,就必须改写各通信节点具有的表。
(3)在为了提高可靠性对通信节点进行复制化的情况下,在信元发送时分别识别两个系统并进行发送。即,中央处理装置必须在管理每次呼叫和每个系统中进行发送处理。
(4)在多个通信节点间从一个通信节点向多个通信节点发送信息的情况下,即,进行点对多点通信的情况下,虽然必须把信元发送给两条总线的每一条,但在上述文献等中却没有揭示具体的方法。
因此,本发明的目的是提供一种数字通信网络,使用以简单的装置结构和处理实现了高速通信的环状多总线,以解决上述现有技术的缺点。
即,本发明的第一目的是在连接成环状的各通信节点间提供一种经济的同步方式,而不是通过复杂的同步方式来进行。
本发明的第二目的是提供一种高速选定路线的方法,在数据发送方向的确定中不使用表,即,在时隙发生器位置被变更了的情况下,能简单地即时确定发送方向。
本发明的第三目的是在对通信节点进行复制化时提供一种简单高速的选定路线的方法。
为了达到上述目的,由下列结构形成本发明的ATM通信系统:
(1)用发送和接收分开的总线把多个通信节点的相邻通信节点相互间连接起来并成为环状结构。在各通信节点上设置缓冲器,以吸收相邻通信节点之间信元分离的定时偏移,即,校正定时偏移并使之相一致,通过以能够吸收信元的处理时间和传输延时时间的合计延迟时间的一定周期或其整数倍的周期来读出缓冲器,使在各通信节点上的信元分离的定时相位在全部通信节点上相同。
(2)在各通信节点上,作为通过在总线上的安装位置信息进行选定路线的方式,为此,设置存储节点在总线上的安装位置的存储器和存储改定了时隙发生器的通信节点安装位置的存储器,而且,设置发送方向确定部,以根据通信节点的安装位置信息和设定了时隙发生器的通信节点的位置信息来自动地确定来自各通信节点的信元发送方向。
(3)在为了提高可靠性对通信点进行复制化时,在多总线上的相邻安装位置上设置复制化的通信节点,并且,把相同的安装位置信息提供给这两个通信节点。进而设置设定位置变更部,随着正常时和故障时的状态来变更时隙发生器的设定位置。
(4)设置选定路线标识符提供部,一方面,对于点对点通信,提供对应于安装位置的选定路线标识符。具体的是,对于多个输出目标通信节点的组合,定义固有的选定路线标识符,由此,进行信元的选定路线。而且,在各通信节点的接收部上设置对信元的接收进行判定的表,和按照表的内容在总线上接收复用化了的信元的判定接收部。
其结果,本发明具有下述的优点。
第一,把在相邻连接的通信节点之间的信元传输中所需要的时间规定为等于各通信节点处理信元的时间即信元的周期,或者为信元周期的整数倍,因此,能够在全部通信节点上唯一地确定信元处理工作的定时,就不需要现有的复杂同步方式了。在由多总线连接通信节点的ATM通信系统中,在把多总线构成环状的情况下,能够不发生同步脱离而变更时隙发生器的位置。
第二,把多总线构成环状,给各通信节点提供安装位置信息和时隙发生器位置信息,并且通过各通信节点的安装位置信息进行通信节点间的选定路线,此时确定了确定信元发送方向的算法,因而,就没有必要象现有技术那样经常在两个方向上发送信元或把信元的发送方向设定到表上,就有降低通信业务量和简化选定路线信息管理的效果。
第三,通过把多总线构成为环状,在相邻位置上安装复制化的通信节点,对于这两个通信节点提供相同的安装位置信息,就能够利用同样的选定路线信息对复制化了的通信节点进行信元的选定路线,而且在故障发生时也没有必要进行选定路线信息的变更,就能构成服务性高的通信系统。
第四,对于多个通信节点的组合,对连接编号进行定义,由此,通过进行信元的选定路线,就能够支持点对多点通信。
第五,把通信节点内的信元接收部设置在信元发送部之后,还有,由于确定了进行回送时的算法,所述能通过总线容易地进行信元的回送,就没有必要象现有技术那样为了实现回送功能而设置复杂的电路,有小型化、低成本化的效果。
图1是本发明涉及的ATM通信系统的通信节点的简略结构图;
图2是通过多总线把通信节点连接成环状的ATM通信系统的结构图;
图3是表示各通信节点的信元复用处理的时序图;
图4是通信节点的信元发送部、信元接收部的结构图;
图5是通信节点的信元发送部内部的选定路线信息的表结构图;
图6是表示ATM通信系统的连接结构和向各通信节点的安装信息的提供方法的图;
图7是表示通信节点确定多总线发送方向的顺序的流程图;
图8是对通信节点进行复制化的ATM通信系统的结构图(正常时);
图9是对通信节点进行复制化的ATM通信系统的结构图(故障时);
图10是施行点对多点通信的节点的信元发送部、信元接收部的结构图;
图11是施行点对多点通信的信元发送部内部的选定路线信息的表结构图;
图12是表示确定施行点对多点通信情况下的发送方向的顺序流程图;
图13是在通信节点中带有回送功能的发送部和接收部的结构图;
图14是表示决定在通信节点中施行回送的情况下的发送方向的顺序流程图。
下面用附图对本发明所涉及的ATM通信系统的一个实施例详细说明。
实施例1:同步方式
图1示出本发明的ATM通信系统的各通信节点的简要结构。
图2示出连接多个通信节点的ATM通信系统的网络结构。
图3示出在网内的各通信节点上的信元的发送接收的时序。
如图1所示,通信节点1同多总线A和与总线A方向相反的多总线B相连接,并且由弹性缓冲器4(以下称为ES)和多存取控制部5构成。弹性缓冲器4对于各总线A和总线B吸收传输数据的相位差并把输出数据输出给输出线路16;多存取控制部5把从输入线路17输入的数据在总线A和总线B上进行信元复用和通信的控制,同时利用来自同步电路26的同步脉冲控制ES的读出定时。而且,把例如由图2所示那样的通信终端20同输出线路16和输入线路17相;连接。
图2是这样的情况:通过把通信节点1连接成多个环状并把通信终端20同各通信节点相连接,来构成通信网络。把相邻的通信节点1的总线A和总线B相继连接起来使其全体构成环状。此时,总线的始点(S)(时隙发生器)、总线的终点(E)分别存在于总线A和总线B上,在总线始点和总线终点之间流动的数据在总线始点被废弃了。
此时,如图3所示,发送给相邻的通信节点的信元由于在多存取控制部中的信元的处理时间和数据传输延时时间之和而发生相位偏移,故利用ES4吸收该相位偏移,从而使得在总线A和总线B上流的信元的相位相一致,以使来自各节点中的ES4读出的定时(由ES4吸收了相位偏移后的接收信元的始端相位)变成相等。
即,对各通信节点的总线A和总线B的信元的多处理定时成为图3所示那样,全部通信节点的总线A和总线B都能够在相同的定时从ES4读出。
由此,不必意识信元同步就能确定各通信节点的信元多处理定时。而且,尽管时隙发生器的位置发生变化信元的多处理的定时也不变化,因此,不需要现有的复杂的信元同步电路,尽管在时隙发生器的位置变更时,同步也不会发生偏移。
实施例2:信元发送接收方式
在下面的说明中,以下述情况为例表示信元发送接收方式的一个实施例,在图2所示的连接多个通信节点而构成的ATM通信系统中,对总线A在节点A上、对总线B在节点F上分别设置定义多总线的始端的时隙发生器位置。
(1)发送方式
图4是表示各通信节点1的详细结构(信元发送部和信元接收部的结构)的图。通信节点1由信元发送部6和信元接收部7构成,信元发送部6把从输入线路17输入的信元通过信元多处理部5发送给总线A或总线B;信元接收部7从总线A或总线B接收信元并输出给输出线路16。同步电路26把共同的同步脉冲送给各通信节点1,用于ES4的读出定时的控制。
其中,信元发送部6由下列部分构成:把表示输入和发送目标的关系的选定路线信息提供给输入的信元的选定路线信息提供部8;把信元分配给总线A或总线B的发送方向选择部9;对发送方向选择部9指示信元发送方向的发送方向指示部10;存储每个信元的选定路线信息的选定路线信息存储部11;存储通信节点1的总线上的安装位置的安装位置信息存储部12;和存储时隙发生器所设定的通信节点的总线上的位置信息的时隙发生器位置存储部13。信元接收部7由下列部分构成:与信元发送部6相同的安装位置信息存储部12;判定可否接收分别从总线A或总线B接收的信元的接收判定部15;及把从总线A或总线B接收的信元在输出线路16上进行复用并输出的信元输出部14。虽然在本实施例中在信元发送部6和信元接收部7两者中都设置了安装位置信息存储部12,但由于所存储的信息是相同的,所以,也可以在通信节点1的共同部分中仅设1个安装位置信息存储部12。25是处理器,用以设定安装位置信息存储部12和时隙发生器位置存储部13的数据。
图5表示50的结构,表50用于存储设在信元发送部6内的选定路线信息提供部8中的选定路线信息,在输入了的信元中,利用该表把作为首部(ヘッダ)信息的输入VPI/VCI变换成输出VPI/VCI,进而对其提供选定路线信息RTG,将其发送到总线上。
图6表示:对于连接多个通信节点时的系统结构(与图2相同),在设在各通信节点内的安装位置信息存储部12和时隙发生器位置存储部13中所设定的值的一个例子,根据该值,发送方向指示部10通过图7所示的顺序确定把信元发送给总线A或总线B中的哪一条。
下面说明本发明的信元发送方向确定方式的一个详细工作例子。
首先,沿着信元在总线A上流动的方向分配作为表示各通信节点A至F的物理配置和顺序的信息的安装位置“T”,由处理器25设定在安装位置存储部12中。在本实施例中,如图6中所示,对于节点A、B、C、D、E、F把T=0、1、2、3、4、5设定在各自的通信节点1的安装位置存储部12中。
其次,通过在总线A上设定了时隙发生器的通信节点的安装位置来定义时隙发生器的位置,由处理器25设定在时隙发生器位置存储部13中。在时隙发生器位置存储部13中设定的值为SG。在本实施例中,由于总线A的时隙发生器(S)设定在通信节点A上,所以,如图6中所示,把SG=0设定在各自的通信节点1的时隙发生器位置存储部13中。
然后,在选定路线信息提供部8中,把由接收节点的安装位置所定义的选定路线信息(以下定为R)提供每个信元,并存储在选定路线信息存储部11中。更具体地说,通过图5所示的选定路线信息提供表50,把作为从输入线路17输入的信元的首部信息的VPI/VCI从Hino(51)变换为Houto(52),作为选定路线信息对其提供发送目标的通信节点的安装位置信息Ro(53)。
在发送方向指示部10中,按照图7所示的顺序从T、SG、R的值确定发送方向。即,首先,分别比较T与SG及R与SG的值的大小。其中,在T和R同时小于SG的情况下(701、703都为yes)及T和R同时等于或大于SG的情况下(701、703都为no),比较T和R,在T小于R的情况下(704yes)把信元发送给总线A(705),否则(704 no)把信元发送给总线B(706)。此外,在T小于SG并且R等于或大小SG的情况下(701 yes,704 no)把信元发送给总线B。在T大于SG并且R小于SG的情况下(701 no,703 yes),把信元发送给总线A。该程序,通过逻辑电路或处理器所产生的硬件或软件控制能够容易地实现。
通过上述那样的结构和工作,在选定路线信息提供部8中确定信元的发送方向时,就不必具有现有技术中的通信总线和数据的发送方向表。在时隙发生器的位置被变更的情况下,可以只改写时隙发生器位置存储部13的内容,而不必象现有技术那样在每条通信总线上更新数据的发送方向,因此,就能缩短为了再次开通通信所需要的时间。
(2)接收方式
例如,在图6中把信元从通信节点B发送到通信节点E的情况下,通信节点B把通信节点E的安装位置信息“T=4”作为选定路线信息R提供给发送信元。即,作为R=4送出信元。由于安装们置信息T=1,时隙发生器位置信息SG=0被存储在通信节点B中,所以,通过图7所示的顺序确定把发送信元送给总线A。在通信节点E中,在接收判定部15中,把从总线A和总线B接收的信元的选定路线信息R同在安装位置信息存储部12中设定的安装位置信息T=4进行比较以判定信元的接收。判定的结果是,如果安装位置信息T同接收的信元选定路线信息R相一致,就把接收的信元作为发给自己节点的信元经过信元输出部14输出给输出线路16。在本实施例中,由于通信节点E的安装位置信息T=4,故接收选定路线信息R=4的信元。还有,通信节点C、D、F不接收选定路线信息R=4的信元。由此,通信节点E就能接收从通信节点B所发送的信元。
实施例3:通信节点复制化
图8表示:为提高可靠性对通信节点1进行复制化时的系统结构(通信节点的配置和安装位置信息的设定)。在本实施例中,表示把通信节点F和通信节点G进行复制化了的通信节点的结构。
在把通信节点进行复制化的情况下,必须把复制化了的节点F、G连接起来,以使能够在从其它通信节点进行观察时在总线的同一方向上同时看见它们。为此,把复制化的通信节点F和通信节点G安装在相邻的位置上,并且,在总线A上,禁止时隙发生器2S被设定在通信节点G上;在总线B上,禁止时隙发生器3S被设定在通信节点F上。对于安装位置信息“T”,把相同值设定在通信节点G和通信节点F中。在本实施例中,通信节点F,通信节点G都被设定为T=5。由此,对于被复制化了的通信节点,其它通信节点不必意识其复制化,同单一化的情况相同而提供相同的选定路线信息,与实施例2相同,就能够确定信元的发送方向而进行信元的发送接收。
其中,当在通信节点F中发生故障时,中央处理装置解除正常时的禁止事项,如图9所示,通过把时隙发生器2S,3S的位置在总线A上设定于通信节点G而在总线B上设定于通信节点E,把发生了故障的通信节点F与总线A和总线B切断。此时对各通信节点不必变更选定路线信息的提供方法和发送方向的确定方法,仅仅通过把各通信节点的时隙发生器位置存储部13的内容改写为SG=5,在故障时也能与实施例2相同,确定信元的发送方向并进行信元的发送接收。本发明并不仅限于通信节点的复制化,也能适用于多种冗余结构。
实施例4:多点通信
下面,用图10至图12,对点对多点通信的一个实施例进行说明。
图10是表示进行点对多点通信的通信节点1a的结构图;图11是表示在通信节点1a内部的选定路线信息提供部8-1中的表的结构图;图12表示在通信节点1a内部的发送方向指示部10-1中的发送方向确定顺序。
在选定路线信息提供部8-1中,对点对多点通信的信元提供与实施例1至3相同由接收节点的安装位置定义的选定路线信息(R),对点对多点通信的信元,定义成为(作为多点通信专用的选定路线信息的)点对多点通信的对象的接收节点每个组合的连接编号(下面,称为MC),并提供给它。
具体的是,在图11所示的选定路线信息提供表110中,对于点对点通信的信元,把其首部信息VPI/VCI从Hin1(1101)变换成Hout1(11-2),而且,提供作为点对点通信的发送目标的通信节点安装位置信息的R1(1103),以作为选定路线信息。对于点对多点通信的信元,把首部信息VPI/VCI从Hin 2(1104)变换成Hout 2(1105),并提供作为点对多点通信的发送目标的通信节点的组合信息的MCO(1106),以作为选定路线信息。
在发送方向指示部10-1中,按照图12的顺序由存储在选定路线信息存储部11-1中的选定路线信息R或MC及T、SG确定发送方向。在发送的信元为点对多点通信的信元时,向总线A和B两个方向发送(1201 yes);为点对点通信的信元时,(1201 no),由与图7的顺序相同的顺序确定发送方向。其中,在为点对多点通信的信元时,之所以把信元向总线A和B的两个方向上发送,是因为省去了对每一个、每一个发送目标确定发送方向的处理。
在接收侧,与实施例1至3相同,接收判定表18根据接收的信元的选定路线信息来判定可否接收信元,把通信节点应该接收的信元的选定路线信息(R和MC)保持为表形式,在接收到的信元选定路线信息与保持在表中的值相一致时,进行信元的接收。
例如,对于图6的结构,在从节点B对节点E和节点A进行点对多点通信的情况下,中央处理装置对于把节点E和节点A作为发送目标的组合的连接编号MC进行定义,将其设定于节点B的选定路线信息提供表中。还有,将定义了的连接编号MC也设定于节点A的节点A和节点E的接收判定表18中。例如,如果把MC=6定义为连接编号,则用于点对点通信的选定路线编号为1至5,因而就能作为在点对多点通信中专用的选定路线信息。而且,节点B按照图12中所示的顺序把该信元在总线A、总线B的两个方向发送。对节点A,从总线B接收该信元由于MC=6被设定在接收判定表18中,因而,接收信元。对节点E,从总线A接收该信元,由于MC=6被设定在接收判定表18中,所以接收信元。由此,就能实现点对多点通信。其中,由于通过发送目标的通信节点的组合来定义连接编号,如果发送目标的通信节点的组合是相同的,即使发送源的通信节点不同,也可以使用同一个连接编号。
实施例5:回送方式
下面,用图13和图14,对本发明的回送方式的一个实施例的工作进行说明。
图13是表示没有从输入线路17回送到输出线路16的功能时的通信节点1b的结构。此时,由于把通信节点内的来自总线的信元接收部7置于向着总线的信元发送部6之后,所以,在选定路线信息提供部8中提供把自己通信节点作为收话人的选定路线信息,即可回送。
发送方向指示部10-2按照图14的顺序确定发送方向。具体的是,首先,由中央处理装置在回送路线选择部19中设定总线A总线B中的哪一条作为回送路线,当T与R相等时(1401 yes),按照设定在回送路线选择部19中的回送路线把信元发送给总线A或总线B。总线A和总线B的接收判定部15分别在信元多处理部5的输出侧连接到多总线上,以判定信元的接收。作为回送路线,也可以固定在总线A或总线B上,而不要因送路线选择部19。
由此,就能容易地实现信元从输入线路17返回到输出线路16而不必设置用于回送功能的复杂电路,而且,此时,可以选择通过总线A回送或通过总线B回送。即,由于能够实现利用运用中的总线来回送,所以,通信节点的故障分析等维护运用操作的施行就变得容易起来。

Claims (18)

1.一种采用环状多总线的ATM通信系统,其特征在于包括:
通过传输信元的方向相反的两个传输装置而连接成环状的多个通信节点;
设在各通信节点中以进行信元的发送接收的缓冲装置,该缓冲装置同上述传输装置相连接;
同各通信节点相连接,发生从上述缓冲装置读出信元的时序脉冲的同步脉冲发生装置;
设在各通信节点中,把信元发送给上述传输装置的信元发送装置;以及
设在各通信节点中,从上述传输装置接收信元的信元接收装置。
2.根据权利要求1中所述的ATM通信系统,其特征在于:上述同步脉冲发生装置包括:以含有各通信节点的信元处理时间及来自相邻通信节点的传输延时时间的合计时间的第一时间或该第一时间的整数倍的周期,发生脉冲的装置。
3.根据权利要求2中所述的ATM通信系统,其特征在于,进一步包括:
设在各通信节点中,存储识别由上述传输装置连接的各通信节点的信息的第一存储装置;
设在各通信节点中,存储在环上成为信元发送始点的通信节点的信息的第二存储装置;以及
设在各通信节点中,根据上述第一、第二存储装置的信息来确定信元的发送方向的装置。
4.根据权利要求3中所述的ATM通信系统,其特征在于:其中,上述第一和第二存储装置分别包括存储在环上的各通信节点的安装位置的存储器。
5.根据权利要求3中所述的ATM通信系统,其特征在于:其中,上述第一存储装置包括存储在环上的各通信节点的安装位置的存储器;上述第二存储装置包括存储表示环的始端的时隙发生器的位置信息的存储器。
6.根据权利要求3中所述的ATM通信系统,其特征在于:其中,把上述通信节点中采取冗余结构的多个通信节点相邻地安装起来,上述第一和第二存储装置分别包括存储相同信息的存储器,并包括:当采取该冗余结构的通信节点中的一个发生故障时,在把发生故障的通信节点与环切断的位置上变更环的始点,同时变更存储在上述第二存储装置中的信息的装置。
7.根据权利要求3中所述的ATM通信系统,其特征在于:其中,上述各通信节点进一步包括把表示多个发送目标通信节点的信息提供给信元的装置。
8.根据权利要求3中所述的ATM通信系统,其特征在于:其中,上述信元接收装置设在上述信元发送装置的输出侧。
9.根据权利要求8中所述的ATM通信系统,其特征在于:其中,上述各通信节点进一步包括把自己通信节点指定为接收目标通信节点的装置。
10.根据权利要求8中所述的ATM通信系统,其特征在于:其中,上述各通信节点进一步包括从上述两个传送装置选择出一个的装置。
11.根据权利要求1中所述的ATM通信系统,其特征在于进一步包括:
设在各通信节点中,存储识别由上述传输装置连接的各通信节点的信息的第一存储装置;
设在各通信节点中,存储在环上成为信元发送始点的通信节点的信息的第二存储装置;以及
设在各通信节点中,根据上述第一、第二存储装置的信息来确定信元发送方向的装置。
12.根据权利要求11中所述的ATM通信系统,其特征在于:其中,上述第一和第二存储装置分别包括存储在环上的各通信节点的安装位置的存储器。
13.根据权利要求11中所述的ATM通信系统,其特征在于:其中,上述第一存储装置包括存储在环上的各通信节点的安装位置的存储器;上述第二存储装置包括存储表示环的始端的时隙发生器的位置信息的存储器。
14.根据权利要求11中所述的ATM通信系统,其特征在于:其中,把上述通信节点中采取冗余结构的多个通信节点相邻地安装起来,上述第一和第二存储装置分别包括存储相同信息的存储器,并包括:当采取该冗余结构的通信节点中的一个发生故障时,在把发生故障的通信节点与环切断的位置上变更环的始点,同时变更存储在上述第二存储装置中的信息的装置。
15.根据权利要求11中所述的ATM通信系统,其特征在于:其中,上述各通信节点进一步包括把表示多个发送目标通信节点的信息提供给信元的装置。
16.根据权利要求1中所述的ATM通信系统,其特征在于:
上述接收装置位于上述信元发送装置的输出侧。
17.根据权利要求16中所述的ATM通信系统,其特征在于:其中,上述各通信节点进一步包括把自己通信节点指定为接收目标通信节点的装置。
18.根据权利要求16中所述的ATM通信系统,其特征在于:其中,上述各通信节点进一步包括从上述两个传输装置中选择出一个的装置。
CN94113760A 1993-10-01 1994-09-30 Atm通信系统 Expired - Fee Related CN1048370C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP246563/93 1993-10-01
JP24656393A JP3463329B2 (ja) 1993-10-01 1993-10-01 通信ノード

Publications (2)

Publication Number Publication Date
CN1112321A CN1112321A (zh) 1995-11-22
CN1048370C true CN1048370C (zh) 2000-01-12

Family

ID=17150280

Family Applications (1)

Application Number Title Priority Date Filing Date
CN94113760A Expired - Fee Related CN1048370C (zh) 1993-10-01 1994-09-30 Atm通信系统

Country Status (3)

Country Link
JP (1) JP3463329B2 (zh)
KR (1) KR0136071B1 (zh)
CN (1) CN1048370C (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100938437B1 (ko) * 2007-10-17 2010-01-25 김상훈 제1마개와 그에 결합되는 제2마개를 구비한 병마개

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5150356A (en) * 1990-07-27 1992-09-22 Nec Corporation Dual-ring atm communications system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5150356A (en) * 1990-07-27 1992-09-22 Nec Corporation Dual-ring atm communications system

Also Published As

Publication number Publication date
KR950013112A (ko) 1995-05-17
JPH07107104A (ja) 1995-04-21
CN1112321A (zh) 1995-11-22
KR0136071B1 (ko) 1998-06-01
JP3463329B2 (ja) 2003-11-05

Similar Documents

Publication Publication Date Title
US5612953A (en) Multi-media serial line switching adapter for parallel networks and heterogeneous and homologous computer systems
US5535373A (en) Protocol-to-protocol translator for interfacing disparate serial network nodes to a common parallel switching network
Tobagi Fast packet switch architectures for broadband integrated services digital networks
US5467347A (en) Controlled access ATM switch
US5691984A (en) Compact, adaptable brouting switch
EP0366935B1 (en) High-speed switching system with flexible protocol capability
EP0243692B1 (en) Distributed voice-data switching on multi-stage interconnection networks
US4768190A (en) Packet switching network
CN1056968A (zh) 数据单元交换机
US7324537B2 (en) Switching device with asymmetric port speeds
CN1264531A (zh) 具有时间标记功能的交换阵列布置
CN1440608A (zh) 具有网格化底板的系统以及用于通过该系统传输数据的过程
CN1221919A (zh) 在处理器单元之间交换数据的系统
EP0562184B1 (en) Multicast packet generation device for a packet switching telecommunication system
CN1048370C (zh) Atm通信系统
CN87101676A (zh) 在多个处理单元之间交换消息的网络
US7254139B2 (en) Data transmission system with multi-memory packet switch
DE68925830T2 (de) Vorrichtung zur Vermittlung eines konzentrierten Kommunikationspaketverkehrs
EP0505781B1 (en) Multi-media serial line switching adapter for parallel networks and heterogeneous and homologous computer system
JP2594918B2 (ja) 分散形交換システム
Rahnema The fast packet ring switch: A high-performance efficient architecture with multicast capability
US20020089981A1 (en) Expandable self-route multi-memory packet switch with a configurable multicast mechanism
CN1098236A (zh) 用于支持远离用户线路设备的线路群装置的装置方法
Suda et al. Tree LANs with collision avoidance: protocol, switch architecture, and simulated performance
CN1784669A (zh) 用于发送数据的处理系统和方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee