CN104778104A - 一种串行数据通信总线的检错方法和串行数据通信总线 - Google Patents

一种串行数据通信总线的检错方法和串行数据通信总线 Download PDF

Info

Publication number
CN104778104A
CN104778104A CN201510186314.XA CN201510186314A CN104778104A CN 104778104 A CN104778104 A CN 104778104A CN 201510186314 A CN201510186314 A CN 201510186314A CN 104778104 A CN104778104 A CN 104778104A
Authority
CN
China
Prior art keywords
communication module
error detection
data bag
prefab
serial data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510186314.XA
Other languages
English (en)
Other versions
CN104778104B (zh
Inventor
孟庆尧
黄彬彬
谢俊红
朱雳雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Quanlu Communication Signals Research And Design Institute Co Ltd
CRSC Research and Design Institute Group Co Ltd
Original Assignee
Beijing Quanlu Communication Signals Research And Design Institute Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Quanlu Communication Signals Research And Design Institute Co Ltd filed Critical Beijing Quanlu Communication Signals Research And Design Institute Co Ltd
Priority to CN201510186314.XA priority Critical patent/CN104778104B/zh
Publication of CN104778104A publication Critical patent/CN104778104A/zh
Application granted granted Critical
Publication of CN104778104B publication Critical patent/CN104778104B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本申请公开了一种串行数据通信总线的检错方法和串行数据通信总线,该方法应用于具有二乘二取二结构的串行数据通信总线。该方法能够触发主设备的各个通信模块相互和/或向从设备发送不同类型的检错预制数据包,实现对不同故障模式的模拟,如二乘二取二功能故障的模拟、校验功能故障的模拟以及包编号检测功能故障的模拟。进一步,根据主设备和/或从设备各个通信模块的反馈信号,确定串行通信总线的是否正常。由以上可知,本发明通过对串行通信数据总线的故障模拟,实现对串行通信数据总线的检测,提高了串行数据通信总线的安全性。

Description

一种串行数据通信总线的检错方法和串行数据通信总线
技术领域
本申请涉及数据传输领域,更具体地说,涉及一种串行数据通信总线的检错方法和串行数据通信总线。
背景技术
在安全硬件故障平台中,安全可靠的短距离通信是一个重大的挑战。常见的短距离串行数据通信总线协议包括:SPI通信总线协议,I2C通信总线协议、Uart通信总线协议等。
当前的串行数据通信总线包括主设备和从设备。主设备和从设备均采用二乘二取二结构,其中主设备包括:第一通信模块和第二通信模块,从设备包括第三通信模块和第四通信模块。主设备的第一通信模块和从设备的第三通信模块对应,主设备的第二通信模块和从设备的第四通信模块对应。主设备的各个通信模块之间可实现数据的交互,同样从设备的各个通信模块之间也可实现数据的交互。
由于传统的串行数据通信总线均不具备自我检错能力,当系统通信受到干扰,通信链路发生故障导致通信中断或通信错误时,系统不能够及时对故障进行识别,因而传统的串行通信总线的安全性低。
发明内容
有鉴于此,本申请提供一种串行数据通信总线的检错方法和串行数据通信总线,提高串行通信总线的安全性。
为了实现上述目的,现提出的方案如下:
一种串行数据通信总线的检错方法,所述方法应用于具有二乘二取二结构的串行数据通信总线,所述串行数据通信总线包括主设备和从设备,包括:
触发主设备中的各个通信模块相互和/或向从设备中的各个通信模块发送相应的检错预制数据包;
接收所述主设备和/或所述从设备中的各个通信模块依据相应的检错预制数据包生成的检错反馈信号,对所述串行数据通信总线进行检错。
优选的,所述触发主设备中的各个通信模块相互发送相应的检错预制数据包,包括:
触发所述主设备的第一通信模块向所述主设备的第二通信模块发送第一检错预制数据包;
触发所述主设备的第二通信模块向所述主设备的第一通信模块发送第二检错预制数据包;
其中所述第一检错预制数据包和所述第二检错预制数据包不同。
优选的,所述触发主设备中的各个通信模块向从设备中的各个通信模块发送相应的检错预制数据包,包括:
触发所述主设备的第一通信模块向所述从设备的第三通信模块发送第三检错预制数据包;
触发所述主设备的第二通信模块向所述从设备的第四通信模块发送第三检错预制数据包;
其中所述第三检错预制数据包的校验帧异常。
优选的,所述触发主设备中的各个通信模块向从设备中的各个通信模块发送相应的检错预制数据包,包括:
触发所述主设备的第一通信模块向所述从设备的第三通信模块发送第四检错预制数据包;
触发所述主设备的第二通信模块向所述从设备的第四通信模块发送第四检错预制数据包;
其中所述第四检错预制数据包的包编号异常。
优选的,所述接收所述主设备中的各个通信模块依据相应的检错预制数据包生成的检错反馈信号,对所述串行数据通信总线进行检错,包括:
接收所述主设备的第一通信模块依据所述第二检错预制数据包生成的反馈信号,所述主设备的第二通信模块依据所述第一检错预制数据包生成的反馈信号;
根据所述第一通信模块和第二通信模块生成的所述反馈信号,对所述串行数据通信总线的二乘二取二功能进行检错;
其中若所述第一通信模块和所述第二通信模块的所述反馈信号表征所述第一检错预制数据包和所述第二检错预制数据包不同时,则确定串行数据通信总线的二乘二取二功能正常。
优选的,所述接收所述从设备中的各个通信模块依据相应的检错预制数据包生成的检错反馈信号,对所述串行数据通信总线进行检错,包括:
接收所述从设备的第三通信模块依据所述第三检错预制数据包生成的反馈信号,所述从设备的第四通信模块依据所述第三检测预制数据包生成的反馈信号;
根据所述第三通信模块和所述第四通信模块生成的所述反馈信号,对所述串行数据通信总线的校验功能进行检错;
其中,若所述第三通信模块和所述第四通信模块的反馈信号表征所述第三检错预制数据包校验帧错误时,则确定串行数据通信总线的校验功能正常。
优选的,所述接收所述从设备中的各个通信模块依据相应的检错预制数据包生成的检错反馈信号,对所述串行数据通信总线进行检错,包括:
接收所述从设备的第三通信模块依据所述第四检错预制数据包生成的反馈信号,所述从设备的第四通信模块依据所述第四检测预制数据包生成的反馈信号;
根据所述第三通信模块和所述第四通信模块生成的所述反馈信号,对所述串行数据通信总线的包编号检测功能进行检错;
其中,所述第三通信模块和所述第四通信模块的反馈信号表征所述第三检错预制数据包的包编号错误时,则确定串行数据通信总线的包编号检测功能正常。
一种串行数据通信总线,所述串行数据通信总线采用以上所述的检错方法进行自我检错。
经由上述技术方案可知,本申请公开了一种串行数据通信总线的检错方法和串行数据通信总线,该方法应用于具有二乘二取二结构的串行数据通信总线。该方法能够触发主设备的各个通信模块相互和/或向从设备发送不同类型的检错预制数据包,实现对不同故障模式的模拟,如二乘二取二功能故障的模拟、校验功能故障的模拟以及包编号检测功能故障的模拟。进一步,根据主设备和/或从设备各个通信模块的反馈信号,确定串行通信总线的是否正常。由以上可知,本发明通过对串行通信数据总线的故障模拟,实现对串行通信数据总线的检测,提高了串行数据通信总线的安全性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1示出了本发明一个实施例公开的一种串行数据通信总线的检错方法的流程示意图;
图2示出了本发明另一个实施例公开的一种串行数据通信总线的检错方法的流程示意图;
图3示出了本发明另一个实施例公开的一种串行数据通信总线的检错方法的流程示意;
图4示出了本发明另一个实施例公开的一种串行数据通信总线的检错方法的流程示意。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1示出了本发明一个实施例公开的一种串行数据通信总线的检错方法的流程示意图。
该方法包括:
101:触发主设备中的各个通信模块相互和/或向从设备中的各个通信模块发送相应的检错预制数据包。
基于二取二乘二结构的串行数据通信总线包括主设备和从设备。其中主设备和从设备均包括多个互为冗余的通信模块。比如在一个实施例中主设备包括第一通信模块和第二通信模块,从设备包括第三通信模块和第四通信模块。主设备的各个通信模块可实现数据的互访,同理从设备的各个通信模块也可实现数据的互访。在实际的数据传输过程中,主设备的第一通信模块将待发送的数据包发送至从设备的第三通信模块中,第二通信模块将待发送的数据包发送至第四通信模块中。
102::接收所述主设备和/或所述从设备中的各个通信模块依据相应的检错预制数据包生成的检错反馈信号,对所述串行数据通信总线进行检错。
图2示出了本发明一个实施例公开的一种串行数据通信总线的检错方法的流程示意图。
在本实施例中该方法可实现对串行数据通信总线二乘二取二功能的检测。
由图2可知,该方法包括:
201:触发所述主设备的第一通信模块向所述主设备的第二通信模块发送第一检错预制数据包,第二通信模块向所述主设备的第一通信模块发送第二检错预制数据包。
需要说明的是,在正常状态下主设备的第一通信模块和第二通信模块所发送的数据包相同。在本实施例中,为了判断串行数据通信总线的二乘二取二功能是否正常,本实施例触发主设备的第一通信模块和第二通信模块发送不同的数据包。
202:接收所述主设备的第一通信模块依据所述第二检错预制数据包生成的反馈信号,第二通信模块依据所述第一检错预制数据包生成的反馈信号。
主设备的第一通信模块和第二通信模块之间可实现模块之间的互相访问,即主设备的第一通信模块在将数据包发送至从设备的第三通信模块时,同时将该数据包发送至主设备的第二通信模块。同样,主设备的第二通信模块在将数据包发送至从设备的第四通信模块时,同时将数据包发送至第一通信模块。
203:根据所述第一通信模块和第二通信模块生成的所述反馈信号,对所述串行数据通信总线的二乘二取二功能进行检错。
其中若第一通信模块的反馈信号和第二通信模块的反馈信号表征所述第一检错预制数据包和所述第二检错预制数据包不同时,则确定串行数据通信总线的二乘二取二功能正常。
由于在本实施例中,当第一通信模块和第二通信模块能够意识到彼此所发的数据包不同时,则确定该串行数据通信总线的二取二乘二功能正常。
图3示出了本发明另一个实施例公开的一种串行数据通信总线的检错方法的流程示意图。
301:触发所述主设备的第一通信模块向所述从设备的第三通信模块发送第三检错预制数据包,第二通信模块向所述从设备的第四通信模块发送第三检错预制数据包。
串行数据通信总线所发送的数据包括通常包括数据内容、校验帧和包编号。其中,不同的数据包的校验帧不同,包编号也不同。也就是说,数据包与校验帧和包编号一一对应。在本实施例中,采用校验帧异常的第三检错预制数据包判断串行数据总线的校验功能是否正常。
302:接收所述从设备的第三通信模块依据所述第三检错预制数据包生成的反馈信号,第四通信模块依据所述第三检错预制数据包生成的反馈信号。
303:根据所述第三通信模块和所述第四通信模块生成的所述反馈信号,对所述串行数据通信总线的校验功能进行检错。
其中,若所述第三通信模块和所述第四通信模块的反馈信号表征所述第三检错预制数据包校验帧错误时,则确定串行数据通信总线的校验功能正常。
图4示出了本发明另一个实施例公开的一种串行数据通信总线的检错方法的流程示意。
由图4可知,在本实施例中该方法包括:
401:触发所述主设备的第一通信模块向所述从设备的第三通信模块发送第四检错预制数据包,第二通信模块向所述从设备的第四通信模块发送第四检错预制数据包。
需要说明的是,所述第四检错预制数据包的包编号异常。
402:接收所述从设备的第三通信模块依据所述第四检错预制数据包生成的反馈信号,第四通信模块依据所述第四检测预制数据包生成的反馈信号。
403:根据所述第三通信模块和所述第四通信模块生成的所述反馈信号,对所述串行数据通信总线的包编号检测功能进行检错。
其中,若所述第三通信模块和所述第四通信模块的反馈信号表征所述第三检错预制数据包的包编号错误时,则确定串行数据通信总线的包编号检测功能正常。
由于不同的数据包具有不同的包编号,本发明在验证串行数据总线总线的包编号检测功能是否正常时,可触发主设备的第一通信模块和第二通信模块发送编号异常的数据包,如可连续发送两个编号相同的数据包。
由以上实施例可知,本申请公开了一种串行数据通信总线的检错方法和串行数据通信总线,该方法应用于具有二乘二取二结构的串行数据通信总线。该方法能够触发主设备的各个通信模块相互和/或向从设备发送不同类型的检错预制数据包,实现对不同故障模式的模拟,如二乘二取二功能故障的模拟、校验功能故障的模拟以及包编号检测功能故障的模拟。进一步,根据主设备和/或从设备各个通信模块的反馈信号,确定串行通信总线的是否正常。由以上可知,本发明通过对串行通信数据总线的故障模拟,实现对串行通信数据总线的检测,提高了串行数据通信总线的安全性。
需要说明的是,本发明还公开了一种串行数据通信总线,该串行数据通信总线可采用上述的检错方法实现自我检错。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (8)

1.一种串行数据通信总线的检错方法,所述方法应用于具有二乘二取二结构的串行数据通信总线,所述串行数据通信总线包括主设备和从设备,其特征在于,包括:
触发主设备中的各个通信模块相互和/或向从设备中的各个通信模块发送相应的检错预制数据包;
接收所述主设备和/或所述从设备中的各个通信模块依据相应的检错预制数据包生成的检错反馈信号,对所述串行数据通信总线进行检错。
2.根据权利要求1所述的方法,其特征在于,所述触发主设备中的各个通信模块相互发送相应的检错预制数据包,包括:
触发所述主设备的第一通信模块向所述主设备的第二通信模块发送第一检错预制数据包;
触发所述主设备的第二通信模块向所述主设备的第一通信模块发送第二检错预制数据包;
其中所述第一检错预制数据包和所述第二检错预制数据包不同。
3.根据权利要求1所述的方法,其特征在于,所述触发主设备中的各个通信模块向从设备中的各个通信模块发送相应的检错预制数据包,包括:
触发所述主设备的第一通信模块向所述从设备的第三通信模块发送第三检错预制数据包;
触发所述主设备的第二通信模块向所述从设备的第四通信模块发送第三检错预制数据包;
其中所述第三检错预制数据包的校验帧异常。
4.根据权利要求1所述的方法,其特征在于,所述触发主设备中的各个通信模块向从设备中的各个通信模块发送相应的检错预制数据包,包括:
触发所述主设备的第一通信模块向所述从设备的第三通信模块发送第四检错预制数据包;
触发所述主设备的第二通信模块向所述从设备的第四通信模块发送第四检错预制数据包;
其中所述第四检错预制数据包的包编号异常。
5.根据权利要求2所述的方法,其特征在于,所述接收所述主设备中的各个通信模块依据相应的检错预制数据包生成的检错反馈信号,对所述串行数据通信总线进行检错,包括:
接收所述主设备的第一通信模块依据所述第二检错预制数据包生成的反馈信号,所述主设备的第二通信模块依据所述第一检错预制数据包生成的反馈信号;
根据所述第一通信模块和第二通信模块生成的所述反馈信号,对所述串行数据通信总线的二乘二取二功能进行检错;
其中若所述第一通信模块和所述第二通信模块的所述反馈信号表征所述第一检错预制数据包和所述第二检错预制数据包不同时,则确定串行数据通信总线的二乘二取二功能正常。
6.根据权利要求3所述的方法,其特征在于,所述接收所述从设备中的各个通信模块依据相应的检错预制数据包生成的检错反馈信号,对所述串行数据通信总线进行检错,包括:
接收所述从设备的第三通信模块依据所述第三检错预制数据包生成的反馈信号,所述从设备的第四通信模块依据所述第三检测预制数据包生成的反馈信号;
根据所述第三通信模块和所述第四通信模块生成的所述反馈信号,对所述串行数据通信总线的校验功能进行检错;
其中,若所述第三通信模块和所述第四通信模块的反馈信号表征所述第三检错预制数据包校验帧错误时,则确定串行数据通信总线的校验功能正常。
7.根据权利要求4所述的方法,其特征在于,所述接收所述从设备中的各个通信模块依据相应的检错预制数据包生成的检错反馈信号,对所述串行数据通信总线进行检错,包括:
接收所述从设备的第三通信模块依据所述第四检错预制数据包生成的反馈信号,所述从设备的第四通信模块依据所述第四检测预制数据包生成的反馈信号;
根据所述第三通信模块和所述第四通信模块生成的所述反馈信号,对所述串行数据通信总线的包编号检测功能进行检错;
其中,所述第三通信模块和所述第四通信模块的反馈信号表征所述第三检错预制数据包的包编号错误时,则确定串行数据通信总线的包编号检测功能正常。
8.一种串行数据通信总线,其特征在于,所述串行数据通信总线采用权利要求1至权利要求7中任意一项权利要求所述的检错方法进行自我检错。
CN201510186314.XA 2015-04-20 2015-04-20 一种串行数据通信总线的检错方法和串行数据通信总线 Active CN104778104B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510186314.XA CN104778104B (zh) 2015-04-20 2015-04-20 一种串行数据通信总线的检错方法和串行数据通信总线

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510186314.XA CN104778104B (zh) 2015-04-20 2015-04-20 一种串行数据通信总线的检错方法和串行数据通信总线

Publications (2)

Publication Number Publication Date
CN104778104A true CN104778104A (zh) 2015-07-15
CN104778104B CN104778104B (zh) 2018-12-04

Family

ID=53619585

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510186314.XA Active CN104778104B (zh) 2015-04-20 2015-04-20 一种串行数据通信总线的检错方法和串行数据通信总线

Country Status (1)

Country Link
CN (1) CN104778104B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107423179A (zh) * 2017-07-21 2017-12-01 中国电子科技集团公司第二十九研究所 一种基于板间互连实现高速总线连通性测试的方法及装置
CN108958997A (zh) * 2018-05-23 2018-12-07 哈尔滨工业大学 串行总线故障模拟系统及模拟方法
CN111382018A (zh) * 2018-12-29 2020-07-07 上海复控华龙微系统技术有限公司 串行通信的故障检测方法及装置、可读存储介质
CN112184926A (zh) * 2020-09-14 2021-01-05 南京通用电器有限公司 基于动态变化加密数据包防止计价器作弊的方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060010352A1 (en) * 2004-07-06 2006-01-12 Intel Corporation System and method to detect errors and predict potential failures
CN101661420A (zh) * 2009-08-28 2010-03-03 中兴通讯股份有限公司 外部总线检测装置及方法
CN102222032A (zh) * 2011-05-20 2011-10-19 哈尔滨工业大学 一种1394总线的故障注入装置及方法
CN103176870A (zh) * 2013-03-21 2013-06-26 中国铁道科学研究院 一种多模式信息交互的冗余安全计算机平台
CN104503350A (zh) * 2014-12-26 2015-04-08 北京汽车股份有限公司 双冗余can总线的实现方法和控制器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060010352A1 (en) * 2004-07-06 2006-01-12 Intel Corporation System and method to detect errors and predict potential failures
CN101661420A (zh) * 2009-08-28 2010-03-03 中兴通讯股份有限公司 外部总线检测装置及方法
CN102222032A (zh) * 2011-05-20 2011-10-19 哈尔滨工业大学 一种1394总线的故障注入装置及方法
CN103176870A (zh) * 2013-03-21 2013-06-26 中国铁道科学研究院 一种多模式信息交互的冗余安全计算机平台
CN104503350A (zh) * 2014-12-26 2015-04-08 北京汽车股份有限公司 双冗余can总线的实现方法和控制器

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107423179A (zh) * 2017-07-21 2017-12-01 中国电子科技集团公司第二十九研究所 一种基于板间互连实现高速总线连通性测试的方法及装置
CN108958997A (zh) * 2018-05-23 2018-12-07 哈尔滨工业大学 串行总线故障模拟系统及模拟方法
CN108958997B (zh) * 2018-05-23 2022-03-04 哈尔滨工业大学 串行总线故障模拟系统及模拟方法
CN111382018A (zh) * 2018-12-29 2020-07-07 上海复控华龙微系统技术有限公司 串行通信的故障检测方法及装置、可读存储介质
CN112184926A (zh) * 2020-09-14 2021-01-05 南京通用电器有限公司 基于动态变化加密数据包防止计价器作弊的方法及装置
CN112184926B (zh) * 2020-09-14 2022-11-04 南京通用电器有限公司 基于动态变化加密数据包防止计价器作弊的方法及装置

Also Published As

Publication number Publication date
CN104778104B (zh) 2018-12-04

Similar Documents

Publication Publication Date Title
CN205068381U (zh) 一种用于轨道交通的安全计算机平台
CN201293929Y (zh) 地铁用通用安全型输入输出控制器
CN104778104A (zh) 一种串行数据通信总线的检错方法和串行数据通信总线
CN103023588A (zh) 一种轨道交通中应答器模拟系统及测试系统
WO2015143750A1 (zh) 一种高速铁路列车运行控制车载系统故障逻辑建模方法
CN104503350B (zh) 双冗余can总线的实现方法和控制器
CN107065830A (zh) 一种基于仲裁方式的双冗余热备份系统
CN106162710A (zh) 故障检测装置、方法和系统
CN101876928A (zh) 一种二乘二取二系统的同步方法和设备
CN101694588A (zh) 一种二乘二取二主备控制切换系统和方法
CN103530211A (zh) 一种基于uvm平台的pcie回环自检测的方法
CN110667646A (zh) 与轨道电路共用传输通道的计轴设备及轨道电路监控系统
CN105510743A (zh) 继电器io驱采模拟方法和系统、驱采测试系统
CN102355378B (zh) 一种载波通道测试系统
CN202847604U (zh) 车辆gps终端的防拆系统
CN102281103B (zh) 基于模糊集合解算的光网络多故障恢复方法
CN106452668B (zh) 一种基于fpga的ied双通道数据传输和双逻辑校验系统及方法
CN212031662U (zh) Zpw2000a轨道电路测试验证平台
CN103137227B (zh) 核电站安全级dcs的软件共模故障检测系统及其控制方法
CN105922261B (zh) 一种机器人控制装置及其控制方法
CN103399572A (zh) 设备故障检测方法和装置
CN107370516A (zh) 无线通讯的方法、终端设备及计算机可读存储介质
CN111786842B (zh) 数据处理方法及硬件在环测试系统
CN107024921A (zh) 多功能车辆总线故障模拟装置
CN107347003A (zh) 自动切换通讯线路的方法和装置及风力发电机组

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
C53 Correction of patent of invention or patent application
CB02 Change of applicant information

Address after: 100073, Huayuan 18, Fengtai District, Beijing

Applicant after: BEIJING NATIONAL RAILWAY RESEARCH & DESIGN INSTITUTE OF SIGNAL & COMMUNICATION GROUP LTD.

Address before: 100073, Huayuan 18, Fengtai District, Beijing

Applicant before: Beijing Quanlu Communication Signals Research and Design Institute Co., Ltd.

COR Change of bibliographic data

Free format text: CORRECT: APPLICANT; FROM: BEIJING QUANLU COMMUNICATION SIGNALS RESEARCH AND DESIGN INSTITUTE CO., LTD. TO: BEIJING NATIONAL RAILWAY RESEARCH + DESIGN INSTITUTE OF SIGNAL + COMMUNICATION GROUP CO., LTD.

CB03 Change of inventor or designer information

Inventor after: Meng Qingyao

Inventor after: He Haoyang

Inventor after: Du Yongxiang

Inventor after: Huang Binbin

Inventor before: Meng Qingyao

Inventor before: Huang Binbin

Inventor before: Xie Junhong

Inventor before: Zhu Lixiong

COR Change of bibliographic data
GR01 Patent grant
GR01 Patent grant