1.实施方式
2.修改例
<1.实施方式>
[数字广播接收系统的配置实例]
图1是根据实施方式的数字广播接收系统10的配置实例。在本文中讨论的是处理三个传输流的实例。然而,允许通过本技术处理的传输流的数量不限于这个数量。接收系统10由主机装置(Host Device)100、以及CAM模块(CAM Module)200构成。主机装置100是诸如电视接收器(TV Set)和机顶盒(Set-top Box)的电子装置。
主机装置100包括微处理器(Microprocessor)101、调谐器(Tuners)102-1、102-2以及102-3和解调器(Demodulators)103-1、103-2、以及103-3。主机装置100进一步包括通用接口控制器(Common InterfaceController)104、解复用器(Demultiplexers)105-1、105-2、以及105-3。主机装置100进一步包括MPEG解码器(MPEG Decoders)106-1、106-2、以及106-3。
微处理器101控制主机装置100的各个单元的操作。调谐器102-1、102-2、以及102-3接收分别从广播站发送的传输流TS1、TS2、以及TS3的RF调制信号。调谐器102-1、102-2、以及102-3随后将所接收的RF调制信号降频转换为中频处的信号并将转换的信号作为输入向解调器103-1、103-2、以及103-3输出。解调器103-1、103-2、以及103-3在降频转换之后解调中频下的IF调制信号以分别获得基带传输流TS1、TS2、以及TS3。
通用接口控制器104合成在解调器103-1、103-2、以及103-3获得的传输流TS1、TS2、以及TS3以创建合成流,并且与CAM模块200交换合成流,即,向CAM模块200发送合成流并从CAM模块200接收合成流。通用接口控制器104和CAM模块200经由DVB-CI通用接口(DVB-CICommon Interface)或CI+通用接口(CI+Common Interface)被连接。
每个传输流包含基于分时的多个服务信道的PID数据包(TSP:传输流数据包)。通用接口控制器104在从每个传输流移除未被选择的(信道选择的)服务信道的PID数据包的同时进行互换。采用该方法是为了减小发送位率。随后将描述通用接口控制器104的详细配置。
解复用器105-1、105-2、以及105-3从在通用接口控制器104获得的传输流TS1、TS2、以及TS3提取被选择的(信道选择的)服务信道的PID数据包。这些PID数据包是视频和音频PID数据包。MPEG解码器106-1、106-2、以及106-3解码由解复用器105-1、105-2、以及105-3提取的PID数据包组成的基本流以获得视频数据和音频数据。
CAM模块200是与用于执行解扰的主机装置100的通用接口连接器(Common Interface Connector)接合的附加装置。通过插入记录有观看用户信息、合同期信息及其他信息的诸如磁卡和IC卡的卡(智能卡),来使用CAM模块。
CAM模块200包括微处理器201和解扰器202。CAM模块200经由通用接口接收从主机装置100的通用接口控制器104发送的PID数据包并对所接收的PID数据包进行解扰。CAM模块200随后向主机装置100的通用接口控制器104发送相应的PID数据包。
现在简要描述在图1中示出的接收系统10的操作。分别通过调谐器102-1、102-2、以及102-3接收从广播站发送的传输流TS1、TS2、以及TS3的RF调制信号。所接收的RF调制信号通过调谐器102-1、102-2、以及102-3被降频转换为在中频的信号并被提供给解调器103-1、103-2、以及103-3。解调器103-1、103-2、以及103-3解调被降频转换为中频的中频调制信号以分别获得基带传输流TS1、TS2、以及TS3。所获得的传输流TS1、TS2、以及TS3被提供给通用接口控制器104。
通用接口控制器104合成从解调器103-1、103-2、以及103-3提供的传输流TS1、TS2、以及TS3的PID数据包以创建合成流。组成合成流的相应PID数据包通过通用接口顺次从通用接口控制器104发送到CAM模块200。此时,从每个传输流移去未被选择(信道选择的)的服务信道的PID数据包。
CAM模块200经由通用接口接收从主机装置100的通用接口控制器104发送的合成流并对相应PID数据包解扰。此后,合成流通过通用接口从CAM模块200发送到主机装置100的通用接口控制器104。
通用接口控制器104通过通用接口接收从CAM模块200发送的合成流。通用接口控制器104将合成流所包含的相应PID数据包分配至相应流以重新组成传输流TS1、TS2、以及TS3。将重新组成的传输流TS1、TS2、以及TS3分别提供给解复用器105-1、105-2、以及105-3。
解复用器105-1、105-2、以及105-3分别从通过通用接口控制器104被分配PID数据包的传输流TS1、TS2、以及TS3提取选择的(信道选择的)服务信道的PID数据包。在解复用器105-1、105-2、以及105-3处提取的视频和音频PID数据包被提供给MPEG解码器106-1、106-2、以及106-3。
每个MPEG解码器106-1、106-2、以及106-3解码由视频和音频PID数据包组成的视频和音频基本流。此后,从MPEG解码器106-1、106-2、以及106-3输出被选择的(信道选择的)服务信道的视频数据和音频数据。
[通用接口控制器的配置实例]
现在描述通用接口控制器104的详细配置。在此讨论的是(1)具有基于计数信息来处理数据包顺序变换的功能的通用接口控制器104A,以及(2)不具有基于计数信息来处理数据包顺序变换的功能的通用接口控制器104B。
“具有处理数据包顺序变换的功能的实例”
先讨论的是具有基于计数信息处理数据包顺序变换的功能并且允许在CAM模块200变换数据包顺序的通用接口控制器104A。图2示出控制器104A的配置实例。控制器104A包括LTS(本地时间戳)添加单元141-1、141-2、以及141-3和PID过滤器(PID过滤器)单元142-1、142-2、以及142-3。控制器104A进一步包括多路复用(MUX)单元143、LCC(本地连续计数器)添加单元144、解复用(DEMUX)单元145、LCC提取单元146、以及FIFO(先进先出)单元147。
LTS添加单元141-1、141-2、以及141-3将与输入时间对应的LTS(本地时间戳)添加至相应输入传输流TS1、TS2以及TS3的每个PID数据包(TSP:传输流数据包)。例如,基于自移式时钟发生器或PCR恢复的时钟发生器生成的时钟获得该LTS。
PID过滤器单元142-1、142-2、以及142-3执行从传输流TS1、TS、以及TS3移除未被选择(信道选择的)的信道的PID数据包的过滤。该过滤减小了通过合成传输流TS1、TS、以及TS3的相应PID数据包获得的合成流的发送位率。
多路复用单元143将传输流TS1、TS、以及TS3的相应PID数据包合成一个流,即,创建合成流CTS,并且输出合成流CTS。多路复用单元143还将LTSID(本地传输流标识符)添加至由此创建的合成流CTS的每个PID数据包的TS报头内的一部分同步字节(Sync byte)。该LTSID是用于识别相应PID数据包的原始传输流的流识别信息并在创建合成流CTS时被创建和使用。
图3示出了TSP(PID数据包)的结构。TSP被配置为具有188字节的固定长度。TSP的起始4个字节对应TS报头,并且后面的184个字节对应PES数据包负载。TS报头中存在起始同步字节区域中的8位同步字(0×47)、随后的13位PID、以及最后的4位循环计数器(连续计数器)。
多路复用单元143还根据合成流CTS的相应PID数据包的输出定时输出对应于相应PID数据包的LTS(本地时间戳)。每个LTS是表示相应PID数据包在原始传输流中的时间位置的时间信息。例如,通过如上所述的LTS添加单元141-1、141-2、以及141-3添加的LTS被分开并被用作将从多路复用单元143输出的LTS。
图4示出多路复用单元143的配置实例。多路复用单元143包括LTS分离单元151-1、151-2、和151-3以及TS多路复用单元152。LTS分离单元151-1、151-2、和151-3将LTS与传输流TS1、TS2、以及TS3的相应PID数据包分开。LTS分离单元151-1、151-2、以及151-3随后输出由不包含LTS的相应PID数据包组成的传输流TS1、TS2、以及TS3,并且还输出对应于已被添加到相应PID数据包的LTS的LTS。
TS多路复用单元152合成从LTS分离单元151-1、151-2、以及151-3输出的传输流TS1、TS2、以及TS3的相应PID数据包以创建并输出合成流CTS。例如,传输流TS1、TS2、以及TS3的相应PID数据包被暂时累计在未示出的双端口存储器中并基于用于合成的时间从最早的PID数据包被顺次提取。
TS多路复用单元152还创建用于识别合成流CTS的每个PID数据包的原始传输流的预定位LTSID,并且将所创建的LTSID插入和添加至每个PID数据包的TS报头内的一部分同步字节区域。此后,TS多路复用单元152根据合成流CTS的相应PID数据包的输出时间基于从LTS分离单元151-1、151-2、以及151-3输出的LTS连续输出对应于相应PID数据包的LTS。
对于从多路复用单元143输出的合成流CTS的每个PID数据包,LCC添加单元144将被顺次计数同时跳过特定计数值的计数信息插入并添加至每个PID数据包的计数信息添加区域作为LCC(本地连续计数器)。这里的计数信息添加区域由每个PID数据包的TS报头内的一部分同步字节区域组成。根据这个实施方式,特定计数值是针对所有的位值包含“1”的值。稍后将描述的,特定计数值由不具有基于计数信息来处理数据包顺序变换的功能的通用接口控制器104B使用。
LCC添加单元144向CAM模块200依次输出包含以这种方式被添加的LCC的合成流CTS的相应PID数据包。每个LCC是用于处理在CAM模块200内发生的数据包顺序变换的计数信息并在添加LCC的时候被创建和使用。LCC添加单元144也将被加到如上所述的合成流CTS的相应PID数据包的LCC添加到从多路复用单元143与相应PID数据包一致输出的LTS。LCC添加单元144向FIFO单元147顺次输出包含添加的LCC的LTS。
图5(a)示出将LTSID和LCC插入到从主机装置100(控制器104A、104B)发送到CAM模块200的PID数据包的TS报头内的同步字节(Syncbyte)区。LTSID或LCC可以位于最前头。LTSID和LCC的位区可以混合。图5(b)示出针对每个PID数据包将LCC添加至提供给主机装置100(控制器104A)内的FIFO单元147的LTS。
图6示出在同步字节区域中的LTSID和LCC的位分配的实例。例如,当分别为LTSID和LCC分配6个位和2个位时,允许识别64个传输流,为此能够处理2个或更少的数据包的顺序变化。另一方面,例如,当分别向LTSID和LCC分配5个位和3个位时,允许识别32个传输流,为此,能够处理6个或更少的数据包的顺序变化。此外,例如,当为LTSID和LCC两者均分配4个位时,允许识别16个传输流,为此,能够处理14个或更少的数据包的顺序变化。
图7(a)示出当为LTSID和LCC两者均分配4个位时的位排列的实例。根据该实例,LTSID的4个位定位于高序位4个位中,而LCC的4个位位于低位4个位中。图7(b)示出了最初位于同步字节区域的同步字(0×47)的各个位值。第六位、第二位、第一位、以及0位中的每一个是“1”,而第七位、第五位、第四位、以及第三位中的每一个是“0”。
图8(a)示出当分别为LTSID和LCC分配5个位和3个位时的位排列的实例。根据该实例,LTSID的5位定位于高序位5位中,而LCC的3个位位于低位3个位中。图8(b)类似以上讨论的图7(b)地示出了最初位于同步字节区域的同步字(0×47)的各个位值。
根据图7(a)和图8(a)所示的位排列的实例,LTSID的各个位逐次位于高序位位侧,而LCC的各个位依次位于低位位侧。相反,LCC的各个位可以位于高序位位侧上,而LTSID的各个位可以位于低位位侧上。此外,不要求逐次定位LTSID和LCC的各个位。
图9(a)示出当为LTSID和LCC两者分配4个位时的位排列的实例。根据该实例,LTSID的各个位位于第七位、第五位、第四位、以及第三位,而LCC的各个位位于第六位、第二位、第一位、以及第零位。图9(b)类似以上讨论的图7(b)地示出了最初位于同步字节区域的同步字(0×47)的各个位值。
返回至图2,FIFO单元147保持顺次从LCC添加单元144输出并包含添加的LCC的LTS某个时段。要求这里的某个时段至少为对应于从由CAM模块200接收合成流CTS到发送合成流CTS的最大延迟时间的时间。
如稍后将描述的,FIFO单元147针对从CAM模块200接收的合成流CTS的每个PID数据包也输出对应于相应PID数据包的LTS。在这种情况下,FIFO单元147是指插入及被加到每个PID数据包的报头内的同步字节区域的LCC,并且选择性地输出被添加具有相同值的LCC的LTS。即使当CAM模块200内发生PID数据包的顺序变更时,即,数据包顺序变换,该选择性输出允许输出对应于相应PID数据包的LTS。
解复用单元145从CAM模块200接收合成流CTS。解复用单元145随后基于对应PID数据包并从FIFO单元147输出的LTS来处理所接收的合成流的相应PID数据包。
更具体地,解复用单元145基于插入及被添加到相应PID数据包的报头内的同步字节区域的LTSID将接收的合成流的相应PID数据包分配至相应流。解复用单元145随后将相应PID数据包定位于被分配PID数据包的相应流中的对应LTS的时间位置处,以便重新组成传输流TS1、TS2、以及TS3。
图10示出解复用单元145的配置实例。解复用单元145包括TS分离和同步取代单元161,以及输出定时调整单元162-1、162-2、以及162-3。
TS分离和同步取代单元161基于被加到相应PID数据包的LTSID将从CAM模块200接收的合成流的相应PID数据包分配至相应流。TS分离和同步取代单元161还用FIFO单元147处的同步字(0×47)的位值取代分配给对应流的相应PID数据包的同步字节区域的位值。
输出定时调整单元162-1、162-2、以及162-3根据对应从FIFO单元147输出的相应PID数据包的LTS将相应PID数据包定位于相应流中的时间位置处。输出定时调整单元162-1、162-2、以及162-3随后分别输出重新组成的传输流TS1、TS2、以及TS3。
返回至图2,LCC提取单元146从接收合成流的每个PID数据包提取被插入到每个PID数据包的报头内的同步字节区域的LCC,并向FIFO单元147发送提取的LCC。如上所述,FIFO单元147参考所接收的LCC,并且选择性地输出被添加具有相同值的LCC的LTS。
图11示出FIFO单元147的详细配置的实例。在这个实例中所讨论的是当LCC是2位计数信息时的情况。FIFO单元147包括六个触发器(锁存电路)171a、171b、171c、171d、171e、以及171f的串联电路、选择信号生成单元172、以及开关单元173。
六个触发器串联电路组成处理信息保持单元。TS同步信号(TS Sync)作为锁存信号从多路复用(MUX)单元143输入到相应触发器。从LCC添加单元144输入的LTS和LCC在每次输入TS同步信号(TS Sync)时被顺次移至后面的触发器并由后面的触发器保持。
开关单元173从由触发器171c、171d、171e、以及171f保持的相应LTS选择性地输出一个LTS。选择信号生成单元172将通过LCC提取单元146提取的LCC与通过触发器171c、171d、171e、以及171f保持的每个LCC进行比较并且向开关单元173发送选择信号SWC以允许开关单元173输出被添加具有相同值的LCC的LTS。
即使当PID数据包(2个数据包或更少)的顺序在CAM模块200内改变时,通过具有图11所示的配置的FIFO单元147的功能,针对接收的合成流的每个PID数据包也能提取对应PID数据包的LTS并输出。
图12和13示意性地示出具有图11所示的配置的FIFO单元147的操作实例。根据该实例,分配2个位的LCC被加到合成流CTS的每个PID数据包,并以“0”、“1”、“2”、“0”、“1”的方式改变,并且在向CAM模块200进行输入时进一步按这种顺序改变。如上所述,跳过针对所有位值包含“1”的计数值,为此,“2”之后的值(二进制数字“10”)不是“3”(二进制数字“11”),而是“0”(二进制数字“00”)。
此外,根据该实例,向LTSID分配6个位,为此允许识别64个传输流。该实例处理通过合成三个传输流LTSID0、LTSID1、以及LTSID2的相应PID数据包获得的合成流CTS。
图12和13示出了针对FIFO单元147的线路的到触发器171a(FIFO进)的输入、从触发器171c(C出)的输出、从触发器171d(D出)的输出、从触发器171e的输出(E出)、以及从触发器171f的输出(F出)。另一方面,图12和13示出了针对CAM模块200的线路的输入(输到CAM)与输出(从CAM输出)。“数值”表示针对FIFO单元147的线路被加到LTS的LCC的值,并表示针对CAM模块200的线路被加到PID数据包的LCC的值。
被加到PID数据包的LCC作为到CAM模块200(到CAM)的输入的值与被加到LTS的LCC作为到触发器171a的输入(FIFO进)的值一致。该状态根据TS同步信号(TS Sync)的输入以图12(a)、(b)、(c)、(d)所示的方式变换并进一步以这种顺序进行。
图12(d)中的状态随后变换到图13(e)中的状态。从CAM模块200(从CAM)输出的被加到PID数据包的LCC的值是“1”。该值与从触发器171e(E出)输出的被加到LTS的LCC的值一致。因此,FIFO单元147的开关单元173此时基于选择信号SWC来输出触发器171e的LTS。
图13(e)中的状态随后转变为图13(f)中的状态。从CAM模块200(从CAM)输出的被加到PID数据包的LCC的值是“0”(顺序改变)。该值与从触发器171d(D出)输出的被加到LTS的LCC的值一致。因此,FIFO单元147的开关单元173此时基于选择信号SWC输出触发器171d的LTS。
图13(f)中的状态随后转变为图13(g)中的状态。在这种情况下,从CAM模块200(从CAM)输出的被加到PID数据包的LCC的值是“2”。该值与从触发器171f(F出)输出的被加到LTS的LCC的值一致。因此,FIFO单元147的开关单元173此时基于选择信号SWC输出触发器171f的LTS。
图13(g)中的状态随后转变为图13(h)中的状态。从CAM模块200(从CAM)输出的被加到PID数据包的LCC的值是“1”。该值与从触发器171e(E出)输出的被加到LTS的LCC的值一致。因此,FIFO单元147的开关单元173此时基于选择信号SWC输出触发器171e的LTS。此后,类似的操作继续。
现在描述在图2中示出的通用接口控制器104A的操作。从解调器103-1、103-2、以及103-3提供的传输流TS1、TS2、以及TS3被分别提供给LTS添加单元141-1、141-2、以及141-3。LTS添加单元141-1、141-2、以及141-3将对应于输入时间的LTS(本地时间戳)分别添加至输入的传输流TS1、TS2、以及TS3的相应PID数据包(TSP:传输流数据包)。
包含被添加LTS的每个相应PID数据包的传输流TS1、TS2、以及TS3分别被提供给PID过滤器单元142-1、142-2、以及142-3。PID过滤器单元142-1、142-2、以及142-3执行用于从传输流TS1、TS、以及TS3移除未被选择(信道选择的)的服务信道的PID数据包的过滤。
图14(a)示出提供给LTS添加单元141-1、141-2、以及141-3的传输流TS1、TS、以及TS3的PID数据包的配置实例。图14(b)示出PID数据包(必要的PID数据包)在通过PID过滤器单元142-1、142-2、以及142-3过滤图14(a)中的输入后进行保持的实例。
返回至图2,过滤的传输流TS1、TS、以及TS3被提供给多路复用单元143。多路复用单元143在去除LTS后合成传输流TS1、TS、以及TS3的相应PID数据包以创建合成流CTS。
此外,多路复用单元143向由此创建的合成流CTS的每个PID数据包的TS报头内的同步字节区域插入并增加LTSID(参见图5(a)和5(b))。多路复用单元143还与合成流CTS的相应PID数据包的输出定时一致偶来输出对应PID数据包的LTS(本地时间戳)。
通过多路复用单元143创建的合成流CTS被提供给LCC添加单元144。从多路复用单元143的输出的LTS被提供给LCC添加单元144。对于合成流CTS的每个PID数据包,LCC添加单元144将计数信息作为LCC插入并添加到设置在每个PID数据包的TS报头内的同步字节区域中的计数信息添加区域,该计数信息表示顺次计数同时跳过特定计数值的计数值。
如上所述,该LCC是用于处理PID数据包的顺序改变(即,CAM模块200内的数据包顺序变换)的计数信息,并在添加LCC时被创建和使用。合成流CTS的以这种方式被添加LCC的相应PID数据包经由通用接口从LCC添加单元144顺次被发送到CAM模块200。
LCC添加单元144也将被加到如上所述的合成流CTS的相应PID数据包的LCC添加到与相应PID数据包一致地从多路复用单元143输出的LTS。以这种方式被添加LCC的LTS顺次被提供给FIFO单元147。
图15(a)示出由PID过滤器单元142-1、142-2、以及142-3提供到多路复用单元143的相应传输流TS1、TS2、以及TS3的PID数据包的实例。每个PID数据包包含添加至其中的LTS。
图15(b)示出从LCC添加单元144顺次输出到CAM模块200的合成流CTS的相应PID数据包的排列的实例。图15(c)示出包含被添加的LCC并从LCC添加单元144顺次输出到FIFO单元147的LTS的排列的实例。
LTSID和LCC被添加到合成流CTS的每个PID数据包。LTSID(ID1)是表示原始传输流为传输流TS1的LTSID。LTSID(ID2)是表示原始传输流为传输流TS2的LTSID。LTSID(ID3)是表示原始传输流为传输流TS3的LTSID。
经由通用接口从CAM模块200顺次接收的合成流的相应PID数据包经由LCC提取单元146被发送到解复用单元145。LCC提取单元146提取被插入到接收的合成流的每个PID数据包的报头内的同步字节区域中的LCC并将所提取LCC发送到FIFO单元147。
FIFO单元147保持从LCC添加单元144顺次输出并包含被加到LTS的LCC的LTS某个时段。在这种情况下,LTS至少被保持与通过CAM模块200从接收到发送合成流CTS的最大延迟时间对应的时间。
FIFO单元147针对从CAM模块200接收的合成流CTS的每个PID数据包随后输出对应相应PID数据包的LTS。更具体地,在这种情况下,在FIFO单元147参考通过LCC提取单元146提取的并插入和被加到每个PID数据包的报头的同步字节区域的LCC,并且选择性地输出被添加具有相同值的LCC的LTS(参见图11到图13)。
从FIFO单元147顺次输出的相应LTS被发送到解复用单元145。解复用单元145基于添加的LTSID以及从FIFO单元147输出并对应相应PID数据包的LTS,来处理接收的合成流的相应PID数据包。
更具体地,解复用单元145根据LTSID将接收的合成流的相应PID数据包分配至相应流。解复用单元145也调整输出时间使得相应PID数据包可位于与对应相应PID数据包的LTS一致的时间位置处并且获得重新组成的传输流TS1、TS2、以及TS3。
图16(a)示出通过通用接口顺次从CAM模块200输入到解复用单元145的合成流CTS的相应PID数据包的实例的(图16(a)对应图15(b),但不同之处在于增加标记“*”的部分)。
图16(b)示出在合成流CTS的相应PID数据包的输入定时下顺次从FIFO单元147发送到解复用单元145的LTS的实例(图16(b)对应图15(c),但顺序根据PID数据包的顺序变换来改变)。在实际应用中,这里并不包含LCC,但在图中被示出以与被加到PID数据包的LCC进行比较。
图16(c)示出从解复用单元145重新组成并输出的传输流TS1、TS2、以及TS3的相应PID数据包的实例。
图17中的流程图示出了由通用接口控制器104A执行的处理程序的实例,该通用接口控制器104A用于合成传输流TS1、TS2、以及TS3的相应PID数据包以创建合成流CTS并向CAM模块200发送创建的合成流CTS。
控制器104A在步骤ST1中开始处理,并且然后转移至步骤ST2中处理。在该步骤ST2中,控制器104A输入传输流TS1、TS2、以及TS3。在步骤ST3中,控制器104A向每个传输流的PID数据包添加LTS。
然后,在步骤ST4中,控制器104A移除相应传输流中未被选择(信道选择的)的服务信道的PID数据包。在步骤ST5中,控制器104A随后以时间基础按从最早的PID数据包的顺序排列剩余的PID数据包(在移除LTS之后的PID数据包)以创建合成流。此时,控制器104A为每个PID数据包添加LTSID和LCC。在这种情况中,LCC是顺次被计数同时跳过特定计数值的计数信息。
然后,在步骤ST6中,控制器104A以连续发送所需的时钟速率向CAM模块200连续发送合成流CTS的相应PID数据包。在该步骤ST6中,控制器104A还随着相应PID数据包的发送将被添加LCC的LTS输入到FIFO单元147,并允许FIFO单元147保持LTS某个时段。在步骤ST6中的处理之后,控制器104A在步骤ST7中结束该处理。
图18中的流程图示出了由通用接口控制器104A执行的处理程序的实例,该通用接口控制器用于从CAM模块200接收合成流CTS并重新组成传输流TS1、TS2、以及TS3。
控制器104A在步骤ST11开始处理,并且然后转移至步骤ST12中的处理。在该步骤ST12中,控制器104A从CAM模块200顺次接收合成流CTS的相应PID数据包。控制器104A也从FIFO单元147获得对应于相应PID数据包的LTS。
然后,在步骤ST13中,控制器104A执行合成流CTS的相应PID数据包的同步替换,并也基于被加到相应PID数据包的LTSID将相应PID数据包分配至相应流。在步骤ST14中,控制器104A在参考被加到相应PID数据包的LCC基于从FIFO单元147选择性地输出的LTS来调整输出定时的同时随后输出相应PID数据包。按照这种方法,控制器104A输出重新组成的传输流TS1、TS2、以及TS3。在步骤ST14中的处理之后,控制器104A在步骤ST15结束处理。
控制器104A执行在图17的流程图中示出的上述发送过程以及同时在图18中的流程图中示出的上述接收过程,并循环重复相应过程。
如上所述,针对被发送到CAM模块200的合成流CTS的每个PID数据包,图2中示出的控制器104A执行对应于被顺次计数同时跳过特定计数值的计数信息的LCC的添加。在这种情况下,LCC被添加到作为为每个PID数据包设置的计数信息添加区域的一部分同步字节区域以及随着相应PID数据包输出的LTS两者。
通过向被发送到CAM模块200的合成流CTS的每个PID数据包添加LCC,控制器104A可向CAM模块200通知控制器104A具有基于计数信息处理数据包顺序变换的功能,并由此允许数据包顺序变换。
此外,控制器104A基于被加到接收合成流CTS的相应PID数据包的报头内的同步字节区域的LCC从FIFO单元147获得对应每个PID数据包的LTS。因此,即使在从CAM模块200接收包含以与发送时的顺序不同的顺序排列的PID数据包的合成流CTS的情况下,相应PID数据包也可基于相应LTS被适当处理。
“不具有处理数据包顺序变换的功能的实例”
在下文中要讨论的是通用接口控制器104B,其不具有基于计数信息处理数据包顺序变换的功能并且在CAM模块200不允许数据包顺序变换。图19示出控制器104B的配置实例。对应图2中的部件的图19中的部件被给出类似的参考标号,并且在适当的时候不重复对这些部分进行详细的说明。
控制器104B包括LTS(本地时间戳)添加单元141-1、141-2、以及141-3和PID过滤器(PID过滤器)单元142-1、142-2、以及142-3。控制器104B还包括多路复用(MUX)单元143、LCC(本地连续计数器)添加单元144B、解复用(DEMUX)单元145、以及FIFO(先进先出)单元147B。
对于从多路复用单元143输出的合成流CTS的每个PID数据包,LCC添加单元144B将特定计数值插入并添加至计数信息添加区域作为LCC(本地连续计数器)。如在控制器104A的说明书中所讨论的(参见图2),计数信息添加区域由每个PID数据包的TS报头内的一部分同步字节区域构成。特定计数值是对于所有的位值都包含“1”的值。
图7(c)示出在分配至LTSID的同步字节区域的高序位4个位以及分配至LCC的低位4个位的状态中将LCC的每个位设置为1的实例。在这种情况下,如图7(b)所示,同步字(0×47)的低位4个位是“0111”,为此,LCC添加单元144B将同步字节区域的第三位从“0”改写为“1”,并使从第二到零的位保持在“1”而没有变化。
图8(c)示出在分配至LTSID的同步字节区域的高序位5个位以及分配至LCC的低位3个位的状态中将LCC的每个位设置为1的实例。在这种情况下,如图8(b)所示,同步字(0×47)的低位3个位为“111”,为此,LCC添加单元144B使从第二至零的位保持在“1”而没有变化。
图9(c)示出在分配至LTSID的同步字节区域的第七位、第五位、第四位、以及第三位和分配至LCC的第六位、第二位、第一位、以及第零位的状态中将LCC的每个位设置为1的实例。在这种情况下,如图9(b)所示,同步字(0×47)的第六位、第二位、第一位、以及第零位的每一个都为“1”,为此,LCC添加单元144B使第六位、第二位、第一位、以及第零的位保持在“1”而没有变化。
LCC添加单元144B向CAM模块200顺次输出包含向其添加的LCC的合成流CTS的相应PID数据包。每个LCC是用于向CAM模块200通知控制器104B不具有基于计数信息处理数据包顺序交互的功能的信息。与上述控制器104A的LCC添加单元144(参见图2)不同,LCC添加单元144B不会将LCC添加至随着每个PID数据包从多路复用单元143输出的LTS。LCC添加单元144B与向CAM模块200顺次发送合成流CTS的相应PID数据包一致地向FIFO单元147B发送对应每个PID数据包并不包含LCC的LTS。
FIFO单元147B保持从LCC添加单元144B顺次输出的LTS某个时段,并在保持后输出LTS。这里的某个时段被设置为对应于从由CAM模块200接收到发送合成流CTS的最大延迟时间的时间。微处理器101与CAM模块200通信以在CAM模块200处获得关于延迟时间的信息并且基于该信息控制在FIFO单元147B的停留时间。通过这种方法,FIFO单元147针对从CAM模块200接收的合成流CTS的每个PID数据包输出与PID数据包对应的LTS。
CAM模块200根据插入并被加到合成流CTS的每个PID数据包的报头内的同步字节区域的LCC具有特定计数值的事实识别控制器104B不具有基于计数信息处理数据包顺序变换的功能。在这种情况下,CAM模块200进行操作使得不会发生数据包顺序变换。因此,输入到CAM模块200的合成流的相应PID数据包以某个延迟时间且以保持不变的数据包顺序从CAM模块200顺次输出。
解复用单元145从CAM模块200接收合成流CTS。解复用单元145随后基于对应从FIFO单元147B输出的相应PID数据包的LTS来处理接收合成流的每个PID数据包。更具体地,解复用单元145基于插入及被添加到相应PID数据包的报头内的同步字节区域的LTSID将接收到的合成流的相应PID数据包分配至相应流。
解复用单元145随后将分配至相应流中的相应PID数据包定位在相应流中对应LTS的时间位置处以便重新组成传输流TS1、TS2、以及TS3。在本文中未详细说明的图19中示出的控制器104B的其他部分具有与图2中示出的控制器104A的对应部分类似的配置。
现在描述在图19中示出的通用接口控制器104A的操作。从解调器103-1、103-2、以及103-3(参见图1)提供的传输流TS1、TS2、以及TS3被分别提供给LTS添加单元141-1、141-2、以及141-3。LTS添加单元141-1、141-2、以及141-3分别添加与输入的传输流TS1、TS2、以及TS3的相应PID数据包(TSP:传输流数据包)的输入时间对应的LTS(本地时间戳)。
包含向其添加每个LTS的相应PID数据包的传输流TS1、TS2、以及TS3分别被提供给PID过滤器单元142-1、142-2、以及142-3。PID过滤器单元142-1、142-2、以及142-3执行从传输流TS1、TS、以及TS3移除未选择的服务信道(选择的信道)的PID数据包的过滤。
图14(a)示出提供给LTS添加单元142-1、142-2、以及142-3的传输流TS1、TS、以及TS3的PID数据包的配置实例。图14(b)示出在通过PID过滤器单元142-1、142-2、以及142-3过滤图14(a)中的输入后保持的PID数据包(必要的PID数据包)的实例。
返回至图19,过滤后的传输流TS1、TS、以及TS3被提供给多路复用单元143。多路复用单元143在去除LTS后合成传输流TS1、TS、以及TS3的相应PID数据包以创建合成流CTS。
此外,多路复用单元143由此向创建的合成流CTS的每个PID数据包的TS报头内的同步字节区域插入并增加LTSID(参见图5(a)和5(b))。多路复用单元143也根据合成流CTS的相应PID数据包的输出定时输出对应PID数据包的LTS(本地时间戳)。
通过多路复用单元143创建的合成流CTS被提供给LCC添加单元144B。从多路复用单元143输出的LTS被提供给LCC添加单元144B。
对于合成流CTS的每个PID数据包,LCC添加单元144B将特定计数值(诸如,对于所有的字节具有“1”的值)作为LCC插入并添加到设置在每个PID数据包的TS报头内的同步字节区域中的计数信息添加区域。以这种方式被添加LCC的合成流CTS的相应PID数据包从LCC添加单元144B通过通用接口顺次被发送到CAM模块200。
对应相应PID数据包的LTS根据合成流CTS的相应PID数据包向CAM模块200的顺序发送从LCC添加单元144B连续发送到FIFO单元147B。因此,LCC未加到被发送到FIFO单元147B的LTS。
图20(a)示出由PID过滤器单元142-1、142-2、以及142-3提供到多路复用单元143的相应传输流TS1、TS2、以及TS3的相应PID数据包的实例。每个PID数据包包含向其添加的LTS。
图20(b)示出从LCC添加单元144顺次输出到CAM模块200的合成流CTS的相应PID数据包的排列的实例。图20(c)示出从LCC添加单元144B顺次输出到FIFO单元147B的LTS的排列的实例。
将LTSID和LCC(特定计数值)添加到合成流CTS的每个PID数据包。LTSID(ID1)是表示原始传输流为传输流TS1的LTSID。LTSID(ID2)是表示原始传输流为传输流TS2的LTSID。LTSID(ID3)是表示原始传输流为传输流TS3的LTSID。
通过通用接口从CAM模块200顺次接收的合成流的相应PID数据包被发送到解复用单元145。如上所述,CAM模块200根据从插入并被加到合成流CTS的相应PID数据包的每个LCC是特定计数值的事实识别控制器104B不具有基于计数信息处理数据包顺序变换的功能。
操作CAM模块200使得不会发生数据包顺序变换。因此,从CAM模块200输出的合成流CTS的相应PID数据包的数据包顺序与输入到CAM模块200的合成流CTS的相应PID数据包的数据包顺序不会发生变化。
从LCC添加单元144B顺次输出的LTS从FIFO单元147B被发送到解复用单元145,这具有与通过CAM模块200从接收到发送合成流CTS的时间对应的延迟。利用这种方法,解复用单元145根据从CAM模块200接收的合成流CTS的相应PID数据包的供应接收对应PID数据包的相应LTS的供应。
解复用单元145基于添加的LTSID并进一步基于对应PID数据包并从FIFO单元147B输出的LTS来处理接收的合成流的相应PID数据包。更具体地,解复用单元145根据LTSID将接收的合成流的相应PID数据包分配至相应流。解复用单元145还调整输出时间使得相应PID数据包可位于与对应相应PID数据包的LTS一致的时间位置处并且获得重新组成的传输流TS1、TS2、以及TS3。
图21(a)示出通过通用接口从CAM模块200顺次输入到解复用单元145的合成流CTS的相应PID数据包的实例。在该实例中的图21(a)对应图20(b),但在CAM模块200维持数据包顺序,为此在该实例中不会发生数据包顺序变换。
图21(b)示出在输入合成流CTS的相应PID数据包的输入时从FIFO单元147B顺次发送到解复用单元145的相应LTS的实例(对应图20(c))。图21(c)示出从解复用单元145重新组成与输出的传输流TS1、TS2、以及TS3的相应PID数据包的实例。
图22中的流程图示出了由通用接口控制器104B执行的处理程序的实例,该通用接口控制器104B用于合成传输流TS1、TS2、以及TS3的相应PID数据包以创建合成流CTS并向CAM模块200发送创建的合成流CTS。
在步骤ST21中,控制器104A开始处理,并且然后在步骤ST12中转移到一个处理。在该步骤ST22中,控制器104B输入传输流TS1、TS2、以及TS3。在步骤ST23中,控制器104B向每个传输流的PID数据包添加LTS。
然后,在步骤ST24中,控制器104B移除相应传输流中未被选择(信道选择的)的服务信道的PID数据包。在步骤ST25中,控制器104B随后以时间基础按从最早的PID数据包的顺序排列剩余的PID数据包(在移去LTS之后的PID数据包)以创建合成流。此时,控制器104B为每个PID数据包添加LTSID和LCC。在这种情况下,LCC是特定计数值(固定值)。
然后,在步骤ST26中,控制器104B以顺次发送所需的时钟速率向CAM模块200顺次发送合成流CTS的相应PID数据包。在该步骤ST26中,控制器104B也随着相应PID数据包的发送向FIFO单元147B输入对应PID数据包的LTS,并允许FIFO单元147B保持LTS某个时段。在步骤ST26中进行处理之后,控制器104B在步骤ST7中结束了处理。
图23中的流程图示出了由通用接口控制器104A执行的处理程序的实例,该通用接口控制器用于从CAM模块200接收合成流CTS并重新组成传输流TS1、TS2、以及TS3。
在步骤ST31中,控制器104B开始处理,并且然后在步骤ST32中转移到一个处理。在该步骤ST32中,控制器104B从CAM模块200顺次接收合成流CTS的相应PID数据包。控制器104B还从FIFO单元147B获得对应相应PID数据包的LTS。
然后,在步骤ST33中,控制器104B执行合成流CTS的相应PID数据包的同步替换,并也基于被加到相应PID数据包的LTSID将相应PID数据包分配至相应流。在步骤ST34中,控制器104B在基于从FIFO单元147B输出的相应LTS调整输出时间的同时顺次输出的每个流的相应PID数据包。利用这种方法,控制器104B输出重新组成的传输流TS1、TS2、以及TS3。在步骤ST34中进行处理之后,控制器104B在步骤ST35中结束处理。
控制器104B执行在图22的流程图中示出的上述发送过程以及同时在图23中的流程图中示出的上述接收过程,并循环重复相应过程。
如上所述,对于被发送到CAM模块200的合成流CTS的每个PID数据包,图19中示出的控制器104B将特定计数值作为LCC添加至计数信息添加区域。通过这种方法,控制器104B可向CAM模块200通知控制器104B不具有基于计数信息处理数据包顺序变换的功能,由此不允许数据包顺序变换。
如上所述,通过通知CAM模块200不允许数据包顺序变换,控制器104B从CAM模块200接收具有与发送时的PID数据包的数据包顺序相同的数据包顺序的合成流CTS。此外,FIFO单元147B输出LTS,其延迟时间对应于通过CAM模块200接收合成流CTS到发送合成流CTS的时间。因此,可基于相应的LTS来适当地处理合成流CTS的相应PID数据包。
[CAM模块的配置实例]
现在描述CAM模块200的详细配置。图24示出CAM模块200的配置实例。如上所述,CAM模块200包括微处理器201和解扰器202(参见图1)。
微处理器201执行与主机装置100的微处理器101的必要通信,并且控制解扰器202的操作。解扰器202接收通过通用接口从主机装置100的通用接口控制器104(104A、104B)发送的合成流CTS,并且解扰合成流CTS。解扰器202随后向主机装置100的控制器104发送合成流CTS。
解扰器202包括TS分离单元211、N个CA解码单元(decryption unit)212-1至212-N的、N个缓冲单元213-1至213-N、以及TS合成单元214。TS分离单元211接收从主机装置100的控制器104发送的合成流CTS。TS分离单元211随后基于插入并被加到每个PID数据包的报头内的同步字节区域的LTSID将合成流CTS的相应PID数据包分配至相应流TS1至TSN(参见图5(a)和5(b))。
TS分离单元211也提取插入并被加到计数信息区(即,合成流CTS的每个PID数据包的报头内的一部分同步字节区域)的LCC,(参见图5(a)和5(b)),并向微处理器201发送提取的LCC。如上所述,当合成流CTS从具有基于计数信息处理数据包顺序变换的功能的控制器104A发送时,该LCC是被顺次计数的同时跳过特定计数值的计数信息(参见图2)。在这种情况下,微处理器201识别出要发送合成流CTS的控制器104是具有基于计数信息处理数据包顺序变换的功能的控制器104A,而且由此允许数据包顺序变换。
另一方面,当从不具有基于计数信息处理数据包顺序变换的功能的控制器104B发送时合成流CTS(参见图19)时,LCC具有特定计数值。在这种情况下,微处理器201识别出要发送合成流CTS的控制器104是不具有基于计数信息处理数据包顺序变换的功能的控制器104B,而且由此不允许数据包顺序变换。
微处理器201基于对是否允许利用如上的LCC的数据包顺序变换的认识来控制解扰器202的操作,尤其相应PID数据包的缓冲和合成操作。稍后将对该控制操作进行详细地描述。
每个CA解码单元212-1至212-N解码相应流的PID数据包。在此使用的CA解码单元并不是所有的CA解码单元212-1至212-N,而只有对应合成流CTS所包含的流的数目的一部分CA解码单元。缓冲单元213-1至213-N缓冲由CA解码单元212-1至212-N解码的PID数据包。
TS合成单元214合成由缓冲单元213-1至213-N缓冲的相应流的PID数据包以创建合成流CTS,并向主机装置100的控制器104发送合成流CTS。
现在描述通过微处理器201执行的相应PID数据包的缓冲及合成的操作控制。当确认允许基于如上所述的LCC进行数据包顺序变换时,微处理器201控制相应PID数据包的缓冲与合成使得能够以解码顺序合成相应解码流的PID数据包。
图25(a)至25(d)是当从具有基于计数信息处理数据包顺序的功能的控制器104A发送由TS分离单元211接收的合成流CTS时的时序图。
图25(a)示出了由TS分离单元211接收的合成流CTS。在本附图中,a0、a1、a2及其他标号表示传输流TS1的PID数据包。此外,b0、b1、b2及其他标号表示传输流TS2的PID数据包。此外,c0、c1、c2及其他标号表示传输流TS3的PID数据包。
图25(b)示出了通过TS分离单元211分开的流TS1、TS2、以及TS3的PID数据包。图25(c)示出了通过CA解码单元212-1、212-2、以及212-3解码的流TS1、TS2、以及TS3的PID数据包。
图25(d)示出了通过TS合成单元214合成相应流的PID数据包创建的合成流CTS,并被发送到控制器104A。该合成流CTS的相应PID数据包的顺序与接收的合成流CTS的PID数据包的顺序不同,这表示已发生数据包顺序变换。然而,在允许数据包顺序变换的控制器104A中没出现问题。
另一方面,当认识到不能基于如上所述的LCC进行数据包顺序变换时,微处理器201控制相应PID数据包的缓冲与合成使得相应解码流的PID数据包以接收合成流CTS时相应数据包PID的顺序被合成。
图26(a)至26(d)是当从不具有基于计数信息处理数据包顺序的功能的控制器104B发送由TS分离单元211接收的合成流CTS时的时序图。
图26(a)示出了由TS分离单元211接收的合成流CTS。在本附图中,a0、a1、a2及其他标号表示传输流TS1的PID数据包。此外,b0、b1、b2及其他标号表示传输流TS2的PID数据包。此外,c0、c1、c2及其他标号表示传输流TS3的PID数据包。
图26(b)示出了通过TS分离单元211分开的流TS1、TS2、以及TS3的PID数据包。图25(c)示出了通过CA解码单元212-1、212-2、以及212-3解码的流TS1、TS2、以及TS3的PID数据包。图26(a)到26(c)与图25(a)到25(c)相同。
图26(d)示出了通过TS合成单元214合成相应流的PID数据包创建并被发送到控制器104B的合成流CTS。该合成流CTS的相应PID数据包的顺序与接收的合成流CTS的PID数据包的顺序相同。在这种情况下,用于队列需要的缓冲量增加以维持PID数据包的顺序,为此,在CAM模块200的延迟时间变得更长。
现在描述在图24中示出的CAM模块200的操作。TS分离单元211接收通过通用接口从主机装置100的通用接口控制器104(104A,104B)发送的合成流CTS。TS分离单元211随后基于插入并被加到合成流CTS的每个PID数据包的报头内的同步字节区域的LTSID将合成流CTS的相应PID数据包分配至相应流TS1至TSN(参见图5(a)和5(b))。
TS分离单元211提取插入并被加到合成流CTS的每个PID数据包的报头内的同步字节区域的LCC,并向微处理器201发送LCC。微处理器201识别是否允许基于提取的LCC进行数据包顺序变换,并且基于识别结果控制相应PID数据包的缓冲与合成。
通过TS分离单元211分开的相应流的PID数据包被提供给CA解码单元212-1至212-N。CA解码单元212-1至212-N解码向其分配PID数据包的相应流的PID数据包。相应流的经解码的PID数据包被提供给暂时在其中积聚的缓冲单元213-1至213-N。
TS合成单元214合成积聚在缓冲单元213-1至213-N中的相应流的PID数据包以创建合成流CTS,并向主机装置100的控制器104(104A、104B)发送合成流CTS。在这种情况下,当控制器104是允许数据包顺序变换的控制器104A时(参见图2),按解码顺序合成相应流的经解码的PID数据包(参见图25(d))。另一方面,当控制器104是不允许数据包顺序变换的控制器104B时(参见图19),以接收的合成流CTS的相应PID数据包的顺序来合成相应流的经解码的PID数据包(参见图26(d))。
图27中的流程图示出了由CAM模块200执行的处理程序的实例的概况。CAM模块200最初在步骤ST41中开始处理,并随后转移至步骤ST42中的处理。在该步骤ST42中,CAM模块200接收合成流CTS。
然后,在步骤ST43中,CAM模块200检测被加到接收的合成流CTS的相应PID数据包的LCC。在步骤ST44中,CAM模块200也基于被加到PID数据包的LTSID将接收的合成流CTS的相应PID数据包分配至相应流。在步骤ST45中,CAM模块200随后解码相应流的PID数据包。
此后,在步骤ST46中,CAM模块200确定在步骤ST43中检测的LCC是否是特定计数值。当LCC是特定计数值时,即,当不允许数据包顺序变换时,在步骤ST47中,CAM模块200执行相应流的PID数据包的缓冲和排列,并且然后合成相应流的经解码的PID数据包使得PID数据包的顺序变得与接收的合成流CTS的相应PID数据包的顺序相同,以便在步骤ST48中创建合成流CTS。
接着,在步骤ST49中,CAM模块200向主机装置100的控制器104发送在步骤ST48中获得的合成流CTS。此后,CAM模块200在步骤ST50中结束处理。
另一方面,当LCC在步骤ST46中不是特定计数值时,即,允许数据包顺序变换时,CAM模块200以解码顺序合成相应流的解码PID数据包以在步骤ST48中创建合成流CTS。然后,在步骤ST49中,CAM模块200向主机装置100的控制器104发送合成流CTS。此后,CAM模块200在步骤ST50中结束处理。
如上所述,在图24中示出的CAM模块200基于被加到设置在接收的合成流的每个PID数据包中的计数信息添加区域的LCC在解扰器202处控制相应PID数据包的缓冲与合成。因此,合成流在对应主机装置100的控制器104的状态中返回到控制器104。
在CAM模块200的上述说明中,没有特别提到由CA解码单元212-1至212-N进行的解码操作。然而,即使当基于确认不允许数据包顺序变换而以与接收的合成流CTS的数据包顺序相同的顺序来合成相应流的经解码的PID数据包时,延迟量的减小通过增大解码处理的操作速度是可实现的。
图28(a)至28(d)是用于描述该方法的时序图。图28(a)示出了由TS分离单元211接收的合成流CTS。图28(b)示出了通过TS分离单元211分开的流TS1、TS2、以及TS3的PID数据包。图28(a)和28(b)与图26(a)和26(b)相同。
图28(c)示出了通过CA解码单元212-1、212-2、以及212-3解码的流TS1、TS2、以及TS3的PID数据包。通过增大解码处理的操作速度,由解码处理产生的流TS1、TS2、以及TS3的延迟分别变成1/3个数据包、2/3个数据包、以及1个数据包。另一方面,如在图26(c)中所示,当解码处理的操作速度没提高时,由解码处理产生的流TS1、TS2、以及TS3的延迟分别变成1个数据包、2个数据包、以及3个数据包。
图28(d)示出了通过在TS合成单元214合成相应流的PID数据包创建并被发送到控制器104B的合成流CTS。合成流CTS的相应PID数据包的顺序与接收的合成流CTS的PID数据包的顺序相同。在这种情况下,提高了解码处理的操作速度,为此,与图26(d)中示出的延迟量相比,延迟量变得较小。
<2.修改例>
根据上述实例,LTSID和LCC被插入在PID数据包的TS报头内的同步字节(Sync byte)区中(参见图5(a))。然而,本技术不限于该实例。如图29(a)所示,例如,存在这样一种方法,即,LTSID和LCC被插入PID数据包的TS报头内的循环计数器(continuity_counter)区内。在这种情况下,如图29(b)所示,提供给FIFO单元147或147B并在其中保持某个时段的处理信息变成被添加LCC的LTS和CC,或未被添加LCC的LTS和CC。这里的CC是循环计数区中的初始值。
对于允许在CAM模块200进行数据包顺序变换的控制器104A,需要以这种方式向LTS和CC添加LCC。然而,对于不允许在CAM模块200进行数据包顺序变换的控制器104B,不需要以这种方式向LTS和CC添加LCC。
图30示出LTSID和LCC的位分配的实例。例如,当向LTSID和LCC两者分配2个位时,允许识别4个传输流。在这种情况下,能够处理2个数据包或更少数据包的顺序变换。例如,当分别向LTSID和LCC分配1个位和3个位时,允许识别2个传输流。在这种情况下,能够处理6个数据包或更少数据包的顺序变换。
根据上述描述,主机装置100包括3个调谐器102-1、102-2、以及102-3来处理三个传输流TS1、TS2、以及TS3。本技术适用于处理两个、四个或更多个传输流的情形。
根据上述描述,主机装置100向经由DVB-CI通用接口或CI+通用接口连接的CAM模块200发送合成流并从CAM模块接收合成流。然而,不必说,本技术类似地适用于这些合成流在主机装置和其他外部装置之间的有线或无线发送和接收。
本技术可具有下列配置。
(1)一种电子装置,包括:
合成流创建单元,合成多个传输流的传输流数据包以创建合成流;
流发送单元,向外部装置发送所创建的合成流;
处理信息保持单元,将处理信息保持一定时段,处理信息在合成流的相应传输流数据包的发送定时下输出并被用于处理相应传输流数据包;
计数信息添加单元,对于被发送到外部装置的合成流的每个传输流数据包,使设置在每个传输流数据包中的计数信息添加区域进入被添加特定计数值的状态;
流接收单元,从外部装置接收合成流;以及
处理单元,基于从处理信息保持单元顺次输出的对应于相应传输流数据包的处理信息来处理接收的合成流的相应传输流数据包。
(2)根据上述(1)的电子装置,其中,计数信息添加区域由每个传输流数据包的报头内的同步字节区域的部分区域组成。
(3)根据上述(2)的电子装置,其中,部分区域是同步信号的位值为1的预定数的位区。
(4)根据通过上述(1)到(3)中任一项的电子装置,其中,
用于处理相应传输流数据包的处理信息包含表示相应传输流数据包在原始传输流中的时间位置的时间信息,以及
处理单元在被分配接收到的所述合成流的所述相应传输流数据包的相应流中,将相应传输流数据包定位在与对应于相应传输流数据包的时间信息一致的时间位置处,以便重新组成多个传输流。
(5)根据上述(4)的电子装置,进一步包括:
流识别信息添加单元,将用于识别原始传输流的流识别信息添加到被发送到外部装置的合成流的相应传输流数据包;以及
流识别信息获取单元,从接收到的合成流的相应传输流数据包中获得流识别信息,
其中,处理单元根据从相应传输流数据包获得的流识别信息将接收到的合成流的相应传输流数据包分配给相应流。
(6)根据上述(1)至(5)中任一项的电子装置,其中,
流发送单元经由DVB-CI通用接口、或CI+通用接口将合成流发送至外部装置,
流接收单元经由DVB-CI通用接口、或CI+通用接口从外部装置接收合成流,以及
外部装置是执行解扰的条件访问模块。
(7)一种合成流发送方法,包括:
在向外部装置发送通过合成多个传输流的传输流数据包而创建的合成流中,对于合成流的每个传输流数据包,使设置在每个传输流数据包中的计数信息添加区域进入被添加特定计数值的状态。
(8)一种程序,根据该程序计算机提供以下功能:
合成流创建装置,合成多个传输流的传输流数据包以创建合成流;
流发送装置,将创建的合成流发送至外部装置;
处理信息保持装置,将处理信息保持一定时段,处理信息在合成流的相应传输流数据包的发送定时下被输出并被用于处理相应传输流数据包;
计数信息添加装置,对于被发送到外部装置的合成流的每个传输流数据包,使设置在每个传输流数据包中的计数信息添加区域进入被添加特定计数值的状态;
流接收装置,从外部装置接收合成流;以及
处理装置,基于从处理信息保持装置顺次输出的对应于相应传输流数据包的处理信息来处理接收到的合成流的相应传输流数据包。
(9)一种电子装置,包括:
合成流创建单元,合成多个传输流的传输流数据包以创建合成流;
流发送单元,将创建的合成流发送至外部装置;
处理信息保持单元,将处理信息保持一定时段,处理信息在合成流的相应传输流数据包的发送定时下被输出并被用于处理相应传输流数据包;
计数信息添加单元,针对被发送到外部装置的合成流的每个传输流数据包,将被顺次计数同时跳过特定计数值的计数信息添加至设置在每个传输流数据包中的计数信息添加区域和对应于传输流数据包被输出的处理信息;
流接收单元,从外部装置接收合成流;以及
处理单元,基于从处理信息保持单元提取的并包含与添加到每个传输流数据包的计数信息的值具有相同值的计数信息的处理信息,来处理接收到的合成流的相应传输流数据包。
(10)根据上述(9)的电子装置,其中,计数信息添加区域由每个传输流数据包的报头内的同步字节区域的部分区域组成。
(11)根据上述(10)的电子装置,其中,部分区域是同步字节区域的低位4位区或低位3位区。
(12)根据(9)到(10)中任一项的电子装置,其中,
用于处理相应传输流数据包的处理信息包含表示相应传输流数据包在原始传输流中的时间位置的时间信息,以及
处理单元在被分配接收到的所述合成流的所述相应传输流数据包的相应流中,将相应传输流数据包定位在与对应于相应传输流数据包的时间信息一致的时间位置处,以便重新组成多个传输流。
(13)根据上述(12)的电子装置,进一步包括:
流识别信息添加单元,将用于识别原始传输流的流识别信息添加到被发送到外部装置的合成流的相应传输流数据包;以及
流识别信息获取单元,从接收到的合成流的相应传输流数据包中获得流识别信息,
其中,处理单元根据从相应传输流数据包获得的流识别信息将接收到的合成流的相应传输流数据包分配给相应流。
(14)根据(9)到(18)中任一项的电子装置,其中,
流发送单元经由DVB-CI通用接口、或CI+通用接口向外部装置发送合成流,
流接收单元经由DVB-CI通用接口、或CI+通用接口从外部装置接收合成流,以及
外部装置是执行解扰的条件访问模块。
(15)一种合成流发送方法,包括:
在向外部装置发送通过合成多个传输流的传输流数据包创建的合成流中,对于合成流的每个传输流数据包,将除了特定计数值以外而顺次增加的预定位计数信息添加至设置在每个传输流数据包中的计数信息添加区域。
(16)一种程序,计算机根据程序提供以下功能:
合成流创建装置,合成多个传输流的传输流数据包以创建合成流;
流发送装置,将创建的合成流发送至外部装置;
处理信息保持装置,将处理信息保持一定时段,处理信息在合成流的相应传输流数据包的发送定时下被输出并被用于处理相应传输流数据包;
计数信息添加装置,针对被发送到外部装置的合成流的每个传输流数据包,将被顺次计数并同时跳过特定计数值的计数信息添加至设置在每个传输流数据包中的计数信息添加区域以及对应于传输流数据包被输出的处理信息;
流接收装置,从外部装置接收合成流;以及
处理装置,基于从处理信息保持装置提取的并包含与被添加到每个传输流数据包的计数信息值具有相同值的计数信息的处理信息,来处理接收到的合成流的相应传输流数据包。
(17)一种电子装置,包括:
流接收单元,从外部装置接收通过合成多个传输流的传输流数据包创建的合成流;
处理单元,将接收到的合成流的相应传输流数据包分开、将分开的相应传输流数据包解码、以及合成经解码的相应传输流数据包以创建合成流;
流发送单元,将创建的合成流发送至外部装置;以及
控制单元,基于被添加到设置在接收到的合成流的每个传输流数据包中的计数信息添加区域的计数信息,来控制处理单元。
(18)根据上述(17)的电子装置,其中,当计数信息具有特定计数值时,控制单元进行控制使得创建的合成流的相应传输流数据包的顺序变得与接收到的合成流的相应传输流数据包的顺序相同。
(19)根据上述(18)的电子装置,其中,当计数信息具有特定计数值时,控制单元提高解码操作的速度。
(20)根据上述(17)到(19)中任一项的电子装置,其中,计数信息添加区域由每个传输流数据包的报头内的同步字节区域的部分区域组成。
参考标记说明
10 接收系统
100 主机装置
101 微处理器
102-1至102-3 调谐器
103-1至103-3 解调器
104、104A、104B 通用接口控制器
105-1至105-3 解复用器
106-1至106-3MPEG 解码器
141-1至-3LTS 添加单元
142-1至142-3PID 过滤器单元
143 多路复用(MUX)单元
144、144BLCC 添加单元
145 解复用(DEMUX)单元
146 LCC提取单元
147、147B FIFO单元
151-1至151-3 LTS分离单元
152 TS多路复用单元
161 TS分离和同步取代单元
162-1至162-3 输出定时调整单元
171a至171f 触发器
172 选择信号生成单元
173 开关单元
200 CAM模块
201 微处理器
202 解扰器
211TS 分离单元
212-1至212-N CA解码单元
213-3至213-N 缓冲单元
214 TS合成单元