CN104699584A - 一种pcie非透明桥性能测试的方法 - Google Patents
一种pcie非透明桥性能测试的方法 Download PDFInfo
- Publication number
- CN104699584A CN104699584A CN201510124193.6A CN201510124193A CN104699584A CN 104699584 A CN104699584 A CN 104699584A CN 201510124193 A CN201510124193 A CN 201510124193A CN 104699584 A CN104699584 A CN 104699584A
- Authority
- CN
- China
- Prior art keywords
- test
- performance
- transparent bridge
- ntb
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Pinball Game Machines (AREA)
Abstract
本发明公开了一种PCIE非透明桥性能测试的方法,基于PCIE非透明桥(NTB)的功能提供两个主机系统之间内存映射的功能,实现两控制器之间的通信,根据双控制器设备所具有的通信方式,在双控制器加载ntb驱动之后,加载测试模块;在模块加载时完成ntb设备对用户空间的sysfs属性文件的创建;通过sysfs入口发起数据传输请求,在数据传输完成时,收集统计信息,得到性能测试结果;测试完成,卸载测试模块。本发明用于双控制器间PCIE NTB硬件层传输性能测试,实现自动化测试,节约软件维护成本,从而提升竞争力。
Description
技术领域
本发明涉及存储系统领域,具体涉及一种PCIE非透明桥性能测试的方法。
背景技术
目前,双控磁盘阵列已经成为构建大规模存储系统的基本组成单元,双控之间的通信作为磁盘阵列的核心部件,它的性能直接决定磁盘阵列的性能。而PCIE非透明桥作为一个比较新的互连标准已经广泛被用来作为双控制器之间的传输通道。在这种场景下PCIE非透明桥的性能就直接决定了双控磁盘阵列的整体性能。采用一种自动化的、用户可控的测试方法测试PCIE非透明桥的性能就显得尤为重要,可以为双控应用系统提供硬件参考依据和性能调优目标。
发明内容
本发明要解决的技术问题是:本发明主要是提供一种PCIE非透明桥性能测试的方法。
本发明所采用的技术方案为:
一种PCIE非透明桥性能测试的方法,基于PCIE非透明桥(NTB)的功能提供两个主机系统之间内存映射的功能,实现两控制器之间的通信,根据双控制器设备所具有的通信方式,在双控制器加载ntb驱动之后,加载测试模块;在模块加载时完成ntb设备对用户空间的sysfs属性文件的创建;通过sysfs入口发起数据传输请求,在数据传输完成时,收集统计信息,得到性能测试结果;测试完成,卸载测试模块。
所述方法通过脚本发起任务,并且收集测试结果,实现自动化测试,提高了测试的效率,有效避免了因人为操作的差异性对性能的影响。
所述的任务能够多线程处理,能够同时启用多个线程进行并发的接收或发送,线程数能够通过模块参数控制或通过脚本进行控制,实现在不同线程并发条件下的性能统计,为上层应用使用多线程或单线程进行任务处理提供了性能依据。
数据量的发送是可控的,通过用户空间控制数据发送的总量,为用户对测试时长提供了控制方法。
数据发送和接收方式是可控的,通过用户空间控制使用CPU或者DMA方式进行传输。通过用户空间发起数据传输测试从NTB PCIE 到RAM通过CPU/DMA发送时的性能,并同时测试从NTB RAM到RAM通过CPU/DMA接收时的性能。并且测试在不同线程并发时的性能,为上层应用数据选择使用CPU传输或者DMA传输方式提供选择依据,并同时为线程并发提供依据。
所述方法通过软件的方式测试PCIE通道传输的最佳性能;测试时,两控制器之间已经能通过NTB进行传输,测试过程具体为:
a) 加载测试模块,在模块加载时完成ntb设备对用户空间的sysfs属性文件的创建;
b)该设备属性文件是提供给用户空间的测试入口,包括tx_cpu、tx_dma、rx_cpu、rx_dma四种,分别作为cpu发送、dma发送、cpu接收、dma接收的入口;
c) 通过模块参数或脚本控制线程数,实现在不同线程并发条件下的性能统计;
d)根据每个线程处理的数据量=总量/线程个数,自动实现各线程对数据处理的均衡分配,控制向用户提供发送数据总量;
e)线程的标识为标识发送是否完成,当线程处理完成时记录测试时间,根据公式:性能=处理数据字节数/处理时间,自动统计性能数值,实现了测试的自动化。
f)模块卸载时,删除sysfs属性文件。
本发明的有益效果为:本发明用于双控制器间PCIE NTB硬件层传输性能测试,实现自动化测试,节约软件维护成本,从而提升竞争力。
附图说明
图1为本发明测试过程示意图;
图2本发明测试控制示意图。
具体实施方式
下面参照附图所示,通过具体实施方式对本发明进一步说明:
如图2所示,一种PCIE非透明桥性能测试的方法,基于PCIE非透明桥(NTB)的功能提供两个主机系统之间内存映射的功能,实现两控制器之间的通信,根据双控制器设备所具有的通信方式,在双控制器加载ntb驱动之后,加载测试模块;在模块加载时完成ntb设备对用户空间的sysfs属性文件的创建;通过sysfs入口发起数据传输请求,在数据传输完成时,收集统计信息,得到性能测试结果;测试完成,卸载测试模块。测试模块是独立于硬件的,可以随时加载和卸载、不影响硬件通信,解决了测试对硬件的依赖性。
所述方法通过脚本发起任务,并且收集测试结果,实现自动化测试,提高了测试的效率,有效避免了因人为操作的差异性对性能的影响。
所述的任务能够多线程处理,能够同时启用多个线程进行并发的接收或发送,线程数能够通过模块参数控制或通过脚本进行控制,实现在不同线程并发条件下的性能统计,为上层应用使用多线程或单线程进行任务处理提供了性能依据。
数据量的发送是可控的,通过用户空间控制数据发送的总量,为用户对测试时长提供了控制方法。
数据发送和接收方式是可控的,通过用户空间控制使用CPU或者DMA方式进行传输。通过用户空间发起数据传输测试从NTB PCIE 到RAM通过CPU/DMA发送时的性能,并同时测试从NTB RAM到RAM通过CPU/DMA接收时的性能。并且测试在不同线程并发时的性能,为上层应用数据选择使用CPU传输或者DMA传输方式提供选择依据,并同时为线程并发提供依据。
所述方法通过软件的方式测试PCIE通道传输的最佳性能;测试时,两控制器之间已经能通过NTB进行传输,如图1所示,测试过程具体为:
a) 加载测试模块,在模块加载时完成ntb设备对用户空间的sysfs属性文件的创建;
b)该设备属性文件是提供给用户空间的测试入口,包括tx_cpu、tx_dma、rx_cpu、rx_dma四种,分别作为cpu发送、dma发送、cpu接收、dma接收的入口;
c) 通过模块参数或脚本控制线程数,实现在不同线程并发条件下的性能统计;
线程注册时,可以通过参数控制并发线程数,支持单线程、多线程发送和接收;
d)根据每个线程处理的数据量=总量/线程个数,自动实现各线程对数据处理的均衡分配,控制向用户提供发送数据总量;
e)线程的标识为标识发送是否完成,当线程处理完成时记录测试时间,根据公式:性能=处理数据字节数/处理时间,自动统计性能数值,实现了测试的自动化。
f)模块卸载时,删除sysfs属性文件。
以上实施方式仅用于说明本发明,而并非对本发明的限制,有关技术领域的普通技术人员,在不脱离本发明的精神和范围的情况下,还可以做出各种变化和变型,因此所有等同的技术方案也属于本发明的范畴,本发明的专利保护范围应由权利要求限定。
Claims (6)
1.一种PCIE非透明桥性能测试的方法,基于PCIE非透明桥NTB的功能提供两个主机系统之间内存映射的功能,实现两控制器之间的通信,其特征在于:根据双控制器设备所具有的通信方式,在双控制器加载ntb驱动之后,加载测试模块;在模块加载时完成ntb设备对用户空间的sysfs属性文件的创建;通过sysfs入口发起数据传输请求,在数据传输完成时,收集统计信息,得到性能测试结果;测试完成,卸载测试模块。
2.根据权利要求1所述的一种PCIE非透明桥性能测试的方法,其特征在于:所述方法通过脚本发起任务,并且收集测试结果。
3.根据权利要求2所述的一种PCIE非透明桥性能测试的方法,其特征在于:所述的任务能够多线程处理,能够同时启用多个线程进行并发的接收或发送,线程数能够通过模块参数控制或通过脚本进行控制,实现在不同线程并发条件下的性能统计。
4.根据权利要求1所述的一种PCIE非透明桥性能测试的方法,其特征在于:数据量的发送是可控的,通过用户空间控制数据发送的总量。
5.根据权利要求1所述的一种PCIE非透明桥性能测试的方法,其特征在于:数据发送和接收方式是可控的,通过用户空间控制使用CPU或者DMA方式进行传输。
6.根据权利要求1-5任一所述的一种PCIE非透明桥性能测试的方法,其特征在于:所述方法通过软件的方式测试PCIE通道传输的最佳性能;测试时,两控制器之间已经能通过NTB进行传输,测试过程具体为:
a) 加载测试模块,在模块加载时完成ntb设备对用户空间的sysfs属性文件的创建;
b)该设备属性文件是提供给用户空间的测试入口,包括tx_cpu、tx_dma、rx_cpu、rx_dma四种,分别作为cpu发送、dma发送、cpu接收、dma接收的入口;
c) 通过模块参数或脚本控制线程数,实现在不同线程并发条件下的性能统计;
d)根据每个线程处理的数据量=总量/线程个数,自动实现各线程对数据处理的均衡分配,控制向用户提供发送数据总量;
e)线程的标识为标识发送是否完成,当线程处理完成时记录测试时间,根据公式:性能=处理数据字节数/处理时间,自动统计性能数值;
f)模块卸载时,删除sysfs属性文件。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510124193.6A CN104699584A (zh) | 2015-03-20 | 2015-03-20 | 一种pcie非透明桥性能测试的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510124193.6A CN104699584A (zh) | 2015-03-20 | 2015-03-20 | 一种pcie非透明桥性能测试的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104699584A true CN104699584A (zh) | 2015-06-10 |
Family
ID=53346742
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510124193.6A Pending CN104699584A (zh) | 2015-03-20 | 2015-03-20 | 一种pcie非透明桥性能测试的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104699584A (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106815166A (zh) * | 2016-12-27 | 2017-06-09 | 深圳市安云信息科技有限公司 | 一种双控制器之间传输文件的方法 |
CN107168836A (zh) * | 2017-05-15 | 2017-09-15 | 郑州云海信息技术有限公司 | 一种服务器内存带宽测试的方法及装置 |
CN107769991A (zh) * | 2017-08-31 | 2018-03-06 | 郑州云海信息技术有限公司 | 一种中高端存储的plx8796稳定性测试方法 |
CN107766181A (zh) * | 2017-09-12 | 2018-03-06 | 中国电子科技集团公司第五十二研究所 | 一种基于PCIe非透明桥的双控制器存储高可用子系统 |
CN109254887A (zh) * | 2018-09-25 | 2019-01-22 | 郑州云海信息技术有限公司 | 一种ntb故障检测方法及系统 |
CN109542696A (zh) * | 2017-09-22 | 2019-03-29 | 龙芯中科技术有限公司 | 获取设备数据的方法、装置、可读存储介质及电子设备 |
CN110008165A (zh) * | 2019-04-12 | 2019-07-12 | 苏州浪潮智能科技有限公司 | 一种ntb链路管理方法、系统及相关装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101320361A (zh) * | 2008-02-27 | 2008-12-10 | 中兴通讯股份有限公司 | 一种多cpu通讯方法及系统 |
CN101770416A (zh) * | 2009-01-05 | 2010-07-07 | 英业达集团(天津)电子技术有限公司 | 新一代周边连接接口的总线测试方法 |
CN103198001A (zh) * | 2013-04-25 | 2013-07-10 | 加弘科技咨询(上海)有限公司 | 能够自测pcie接口的存储系统及测试方法 |
-
2015
- 2015-03-20 CN CN201510124193.6A patent/CN104699584A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101320361A (zh) * | 2008-02-27 | 2008-12-10 | 中兴通讯股份有限公司 | 一种多cpu通讯方法及系统 |
CN101770416A (zh) * | 2009-01-05 | 2010-07-07 | 英业达集团(天津)电子技术有限公司 | 新一代周边连接接口的总线测试方法 |
CN103198001A (zh) * | 2013-04-25 | 2013-07-10 | 加弘科技咨询(上海)有限公司 | 能够自测pcie接口的存储系统及测试方法 |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106815166A (zh) * | 2016-12-27 | 2017-06-09 | 深圳市安云信息科技有限公司 | 一种双控制器之间传输文件的方法 |
CN107168836A (zh) * | 2017-05-15 | 2017-09-15 | 郑州云海信息技术有限公司 | 一种服务器内存带宽测试的方法及装置 |
CN107769991A (zh) * | 2017-08-31 | 2018-03-06 | 郑州云海信息技术有限公司 | 一种中高端存储的plx8796稳定性测试方法 |
CN107766181A (zh) * | 2017-09-12 | 2018-03-06 | 中国电子科技集团公司第五十二研究所 | 一种基于PCIe非透明桥的双控制器存储高可用子系统 |
CN109542696A (zh) * | 2017-09-22 | 2019-03-29 | 龙芯中科技术有限公司 | 获取设备数据的方法、装置、可读存储介质及电子设备 |
CN109254887A (zh) * | 2018-09-25 | 2019-01-22 | 郑州云海信息技术有限公司 | 一种ntb故障检测方法及系统 |
CN110008165A (zh) * | 2019-04-12 | 2019-07-12 | 苏州浪潮智能科技有限公司 | 一种ntb链路管理方法、系统及相关装置 |
CN110008165B (zh) * | 2019-04-12 | 2020-07-03 | 苏州浪潮智能科技有限公司 | 一种ntb链路管理方法、系统及相关装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104699584A (zh) | 一种pcie非透明桥性能测试的方法 | |
US8521929B2 (en) | Virtual serial port management system and method | |
US11061580B2 (en) | Storage device and controllers included in storage device | |
CN105446657B (zh) | 一种监控raid卡的方法 | |
WO2016127552A1 (zh) | 一种直接内存存取dma控制器及数据传输的方法 | |
US20060277325A1 (en) | Efficient data transmission system and method via direct memory access controller | |
US20220197365A1 (en) | Apparatuses and methods of entering unselected memories into a different power mode during multi-memory operation | |
US20170132166A1 (en) | Chip interconnection method, chip and device | |
US9348719B2 (en) | Automated test equipment and control method thereof | |
CN104425041A (zh) | 能够对多个存储器进行独立控制的测试装置 | |
US20180143921A1 (en) | Configurable on-chip interconnection system and method and appratus for implementing same, and storage medium | |
EP3758317A1 (en) | Method, apparatus, electronic device and computer readable storage medium for supporting communication among chips | |
US9736529B2 (en) | USB sharing method for combo TV set, combo TV set and computer readable storage medium | |
US20190377516A1 (en) | System and method for storage device management | |
US20180225065A1 (en) | Method and system for handling an asynchronous event request command in a solid-state drive | |
CN104615558B (zh) | 一种数据传送方法及电子装置 | |
CN101937413A (zh) | 一种i2c总线的通信方法 | |
CN104571942A (zh) | 数据存储系统和非信号分析方法 | |
US9971522B2 (en) | Memory system and method | |
US20120221825A1 (en) | Nonvolatile memory system and feature information setting method | |
WO2021036329A1 (zh) | 一种数据存储方法及装置 | |
CN106168932A (zh) | 一种Flash控制方法及装置 | |
US20140181424A1 (en) | Semiconductor memory system and operation method thereof | |
US8918559B2 (en) | Partitioning of a variable length scatter gather list | |
US11294832B2 (en) | Systems and methods for queuing device management configuration requests |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20150610 |