CN104601903B - 一种视频信号转换方法和电路 - Google Patents

一种视频信号转换方法和电路 Download PDF

Info

Publication number
CN104601903B
CN104601903B CN201410812096.1A CN201410812096A CN104601903B CN 104601903 B CN104601903 B CN 104601903B CN 201410812096 A CN201410812096 A CN 201410812096A CN 104601903 B CN104601903 B CN 104601903B
Authority
CN
China
Prior art keywords
signal
fpga chip
analog converter
converted
digital analog
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410812096.1A
Other languages
English (en)
Other versions
CN104601903A (zh
Inventor
朱毅
李学俊
邹剑伦
陈曙光
阎术池
周小兵
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHENZHEN SINODATA TECH Co Ltd
Original Assignee
SHENZHEN SINODATA TECH Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHENZHEN SINODATA TECH Co Ltd filed Critical SHENZHEN SINODATA TECH Co Ltd
Priority to CN201410812096.1A priority Critical patent/CN104601903B/zh
Publication of CN104601903A publication Critical patent/CN104601903A/zh
Application granted granted Critical
Publication of CN104601903B publication Critical patent/CN104601903B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了转换板将主板发送的低压差分信号分成两路信号,其中第一路信号接入FPGA芯片;第一路信号经过FPGA芯片后转换为并行的RGB信号,FPGA芯片将RGB信号传输至一与FPGA芯片连接的数模转换器,数模转换器将RGB信号转换成VGA信号;在FPGA芯片和数模转换器之间接入一压控振荡器作为产生FPGA芯片的时钟同步信号的时钟信号发生器;动态调节压控振荡器的电压,以调整FPGA芯片的时钟同步信号的时钟频率,保持该时钟频率在一稳定值;本发明不仅能够对视频信号的格式进行转换,并且可以实现转换后的信号的频率和幅度与计算机主板的频率的同步。

Description

一种视频信号转换方法和电路
技术领域
本发明属于视频转换领域,尤其涉及一种视频信号转换方法和电路。
背景技术
在彩票行业中,彩民购买彩票或兑奖时由销售人员代打彩票,有投注兑奖信息如注码号、中奖与否等信息,彩民购买彩票后多会有查询彩票是否中奖的需求,这一需求目前是通过小尺寸副屏实现,但该类副屏多为7寸以下单色显示屏,显示效果不佳,为提升彩民购彩体验,在实际应用中会将投注机主显示屏显示内容转接到外界显示器,使彩民能够观察到对销售人员的操作,在这一应用中需要使用一种视频转换卡,此类转换卡将投注机主板低压差分信号转化为VGA信号予以输出。
目前市场上的低压差分信号视频信号转化卡,只能转换标准格式的低压差分信号,但对某些主板的低压差分信号存在信号频率、幅度上的偏差不具备纠偏能力,由于主板输出的时钟的信号在不同显示时期的频率会不断发生变化,保证图像在各种显示器的显示稳定性。
发明内容
根据本发明的第一方面,提供了一种视频信号转换方法和电路,其不仅能够对视频信号的格式进行转换,并且可以实现转换后的信号的频率与计算机主板的频率的同步。
一种视频信号转换方法,所述方法包括:
转换板将主板发送的低压差分信号分成第一路信号和第二信号;
所述第一路信号接入FPGA芯片;
所述第一路信号经过FPGA芯片后转换为并行的RGB信号,所述FPGA芯片将所述RGB信号传输至一与所述FPGA芯片连接的数模转换器,所述数模转换器将所述RGB信号转换成VGA信号;
所述FPGA芯片和数模转换器之间接入的压控振荡器产生所述FPGA芯片的时钟同步信号;
动态调节所述压控振荡器的电压,以调整所述FPGA芯片的时钟同步信号的时钟频率,保持该时钟频率在一稳定值。
作为进一步的技术方案,所述第一路信号经过FPGA芯片后转换为并行的RGB信号具体包括:
所述第一路信号接入所述FPGA芯片中的一低压差分信号接收模块,通过该低压差分信号接收模块,将所述低压差分信号转换成RGB信号;
将由低压差分信号转换成的RGB信号存储到所述FPGA芯片中的数据缓存区。
作为进一步的技术方案,所述FPGA芯片将所述RGB信号传输至一与所述FPGA芯片连接的数模转换器,所述数模转换器将所述RGB信号转换成VGA信号,所述方法还包括:
将所述VGA信号传输至一显示器进行显示。
作为进一步的技术方案,在所述转换板将主板低压差分信号分成第一路信号和第二路信号,所述第一路信号接入FPGA芯片后,所述方法还包括:
将所述第二路信号直接接入投注机显示器进行显示。
根据本发明的第二方面,提供了一种视频信号转换电路,所述电路包括:
一主板,用于发出低压差分信号;一转换板,与所述主板连接,用于将低压差分信号分成第一路信号和第二路信号;
一FPGA芯片,与所述转换板连接,用于在所述第一路信号经过FPGA芯片后转换为并行的RGB信号;
一数模转换器,用于将所述FPGA芯片传输过来的RGB信号转换成VGA信号;
一在所述FPGA芯片和数模转换器之间接入的压控振荡器,用于产生所述FPGA芯片的时钟同步信号,动态调节所述压控振荡器的电压,以调整所述FPGA芯片的时钟同步信号的时钟频率,保持该时钟频率在一稳定值。
作为进一步的技术方案,所述电路还包括:
一投注机显示器,与所述转换板连接,用于显示所述第二路信号。
作为进一步的技术方案,所述电路还包括:
主显示器,与所述数模转换器连接,用于显示所述数模转换器转换成的VGA信号。
作为进一步的技术方案,所述FPGA芯片包括:
一低压差分信号接收模块,与所述转换板连接,用于接收转换板发出的第二路信号并转换成RGB信号;
一数据缓存区,与所述低压差分信号接收模块连接,用于缓存所述RGB信号。
有益效果:
本发明通过以转换板将主板低压差分信号分成两路信号,其中第一路信号接入FPGA芯片,第一路信号经过FPGA芯片后转换为并行的RGB信号,并将所述RGB信号传输至一与所述FPGA连接的数模转换芯片将所述RGB信号转换成VGA信号;并在所述FPGA芯片和数模转换器之间接入一压控振荡器作为产生所述FPGA芯片的时钟同步信号的时钟信号发生器,不仅可以对视频信号进行转换,而且对某些主板的低压差分信号存在信号频率幅度上的偏差进行纠偏,实现投注机显示器和主显示器的同步显示。
附图说明
图1是本发明实施例1提供的一种视频信号转换方法的流程示意图。
图2是本发明实施例2提供的一种视频信号转换电路的电路示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明;应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
为了说明本发明所述的技术方案,下面通过具体实施例来说明。
实施例1
如图1所示,一种视频信号转换方法,所述方法包括:步骤S101:转换板将主板发送的低压差分信号分成第一路信号和第二信号;S102:所述第一路信号接入FPGA芯片;S103:所述第一路信号经过FPGA芯片后转换为并行的RGB信号,所述FPGA芯片将所述RGB信号传输至一与所述FPGA芯片连接的数模转换器,所述数模转换器将所述RGB信号转换成VGA信号;S104:所述FPGA芯片和数模转换器之间接入的压控振荡器产生所述FPGA芯片的时钟同步信号;S105:动态调节所述压控振荡器的电压,以调整所述FPGA芯片的时钟同步信号的时钟频率,保持该时钟频率在一稳定值。
在本发明的实施例1中,第一路信号经过FPGA芯片后转换为并行的RGB信号具体包括:第一路信号接入FPGA芯片中的一低压差分信号接收模块,通过该低压差分信号接收模块,将低压差分信号转换成RGB信号;将RGB信号存储到FPGA中的数据缓存区。在本发明的实施例1中,该第一路信号主要包括低压差分信号,当然,也可包括其他信号,不限于一定只包括低压差分信号。
在本发明的实施例1中,在将第一路信号经过FPGA芯片后转换为并行的RGB信号,并将RGB信号传输至一与FPGA连接的数模转换芯片将RGB信号转换成VGA信号后,方法还包括:将VGA信号传输至一显示器进行显示。
在本发明的实施例1中,在转换板将主板低压差分信号分成两路信号,其中第一路信号接入FPGA芯片后,方法还包括:将第二路信号直接接入投注机显示器进行显示。
本发明通过以转换板将主板低压差分信号分成两路信号,其中第一路信号接入FPGA芯片,第一路信号经过FPGA芯片后转换为并行的RGB信号,并将RGB信号传输至一与FPGA连接的数模转换芯片将RGB信号转换成VGA信号;并在FPGA芯片和数模转换器之间接入一压控振荡器作为产生FPGA芯片的时钟同步信号的时钟信号发生器,不仅可以对视频信号进行转换,而且对某些主板的低压差分信号存在信号频率幅度上的偏差进行纠偏,实现投注机显示器和主显示器的同步显示。
实施例2
如图2所示,一种视频转换电路,电路包括:一主板1,用于发出主板低压差分信号;一转换板2,与主板1连接,用于将主板1发送的低压差分信号分成两路信号;一FPGA芯片,用于将两路信号中的第一路信号经过FPGA芯片后转换为并行的RGB信号;一数模转换器5,用于将FPGA传输过来的RGB信号转换成VGA信号;一压控振荡器7,在FPGA芯片和数模转换器5之间接入作为产生FPGA芯片的时钟同步信号的时钟信号发生器,用于动态调节压控振荡器7的电压,以调整FPGA芯片的时钟同步信号的时钟频率,保持该时钟频率在一稳定值。
在本发明的实施例2中,电路还包括:一投注机显示器8,与转换板2连接,用于显示第二路信号。该投注机显示器8可为LCD显示器,也可为CRT显示器。
在本发明的实施例2中,电路还包括:主显示器6,与数模转换器5连接,用于显示数模转换器5发出的VGA信号。
在本发明的实施例2中,FPGA芯片包括:一低压差分信号接收模块3,与转换板2连接,用于接收转换板2发出的第二路信号并转换成RGB信号;一数据缓存区4,与低压差分信号接收模块3连接,用于缓存RGB信号。当然,该FPGA芯片还包括其他的模块,本发明仅仅示出了低压差分接收模块3和数据缓存区4。
在本发明的实施例2中,转换板2将主板低压差分信号分成两路信号,其中第一路信号接入FPGA芯片;第一路信号经过FPGA芯片后转换为并行的RGB信号,并将RGB信号传输至一与FPGA将RGB信号转换成VGA信号;在FPGA芯片和数模转换器5之间接入一压控振荡器7作为产生FPGA芯片的时钟同步信号的时钟信号发生器;动态调节压控振荡器7的电压,以调整FPGA芯片的时钟同步信号的时钟频率,保持该时钟频率在一稳定值。当然,在其他的实施例中,也可采用其他的时钟晶振作为振荡器,并不局限于采用压控振荡器。
在本发明的实施例2中,该电路还包括一投注机显示器8,与所述转换板连接,用于显示所述第二路信号。
当然,在其他的实施例中,该数据缓存区可为条形缓存区,也可为环形缓存区。
在本发明的实施例2中,所述电路还包括:主显示器6,与所述数模转换器5连接,用于显示所述数模转换器5转换成的VGA信号。当然,在其他的实施例中,可不包括该主显示器6,并不局限于本实施例的该优选实施方式。
在本发明的实施例2中,所述FPGA芯片包括:一低压差分信号接收模块3,与所述转换板2连接,用于接收转换板2发出的第二路信号并转换成RGB信号;一数据缓存区4,与所述低压差分信号接收模块3连接,用于缓存所述RGB信号。
此外,在实际使用时,可根据需要,可从FPGA中分出多路并行数据信号,通过增加外接数模转换芯片,实现主显示器画面的多屏复制功能。
值得注意的是,上述实施例中,所包括的各个单元只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
另外,本领域普通技术人员可以理解实现上述各实施例方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,相应的程序可以存储于计算机可读取存储介质中的存储介质,如ROM/RAM、磁盘或光盘等。
以上仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (6)

1.一种视频信号转换方法,其特征在于,所述方法包括:
转换板将主板发送的低压差分信号分成第一路信号和第二信号;
所述第一路信号接入FPGA芯片;
所述第一路信号经过FPGA芯片后转换为并行的RGB信号,所述FPGA芯片将所述RGB信号传输至一与所述FPGA芯片连接的数模转换器,所述数模转换器将所述RGB信号转换成VGA信号;
所述FPGA芯片和数模转换器之间接入的压控振荡器产生所述FPGA芯片的时钟同步信号;
动态调节所述压控振荡器的电压,以调整所述FPGA芯片的时钟同步信号的时钟频率,保持该时钟频率在一稳定值;
其中,所述第一路信号接入所述FPGA芯片中的一低压差分信号接收模块,通过该低压差分信号接收模块,将所述低压差分信号转换成RGB信号;所述RGB信号存储到所述FPGA芯片中的数据缓存区。
2.根据权利要求1所述的方法,其特征在于,所述FPGA芯片将所述RGB信号传输至一与所述FPGA芯片连接的数模转换器,所述数模转换器将所述RGB信号转换成VGA信号,所述方法还包括:
将所述VGA信号传输至一显示器进行显示。
3.根据权利要求1所述的方法,其特征在于,在所述转换板将主板低压差分信号分成第一路信号和第二路信号,所述第一路信号接入FPGA芯片后,所述方法还包括:
将所述第二路信号直接接入投注机显示器进行显示。
4.一种视频信号转换电路,其特征在于,所述电路包括:
一主板,用于发出低压差分信号;
一转换板,与所述主板连接,用于将低压差分信号分成第一路信号和第二路信号;
一FPGA芯片,与所述转换板连接,用于在所述第一路信号经过FPGA芯片后转换为并行的RGB信号;
一数模转换器,用于将所述FPGA芯片传输过来的RGB信号转换成VGA信号;
一在所述FPGA芯片和数模转换器之间接入的压控振荡器,用于产生所述FPGA芯片的时钟同步信号,动态调节所述压控振荡器的电压,以调整所述FPGA芯片的时钟同步信号的时钟频率,保持该时钟频率在一稳定值;
其中,所述FPGA芯片包括:
一低压差分信号接收模块,与所述转换板连接,用于接收转换板发出的第二路信号并转换成RGB信号;
一数据缓存区,与所述低压差分信号接收模块连接,用于缓存所述RGB信号。
5.根据权利要求4所述的一种视频信号转换电路,其特征在于,所述电路还包括:
一投注机显示器,与所述转换板连接,用于显示所述第二路信号。
6.根据权利要求4所述的一种视频信号转换电路,其特征在于,所述电路还包括:
主显示器,与所述数模转换器连接,用于显示所述数模转换器转换成的VGA信号。
CN201410812096.1A 2014-12-23 2014-12-23 一种视频信号转换方法和电路 Active CN104601903B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410812096.1A CN104601903B (zh) 2014-12-23 2014-12-23 一种视频信号转换方法和电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410812096.1A CN104601903B (zh) 2014-12-23 2014-12-23 一种视频信号转换方法和电路

Publications (2)

Publication Number Publication Date
CN104601903A CN104601903A (zh) 2015-05-06
CN104601903B true CN104601903B (zh) 2018-03-06

Family

ID=53127369

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410812096.1A Active CN104601903B (zh) 2014-12-23 2014-12-23 一种视频信号转换方法和电路

Country Status (1)

Country Link
CN (1) CN104601903B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106231064B (zh) * 2016-06-21 2019-06-21 努比亚技术有限公司 一种终端及基于虚拟设备的三基色传感器驱动重构方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1269651A (zh) * 1999-03-30 2000-10-11 因芬尼昂技术北美公司 利用一个压控振荡器同步多个子系统的方法和系统
CN1637828A (zh) * 2004-01-07 2005-07-13 松下电器产业株式会社 显示屏控制电路及显示屏控制方法
CN201699873U (zh) * 2010-06-22 2011-01-05 深圳市英康仕电子有限公司 一种视频转换装置
CN102412835A (zh) * 2010-05-31 2012-04-11 安纳帕斯股份有限公司 锁相环、采用该锁相环的显示器以及生成时钟的方法
CN102497163A (zh) * 2011-12-30 2012-06-13 北京华航无线电测量研究所 一种基于fpga的闭环vco线性度校正方法
CN102946527A (zh) * 2012-11-26 2013-02-27 成都爱斯顿测控技术有限公司 多输入视频处理卡
CN202872985U (zh) * 2012-11-26 2013-04-10 成都爱斯顿测控技术有限公司 多输入视频处理卡

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9092873B2 (en) * 2011-02-03 2015-07-28 L-3 Communications Corporation Rasterizer packet generator for use in graphics processor

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1269651A (zh) * 1999-03-30 2000-10-11 因芬尼昂技术北美公司 利用一个压控振荡器同步多个子系统的方法和系统
CN1637828A (zh) * 2004-01-07 2005-07-13 松下电器产业株式会社 显示屏控制电路及显示屏控制方法
CN102412835A (zh) * 2010-05-31 2012-04-11 安纳帕斯股份有限公司 锁相环、采用该锁相环的显示器以及生成时钟的方法
CN201699873U (zh) * 2010-06-22 2011-01-05 深圳市英康仕电子有限公司 一种视频转换装置
CN102497163A (zh) * 2011-12-30 2012-06-13 北京华航无线电测量研究所 一种基于fpga的闭环vco线性度校正方法
CN102946527A (zh) * 2012-11-26 2013-02-27 成都爱斯顿测控技术有限公司 多输入视频处理卡
CN202872985U (zh) * 2012-11-26 2013-04-10 成都爱斯顿测控技术有限公司 多输入视频处理卡

Also Published As

Publication number Publication date
CN104601903A (zh) 2015-05-06

Similar Documents

Publication Publication Date Title
US7804497B2 (en) Display driving circuit, display device, display system and method of driving display devices
CN109358828B (zh) 一种显示单元、拼接显示装置及拼接显示系统
KR101179912B1 (ko) 복수의 휴대 단말을 연동시키는 더미 터치 스크린 시스템
CN201576432U (zh) 一种多媒体显示控制装置
US20090094658A1 (en) Methods and systems for driving multiple displays
US10031710B2 (en) Display device constituting multi-display system and control method thereof
CN101526836A (zh) 双屏笔记本电脑
CN106528025A (zh) 多屏图像投屏方法、终端、服务器和系统
CN107003968A (zh) 虚拟显示器输出端口配置
CN100365701C (zh) 多层实时图像叠加控制器
TW200832350A (en) Method and related device of increasing efficiency of video display
CN101339731A (zh) Usb显示驱动器、小型移动显示器及usb显示系统
CN106791649A (zh) 一种可实现双屏显示的显示系统及显示方法
CN104537999B (zh) 一种可依据系统复杂程度灵活配置的面板内部接口及其协议
CN104601903B (zh) 一种视频信号转换方法和电路
CN109495696A (zh) 一种多显示主板以及采用该主板的彩票机控制系统
CN201548484U (zh) 通用多路数字图像模拟源
CN201364621Y (zh) 具有视频广告播放显示器的pos机
CN108255448A (zh) 显示装置的控制器及其处理方法、存储介质、处理器
CN102207841B (zh) 一种通用数据传输系统
CN208092590U (zh) 一种平板电脑及其edp屏驱动电路
CN202120582U (zh) 具有多个影像输出装置的影像显示系统
CN101986288B (zh) 一种移动终端的输出显示方法、装置和系统
CN213043771U (zh) 一种中控矩阵一体机
CN104575442B (zh) 一种视频信号转换及扩展方法和电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant