CN104598414A - 一种用于分布式控制器光纤通信协议及其实现装置 - Google Patents

一种用于分布式控制器光纤通信协议及其实现装置 Download PDF

Info

Publication number
CN104598414A
CN104598414A CN201310524514.2A CN201310524514A CN104598414A CN 104598414 A CN104598414 A CN 104598414A CN 201310524514 A CN201310524514 A CN 201310524514A CN 104598414 A CN104598414 A CN 104598414A
Authority
CN
China
Prior art keywords
node
data
frame
instruction
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310524514.2A
Other languages
English (en)
Other versions
CN104598414B (zh
Inventor
王首浩
王怀侠
仲悦
何宇昂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Academy of Launch Vehicle Technology CALT
Beijing Research Institute of Precise Mechatronic Controls
Original Assignee
China Academy of Launch Vehicle Technology CALT
Beijing Research Institute of Precise Mechatronic Controls
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Academy of Launch Vehicle Technology CALT, Beijing Research Institute of Precise Mechatronic Controls filed Critical China Academy of Launch Vehicle Technology CALT
Priority to CN201310524514.2A priority Critical patent/CN104598414B/zh
Publication of CN104598414A publication Critical patent/CN104598414A/zh
Application granted granted Critical
Publication of CN104598414B publication Critical patent/CN104598414B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4265Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter

Abstract

本发明涉及一种用于分布式控制器光纤通信协议,M节点将指令帧信号写入M指令帧站队区,并向S1节点发出;S1节点将指令帧存入M指令帧站队区,并向下一个S节点转发指令帧,以此类推,Sn节点将指令帧发送给M节点并覆盖M指令帧站队区;对于S1节点,数据帧直接向下一节点传送;对于Sn(n≥2)节点,接收上一节点数据帧和本节点数据帧,形成一个新的消息队列向下一节点传输;以此类推,Sn节点的消息队列包含所有S节点的数据帧向M节点传输;M节点检测到数据帧信号后,将数据帧写入消息队列的各节点数据帧站队区,与之前接收并覆盖的指令帧形成一个完整的消息队列。本发明实现一个指令周期内完成主控制器节点和各从控制器节点的数据交互。

Description

一种用于分布式控制器光纤通信协议及其实现装置
技术领域
本发明涉及一种用于分布式控制器光纤通信协议,特别是涉及一种飞行控制系统中,作为执行机构应用的光纤通信协议。本发明还涉及该光纤通信协议的实现装置。
背景技术
箭载飞行控制系统中,控制系统与伺服系统、测量系统、平台设备之间主要应用MTL-STD-1553B总线进行通讯,作为第一代军用通讯总线技术,MTL-STD-1553B总线采用命令响应方式,由控制系统发出指令,目标子系统响应指令后向控制系统返回消息。MTL-STD-1553B总线速率最高为1Mbps,总线上节点最多为32个,采用1553B屏蔽电缆作为传输介质;随着航天产品对数据传输的要求越来越高,电子设备数量多,测量数据量大,电磁环境复杂,对重量限制要求苛刻,急需研制开发新一代航天数据总线产品。
FC(Fiber Channel),即光纤通道,是一种高速串行总线传输协议,单条链路数据速率从100Mbps到10Gbps,支持多种上层应用协议映射,其中FC-AE为光纤通道航空电子环境网络协议,在航空航电系统设计中已有采用,光纤通道已成为国际公认的第二代军用总线协议发展趋势;FC-AE-1553是MTL-STD-1553B在光纤通道航空电子环境的上层映射协议,方便在两种协议之间平滑过度,其具备高速率、低延迟、低误码率的特性,支持三种拓扑结构,点对点、仲裁环和交换式网络。点对点拓扑结构不能满足箭上产品多节点通讯的需求;交换式网络拓扑结构需要专用的交换机设备,不适合箭上伺服系统的特殊环境条件、节点较少和小型化设计等需求特征;环形拓扑结构能够满足分布式控制产品多点通讯需求,不需要专用的交换机设备,通信速率可达到2.5Gbit/s,节点数量达到127个,省去了大量的模拟量电缆,易于实现产品的小型化、轻量化,因此采用分布式控制、环形拓扑结构的光纤总线通信技术是箭上飞行控制系统和伺服系统发展的必然趋势。
在光纤通道仲裁环协议里,节点间的通讯延时无法确定,环上的节点只有检测到总线处于空闲状态才能通过仲裁获得总线的使用权,从而与目的节点建立双向连接,通讯过程中的非目的节点直接让数据通过,任一时刻,只有一对节点使用总线,其它节点只能等到他们放弃总线使用权才能获得仲裁。
在飞控系统与伺服系统通讯过程中,伺服系统采用分布式控制,总线环路上的各节点需在同一指令周期响应指令并向主节点返回测量信息,仲裁环协议难以满足上述需求,需要设计一种适用于分布式控制系统的光纤通信协议。
发明内容
本发明要解决的技术问题是提供一种满足航天飞行控制系统中作为执行机构的伺服系统应用的二级总线协议,可以实现一个指令周期内所有节点接收并执行指令,同时向控制系统返回测量数据,总线速率可达2.5Gbps,进一步满足航天电子设备应用光纤通讯技术的发展需求的用于分布式控制器光纤通信协议。
为解决上述技术问题,本发明一种用于分布式控制器光纤通信协议,
消息队列由S1、S2……Sn节点数据帧和M节点指令帧组成;
每个指令周期由M节点发起,M节点将各S节点信息形成指令帧信号写入M指令帧站队区,并向S1节点发出;
S1节点检测到指令帧信号后,将指令帧存入M指令帧站队区,并向下一个S节点转发指令帧,以此类推,Sn节点将指令帧发送给M节点并覆盖M指令帧站队区;
对于S1节点,数据帧直接向下一节点传送;对于Sn(n≥2)节点,接收上一节点数据帧和本节点数据帧,形成一个新的消息队列向下一节点传输;以此类推,Sn节点的消息队列包含所有S节点的数据帧向M节点传输;
M节点检测到数据帧信号后,将数据帧写入消息队列的各节点数据帧站队区,与之前接收并覆盖的指令帧形成一个完整的消息队列。
本发明还提供一种该光纤通信协议的实现装置,包括CPU读写接口、GTP接收端口、GTP发送端口、消息队列检阅区、接收数据FIFO、发送数据FIFO、CPU端口状态机、接收端口状态机、发送端口状态机、以及地址切换开关;
CPU读写接口:提供CPU双向数据接口,输入CPU中断信号,输出CPU读写逻辑;
GTP接收端口:输入接收总线串行数据,输出并行接收数据1、GTP按收控制逻辑;
GTP发送端口:接收并行发送数据2、GTP发送控制逻辑;输出发送总线串行数据;
消息队列检阅区:输入CPU数据、CPU读写逻辑、并行接收数据2、装置读写地址、逻辑;输出并行发送数据1;消息队列检阅区用于存取消息队列,由S1、S2……Sn节点数据帧和M节点指令帧组成,各帧在队列中的位置约定统一,对于M节点,使用整块消息队列检阅区,对于Sn节点,使用M指令帧站队区和S1~Sn数据帧站队区;
接收数据FIFO:输入并行接收数据1、GTP接收控制逻辑、RXFIFO控制逻辑;输出并行接收数据2;
发送数据FIFO:输入并行发送数据1、TXFIFO控制逻辑;输出并行发送数据2、GTP发送控制逻辑;
CPU端口状态机:输入CPU读写逻辑,输出CPU写RAM完成信号;当检测到CPU写RAM时,对数据字进行计数,当计数溢出时,产生CPU写RAM完成信号;
对于M节点,CPU只向消息队列中写入指令帧,对于S节点,CPU只向消息队列中写入数据帧;
接收端口状态机:输入GTP接收控制逻辑、读RAM完成信号、CPU写RAM完成信号;输出CPU中断信号,接收数据写地址、逻辑,指令或数据写RAM完成信号,输入输出RXFIFO控制逻辑;
对于M节点:有接收指令和接收数据两种大状态,接收指令完成后,不产生CPU中断信号;接收数据完成后,产生CPU中断信号,通知DSP读取消息队列中各子控制器的数据及返回指令;
对于S1节点:只有接收指令一种状态,接收指令完成后,产生CPU中断信号,通知CPU读取指令,产生指令写RAM完成信号,通知发送端口状态机向下一节点转发指令;
对于S2~Sn节点:有接收指令和接收数据两种大状态;接收指令完成后,产生CPU中断信号,通知CPU读取指令,产生指令写RAM完成信号,通知发送端口状态机向下一节点转发指令;接收数据完成后,如果检测到本节点CPU写RAM信号有效,产生数据写RAM完成信号,通知发送端口状态机向下一节点转发数据;
发送端口状态机:输入数据或指令写RAM完成信号;输出发送数据读地址、逻辑,TXFIFO控制逻辑,读RAM完成信号;
对于M节点:只有发送指令一种大状态,GTP端口发送状态机将消息队列检阅区中的指令帧写入TXFIFO,向接收端口状态机产生读RAM完成信号;
对于S1节点:有发送数据和转发指令两种大状态;所述发送数据只包括本节点数据;当检测到接收端口状态机输出的数据或指令写RAM完成信号有效时,将消息队列检阅区中的数据帧或指令帧写入TXFIFO,并产生读RAM完成信号;
对于S2-Sn节点:有发送数据和转发指令两种大状态;所述发送数据包括本节点数据和转发上一节点数据;当检测到接收端口状态机向输出的指令写RAM完成信号后,将消息队列检阅区中的指令帧写入TXFIFO,并产生写RAM完成信号;当接收上一节点数据帧完成,并检测到本节点CPU写数据完成,将消息队列检阅区中的数据帧写入TXFIFO,并产生写RAM完成信号;
地址切换开关:输入数据或指令写RAM完成信号、读RAM完成信号、接收数据写地址、逻辑、发送数据读地址、逻辑;输出装置读写地址、逻辑;
初始化时,装置读写地址、逻辑由接收端口状态机使用,当接收端口状态机产生数据或指令写RAM完成信号时,装置读写地址、逻辑交给发送端口状态机使用,当产生读RAM完成信号时,再将装置读写地址、逻辑交给接收端口状态机,如此往复。
本发明通过消息队列的方式,实现一个指令周期内完成主控制器节点和各从控制器节点的数据交互;分布式控制系统各节点之间的传输延迟可控,总线利用率高,实时性强,便于控制多台伺服机构实时响应指令、执行动作。
本发明提供了通用处理器接口,可应用于基于DSP、ARM、SOC等架构设计;
本发明定义了指令帧和数据帧两种帧类型,各节点的同步信息、状态信息和校验信息均包含在其中;
本发明采用可配置缓存方式,不同节点处理的数据量不同,提高总线利用率。
附图说明
图1为分布式控制器光纤通信拓扑结构图。
图2为光纤通信协议实现装置组成图。
图3为光纤通信协议消息队列组成图。
图4为CPU端口状态转移图。
图5为GTP端口接收状态转移图。
图6为GTP端口发送状态转移图。
图中:①为CPU双向数据,②为CPU读写逻辑,③为CPU中断信号,④为CPU写RAM完成信号,⑤为接收总线串行数据,⑥为并行接收数据1,⑦为GTP接收控制逻辑,⑧并行接收数据2,⑨为并行发送数据1,⑩为并行发送数据2,为GTP发送控制逻辑,为发送总线串行数据,为RXFIFO控制逻辑,为接收数据写地址、逻辑,为装置读写地址、逻辑,为发送数据读地址、逻辑,为TXFIFO控制逻辑,为数据或指令写RAM完成信号,为读RAM完成信号。
具体实施方式
下面结合附图和实施例对本发明作进一步详细的说明。
如附图1所示为分布式控制器光纤通信协议的载体,包括主控制器节点M(简称M节点),和多个从控制器节点S1~Sn(简称S节点),通讯媒介可为光纤但不局限于光纤介质,也可以为同轴电缆或双绞屏蔽线等可传输差分信号的介质。
提出一种“队列检阅环”的环形拓扑协议,由M节点发出指令,各S节点接收指令并向下一节点转发指令;各S节点响应指令后,S1节点将本节点数据向S2节点传输,S2节点将S1节点数据和S2节点数据向S3节点传输,如此,每个S节点(S2~Sn)接收上一节点数据并与本节点数据合并向下一个S节点传输,由Sn节点将所有S节点的数据传给M节点。
就像运动会检阅仪式时,主席台为M节点,各参赛单位队列方阵为S节点,跑道为传输介质。主席台发出指令,第1个单位的队列向跑道行进,行进至第2个单位的站队区后,第2个单位的队列跟在第1个单位的队列后,形成一个更大的队列继续前进,后面的单位依次加入,在所有单位的队列抵达主席台时,按单位队列的站队区排列好由主席台进行检阅,故命名为“队列检阅环”。
具体来说,本发明一种用于分布式控制器光纤通信协议,消息队列由S1、S2……Sn节点数据帧和M节点指令帧组成;
每个指令周期由M节点发起,M节点将各S节点信息形成指令帧信号写入M指令帧站队区,并向S1节点发出;
S1节点检测到指令帧信号后,将指令帧存入M指令帧站队区,并向下一个S节点转发指令帧,以此类推,Sn节点将指令帧发送给M节点并覆盖M指令帧站队区;
对于S1节点,数据帧直接向下一节点传送;对于Sn(n≥2)节点,接收上一节点数据帧和本节点数据帧,形成一个新的消息队列向下一节点传输;以此类推,Sn节点的消息队列包含所有S节点的数据帧向M节点传输;
M节点检测到数据帧信号后,将数据帧写入消息队列的各节点数据帧站队区,与之前接收并覆盖的指令帧形成一个完整的消息队列。
如附图2所示,该光纤通信协议的实现装置包括:CPU读写接口、GTP接收端口、GTP发送端口、消息队列检阅区、接收数据FIFO、发送数据FIFO、CPU端口状态机、接收端口状态机、发送端口状态机、以及地址切换开关;
CPU读写接口:完成主、从控制器内部CPU(主处理器)与装置的信息交互,提供CPU双向数据接口,输入CPU中断信号,输出CPU读写逻辑;
GTP(高速串行收发器)接收端口:输入接收总线串行数据,输出并行接收数据1、GTP按收控制逻辑;
GTP发送端口:接收并行发送数据2、GTP发送控制逻辑,输出发送总线串行数据;
消息队列检阅区(多口RAM):分配指令帧和数据帧站队区,存放数据帧和指令帧,整理形成消息队列,输入CPU数据、CPU读写逻辑、并行接收数据2、装置读写地址、逻辑,输出并行发送数据1;消息队列检阅区用于存取消息队列,附图3为消息队列组成图,由S1、S2……Sn数据帧和1个M节点指令帧组成,各帧在队列中的位置约定统一,各节点的数据帧和指令帧只能进入各自的站队区。对于M节点,将会使用整块消息队列检阅区,对于Sn节点,将会使用M指令帧站队区和S1~Sn数据帧站队区;
接收数据FIFO(先进先出数据缓存器)(RXFIFO):输入并行接收数据1、GTP接收控制逻辑、RXFIFO控制逻辑,输出并行接收数据2;
发送数据FIFO(TXFIFO):输入并行发送数据1、TXFIFO控制逻辑,输出并行发送数据2、GTP发送控制逻辑;
CPU端口状态机:输入CPU读写逻辑,输出CPU写RAM完成信号;状态转移图如附图4所示,当检测到CPU写RAM时(对于M节点,CPU只向消息队列中写入指令帧,对于S节点,CPU只向消息队列中写入数据帧),对数据字进行计数,当计数溢出时,产生CPU写RAM完成信号;
接收端口状态机:输入GTP接收控制逻辑、读RAM完成信号、CPU写RAM完成信号;输出CPU中断信号,接收数据写地址、逻辑,指令或数据写RAM完成信号,输入输出RXFIFO控制逻辑。接收端口状态转移图,如附图5所示,对于M节点:有接收指令和接收数据两种大状态,接收指令完成后,不产生CPU中断信号;接收数据完成后,产生CPU中断信号,通知DSP读取消息队列中各子控制器的数据及返回指令。对于S1节点:只有接收指令一种状态,接收指令完成后,产生CPU中断信号,通知CPU读取指令,产生指令写RAM完成信号,通知发送端口状态机向下一节点转发指令。对于S2~Sn节点:有接收指令和接收数据两种大状态;接收指令完成后,产生CPU中断信号,通知CPU读取指令,产生指令写RAM完成信号,通知发送端口状态机向下一节点转发指令;接收数据完成后,不产生CPU中断信号,如果检测到本节点CPU写RAM信号有效,产生数据写RAM完成信号,通知发送端口状态机向下一节点转发数据。
发送端口状态机:输入写RAM完成信号,输出发送数据读地址、逻辑,TXFIFO控制逻辑,读RAM完成信号。发送端口状态转移图,如附图6所示:对于M节点:只有发送指令一种大状态,GTP端口发送状态机将消息队列检阅区中的指令帧写入TXFIFO,向接收端口状态机产生读RAM完成信号;对于S1节点:有发送数据(只有本节点数据)和转发指令两种大状态;当检测到接收端口状态机输出的数据或指令写RAM完成信号有效时,将消息队列检阅区中的数据帧或指令帧写入TXFIFO,并产生读RAM完成信号;对于S2-Sn节点:有发送数据(包括本节点数据和转发上一节点数据)和转发指令两种大状态;当检测到接收端口状态机向输出的指令写RAM完成信号后,将消息队列检阅区中的指令帧写入TXFIFO,并产生写RAM完成信号;当接收上一节点数据帧完成,并检测到本节点CPU写数据完成,将消息队列检阅区中的数据帧写入TXFIFO,并产生写RAM完成信号。
地址切换开关:输入数据或指令写RAM完成信号、读RAM完成信号、接收数据写地址、逻辑、发送数据读地址、逻辑,输出装置读写地址、逻辑,分配接收端口状态机和发送端口状态机的地址总线使用权。初始化时,装置读写地址、逻辑由接收端口状态机使用,当接收端口状态机产生数据或指令写RAM完成信号时,装置读写地址、逻辑交给发送端口状态机使用,当产生读RAM完成信号时,再将装置读写地址、逻辑交给接收端口状态机,如此往复。
图5中,IDEL1:初始化状态机;
S11:检测帧头序列,判断帧类型(数据或指令),配置基地址寄存器(此帧数据头的存放地址),配置累加溢出寄存器,并置位GTP接收数据类型标志;
S12:使能RX_FIFO,将RX_FIFO中的数据从基地址开始依次写入消息队列检阅区;
S13:禁止RX_FIFO;
S14:如果为M节点,产生CPU中断信号;如果为S2~Sn节点,检测CPU写RAM完成信号是否有效;
S15:如果为M节点,不做处理;如果为S节点,则产生CPU中断信号;
S16:输出指令或数据写RAM完成信号;
条件11:GTP接收控制逻辑中帧起始信号有效;
条件12:帧头序列有效,并且RX_FIFO非空;
条件13:RX_FIFO写消息队列检阅区完成;
条件14:接收帧为数据帧;
条件15:接收帧为指令帧;
条件16:非S1节点且CPU写RAM完成信号有效,或为M节点;
条件17:无条件转移;
条件18:M节点或S1节点,CPU写RAM完成信号有效;
条件19:发送状态机模块中读RAM完成信号有效。

Claims (2)

1.一种用于分布式控制器光纤通信协议,其特征在于:
消息队列由S1、S2……Sn节点数据帧和M节点指令帧组成;
每个指令周期由M节点发起,M节点将各S节点信息形成指令帧信号写入M指令帧站队区,并向S1节点发出;
S1节点检测到指令帧信号后,将指令帧存入M指令帧站队区,并向下一个S节点转发指令帧,以此类推,Sn节点将指令帧发送给M节点并覆盖M指令帧站队区;
对于S1节点,数据帧直接向下一节点传送;对于Sn(n≥2)节点,接收上一节点数据帧和本节点数据帧,形成一个新的消息队列向下一节点传输;以此类推,Sn节点的消息队列包含所有S节点的数据帧向M节点传输;
M节点检测到数据帧信号后,将数据帧写入消息队列的各节点数据帧站队区,与之前接收并覆盖的指令帧形成一个完整的消息队列。
2.一种权利要求1所述光纤通信协议的实现装置,其特征在于:包括CPU读写接口、GTP接收端口、GTP发送端口、消息队列检阅区、接收数据FIFO、发送数据FIFO、CPU端口状态机、接收端口状态机、发送端口状态机、以及地址切换开关;
CPU读写接口:提供CPU双向数据接口,输入CPU中断信号,输出CPU读写逻辑;
GTP接收端口:输入接收总线串行数据,输出并行接收数据1、GTP按收控制逻辑;
GTP发送端口:接收并行发送数据2、GTP发送控制逻辑;输出发送总线串行数据;
消息队列检阅区:输入CPU数据、CPU读写逻辑、并行接收数据2、装置读写地址、逻辑;输出并行发送数据1;消息队列检阅区用于存取消息队列,由S1、S2……Sn节点数据帧和M节点指令帧组成,各帧在队列中的位置约定统一,对于M节点,使用整块消息队列检阅区,对于Sn节点,使用M指令帧站队区和S1~Sn数据帧站队区;
接收数据FIFO:输入并行接收数据1、GTP接收控制逻辑、RXFIFO控制逻辑;输出并行接收数据2;
发送数据FIFO:输入并行发送数据1、TXFIFO控制逻辑;输出并行发送数据2、GTP发送控制逻辑;
CPU端口状态机:输入CPU读写逻辑,输出CPU写RAM完成信号;当检测到CPU写RAM时,对数据字进行计数,当计数溢出时,产生CPU写RAM完成信号;
对于M节点,CPU只向消息队列中写入指令帧,对于S节点,CPU只向消息队列中写入数据帧;
接收端口状态机:输入GTP接收控制逻辑、读RAM完成信号、CPU写RAM完成信号;输出CPU中断信号,接收数据写地址、逻辑,指令或数据写RAM完成信号,输入输出RXFIFO控制逻辑;
对于M节点:有接收指令和接收数据两种大状态,接收指令完成后,不产生CPU中断信号;接收数据完成后,产生CPU中断信号,通知DSP读取消息队列中各子控制器的数据及返回指令;
对于S1节点:只有接收指令一种状态,接收指令完成后,产生CPU中断信号,通知CPU读取指令,产生指令写RAM完成信号,通知发送端口状态机向下一节点转发指令;
对于S2~Sn节点:有接收指令和接收数据两种大状态;接收指令完成后,产生CPU中断信号,通知CPU读取指令,产生指令写RAM完成信号,通知发送端口状态机向下一节点转发指令;接收数据完成后,如果检测到本节点CPU写RAM信号有效,产生数据写RAM完成信号,通知发送端口状态机向下一节点转发数据;
发送端口状态机:输入数据或指令写RAM完成信号;输出发送数据读地址、逻辑,TXFIFO控制逻辑,读RAM完成信号;
对于M节点:只有发送指令一种大状态,GTP端口发送状态机将消息队列检阅区中的指令帧写入TXFIFO,向接收端口状态机产生读RAM完成信号;
对于S1节点:有发送数据和转发指令两种大状态;所述发送数据只包括本节点数据;当检测到接收端口状态机输出的数据或指令写RAM完成信号有效时,将消息队列检阅区中的数据帧或指令帧写入TXFIFO,并产生读RAM完成信号;
对于S2-Sn节点:有发送数据和转发指令两种大状态;所述发送数据包括本节点数据和转发上一节点数据;当检测到接收端口状态机向输出的指令写RAM完成信号后,将消息队列检阅区中的指令帧写入TXFIFO,并产生写RAM完成信号;当接收上一节点数据帧完成,并检测到本节点CPU写数据完成,将消息队列检阅区中的数据帧写入TXFIFO,并产生写RAM完成信号;
地址切换开关:输入数据或指令写RAM完成信号、读RAM完成信号、接收数据写地址、逻辑、发送数据读地址、逻辑;输出装置读写地址、逻辑;
初始化时,装置读写地址、逻辑由接收端口状态机使用,当接收端口状态机产生数据或指令写RAM完成信号时,装置读写地址、逻辑交给发送端口状态机使用,当产生读RAM完成信号时,再将装置读写地址、逻辑交给接收端口状态机,如此往复。
CN201310524514.2A 2013-10-30 2013-10-30 一种用于分布式控制器光纤通信协议及其实现装置 Active CN104598414B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310524514.2A CN104598414B (zh) 2013-10-30 2013-10-30 一种用于分布式控制器光纤通信协议及其实现装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310524514.2A CN104598414B (zh) 2013-10-30 2013-10-30 一种用于分布式控制器光纤通信协议及其实现装置

Publications (2)

Publication Number Publication Date
CN104598414A true CN104598414A (zh) 2015-05-06
CN104598414B CN104598414B (zh) 2017-11-28

Family

ID=53124219

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310524514.2A Active CN104598414B (zh) 2013-10-30 2013-10-30 一种用于分布式控制器光纤通信协议及其实现装置

Country Status (1)

Country Link
CN (1) CN104598414B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105304001A (zh) * 2015-09-29 2016-02-03 武汉精测电子技术股份有限公司 一种基于serdes的信号扩展盒
CN109669397A (zh) * 2018-12-07 2019-04-23 北京精密机电控制设备研究所 一种fc-ae-1553光纤总线通信伺服控制器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6457085B1 (en) * 1999-11-04 2002-09-24 International Business Machines Corporation Method and system for data bus latency reduction using transfer size prediction for split bus designs
CN102075247A (zh) * 2009-11-25 2011-05-25 中国科学院光电研究院 高速光纤总线及其冗余拓扑结构的实现方法
CN202362658U (zh) * 2011-11-28 2012-08-01 苏州普思自动化科技有限公司 基于光纤的高速现场总线控制系统

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6457085B1 (en) * 1999-11-04 2002-09-24 International Business Machines Corporation Method and system for data bus latency reduction using transfer size prediction for split bus designs
CN102075247A (zh) * 2009-11-25 2011-05-25 中国科学院光电研究院 高速光纤总线及其冗余拓扑结构的实现方法
CN202362658U (zh) * 2011-11-28 2012-08-01 苏州普思自动化科技有限公司 基于光纤的高速现场总线控制系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105304001A (zh) * 2015-09-29 2016-02-03 武汉精测电子技术股份有限公司 一种基于serdes的信号扩展盒
CN109669397A (zh) * 2018-12-07 2019-04-23 北京精密机电控制设备研究所 一种fc-ae-1553光纤总线通信伺服控制器

Also Published As

Publication number Publication date
CN104598414B (zh) 2017-11-28

Similar Documents

Publication Publication Date Title
CN106612141B (zh) 一种光纤通道协议通用仿真测试卡及其数据交互方法
CN105359468B (zh) 用于传送数据的装置、方法、系统和介质
CN100595720C (zh) 用于基于集线器的存储系统中直接存储器访问的设备和方法
JP6060316B2 (ja) NoCを構成するための方法及びシステム並びにコンピュータ可読記憶媒体
US20170061058A1 (en) Automatic pipelining of noc channels to meet timing and/or performance
CN104348673B (zh) 一种调测的方法、主控板和业务板
CN102866980B (zh) 用于多核微处理器片上互连网络的网络通信胞元
CN102164071A (zh) 用于在设备布局中进行音频/视频流送的消息传递框架
WO2014113646A1 (en) Automatic deadlock detection and avoidance in a system interconnect by capturing internal dependencies of ip cores using high level specification
US20170230253A1 (en) Generating physically aware network-on-chip design from a physical system-on-chip specification
CN202535384U (zh) 基于PCIe总线的网络设备扩展连接和虚拟机互连优化系统
CN108400880A (zh) 片上网络、数据传输方法和第一交换节点
CN206820773U (zh) 一种支持RapidIO和网络双交换功能的板卡
JP2007220046A (ja) バス装置、バスシステムおよび情報転送方法
CN105359471A (zh) 分层/无损的分组抢先以减少流控制的基于分组的网络中的等待时间抖动
CN110311697B (zh) 远程数据集中器
CN102023947B (zh) Ieee1394总线与高速智能统一总线的直接接口方法
CN104284079A (zh) 星载遥感图像智能识别装置
CN106027424A (zh) 基于RapidIO交换技术的以太网交换装置
CN103377170B (zh) 异构处理器间spi高速双向对等数据通信系统
CN109582622A (zh) 基于三维Mesh片上网络的双链路互连架构
KR20210132348A (ko) 광 회선을 통해 상호 연결된 컴퓨팅 자원 분할 협업 시스템, 자원 분할 협업 방법
CN104598414A (zh) 一种用于分布式控制器光纤通信协议及其实现装置
CN205304857U (zh) 一种万兆光网络交换机
CN110086729A (zh) 数据的传输方法、装置、系统、计算机设备及存储介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant