CN104535980B - 一种基于ddr3‑sdram的五维动态立体杂波图实现方法 - Google Patents

一种基于ddr3‑sdram的五维动态立体杂波图实现方法 Download PDF

Info

Publication number
CN104535980B
CN104535980B CN201410815586.7A CN201410815586A CN104535980B CN 104535980 B CN104535980 B CN 104535980B CN 201410815586 A CN201410815586 A CN 201410815586A CN 104535980 B CN104535980 B CN 104535980B
Authority
CN
China
Prior art keywords
clutter
data
ddr3
sdram
map
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410815586.7A
Other languages
English (en)
Other versions
CN104535980A (zh
Inventor
王辉辉
袁子乔
辛海涛
杨刚
岳三创
刘翔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Electronic Engineering Research Institute
Original Assignee
Xian Electronic Engineering Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Electronic Engineering Research Institute filed Critical Xian Electronic Engineering Research Institute
Priority to CN201410815586.7A priority Critical patent/CN104535980B/zh
Publication of CN104535980A publication Critical patent/CN104535980A/zh
Application granted granted Critical
Publication of CN104535980B publication Critical patent/CN104535980B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S7/00Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
    • G01S7/02Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S13/00
    • G01S7/021Auxiliary means for detecting or identifying radar signals or the like, e.g. radar jamming signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Radar Systems Or Details Thereof (AREA)

Abstract

本发明涉及一种基于DDR3‑SDRAM的五维动态立体杂波图实现方法,通过FPGA来完成对DDR3‑SDRAM的读写控制,从而建立五维动态立体杂波图,包括以下步骤:(a)对DDR3‑SDRAM进行读操作,读出杂波数据;(b)利用递归滤波器进行杂波图更新,并进行数据变换处理;(c)将更新完成后的杂波数据重新写入DDR3‑SDRAM对应位置,完成杂波图的更新,建立杂波图。与传统杂波图实现方法相比,本发明的创新点在于:对杂波区进行了精细的划分,除了传统的距离,方位,俯仰划分外,将PRF模式和全多普勒通道的杂波也进行了划分。对杂波数据进行特殊处理,使得杂波图存储量翻倍。

Description

一种基于DDR3-SDRAM的五维动态立体杂波图实现方法
技术领域
本发明属于阵列雷达信号处理中的数字信号处理领域,涉及杂波图目标检测。具体涉及一种基于DDR3-SDRAM的五维动态立体杂波图实现方法,利用DDR3-SDRAM建立五维立体动态杂波图,五维针对方位,俯仰,距离,多普勒通道和PRF模式。
背景技术
杂波图是雷达威力范围内存储在存储器中的杂波强度分布图,是用于检测具有极低多普勒频率运动目标或者抑制杂波的一种技术,随着大规模集成电路与现代雷达的发展,杂波图的研究愈来愈受到雷达设计工作者的重视。
现代雷达信号处理系统很大程度是针对杂波进行工作的,它实时记录杂波、分析杂波的存在、强弱和变化,从而及时改变处理系统及其整机特性以适应时变的杂波环境。特别是对于大型相控阵雷达来说,因其作用距离远,工作模式多,因此杂波图存储量大,并且要求杂波图的更新速度要快。DDR3-SDRAM是由JEDEC(电子设备工程联合委员会)制定的全新下一代内存技术标准,具有速度快、功耗更低、效能更高以及信号质量更好等优点,对于解决高速系统设计中由于存储器的处理速度和带宽所产生的瓶颈,改善和提高系统性能提供了更好的解决方案。
由此将DDR3-SDRAM用于杂波图的存储,对于大型相控阵雷达来说具有重大的应用前景。当前业界对于杂波图的实现方法如下:
(1)传统杂波图是最简单的二维平面杂波图。平面杂波图要求存储量小,易于工程实现,但是平面杂波图不能区分高低空区域,高波束的高空杂波必将影响低波束干净空域的目标探测,地面杂波也必将影响高空干净区域的目标探测。(2)三维立体杂波图。三维立体杂波图将雷达的探测范围划分成若干个距离/方位/仰角区单元,相比传统杂波图,三维立体杂波图能够区分高低空区域,但是,一方面三维立体杂波图没有建立全频率通道杂波图,不能够对地物杂波和气象杂波进行有效抑制;另一方面三维立体杂波图对雷达探测范围内的杂波区的划分也不够精细,杂波功率估算方法采用的是脉内距离单元平均和脉间相关积累的方法,因此杂波图的分辨率不高,这导致某些多波束雷达、三坐标雷达对地物杂波和气象杂波的抑制不够充分,从而降低了雷达的检测性能和对杂波环境的适应性。
由此,业界对能够快速、精细的立体杂波图建立有所期冀。
发明内容
要解决的技术问题
为了避免现有技术的不足之处,本发明提出一种基于DDR3-SDRAM的五维动态立体杂波图实现方法。
技术方案
一种基于DDR3-SDRAM的五维动态立体杂波图实现方法,其特征在于步骤如下:
步骤1:将固定模式的杂波存储块ΔV区域的杂波图分为m个小块Δv,ΔV=m*Δv;
步骤2:对DDR3-SDRAM进行读操作,读出第一个块Δv内的杂波数据杂波数据;
步骤3:利用递归滤波器进行杂波图更新,当杂波数据的高17位数据大于零时,对更新的杂波数据做开平方处理,取开平方以后的数据的低15位做为有效杂波数据,将第16位做为标志位,并将标志位置1;否则,取更新后杂波数据的低16位作为存储杂波数据;
步骤4:将更新完成后的杂波数据重新写入DDR3-SDRAM对应位置;
重复步骤2~步骤4,完成杂波图的更新并建立杂波图。
所述递归滤波器为:
H(z)=Y(z)/X(z)=(1-K)/(1-Kz-1)
递推函数y(n)=(1-K)x(n)+Ky(n-1),Y(z)=(1-K)X(z)+KY(z)z-1;式中x(n)为滤波器系统输入为新的杂波数据输入;y(n)为滤波器系统的输出,为更新后的杂波数据;n为输入输出杂波数据的索引;K为滤波器的递归系数;X(z)为输入的z变换,Y(z)为输出的z变换,H(z)为滤波器系统的冲击响应。
所述递归滤波器的递归系数选择为7/8。
有益效果
本发明提出的一种基于DDR3-SDRAM的五维动态立体杂波图实现方法,通过FPGA来完成对DDR3-SDRAM的读写控制,从而建立五维动态立体杂波图,包括以下步骤:(a)对DDR3-SDRAM进行读操作,读出杂波数据;(b)利用递归滤波器进行杂波图更新,并进行数据变换处理;(c)将更新完成后的杂波数据重新写入DDR3-SDRAM对应位置,完成杂波图的更新,建立杂波图。
与传统杂波图实现方法相比,本发明的创新点在于:
1、对杂波区进行了精细的划分,除了传统的距离,方位,俯仰划分外,将PRF模式和全多普勒通道的杂波也进行了划分。
2、对杂波数据进行特殊处理,使得杂波图存储量翻倍。
3、实现对DDR3-SDRAM大容量存储器的快速存取和分块处理。
附图说明
图1为示出本发明方法之步骤的流程图;
图2为FPGA的MIG(Memory Interface Generator)核的架构图;
图3为读写控制时序图;
图4为本发明实施例之在线逻辑分析仪采集的读写控制时序图;
图5为本发明读控制逻辑局部细化图;
图6本发明方法使用的递归滤波器原理框图;
图7为更新处理过程流程图;
图8为本发明的写控制逻辑局部细化图。
图9为本发明的读写控制逻辑时序图,图为在线逻辑分析仪采集结果;
具体实施方式
现结合实施例、附图对本发明作进一步描述:
本实施例利用DDR3-SDRAM实现方法,通过FPGA来完成对DDR3-SDRAM的读写控制,实现五维动态立体杂波图,包括以下步骤:(a)对DDR3-SDRAM进行读操作,读出杂波数据;(b)利用递归滤波器进行杂波图更新,并进行数据变换处理;(c)将更新完成后的杂波数据重新写入DDR3-SDRAM对应位置,完成杂波图的更新,建立杂波图。
本发明是利用某雷达数字信号处理板上的FPGA对外挂的DDR3-SDRAM进行读写来实现的。数字信号处理板中的主要器件为一片Xilinx公司的FPGA-XC6VLX240T和一片TI公司的DSP-TMS320C6416,FPGA外挂两片DDR3-SDRAM,其型号为MT41J256M16RE,每一片的大小为4Gbits,本发明中将两片DDR3-SDRAM作为一簇来读写处理。DSP用来控制工作模式,FPGA根据工作模式来实时更新外部DDR3-SDRAM存储器中的杂波数据。FPGA对外挂DDR3-SDRAM的底层操作是通过ISE自带的MIG(Memory Interface Generator)核来实现的。MIG核的架构图如图2所示,User Design是用户层的接口。在该接口核中app_addr是读写操作地址。app_cmd是读写操作命令,app_cmd=0是写操作,app_cmd=1是读操作。app_en是app_addr和app_cmd的使能信号,只有该信号为高电平时,app_addr和app_cmd信号才被使能。app_rdy是User Interface Block准备好接收命令的信号,当app_en信号为高电平时,如果该信号变低,则命令app_cmd和地址app_addr是无效的,这时必须保持app_en为高电平,同时保持app_cmd和app_addr的当前值,保持到到app_rdy变高为止。app_wdf_data是和写操作命令相对应的写入数据。app_wdf_wren是app_wdf_data的写有效信号。app_wdf_end信号则表明当前的工作时钟周期是app_wdf_wren内最后一个输入数据。本发明方法是通过编写上层读写控制逻辑来实现五维立体杂波图的,本发明中DDR3-SDRAM工作时钟为400M,用户层的用户时钟是200M。
将雷达的探测范围按照PRF工作模式、多普勒通道个数、方位、俯仰和距离划分成若干个杂波单元,对于某一模式,该模式下的方位角区、俯仰角区、PRF模式、距离单元个数和多普勒通道数是固定的,也就是该模式下雷达探测范围内的杂波单元个数是固定的,因此该模式所需的杂波存储空间就是固定的。本发明在DDR3-SDRAM中对不同模式下杂波存储进行了分块,每个存储块的大小是根据模式来分配的,因此块的大小不同,为了方便描述这里用ΔV来表示一个存储块。在模式切换的过程中,DSP根据模式选择对应的块起始地址,进行该模式下的杂波图更新。本发明重点阐述对于该固定模式的杂波存储块ΔV区域的杂波图更新处理方法,不同模式之间的切换只需改变ΔV块的起始地址即可。固定模式下的处理方法如下:
1、由于DDR3-SDRAM不能同时进行读写操作,并且FPGA是流水处理,因此对于块ΔV内的杂波图需要分块更新,将ΔV分为m个小块Δv,ΔV=m*Δv,如果不够一块的则读写也按照一块来操作。如图3所示,本发明对于小块Δv的更新时序是固定的,一个更新周期内完成一块Δv的更新。本发明中第一个更新周期只进行读操作,也就是与新输入数据更新并缓存,第二个更新周期内先读出第二块内的杂波数据,然后将更新后的第一块的杂波数据写入第一块存储区内,以此类推,每个更新周期只更新一小块Δv,从而实现该块Δv杂波图的更新。
本发明中更新周期为1024个工作时钟周期,也就是Δv内的杂波单元个数为1024个。MIG核对DDR3-SDRAM的读操作是8突发的,一个读操作可以读取8个地址上的数据。由于杂波数据是按照16bits存储的,因此一个读操作可以读取16个杂波数据,读完一块Δv需要64次读操作。如图4所示,在更新有效Nd为高的范围内,从Nd的上升沿开始每相隔1024个固定工作时钟周期产生一个脉冲,如果在Nd的最后不够1024个周期时,也需要产生一个脉冲。将该脉冲作为产生每块Δv读地址的开始标志脉冲,读地址由ΔV模式地址加Δv块基地址加偏移地址三部分构成。读地址产生脉冲到来时,将Δv块的基地址改变,每个读地址脉冲基地址增加1024,然后在脉冲后面的前64个周期产生64个偏移地址,偏移地址之间的地址偏移量为8,将模式基地址、块基地址和偏移地址相加得到最终的读地址,并将读地址存入FIFO进行缓存,如图1所示。
读地址产生脉冲延时70个工作时钟周期得到每块读操作开始脉冲,该脉冲是用来启动读操作的。MIG核给用户操作DDR3-SDRAM的工作时钟为200M,进行64次读操作至少需要128个工作时钟周期,因此将读操作开始脉冲间隔内的前200个工作周期作为读处理的时间周期。每个读脉冲到来时,使能MIG核的操作命令app_cmd为高电平,开始读操作。当MIG核的app_rdy信号为高时,使能app_en,让该信号保持高电平,将读地址赋值给app_addr信号,完成一次读操作,如果app_rdy变低,不能进行读操作,需要保持app_en为低电平,同时使app_addr和app_cmd保持当前状态一直到app_rdy变高。本发明中MIG核对DDR3-SDRAM的读操作是8突发的,一次读操作可以读出8个地址的数据,对于位宽为16bits的DDR3-SDRAM,一次读操作读出数据量为128bits。本发明中DDR3-SDRAM是由两片4Gbits的并联成两片的,因此一次读操作读出两个128bits的数据,如图5所示。将读出来的位宽为128bits的杂波数据存入一个缓存FIFO中,该FIFO输入的数据位宽为128bits,输出的数据位宽为16bits。读出的杂波数据供更新使用。
2.更新过程主要采用相关积累运算也称为递归滤波器,其原理框图如图6所示。递归滤波器系数的选取原则上要兼顾快起伏杂波与慢起伏杂波。选得过大,将不能迅速响应快起伏杂波;选得过小,慢起伏杂波的虚警变化太大。本发明中递归滤波器的系数选为7/8。递归滤波器是一个单极点系统,如公式(3)所示。它实际上是对各个杂波单元的多次天线扫描作指数加权积累。其传递函数推导为
y(n)=(1-K)x(n)+Ky(n-1) (1)
Y(z)=(1-K)X(z)+KY(z)z-1 (2)
H(z)=Y(z)/X(z)=(1-K)/(1-Kz-1) (3)
本发明中对杂波数据的存储位宽做了特殊处理。动目标检测以后杂波幅度值是32bits,因为五维杂波图存储量大,如果按照32bits存储,FPGA外挂的DDR3-SDRAM存储量不够。本发明中对杂波数据(32bits)的位宽做特殊处理,如图7所示。如图1所示,在步骤S101中将读出的杂波数据存入了一个16位输出的FIFO中进行缓存,当更新开始时,从该FIFO读出杂波数据,判断杂波的标志位第16位是否为1,如果为1,则对该杂波数据的低15位做平方处理,得到32位的杂波输出,否则的话,对杂波数据高16位进行补零处理,最终将32位的数据一方面作为杂波图输出,供杂波图检测使用;另一方面和新输入的杂波数据进行更新处理,更新过程采用递归滤波器算法处理,递归系数选择为7/8。对更新后的杂波数据需要做处理以后才能存储,首先判断更新完后的杂波数据的高17位数据是否大于零,如果大于零,那么对更新的杂波数据做开平方处理,开平方的数据需要做标志处理,因此取开平方以后的数据的低15位做为有效杂波数据,将第16位做为标志位,并将标志位置1。否则,取更新后杂波数据的低16位作为存储杂波数据。经过处理,需要存储的杂波数据的位宽从32bits变为16bits,这样处理杂波数据,既不影响杂波精度,又使得杂波存储量翻倍。
在步骤S102中,需要将更新后的数据写入外部的DDR3-SDRAM中。步骤S101中读操作开始脉冲间隔内的前200个工作周期作为读处理的时间周期,因此从第二个读操作开始脉冲开始,将读操作开始开始脉冲延时200个工作时钟周期得到写地址产生脉冲,如图3所示。将该脉冲作为产生每块Δv写地址的开始标志脉冲,由ΔV模式地址加Δv块基地址加偏移地址三部分构成。写地址产生脉冲到来时,将Δv块的基地址改变,每个写地址脉冲基地址增加1024,然后在脉冲后面的前64个周期产生64个偏移地址,偏移地址之间的地址偏移量为8,将模式基地址、块基地址和偏移地址相加得到最终的写地址,并将写地址存入FIFO进行缓存,如图1所示。
将写地址产生脉冲延时70个工作时钟周期得到每块写操作开始脉冲,该脉冲是用来启动写操作的。MIG核对DDR3-SDRAM的读操作是8突发的,一次写操作需要在8个地址上写入数据,对于位宽为16bits的DDR3-SDRAM,一次写操作写入数据量为128bits。本发明中DDR3-SDRAM是由两片4Gbits的并联成两片的,因此一次写操作写入两个128bits的数据。每个写脉冲到来时,使能MIG核的app_cmd=0,开始写操作。当MIG核的app_rdy信号为高时,首先将写地址赋值给app_addr信号,同时使能写数据使能信号app_wdf_wren,使得写使能信号高电平保持两个工作时钟周期。app_wdf_end信号是当前app_wdf_wren内最后一个输入数据的标志,因此使得app_wdf_end信号的高电平保持一个周期,并且app_wdf_end的一个周期的高电平与app_wdf_wren最后一个周期要严格对齐。最后使能app_en信号,完成一次写操作。当app_rdy变低时,如果app_wdf_wren和app_wdf_end已经使能,但是app_en未使能时,保持当前app_en的低电平直到app_rdy变高。如果app_wdf_wren和app_wdf_end未使能,则保持app_en当前状态,并且不是能app_wdf_wren和app_wdf_end信号,一直到app_rdy信号变高,才能开始一次写操作,写操作处理如图8所示。本发明中对DDR3-SDRAM的写处理的时序要求很高,app_rdy、app_wdf_wren、app_en、以及app_wdf_end必须按照上述规则配合起来,才能完成写操作,只要有一个出错,没有匹配起来,那么写操作就会出错,并且这个错误将永远的保持下去,直到给MIG核复位。在两个读开始脉冲之间的更新周期内,必须完成Δv块的更新,本发明设计能够保证在两个读开始脉冲之间的更新周期内完成对FPGA外挂DDR3-SDRAM的读写操作,从而完成Δv块的杂波图更新处理,如图9所示。

Claims (3)

1.一种基于DDR3-SDRAM的五维动态立体杂波图实现方法,其特征在于步骤如下:
步骤1:将固定模式的杂波存储块ΔV区域的杂波图分为m个小块Δv,ΔV=m*Δv;
步骤2:对DDR3-SDRAM进行读操作,读出第一个块Δv内的杂波数据;
步骤3:利用递归滤波器进行杂波图更新,当更新后的杂波数据的高17位数据大于零时,对更新的杂波数据做开平方处理,取开平方以后的数据的低15位做为有效杂波数据,将第16位做为标志位,并将标志位置1;否则,取更新后杂波数据的低16位作为存储杂波数据;
步骤4:将步骤3得到的杂波数据重新写入DDR3-SDRAM对应位置;
重复步骤2~步骤4,完成杂波图的处理并建立杂波图。
2.根据权利要求1所述基于DDR3-SDRAM的五维动态立体杂波图实现方法,其特征在于:所述递归滤波器为:
H(z)=Y(z)/X(z)=(1-K)/(1-Kz-1)
递推函数y(n)=(1-K)x(n)+Ky(n-1),Y(z)=(1-K)X(z)+KY(z)z-1;式中x(n)为滤波器系统新的杂波数据输入;y(n)为滤波器系统的输出,为更新后的杂波数据;n为输入输出杂波数据的索引;K为滤波器的递归系数;X(z)为输入的z变换,Y(z)为输出的z变换,H(z)为滤波器系统的冲击响应。
3.根据权利要求1所述基于DDR3-SDRAM的五维动态立体杂波图实现方法,其特征在于:所述递归滤波器的递归系数选择为7/8。
CN201410815586.7A 2014-12-24 2014-12-24 一种基于ddr3‑sdram的五维动态立体杂波图实现方法 Active CN104535980B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410815586.7A CN104535980B (zh) 2014-12-24 2014-12-24 一种基于ddr3‑sdram的五维动态立体杂波图实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410815586.7A CN104535980B (zh) 2014-12-24 2014-12-24 一种基于ddr3‑sdram的五维动态立体杂波图实现方法

Publications (2)

Publication Number Publication Date
CN104535980A CN104535980A (zh) 2015-04-22
CN104535980B true CN104535980B (zh) 2017-01-25

Family

ID=52851542

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410815586.7A Active CN104535980B (zh) 2014-12-24 2014-12-24 一种基于ddr3‑sdram的五维动态立体杂波图实现方法

Country Status (1)

Country Link
CN (1) CN104535980B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107064899A (zh) * 2017-04-18 2017-08-18 西安电子工程研究所 一种自适应门限的双参数杂波图恒虚警检测方法
CN107607955B (zh) * 2017-09-13 2019-11-15 北京敏视达雷达有限公司 一种数据筛选方法以及地物杂波的筛选装置
CN110515044A (zh) * 2018-05-22 2019-11-29 南京锐达思普电子科技有限公司 低慢小雷达空频域四维杂波抑制方法
CN109814071B (zh) * 2019-03-19 2023-08-29 安徽雷炎电子科技有限公司 一种基于复杂环境下区域门限快速收敛方法及其应用
CN112363142B (zh) * 2020-11-13 2024-03-26 西安空间无线电技术研究所 一种高效的星载探测雷达cfar检测的工程实现方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103135099A (zh) * 2013-01-24 2013-06-05 南京莱斯信息技术股份有限公司 一种使用动态杂波图处理雷达数据的方法
CN103472441B (zh) * 2013-09-16 2015-05-13 中国电子科技集团公司第二十八研究所 一种基于杂波图的雷达数据处理方法

Also Published As

Publication number Publication date
CN104535980A (zh) 2015-04-22

Similar Documents

Publication Publication Date Title
CN104535980B (zh) 一种基于ddr3‑sdram的五维动态立体杂波图实现方法
CN100570373C (zh) 一种极高波形捕获率数字存储示波器
CN104407190B (zh) 一种全数字化的随机采样方法
CN103399304B (zh) 外辐射源雷达自适应杂波抑制的fpga实现设备和方法
CN107423734A (zh) 一种sar图像海洋目标快速检测方法与装置
CN109613536B (zh) 一种星载sar实时处理装置及方法
CN102331711A (zh) 一种移动自主机器人的编队控制方法
CN107589410A (zh) 一种无断点多目标信号合成方法
CN203133273U (zh) 基于cpci总线的高频地波雷达数据采集和处理装置
CN102866390A (zh) 合成孔径雷达回波模拟器及回波模拟处理方法
CN103760539A (zh) 雷达多目标回波模拟系统及方法
CN111510657B (zh) 基于fpga的多路雷达和光电视频综合显示方法及系统
CN103592638A (zh) 一种基于环境信息的杂波仿真数据生成方法
CN115657020A (zh) 一种mimo毫米波雷达点云成像方法及系统
CN205120960U (zh) 一种基于dsp和fpga的双波束点迹数据处理装置
CN103267965B (zh) 一种多目标微变测量数据处理系统及方法
CN109446478A (zh) 一种基于迭代和可重构方式的复协方差矩阵计算系统
CN103487834A (zh) 转换波共检波点叠加静校正方法
CN106291500B (zh) 基于fpga的片上系统及其目标检测方法
CN109031339A (zh) 一种三维点云运动补偿方法
CN105956331B (zh) 塔式太阳能热发电系统中阴影和遮挡的快速判定方法
CN102353940B (zh) 基于fpga的脉冲压缩优化方法
CN106646592B (zh) 单炮记录实时叠加方法
CN116106846A (zh) 基于Qt的雷达信号处理和数据处理系统及方法
CN105572733A (zh) 一种地震速度谱自动拾取方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant