CN104462008A - 共享物理内存的多处理器通信系统及其通信方法 - Google Patents

共享物理内存的多处理器通信系统及其通信方法 Download PDF

Info

Publication number
CN104462008A
CN104462008A CN201410734202.9A CN201410734202A CN104462008A CN 104462008 A CN104462008 A CN 104462008A CN 201410734202 A CN201410734202 A CN 201410734202A CN 104462008 A CN104462008 A CN 104462008A
Authority
CN
China
Prior art keywords
data
processor
physical memory
burst
buffer area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410734202.9A
Other languages
English (en)
Inventor
唐红飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Semiconductor China R&D Co Ltd
Samsung Electronics Co Ltd
Original Assignee
Samsung Semiconductor China R&D Co Ltd
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Semiconductor China R&D Co Ltd, Samsung Electronics Co Ltd filed Critical Samsung Semiconductor China R&D Co Ltd
Priority to CN201710207715.8A priority Critical patent/CN106980595B/zh
Priority to CN201410734202.9A priority patent/CN104462008A/zh
Publication of CN104462008A publication Critical patent/CN104462008A/zh
Priority to KR1020150083668A priority patent/KR20160068633A/ko
Priority to US14/959,520 priority patent/US20160162199A1/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/167Interprocessor communication using a common memory, e.g. mailbox

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Multi Processors (AREA)
  • Mathematical Physics (AREA)

Abstract

本发明提供一种共享物理内存的多处理器通信系统及其通信方法,所述多处理器通信系统包括:多个处理器,其中,所述多个处理器互相发送和接收数据;物理内存,被划分为多个物理内存块,使得每个处理器具有一专用物理内存块;其中,所述多个处理器中的将发送数据的发送处理器将数据发送到所述多个处理器中的将接收数据的接收处理器的专用物理内存块,并且,所述接收处理器从它的专用物理内存块读取所述数据。根据所述多处理器通信系统及其通信方法,多个处理器互相传递数据时,可减少内存空间的占用,提高内存的使用效率,从而提高数据的传输速度。

Description

共享物理内存的多处理器通信系统及其通信方法
技术领域
本发明总体说来涉及多处理器通信系统的设计。更具体地讲,涉及一种通过共享物理内存来实现多处理器间通信的通信系统及其通信方法。
背景技术
在现有的多处理器通信系统中,多处理器间通过串行通信接口(例如,UART、USB、SPI等)进行数据通信,利用串行通信接口进行通信时外围电路复杂,传输速度缓慢,难以在多处理器间实现数据量大的通信或对速度要求高的通信。
而在现有的共享物理内存的多处理器通信系统中,多处理器间进行数据通信时,不需要外围电路,存取速度快,实时性强。具体说来,在通过共享物理内存进行多处理器间通信的系统中,将物理内存划分为多个专用物理内存块,这样,每个处理器独占一个专用物理内存块以用于运行其专有的软件系统,此外,针对处理器间的数据通信,还会在物理内存中预留一个物理内存块,该物理内存块是全局内存共享区域,包括保存多处理器间通信数据的数据共享缓存区和用于保存并更新数据缓存区状态的状态共享缓存区。
通常,为了在现有的共享物理内存的多处理器通信系统进行通信,一般需要预留比较大的全局内存共享区域,而这部分内存空间需要根据特定的硬件系统进行构造(例如,产品的设计需求、处理器的实际数目、每个处理器的应用场景等)来制定相应的使用规划。这种方式存在几个明显的问题:
第一、全局内存共享区域长期预留,比较浪费内存(全局内存共享区域一旦静态规划好,确定的数据共享缓存区和状态共享缓存区即无法被动态地释放或回收做其它用途);
第二、全局内存共享区域的使用规划不灵活(在因某些原因而要改变内存布局的情况下,需要计算并修改各个处理器上的软件系统中的参数,较为麻烦且容易出错);
第三、多处理器间数据通信过程需要两次数据复制的操作(数据需要从发送处理器复制到全局内存共享区域,再从全局共享内存区域复制到接收处理器),效率不高。
因此,在现有的通过共享物理内存在多处理器间进行通信的系统中传递数据时,物理内存的使用效率较低,数据传输的速度较慢。
发明内容
本发明的示例性实施例在于提供一种共享物理内存的多处理器通信系统及其通信方法,以解决现有多处理器通信系统中内存使用效率低、数据传输速度慢的问题。
根据本发明示例性实施例的一方面,提供一种共享物理内存的多处理器通信系统,包括:多个处理器,其中,所述多个处理器互相发送和接收数据;物理内存,被划分为多个物理内存块,使得每个处理器具有一专用物理内存块;其中,所述多个处理器中的将发送数据的发送处理器将数据发送到所述多个处理器中的将接收数据的接收处理器的专用物理内存块,并且,所述接收处理器从它的专用物理内存块读取所述数据。
在所述系统中,发送处理器可请求接收处理器在它的专用物理内存块中分配用于缓存数据的临时数据缓存区,并且,接收处理器可响应于发送处理器的请求而分配临时数据缓存区。
在所述系统中,所述数据可以为突发数据,其中,用于缓存突发数据的临时数据缓存区可包括单个缓存区。
在所述系统中,所述数据可以为流数据,其中,用于缓存流数据的临时数据缓存区可包括由多个分片组成的循环缓存区。
所述系统可还包括:消息盒,暂存突发数据消息,其中,所述突发数据消息可包括指示突发数据传输事件的类型信息。
在所述系统中,所述突发数据传输事件可包括以下事件中的至少一项:请求分配临时数据缓存区、临时数据缓存区已分配、临时数据缓存区存有待读取数据、临时数据缓存区中的数据已被读取。
在所述系统中,当突发数据传输事件为请求分配临时数据缓存区时,所述突发数据消息可还包括关于请求分配临时数据缓存区的请求参数,其中,所述关于请求分配临时数据缓存区的请求参数包括请求的单个缓存区的大小以及应用标识、发送处理器和接收处理器的标识;当突发数据传输事件为临时数据缓存区已分配时,所述突发数据消息可还包括关于分配临时数据缓存区的分配参数,其中,所述关于分配临时数据缓存区的分配参数可包括实际分配的单个缓存区的大小和位置以及应用标识、发送处理器和接收处理器的标识;当突发传输事件为临时数据缓存区存有待读取数据时,所述突发数据消息可还包括关于临时数据缓存区存有待读取数据的参数,其中,所述关于临时数据缓存区存有待读取数据的参数可包括单个缓存区的地址、待读取数据的长度以及应用标识、发送处理器和接收处理器的标识;当突发传输事件为临时数据缓存区中的数据已被读取时,所述突发数据消息还包括关于临时数据缓存区中的数据已被读取的参数,其中,所述关于临时数据缓存区中的数据已被读取的参数可包括单个缓存区的地址以及应用标识、发送处理器和接收处理器的标识。
所述系统可还包括:消息盒,暂存流数据消息,其中,所述流数据消息可包括指示流数据传输事件的类型信息。
在所述系统中,所述流数据传输事件可包括以下事件中的至少一项:请求建立流连接、流连接已建立、分片状态发生改变、请求断开流连接、流连接已断开。
在所述系统中,当流数据传输事件为请求建立流连接时,所述流数据消息还可包括关于请求建立流连接的请求参数,其中,所述关于请求建立流连接的请求参数可包括组成请求的循环缓存区的分片的数目和每个分片的大小以及应用标识、发送处理器和接收处理器的标识;当流数据传输事件为流连接已建立时,所述流数据消息可还包括关于流连接的唯一标识和实际分配临时数据缓存区的分配参数,其中,所述关于流连接的唯一标识用于全局唯一标识已建立的流连接;所述关于实际分配临时数据缓存区的分配参数可包括组成分配的循环缓存区的分片的数目以及每个分片的大小、位置和编号以及应用标识、发送处理器和接收处理器的标识;当流数据传输事件为请求断开流连接时,所述流数据消息可还包括关于断开流连接的请求参数,其中,所述关于断开流连接的请求参数可包括关于流连接的唯一标识以及应用标识、发送处理器和接收处理器的标识;当流数据传输事件为流连接已断开时,所述流数据消息可还包括关于流连接已断开的参数,其中,所述关于流连接已断开的参数可包括关于流连接的唯一标识以及应用标识、发送处理器和接收处理器的标识。
在所述系统中,消息盒可以为从物理内存中划分出的专用区域,或者,消息盒可以为多处理器通信系统中设置的专用硬件寄存器。
在所述系统中,消息盒还可暂存常驻消息,其中,所述常驻消息适用于频繁进行消息传递的场景。
在所述系统中,所述多处理器通信系统可集成在单芯片系统中,或者,所述多处理器通信系统可集成在共享多端口物理内存的多处理器系统中。
根据本发明示例性实施例的另一方面,提供一种共享物理内存的多处理器通信系统的通信方法,其中,所述多处理器通信系统包括多个处理器和物理内存,所述多个处理器互相发送和接收数据,所述方法包括:(a)将物理内存划分为多个物理内存块,使得每个处理器具有一专用物理内存块;(b)由所述多个处理器中的将发送数据的发送处理器将数据发送到所述多个处理器中的将接收数据的接收处理器的专用物理内存块;以及(c)由所述接收处理器从它的专用物理内存块读取所述数据。
在所述方法中,在步骤(a)和(b)之间,可还包括:(d)发送处理器请求接收处理器在它的专用物理内存块中分配用于缓存数据的临时数据缓存区;(e)接收处理器响应于发送处理器的请求而分配临时数据缓存区;其中,在步骤(b)中,发送处理器将数据发送到分配的临时数据缓存区;在步骤(c)中,接收处理器从分配的临时数据缓存区读取所述数据。
在所述方法中,所述数据可以为突发数据,其中,用于缓存突发数据的临时数据缓存区可包括单个缓存区。
在所述方法中,所述数据可以为流数据,其中,用于缓存流数据的临时数据缓存区可包括由多个分片组成的循环缓存区。
在根据本发明示例性实施例的共享物理内存的多处理器通信系统及其通信方法中,不需要预留全局内存共享区域,多个处理器可通过各自的专用物理内存块互相传递数据,从而提高内存的使用效率,并加快数据的传输速度。
附图说明
通过下面结合示例性地示出实施例的附图进行的详细描述,本发明示例性实施例的上述和其他目的将会变得更加清楚,其中:
图1示出根据本发明示例性实施例的共享物理内存的多处理器通信系统的框图;
图2示出根据本发明示例性实施例的共享物理内存的多处理器通信系统的通信方法的流程图;
图3示出根据本发明示例性实施例的共享物理内存的多处理器进行通信的示例;
图4示出根据本发明另一示例性实施例的共享物理内存的多处理器通信系统的通信方法的流程图;
图5示出根据本发明示例性实施例的消息盒的示例;
图6示出根据本发明示例性实施例的共享物理内存的多处理器针对突发数据进行通信的示例;
图7A示出根据本发明示例性实施例的多处理器通信系统中的发送处理器针对突发数据进行通信的方法的流程图;
图7B示出根据本发明示例性实施例的多处理器通信系统中的接收处理器针对突发数据进行通信的方法的流程图;
图8示出根据本发明示例性实施例的共享物理内存的多处理器针对流数据进行通信的示例;
图9A示出根据本发明示例性实施例的多处理器通信系统中的发送处理器针对流数据进行通信的方法的流程图;
图9B示出根据本发明示例性实施例的多处理器通信系统中的接收处理器针对流数据进行通信的方法的流程图。
具体实施方式
现将详细参照本发明的示例性实施例,所述实施例的示例在附图中示出,其中,相同的标号始终指的是相同的部件。
图1示出根据本发明示例性实施例的共享物理内存的多处理器通信系统的框图。
如图1所示,根据本发明示例性实施例的共享物理内存的多处理器通信系统(以下简称:“多处理器通信系统”)包括:多个处理器100、物理内存200。这里,作为示例,所述多处理器通信系统可集成在单芯片系统中,或者,所述多处理器通信系统可集成在共享多端口物理内存的多处理器系统中。所述处理器100可以是中央处理器、微处理器、物理处理器、数字信号处理器等处理器。所述物理内存200可以是随机存取存储器(RAM)。
这里,所述多个处理器100(例如,图1所示的处理器100-1、处理器100-2、······、处理器100-N)互相发送和接收数据。
此外,物理内存200被划分为多个物理内存块,使得每个处理器具有一专用物理内存块。如图1所示,物理内存200可被划分为:处理器100-1的专用物理内存块200-1、处理器100-2的专用物理内存块200-2、······、处理器100-N的专用物理内存块200-N。
相应地,所述多个处理器100中的将发送数据的发送处理器将数据发送到所述多个处理器100中的将接收数据的接收处理器的专用物理内存块,并且,所述接收处理器从它的专用物理内存块读取所述数据。这里,在以下的示例性实施例中,为了便于描述,假设处理器100-1指示将发送数据的发送处理器,处理器100-2指示将接收数据的接收处理器。这里,应理解,发送处理器和接收处理器不局限于处理器100-1和处理器100-2,还可以是多个处理器100中的其他处理器。此外,单个处理器既可用于发送数据,也可用于接收数据。也就是说,处理器在发送数据时被用作发送处理器,而在接收数据时被用作接收处理器。
具体说来,处理器100-1可将数据发送到处理器100-2的专用物理内存块200-2,并且,处理器100-2从所述处理器100-2的专用物理内存块200-2读取所述数据。
在上述根据本发明示例性实施例的共享物理内存的多处理器通信系统中,不需要预留全局内存共享区域,多个处理器可通过各自的专用物理内存块互相传递数据,从而提高内存的使用效率,并加快数据的传输速度。
图2示出根据本发明示例性实施例的共享物理内存的多处理器通信系统的通信方法(以下,称为“多处理器通信方法”)的流程图。这里,所述多处理器通信系统包括多个处理器和物理内存,并且,所述多个处理器互相发送和接收数据。作为示例,所述处理器可以是中央处理器、微处理器、物理处理器、数字信号处理器等处理器。所述物理内存可以是随机存取存储器(RAM)。此外,作为示例,所述多处理器通信系统可集成在单芯片系统中,或者,所述多处理器通信系统可集成在共享多端口物理内存的多处理器系统中。
如图2所示,在步骤S100,将物理内存划分为多个物理内存块,使得每个处理器具有一专用物理内存块。
在步骤S200,由所述多个处理器中的将发送数据的发送处理器将数据发送到所述多个处理器中的将接收数据的接收处理器的专用物理内存块。在步骤S300,由所述接收处理器从它的专用物理内存块读取所述数据。这里,作为示例,单个处理器既可用于发送数据,也可用于接收数据。也就是说,处理器在发送数据时被用作发送处理器,而在接收数据时被用作接收处理器。
在上述根据本发明示例性实施例的共享物理内存的多处理器通信系统的通信方法中,不需要预留全局内存共享区域,多个处理器可通过各自的专用物理内存块互相传递数据,从而提高内存的使用效率,并加快数据的传输速度。
图3示出根据本发明示例性实施例的共享物理内存的多处理器进行通信的示例。
作为示例,如图3所示,多个处理器100可包括发送处理器(即,处理器100-1)和接收处理器(即,处理器100-2),其中,处理器100-1请求处理器100-2在它的专用物理内存块200-2中分配用于缓存数据的临时数据缓存区B,并且,处理器100-2响应于处理器100-1的请求而分配临时数据缓存区B。应理解,所述缓存区B被用于暂时存放发送处理器期望发送到接收处理器的数据。
图4示出根据本发明另一示例性实施例的共享物理内存的多处理器通信系统的通信方法的流程图。
如图4所示,在步骤S100,将物理内存划分为多个物理内存块,使得每个处理器具有一专用物理内存块。在步骤S400,发送处理器可请求接收处理器在它的专用物理内存块中分配用于缓存数据的临时数据缓存区。在步骤S500,接收处理器可响应于发送处理器的请求而分配临时数据缓存区。在步骤S200,发送处理器可将数据发送到分配的临时数据缓存区。在步骤S300,接收处理器可从分配的临时数据缓存区读取所述数据。
这里,根据实际的应用场景的不同以及临时数据缓存区的分配和释放的策略的不同,多处理器通信系统中的多处理器通信的数据可包括突发数据(Burst Data)和流数据(Stream Data)。
此外,作为附加部件,所述多处理器通信系统可还包括消息盒(MessageBox),其中,所述消息盒可用于暂存若干条具备完整语义的消息。根据本发明示例性实施例的多处理器通信系统中的每个处理器都可以访问消息盒。作为示例,消息盒可以是从物理内存中划分出的专用区域(即,物理内存的一部分),或者,消息盒可以是多处理器通信系统中设置的专用硬件寄存器。应注意,在图3所示的示例性实施例中,所述消息盒210为从物理内存中划分出的专用区域(即,物理内存200的一部分)。
下面,将结合图5来描述根据本发明示例性实施例的消息盒210的示例。
具体说来,如图5所示,消息盒210可被划分为X个单元槽(SLOT),其中,所述单元槽可被设计成固定的相同大小。一般地,依据实际应用,X可取16、32、64或其它整数。每一个单元槽可以承载一条具备完整语意的消息。这里,所述消息可以是数据通信的一方请求另一方执行某操作(例如,发送处理器请求接收处理器分配临时数据缓存区)的命令,或者,所述消息可以是命令执行(例如,接收处理器响应于发送处理器的命令而分配临时数据缓存区)之后的响应。这里,作为示例,每一条消息都包含了通信双方的处理器标识,用于指示消息的发出者和消息的接收者。此外,所述单元槽还可承载常驻消息,所述承载常驻消息的单元槽将在较长时间内被占用,不会被设置为空闲可用状态,从而通信双方将优先使用该单元槽,通过这种方式,可提高消息传递的效率。
图6示出根据本发明示例性实施例的共享物理内存的多处理器针对突发数据进行通信的示例。
如图6所示,作为示例,在发送处理器期望发送到接收处理器的数据为突发数据的情况下,用于缓存突发数据的临时数据缓存区B可包括单个缓存区B1。应理解,突发数据可指示数据通信中以突发方式传输的数据。在这种情况下,消息盒210中可暂存包括指示突发数据传输事件的类型信息的突发数据消息,这里,作为示例,所述突发数据传输事件可包括以下事件中的至少一项:请求分配临时数据缓存区、临时数据缓存区已分配、临时数据缓存区存有待读取数据、临时数据缓存区中的数据已被读取。此外,作为示例,当突发数据传输事件为请求分配临时数据缓存区时,所述突发数据消息还包括关于请求分配临时数据缓存区的请求参数,其中,所述关于请求分配临时数据缓存区的请求参数包括请求的单个缓存区B1的大小以及应用标识(用于区分同一个处理器上的不同的请求)、发送处理器和接收处理器的标识;当突发数据传输事件为临时数据缓存区已分配时,所述突发数据消息还包括关于分配临时数据缓存区的分配参数,其中,所述关于分配临时数据缓存区的分配参数包括实际分配的单个缓存区B1的大小和位置以及应用标识、发送处理器和接收处理器的标识;当突发传输事件为临时数据缓存区存有待读取数据时,所述突发数据消息还包括关于临时数据缓存区存有待读取数据的参数,其中,所述关于临时数据缓存区存有待读取数据的参数包括单个缓存区的地址、待读取数据的长度以及应用标识、发送处理器和接收处理器的标识;当突发传输事件为临时数据缓存区中的数据已被读取时,所述突发数据消息还包括关于临时数据缓存区中的数据已被读取的参数,其中,所述关于临时数据缓存区中的数据已被读取的参数包括单个缓存区的地址以及应用标识、发送处理器和接收处理器的标识。
以下将结合图7A和图7B来描述根据本发明示例性实施例的多处理器通信系统针对突发数据进行通信的方法。其中,图7A示出根据本发明示例性实施例的多处理器通信系统中的发送处理器针对突发数据进行通信的方法的流程图;图7B示出根据本发明示例性实施例的多处理器通信系统中的接收处理器针对突发数据进行通信的方法的流程图。
具体说来,如图7A所示,在步骤S101,发送处理器(即,处理器100-1)进行初始化。如图7B所示,在步骤S201,接收处理器(即,处理器100-2)进行初始化。
再次参照图7A,在步骤S102,处理器100-1构造一条突发数据消息,该突发数据消息可包括指示“请求分配临时数据缓存区”这一突发数据传输事件的类型信息(这里,类型信息用于指示突发数据传输事件)以及相应的请求参数(这里,请求参数可包括请求分配的缓存区的大小、应用标识、处理器100-1和处理器100-2的标识等信息),然后将所构造的突发数据消息写入消息盒中的某一空闲槽中。在步骤S103,处理器100-1向处理器100-2发送中断。
再次参照图7B,在步骤S202,处理器100-2等待处理器100-1发送的中断。在处理器100-2从处理器100-1接收到中断时,在步骤S203,从消息盒中读取突发数据消息并获取类型信息。在步骤S204,判断所述类型信息用于指示哪种突发数据传输事件。在根据类型信息判断突发数据传输事件为请求分配临时数据缓存区的情况下,在步骤S205,获取关于分配临时数据缓存区的请求参数。在步骤S206,根据请求参数分配单个缓存区。在步骤S207,处理器100-2构造一条突发数据消息,该突发数据消息可包括指示“临时数据缓存区已分配”这一突发数据传输事件的类型信息以及相应的分配参数(这里,分配参数可包括实际分配的单个缓存区的大小和位置、应用标识、处理器100-1和处理器100-2的标识等信息),然后将所构造的突发数据消息写入消息盒中的某一空闲槽中。在步骤S208,处理器100-2向处理器100-1发送中断。然后处理器100-2返回执行步骤S202。
返回再次参照图7A,在步骤S104,处理器100-1等待处理器100-2发送的中断。在处理器100-1从处理器100-2接收到中断时,在步骤S105,从消息盒中读取突发数据消息并获取类型信息。在步骤S106,判断所述类型信息用于指示哪种突发数据传输事件。在根据类型信息判断突发数据传输事件为临时数据缓存区已分配的情况下,在步骤S107,获取关于分配的临时数据缓存区的分配参数。在步骤S108,根据分配参数将数据写入单个缓存区。在步骤S109,处理器100-1构造一条突发数据消息,该突发数据消息包括指示“临时数据缓存区存有待读取数据”这一突发数据传输事件的类型信息以及相应的参数(这里,参数可包括单个缓存区的地址、待读取数据的长度以及应用标识、处理器100-1和处理器100-2的标识等信息),然后将所构造的突发数据消息写入消息盒中的某一空闲槽中。在步骤S110,处理器100-1向处理器100-2发送中断。然后处理器100-1返回执行步骤S104。
返回再次参照图7B,在处理器100-2从处理器100-1接收到中断时,在步骤S203,从消息盒中读取突发数据消息并获取类型信息。在步骤S204,判断所述类型信息用于指示哪种突发数据传输事件。在根据类型信息判断突发数据传输事件为临时数据缓存区存有待读取数据的情况下,在步骤S209,从单个缓存区中读取处理器100-1写入的数据。在步骤S210,释放单个缓存区。在步骤S211,处理器100-2构造一条突发数据消息,该突发数据消息可包括指示“临时数据缓存区中的数据已被读取”的类型信息以及相应的参数(这里,参数包括单个缓存区的地址以及应用标识、处理器100-1和处理器100-2的标识等信息),然后将所构造的突发数据消息写入消息盒中的某一空闲槽中。在步骤S212,处理器100-2向处理器100-1发送中断。在步骤S213,判断是否退出本次数据通信,若确定退出本次数据通信,则结束本次数据通信;若确定不退出本次数据通信,则返回执行步骤S202。
返回再次参照图7A,在处理器100-1从处理器100-2接收到中断时,在步骤S105,从消息盒中读取突发数据消息并获取类型信息。在步骤S106,判断所述类型信息用于指示哪种突发数据传输事件。在根据类型信息判断突发数据传输事件为临时数据缓存区中的数据已被读取的情况下,在步骤S 111,判断数据是否全部已发送,若数据全部已发送,则结束本次数据通信;若数据未全部发送,则返回执行步骤S102。
通过上述方式发送突发数据时,传输方式简单,突发数据所需的单个缓存区可以即用即分配,用完即释放,防止了内存的泄露。由于单个缓存区的分配和释放需要一定的系统开销,因此,优选地,可将这种传输方式适用于少量的、偶发的数据通信情景。
图8示出根据本发明示例性实施例的共享物理内存的多处理器针对流数据进行通信的示例。
如图8所示,作为另一示例,在发送处理器期望发送到接收处理器的数据为流数据的情况下,用于缓存流数据的临时数据缓存区B可包括循环缓存区B2,其中,所述循环缓存区B2可由多个分片(例如,B2-1、B2-2、······、B2-K)组成。应理解,流数据可指示连续传输的数据序列。在这种情况下,消息盒210中可暂存包括指示流数据传输事件的类型信息的流数据消息,这里,作为示例,所述流数据传输事件可包括以下事件中的至少一项:请求建立流连接、流连接已建立、分片状态发生改变、请求断开流连接、流连接已断开。此外,作为示例,当流数据传输事件为请求建立流连接时,所述流数据消息可还包括关于请求建立流连接的请求参数,其中,所述关于请求建立流连接的请求参数可包括组成请求的循环缓存区B2的分片的数目和每个分片的大小以及应用标识、发送处理器和接收处理器的标识;当流数据传输事件为流连接已建立时,所述流数据消息可还包括关于流连接的唯一标识和实际分配临时数据缓存区的分配参数,其中,所述关于流连接的唯一标识用于全局唯一标识已建立的流连接;所述关于实际分配临时数据缓存区的分配参数可包括组成分配的循环缓存区B2的分片的数目以及每个分片的大小、位置和编号以及应用标识、发送处理器和接收处理器的标识;当流数据传输事件为请求断开流连接时,所述流数据消息可还包括关于断开流连接的请求参数,其中,所述关于断开流连接的请求参数可包括流连接的唯一标识以及应用标识、发送处理器和接收处理器的标识;当流数据传输事件为流连接已断开时,所述流数据消息可还包括关于流连接已断开的参数,其中,所述关于流连接已断开的参数包括流连接的唯一标识以及应用标识、发送处理器和接收处理器的标识。此外,作为示例,消息盒210还暂存常驻消息,其中,所述常驻消息可指示循环缓存区B2的每个分片的状态(例如,可指示循环缓存区B2的每个分片中是否存有待读取的数据以及待读取数据的长度),换句话说,常驻消息可保存指示循环缓存区B2的每个分片中是否缓存有数据的信息(例如,“有数据”或者“无数据”)以及“有数据”时待读取数据的长度。
以下将结合图9A和图9B来描述根据本发明示例性实施例的多处理器通信系统针对流数据进行通信的方法。其中,图9A示出根据本发明示例性实施例的多处理器通信系统中的发送处理器针对流数据进行通信的方法的流程图;图9B示出根据本发明示例性实施例的多处理器通信系统中的接收处理器针对流数据进行通信的方法的流程图。
具体说来,如图9A所示,在步骤S301,发送处理器(即,处理器100-1)进行初始化。如图9B所示,在步骤S401,接收处理器(即,处理器100-2)进行初始化。
再次参照图9A,在步骤S302,处理器100-1构造一条流数据消息,该流数据消息可包括指示“请求建立流连接”这一流数据传输事件的类型信息(这里,类型信息用于指示流数据传输事件)以及相应的请求参数(这里,请求参数可包括请求的循环缓存区的分片的数目和每个分片的大小以及应用标识、处理器100-1和处理器100-2的标识等信息),然后将所构造的流数据消息写入消息盒中的某一空闲槽中。在步骤S303,处理器100-1向处理器100-2发送中断。
再次参照图9B,在步骤S402,处理器100-2等待处理器100-1发送的中断。在处理器100-2从处理器100-1接收到中断时,在步骤S403,从消息盒中读取流数据消息并获取类型信息。在步骤S404,判断所述类型信息用于指示哪种流数据传输事件。在根据类型信息判断流数据传输事件为请求建立流连接的情况下,在步骤S405,获取关于请求建立流连接的请求参数。在步骤S406,根据请求参数分配包括多个分片的循环缓存区。在步骤S407,处理器100-2构造一条流数据消息,该流数据消息可包括关于流连接的唯一标识、指示“流连接已建立”的类型信息、应用标识、处理器100-1和处理器100-2的标识等信息以及相应的分配参数(这里,分配参数可包括实际分配的循环缓存区的分片的数目以及每个分片的大小、位置和编号),然后将所构造的流数据消息写入消息盒中的某一空闲槽中。在步骤S408,处理器100-2向处理器100-1发送中断,并返回执行步骤S402。
返回再次参照图9A,在步骤S304,处理器100-1等待处理器100-2发送的中断。在处理器100-1从处理器100-2接收到中断时,在步骤S305,从消息盒中读取流数据消息并获取类型信息。在步骤S306,判断所述类型信息用于指示哪种流数据传输事件。在根据类型信息判断流数据传输事件为流连接已建立的情况下,在步骤S307,获取流连接的唯一标识、应用标识以及关于实际分配临时数据缓存区的分配参数,并根据分配参数得到分片的数目以及每个分片的大小、位置和编号。处理器100-1再构造一条常驻消息,其中,该常驻消息包含了循环缓冲区各分片的状态信息,然后处理器100-1将所构造的常驻消息写入消息盒中的某一空闲槽中(常驻消息并非必须,而是可选地,它在流连接的整个数据传输周期内始终驻留在其所在的槽中,借助于该常驻消息,处理器100-1和处理器100-2可以在数据传输时快速交换循环缓冲区各分片的状态信息)。在步骤S308,处理器100-1等待有数据发送。在步骤S309,判断数据是否全部已发送。在数据未全部已发送的情况下,在步骤S310,从常驻消息中依次读取分片的状态信息,确定是否存在“无数据”分片。在存在“无数据”分片的情况下,在步骤S311,依次将数据写入循环缓存区的“无数据”分片。在步骤S312,将状态发生改变的分片的状态(包括该分片中待读取的数据长度)以及将指示“分片状态发生改变”的类型信息更新到消息盒中的常驻消息中,以表明所述分片存有待读取的数据。在步骤S313,处理器100-1向处理器100-2发送中断,返回执行步骤S309。另一方面,在没有“无数据”分片的情况下,返回执行步骤S304。
具体说来,在步骤S311,当处理器100-1向循环缓存区中的一个“无数据”分片B2-1写入数据后,在步骤S312,处理器100-1可将常驻消息中暂存的分片B2-1的状态信息改为“有数据”状态(包括暂存该分片中待读取的数据长度),同时处理器100-1在步骤S313向处理器100-2发送中断。其中,在步骤S309和S310,若处理器100-1还有数据需要向分片写入且存在“无数据”分片,则可继续向分片写入数据。若处理器100-1还有数据需要向分片写入但所有分片均为“有数据”,则中止处理器100-1向分片写入数据的处理,并返回步骤S304,等待处理器100-2向处理器100-1发送的中断。
另一方面,在数据全部已发送的情况下,在步骤S314,处理器100-1判断是否断开流连接。在断开流连接的情况下,在步骤315,处理器100-1将构造一条流数据消息,该流数据消息可包括指示“请求断开流连接”的类型信息以及相应的请求参数(这里,请求参数可包括流连接的唯一标识、应用标识、处理器100-1和处理器100-2的标识等信息),然后将所构造的流数据消息写入消息盒中的某一空闲槽中(如果传输数据过程中使用了常驻消息,则此时常驻消息已不再需要,可以直接使用该常驻消息所在的槽来暂存待发送的消息)。在步骤S316,处理器100-1向处理器100-2发送中断,返回执行步骤S304。
返回再次参照图9B,在步骤S402,处理器100-2等待处理器100-1发送的中断。在处理器100-2从处理器100-1接收到中断时,在步骤S403,从消息盒中读取流数据消息并获取类型信息。在步骤S404,判断所述类型信息用于指示哪种流数据传输事件。在根据类型信息判断流数据传输事件为分片状态发生改变(即,分片存有待读取的数据)的情况下,在步骤S409,依次从消息盒中的常驻消息中确定是否存在有待读取的数据的分片,这里,处理器100-2从常驻消息中确定是否存在有待读取的数据的分片时,可从上一次读取的分片开始确定后续分片的状态,而不是从头确定每个分片的状态。在存在“有数据”分片的情况下,在步骤S410,从“有数据”分片中读取数据并清空该分片。在步骤S411,将指示“分片状态发生改变”的类型信息、以及状态发生改变的分片的状态更新到消息盒中的常驻消息中,以表明所述分片中无数据。在步骤S412,处理器100-2向处理器100-1发送中断,返回执行步骤S409。也就是说,每当处理器100-2从处理器100-1接收到用于通知分片存有待读取的数据的中断时,则处理器100-2将依次从“有数据”分片读取数据,直到不存在可读取的数据(即,读取到“无数据”分片),在这种情况下,处理器100-2停止读取数据,并返回步骤S402以等待处理器100-1之后再次发送中断。
另一方面,在根据类型信息判断流数据传输事件为请求断开流连接的情况下,在步骤S413,处理器100-2获取关于断开流连接的请求参数。在步骤S414,根据所述关于断开流连接的请求参数释放分配的循环缓存区,在步骤S415,处理器100-2构造一条流数据消息,该流数据消息可包括指示“流连接已断开”的类型信息以及相应的参数(这里,参数包括流连接的唯一标识、应用标识、处理器100-1和处理器100-2的标识等信息),然后将所构造的流数据消息写入消息盒中的某一空闲槽中,在步骤S416,处理器100-2向处理器100-1发送中断。最后结束本次数据通信。
返回再次参照图9A,在步骤S304,处理器100-1等待处理器100-2发送的中断。在处理器100-1从处理器100-2接收到中断时,在步骤S305,从消息盒中读取流数据消息并获取类型信息。在步骤S306,判断所述类型信息用于指示哪种流数据传输事件。在根据类型信息判断流数据传输事件为分片中的数据已被读取的情况下,执行步骤S309。另一方面,在根据类型信息判断流数据传输事件为流连接已断开的情况下,结束本次数据通信。
通过上述方式发送流数据时,可以循环重复利用循环缓存区,不需要频繁的执行缓存区的分配与释放操作,提高了通信效率,因此,这种传输方式适合大量、频繁传输数据的数据通信情景。流连接的管理策略可以有效地防止内存的泄露,例如,当通信的一方不需要进行通信时,可以通知通信的另一方断开流连接,使得负责分配缓冲区的数据接收处理器能够及时地释放循环缓存区,防止内存泄露,避免引起数据接收处理器的错误(例如,系统崩溃)。
综上所述,在根据本发明示例性实施例的共享物理内存的多处理器通信系统及其通信方法中,不需要预留全局内存共享区域,多个处理器可通过各自的专用物理内存块互相传递数据,从而提高内存的使用效率,并且,数据传输中减少了数据的复制次数,从而加快数据的传输速度。
应注意,本发明的以上各个实施例仅仅是示例性的,而本发明并不受限于此。本领域技术人员应该理解:在不脱离本发明的原理和精神的情况下,可对这些实施例进行改变,其中,本发明的范围在权利要求及其等同物中限定。

Claims (10)

1.一种共享物理内存的多处理器通信系统,包括:
多个处理器,其中,所述多个处理器互相发送和接收数据;
物理内存,被划分为多个物理内存块,使得每个处理器具有一专用物理内存块;
其中,所述多个处理器中的将发送数据的发送处理器将数据发送到所述多个处理器中的将接收数据的接收处理器的专用物理内存块,并且,所述接收处理器从它的专用物理内存块读取所述数据。
2.如权利要求1所述的系统,其中,发送处理器请求接收处理器在它的专用物理内存块中分配用于缓存数据的临时数据缓存区,并且,接收处理器响应于发送处理器的请求而分配临时数据缓存区。
3.如权利要求2所述的系统,其中,所述数据为突发数据,其中,用于缓存突发数据的临时数据缓存区包括单个缓存区。
4.如权利要求2所述的系统,其中,所述数据为流数据,其中,用于缓存流数据的临时数据缓存区包括由多个分片组成的循环缓存区。
5.如权利要求3所述的系统,还包括:消息盒,暂存突发数据消息,其中,所述突发数据消息包括指示突发数据传输事件的类型信息。
6.如权利要求4所述的系统,还包括:消息盒,暂存流数据消息,其中,所述流数据消息包括指示流数据传输事件的类型信息。
7.如权利要求5或6所述的系统,其中,消息盒为从物理内存中划分出的专用区域,或者,消息盒为多处理器通信系统中设置的专用硬件寄存器。
8.如权利要求6所述的系统,其中,消息盒还暂存常驻消息,其中,所述常驻消息适用于频繁进行消息传递的场景。
9.如权利要求1所述的系统,其中,所述多处理器通信系统集成在单芯片系统中,或者,所述多处理器通信系统集成在共享多端口物理内存的多处理器系统中。
10.一种共享物理内存的多处理器通信系统的通信方法,其中,所述多处理器通信系统包括多个处理器和物理内存,所述多个处理器互相发送和接收数据,所述方法包括:
(a)将物理内存划分为多个物理内存块,使得每个处理器具有一专用物理内存块;
(b)由所述多个处理器中的将发送数据的发送处理器将数据发送到所述多个处理器中的将接收数据的接收处理器的专用物理内存块;以及
(c)由所述接收处理器从它的专用物理内存块读取所述数据。
CN201410734202.9A 2014-12-05 2014-12-05 共享物理内存的多处理器通信系统及其通信方法 Pending CN104462008A (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201710207715.8A CN106980595B (zh) 2014-12-05 2014-12-05 共享物理内存的多处理器通信系统及其通信方法
CN201410734202.9A CN104462008A (zh) 2014-12-05 2014-12-05 共享物理内存的多处理器通信系统及其通信方法
KR1020150083668A KR20160068633A (ko) 2014-12-05 2015-06-12 메모리를 공유하는 멀티-프로세서 통신 시스템 및 통신 방법
US14/959,520 US20160162199A1 (en) 2014-12-05 2015-12-04 Multi-processor communication system sharing physical memory and communication method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410734202.9A CN104462008A (zh) 2014-12-05 2014-12-05 共享物理内存的多处理器通信系统及其通信方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN201710207715.8A Division CN106980595B (zh) 2014-12-05 2014-12-05 共享物理内存的多处理器通信系统及其通信方法

Publications (1)

Publication Number Publication Date
CN104462008A true CN104462008A (zh) 2015-03-25

Family

ID=52908083

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201710207715.8A Active CN106980595B (zh) 2014-12-05 2014-12-05 共享物理内存的多处理器通信系统及其通信方法
CN201410734202.9A Pending CN104462008A (zh) 2014-12-05 2014-12-05 共享物理内存的多处理器通信系统及其通信方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201710207715.8A Active CN106980595B (zh) 2014-12-05 2014-12-05 共享物理内存的多处理器通信系统及其通信方法

Country Status (2)

Country Link
KR (1) KR20160068633A (zh)
CN (2) CN106980595B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106383742A (zh) * 2016-09-23 2017-02-08 郑州云海信息技术有限公司 一种基于linux的IO调度方法
CN107368449A (zh) * 2016-05-13 2017-11-21 展讯通信(上海)有限公司 一种处理器间的通信系统及方法
CN109117268A (zh) * 2018-07-20 2019-01-01 首钢集团有限公司 一种轧机控制系统通信中间件的实现方法和装置
CN110445578A (zh) * 2019-07-29 2019-11-12 广芯微电子(广州)股份有限公司 一种spi数据传输方法及装置
CN116010332A (zh) * 2023-03-28 2023-04-25 苏州旗芯微半导体有限公司 多核SoC系统及其内存通信方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109254860A (zh) * 2018-09-28 2019-01-22 中国科学院长春光学精密机械与物理研究所 一种异构多核平台的数据处理系统及终端设备
CN109542830B (zh) * 2018-11-21 2022-03-01 北京灵汐科技有限公司 一种数据处理系统及数据处理方法
CN109933438B (zh) * 2019-01-31 2022-12-20 西南电子技术研究所(中国电子科技集团公司第十研究所) 高速共享内存数据收发系统
CN112015692A (zh) * 2020-07-21 2020-12-01 华东理工大学 一种面向Simulink自动生成多线程代码的核间通信优化方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6092157A (en) * 1995-07-11 2000-07-18 Canon Kabushiki Kaisha Processing method, apparatus and system for memory management using shared memories with common data areas
US6633960B1 (en) * 2000-08-31 2003-10-14 Hewlett-Packard Development Company, L.P. Scalable directory based cache coherence protocol
CN1504892A (zh) * 2002-12-05 2004-06-16 华为技术有限公司 一种任务间通信的实现方法
CN1904873A (zh) * 2005-07-28 2007-01-31 大唐移动通信设备有限公司 嵌入式实时操作系统中多核处理器的核间通信方法及装置
CN101055555A (zh) * 2006-04-12 2007-10-17 联发科技股份有限公司 用于多处理器的非易失性内存共享系统及其内存共享方法
US8099777B1 (en) * 2004-08-26 2012-01-17 Rockwell Collins, Inc. High security, multi-level processor and method of operating a computing system
CN102567275A (zh) * 2010-12-08 2012-07-11 中国科学院声学研究所 一种多核处理器上多个操作系统间内存访问的方法及系统
US8286188B1 (en) * 2007-04-27 2012-10-09 Marvell Israel (M.I.S.L.) Ltd. Method and apparatus for advanced interprocess communication
CN103810133A (zh) * 2012-11-05 2014-05-21 国际商业机器公司 动态共享读缓冲器管理

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101178701B (zh) * 2007-12-11 2010-07-21 华为技术有限公司 一种多处理器间通信的方法及系统

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6092157A (en) * 1995-07-11 2000-07-18 Canon Kabushiki Kaisha Processing method, apparatus and system for memory management using shared memories with common data areas
US6633960B1 (en) * 2000-08-31 2003-10-14 Hewlett-Packard Development Company, L.P. Scalable directory based cache coherence protocol
CN1504892A (zh) * 2002-12-05 2004-06-16 华为技术有限公司 一种任务间通信的实现方法
US8099777B1 (en) * 2004-08-26 2012-01-17 Rockwell Collins, Inc. High security, multi-level processor and method of operating a computing system
CN1904873A (zh) * 2005-07-28 2007-01-31 大唐移动通信设备有限公司 嵌入式实时操作系统中多核处理器的核间通信方法及装置
CN101055555A (zh) * 2006-04-12 2007-10-17 联发科技股份有限公司 用于多处理器的非易失性内存共享系统及其内存共享方法
US8286188B1 (en) * 2007-04-27 2012-10-09 Marvell Israel (M.I.S.L.) Ltd. Method and apparatus for advanced interprocess communication
CN102567275A (zh) * 2010-12-08 2012-07-11 中国科学院声学研究所 一种多核处理器上多个操作系统间内存访问的方法及系统
CN103810133A (zh) * 2012-11-05 2014-05-21 国际商业机器公司 动态共享读缓冲器管理

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107368449A (zh) * 2016-05-13 2017-11-21 展讯通信(上海)有限公司 一种处理器间的通信系统及方法
CN106383742A (zh) * 2016-09-23 2017-02-08 郑州云海信息技术有限公司 一种基于linux的IO调度方法
CN106383742B (zh) * 2016-09-23 2019-10-18 郑州云海信息技术有限公司 一种基于linux的IO调度方法
CN109117268A (zh) * 2018-07-20 2019-01-01 首钢集团有限公司 一种轧机控制系统通信中间件的实现方法和装置
CN110445578A (zh) * 2019-07-29 2019-11-12 广芯微电子(广州)股份有限公司 一种spi数据传输方法及装置
CN110445578B (zh) * 2019-07-29 2020-06-23 广芯微电子(广州)股份有限公司 一种spi数据传输方法及装置
CN116010332A (zh) * 2023-03-28 2023-04-25 苏州旗芯微半导体有限公司 多核SoC系统及其内存通信方法
CN116010332B (zh) * 2023-03-28 2023-06-16 苏州旗芯微半导体有限公司 多核SoC系统及其内存通信方法

Also Published As

Publication number Publication date
CN106980595A (zh) 2017-07-25
KR20160068633A (ko) 2016-06-15
CN106980595B (zh) 2019-08-13

Similar Documents

Publication Publication Date Title
CN104462008A (zh) 共享物理内存的多处理器通信系统及其通信方法
CN101115054B (zh) 用于网络接口控制器的存储器映射的缓冲器
EP1405175B1 (en) Multiprocessor system and method for operating a multiprocessor system
CN100573497C (zh) 一种多核多操作系统之间的通信方法及系统
US6938094B1 (en) Virtual channels and corresponding buffer allocations for deadlock-free computer system operation
US6888843B2 (en) Response virtual channel for handling all responses
EP1412871B1 (en) Method and apparatus for transmitting packets within a symmetric multiprocessor system
KR102064764B1 (ko) 메시지 시그널 인터럽트의 통신
CN102436431B (zh) 总线系统和其死锁避免电路
CN107949837B (zh) 用于i/o数据包压缩的寄存器文件
CN101989240A (zh) 用于设备资源分配和再平衡的系统和方法
CN101707565A (zh) 零拷贝网络报文发送、接收方法和装置
EP0694850A2 (en) Method and apparatus for distributing control messages between interconnected processing elements
CN111149097B (zh) 一种主芯片、从芯片及芯片间的dma传输系统
CN100416527C (zh) 分区分配方法和计算机系统
US8370508B2 (en) Method, system and apparatus for main memory access subsystem usage to different partitions in a socket with sub-socket partitioning
CN114945009A (zh) PCIe总线连接的设备间进行通信的方法、设备及系统
CN115102896A (zh) 数据广播方法、广播加速器、noc、soc及电子设备
US9292456B2 (en) System and method for data synchronization across digital device interfaces
CN104809077A (zh) 经由队列与缓冲器管理器对接
US20050066080A1 (en) Queue register configuration structure
US9146693B2 (en) Storage control device, storage system, and storage control method
JP2007503053A (ja) 共有メモリを用いるプロセッサ間通信方法及び装置
KR102303424B1 (ko) 랜덤 액세스 메모리를 포함하는 하나 이상의 처리 유닛을 위한 직접 메모리 액세스 제어 장치
CN116069689B (zh) 页表访问方法、系统、电子组件及页表配置方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20150325

WD01 Invention patent application deemed withdrawn after publication