CN104300916A - 信号处理电路及信号处理方法 - Google Patents

信号处理电路及信号处理方法 Download PDF

Info

Publication number
CN104300916A
CN104300916A CN201410464783.9A CN201410464783A CN104300916A CN 104300916 A CN104300916 A CN 104300916A CN 201410464783 A CN201410464783 A CN 201410464783A CN 104300916 A CN104300916 A CN 104300916A
Authority
CN
China
Prior art keywords
signal
output signal
digital
circuit
analog
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410464783.9A
Other languages
English (en)
Other versions
CN104300916B (zh
Inventor
乔纳森·理查·思创
保罗·福罗斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Singapore Pte Ltd
Original Assignee
MediaTek Singapore Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US13/345,760 external-priority patent/US8803605B2/en
Priority claimed from US13/612,888 external-priority patent/US8665018B2/en
Application filed by MediaTek Singapore Pte Ltd filed Critical MediaTek Singapore Pte Ltd
Publication of CN104300916A publication Critical patent/CN104300916A/zh
Application granted granted Critical
Publication of CN104300916B publication Critical patent/CN104300916B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)

Abstract

本发明提供一种信号处理电路及信号处理方法,该信号处理电路包含:第一电路,用于接收具有非零直流成分的数字输入信号,并从接收到的该数字输入信号中减去该数字输入信号的至少一部分的直流成分;第一数模转换器,耦接至该第一电路,用于对该第一电路的输出信号进行数模转换操作;以及第二电路,耦接至该数模转换器,用于在由数模转换器的输出信号所获得的第一模拟输出信号中添加一直流成分。本发明实施例能够从数字包络追踪信号中移除DC成分以及接着基于该移除了DC成分的包络追踪信号再引入/增添一模拟DC信号,以改善信号特性。

Description

信号处理电路及信号处理方法
【技术领域】
本发明领域是关于一种信号处理电路及信号处理方法。本发明可应用于,但不局限应用于使用差分电路配置的包络追踪及其相关方法中。
【背景技术】
本发明主要应用于无线电信的射频(radio frequency,RF)功率放大器领域。来自无线通信系统中可用的有限频谱的持续压力迫使频谱效应线性调制机制的不断发展。由于这些线性调制机制中包络发生波动,这种现象导致天线所发射的平均功率远低于其最大功率,从而潜在地使得功率放大器的效率较低。因此在本领域中,大量的研究致力于发展能够为功率放大器的阻塞(线性)区(‘back-off’region)提供高性能的高效率拓扑。线性调制机制需要调制信号的线性放大以最小化由频谱再生所带来的不想要的带外放射(out-of-bandemission)。然而一典型RF放大装置中使用的有源元件本身就是非线性的,仅当已消耗的直流(DC)功率的一小部分转换为RF功率时,放大装置的转换函数才能趋近于一直线,即才能如同运作为一理想的线性放大器。这种‘线性’的运作模式使得DC至RF功率转换的效率较低,这对于手持(用户)无线通信单元而言是不可接受的。此外,对于基站而言,低效率也是一公认的问题。
此外,手持(用户)设备的重点在于增长电池使用寿命。为了同时实现线性度及高效率,所谓的直线化(linearisation)技术得以使用以改善高效率类别放大器(例如‘AB’类,‘B’类或‘C’类放大器)的线性度。大量各式各样的直线化技术应用于线性发射机,例如笛卡儿反馈(Cartesian Feedback),前反馈(Feed-forward)以及自适应性预失真发射机的设计中。
为了提高发射上行链路通信通道(即从用户通信单元至服务基站之间的通信通道)中使用的比特率,具有一振幅调制(AM)成分的更大的星座调制机制成为一种需求并得以研究。该调制机制,例如十六点正交振幅调制(16-QAM)机制,需要多个线性功率放大器(PAs)以及其与调制包络波形的高‘峰值(crest)’因子(即波动的程度)相关联。对比于现有技术中使用的恒定包络调制机制,该种调制机制使得功率效率及线性大幅度降低。
因此,为了克服上述功率效率与线性的问题,各种方法予以提出。其中一种方法是通过调制该功率放大器的电源电压以匹配经射频(radio frequency,RF)PA发射的RF波形的包络,从而来克服效率与线性的问题。该种方法中使用包含包络消除与恢复(envelope elimination and restoration,EER)及包络追踪(envelope tracking,ET)的包络调制技术。
可以了解的是,由于高功率发射环境下具有较高的峰值对平均值功率比(peak-to-average power ratio,PAPR),PA电源电压RF包络追踪的使用可以达到同时改善PA效率与线性的效果。图1所示为这两种技术的曲线示意图100,其中第一种技术中为PA提供了一固定的电源电压105,第二种技术通过调制PA的电源电压以追踪RF包络波形115。在第一种技术中,无论将要放大的调制后的RF波形性质如何,超出部分的PA电源电压净值110得以使用(因此可能存在潜在的浪费)。而在第二种技术中,超出部分的PA电源电压净值120可通过对RF PA电源的调制而得以降低,从而使得PA电源能够准确的追踪到瞬态的RF包络。
包络追踪同时支持可用于高PAPR环境的高效率改进,其同时还可以相应地实现低DC消耗功率。因此,热量得以减低以及在相同的输出功率下PA可运作于更低的温度。但是,还需要了解的是,对于高频宽信号来说,实际应用中对RF包络的精确追踪很难实现。依赖于总的系统架构,电源调制器的频宽可以远大于(例如2倍或5倍)信号(包络)的频宽,从而使得通过时间调校的调制器群延迟所带来的影响得以最小化。
众所周知的是差分电路实例可提供比单端电路实例更好的噪声、免疫力及净值(headroom)性能。图2所示为差分包络/调制追踪信号的简化示意图200,其中一差分包络/调制波形210叠加于一固定DC信号225,该差分包络/调制波形210包含正输入(Vinp)215与负输入(Vinn)220。如图2所示,该差分包络/调制追踪信号包含DC部分与AC部分,该两个部分均可以通过后随的任何差分电路元件。
图3所示为用于包络追踪的现有的简化的调制器电路300的结构示意图。该调制器电路300包含具有差分输入310的差分至单端转换装置305,该差分输入310包含负包络信号输入(N)315与正包络信号(P)320。该差分至单端转换装置305转换该差分输入310至单端输出并将其输入至第一线性(AB类)放大器级325。该放大后信号接着与第二(例如D类)功率放大器级335的输出结合,其中该第二功率放大器级335使用一电流检测模块330以检测第一线性放大器级325的零交叉并结合滞后作用控制第二功率放大器级335输出的电流。在此方式下,AC信号与DC信号均能通过该信号路径。
但是,该调制器电路300并不理想,原因在于其对应于输入信号的包络完全是正性的。因此,由于差分输入信号(即该信号的正部分与负部分)的应用难以实现,甚至额外的电路技术以最小化DC偏移及/或降低噪声也难以实现,该潜在的净值将得到增长。调制器电路300的另一缺点在于在平均值周边该输入AC包络信号是不对称的。因此,需要使用更复杂的技术,例如绕道(de-troughing)技术(或者其他的信号映射技术)以增加该调制信号的不对称性,从而又进一步增加了电路的复杂度。
因此,极需一种改进电路,例如包含具有差分接口的用于包络追踪信号的调制器、无线通信单元及相应方法以解决上述问题。
【发明内容】
有鉴于此,本发明致力于减轻、缓和或消除上述提及的一个或多个缺陷,提供了一种信号处理电路及信号处理方法,以解决上述问题。
一方面,本发明实施例提供一种信号处理电路,包含:第一电路,用于接收具有非零直流成分的数字输入信号,并从接收到的该数字输入信号中减去该数字输入信号的至少一部分的直流成分;第一数模转换器,耦接至该第一电路,用于对该第一电路的输出信号进行数模转换操作;以及第二电路,耦接至该数模转换器,用于在由数模转换器的输出信号所获得的第一模拟输出信号中添加一直流成分。
另一方面,本发明实施例提供一种信号处理方法,包含:接收具有非零直流成分的数字输入信号;从接收到的该数字输入信号中减去该数字输入信号的至少一部分的直流成分;对该第一电路的输出信号进行数模转换;以及在由数模转换器的输出信号所获得的第一模拟输出信号中添加一直流成分。
再一方面,本发明实施例提供一种信号处理电路,包含:处理电路,用于接收具有非零直流成分的数字输入信号,对接收到的该数字输入信号进行直流电平调节,并依据调节后的数字输出信号产生差分模拟信号;以及电流模式差分至单端转换模块,包含耦接至该处理电路的电流模式接口,该电流模式差分至单端转换模块用于转换由该差分模拟信号得到的模拟输出信号至一单端输出信号。
又一方面,本发明实施例提供一种信号处理电路,包含:接收具有非零直流成分的数字输入信号;对接收到的该数字输入信号进行直流电平调节,并依据调节后的数字输出信号产生差分模拟信号;以及通过一电流模式接口接收该差分模拟信号,并对该模拟输出信号执行差分至单端转换操作,以生成一单端输出信号。
本发明实施例的信号处理电路及信号处理方法,能够从数字包络追踪信号中移除DC成分以及接着基于该移除了DC成分的包络追踪信号再引入/增添一模拟DC信号,以改善信号特性。
【附图说明】
图1所示为两种技术对应的曲线示意图;
图2所示为差分包络/调制追踪信号的简化的曲线示意图;
图3所示为用于包络追踪的现有的简化调制器电路的结构示意图;
图4所示为依据本发明一实施例的无线通信单元的结构示意图;
图5所示为依据本发明一实施例的发射机/调制电路,例如图4所示的无线通信单元的发射机/调制电路的部分结构示意图;
图6所示为依据本发明一实施例的支持用于包络追踪信号的差分接口的无线通信单元的调制器电路所运作的流程示意图。
【具体实施方式】
本发明实施例描述了一种用于无线通信单元中的集成电路,该无线通信单元例如为第三代合作伙伴计划(3rd generation partnership project,3GPPTM)通信标准中的用户设备。但是本领域技术人员需要了解的是,本文所描述的发明概念并不局限应用于任何类型的集成电路无线通信单元或者能够通过运用一差分电路获益于线性改善与效率改善的无线发射机中。在本发明的一些实施例中,还描述了一种连接包络追踪放大器(电源调制器)至该包络提取路径(包络提取与DAC)的电路设计。该电路设计可以对由该包络提取路径产生的包络调制信号的绝对正特性进行补偿。上述电路设计的一实施例可以从正包络调制信号中移除出一固定DC成分,从而增加随后的差分电路元件/装置,例如数模转换器(DAC)的信号净值。图5所示的电路设计实施例还包含可用于再引进一固定DC成分至该差分包络调制信号的多种技术。
本发明的一些实施例描述了如何拆分DC路径与AC路径以提供一种比单端接口的全包络应用更优的配置。本发明的一些实施例还描述了一种特定实现方式,其中AC放大器配置于差分实施例中以及其可以与DC成分进行直接再结合。
在本发明的一实施例中,本发明的发明人发现图2所示的差分包络信号的总范围全部位于正DC电压区域之内。因此,若差分调制(包络)波形在例如+0.2V与+1.0V之间(DC电压周围)进行转换时,差分电路将使用这样一差分信号,其对应于+2V的信号范围(亦即-1V至+1V)。
此外,本发明的发明人还发现图2所示的差分包络信号在其平均值周边是非对称的。因此,任何因使用差分信号而获得的潜在净值的好处(例如偏移需求的减低与噪声性能的改善)将会丢失,从而使得实现一差分电路配置的理由得以失效。
于本发明一些实施例中,提供一种或多种控制机制以优化差分调制(包络)波形的DC部分。本发明的一实施例描述为关于一种集成电路,用于为一包络追踪信号提供一差分接口。该集成电路包含一减法模块,该减法模块包含用于接收数字包络追踪信号的第一输入以及用于接收第二信号的第二输入,其中该减法模块用于从该数字包络追踪信号中减去该第二信号以产生包络追踪信号,该包络追踪信号具有降低的零频率成分。数模转换器(DAC)接收该具有降低的零频率成分的包络追踪信号,并据此产生该包络追踪信号的差分模拟格式。调制器可选地耦接至该DAC的差分输出,其中该调制器包含DC输入点,在该DC输入点插入DC成分至该差分模拟格式的信号中。在本发明的一实施例中,上述集成电路可以实现于一无线通信单元中。
因此,首先请参见图4,图4所示为依据本发明一实施例的无线通信单元400的结构示意图,该无线通信单元例如可以是蜂巢式通信标准下的一用户单元(MS)或是第三代合作伙伴计划(3GPPTM)通信系统中的一用户设备(UE)。本领域技术人员应该了解的是,本发明所描述的发明概念还可以应用至其他的无线通信单元,例如收发器基站或者其他的基础元件中。本领域技术人员还应该了解的是,本发明所描述的发明概念也可以应用至任何语音及/或数据通信信号类型中。
该无线通信单元400包含一天线402,可选地耦接于一多工滤波器/天线开关404,该多工滤波器/天线开关404用以提供无线通信单元400中接收链及发射链之间的隔离。如本领域技术人员所了解的,该接收链410包含接收机前端电路406(有效地提供接收、滤波以及中频或基频转换功能)。该接收机前端电路406可选地耦接至信号处理器408。信号处理器408的输出提供至一合适的用户接口(UI)430,该用户接口430包含例如一屏幕或者一扁平面板显示器等。一控制器414提供对用户单元的总控制并耦接至该接收机前端电路406与信号处理器408(通常通过一数字信号处理器(DSP)予以实现)。该控制器414还耦接于一存储器元件416,该存储器元件416储存各种运作机制,例如编码/解码功能、模式同步功能、码序列功能及类似功能。
依据本发明的实施例,该存储器元件416还储存调制数据、用于电压及/或电流及DAC值的编程数据,以及用于电源电压控制中以对通过无线通信单元400输出的无线电频率波形的包络进行追踪的供给功率数据,以及该存储器元件416储存的各种数据可以透过信号处理器408加以处理。此外,一计时器418可选地耦接至该控制器414,用以控制无线通信单元400内各种操作时序,例如无线通信单元400内依赖于时间的信号的发射或接收的操作时序,以及发射链中PA电源电压的时间域变化检测的操作时序。
至于发射链420,其包含用户接口430,该用户接口430例如可以为一键盘或者一触发式屏幕,通过信号处理器408串接至发射机/调制电路422。该发射机/调制电路422处理发射的输入信号并上变频该信号至一RF信号以输出至功率放大器模块(或集成电路)424进行放大。经功率放大器模块/PA集成电路424放大后的RF信号发射至天线402。该发射机/调制电路422、该功率放大器/PA集成电路424以及PA电源模块425分别响应于控制器414予以运作,其中该PA电源模块425还额外响应于来自发射机/调制电路422的包络调制波形的再产生。
在一些实施例中,该发射链420中的信号处理器408可以实现为不同于接收链410中的信号处理器408。可选的,一单独的处理器也可以同时实现发射链与接收链中的处理功能,如图4所示。无线通信单元400中的不同元件可以通过分离元件或者整合元件的形式予以实现,其仅取决于具体应用或者设计选择。
此外,依据本发明的实施例,该发射机/调制电路422,结合功率放大器424,PA电源模块425,存储器装置416,计时器418以及控制器414一起可以用于支持通过一合适的应用于PA模块/集成电路424中的供给电源产生的包络追踪发射。例如,供给电源予以产生以用于一宽频线性功率放大器,以及该供给电源用于追踪PA 424的包络波形。具体地,该发射机/调制电路422包含集成电路(IC)(将于图5中进行进一步的描述),该集成电路包含减法模块,具有用于接收数字包络信号的第一输入及用于接收一第二信号的第二输入,该减法模块用于自该数字包络信号减去该第二信号以产生具有降低的DC(零频率)成分的包络追踪信号。DAC用于接收该具有降低的DC成分的包络追踪信号,并产生对应的差分模拟信号。调制器可选地耦接至该DAC的该差分输出,其中该调制器包含一DC输入点,用于插入DC成分至与该包络追踪信号对应的该差分模拟信号中。
图5所示为依据本发明一实施例的发射机/调制电路,例如图4所示的无线通信单元的发射机/调制电路422的部分结构示意图。该发射机/调制电路422配置为及/或用于支持包络追踪。功率放大器(PA)(未图示)接收一包络调制RF信号(未图示)以作为一将被放大的输入RF信号。该PA还接收一电源电压信号505,即来自电源集成电路510的宽频电源电压。为方便理解以及不对图5所示的示范例进行混淆及误导,一些电子元件,尤其是电源集成电路510,并未在此进行进一步详细的说明。在本发明其他的实施例中,该电源模块还可以优化地配置为用于提供与差分调制格式对应的电源包络。
上述所示的部分发射机/调制电路422的结构示意图包含信号幅度确定电路/元件/逻辑515(图示为‘|I2+Q2|’),后随耦接一预成形(pre-shaping)增益逻辑520,用于在该输入信号通过成形逻辑525加以成形之前提供增益至该输入信号。成形后的信号通过成形逻辑525输出并输入至延迟成形(post-shaping)增益电路530中,从而以提供增益至该成形后输入信号。
该放大的成形后输入信号接着被输入至包络调制逻辑电路/集成电路512。该包络调制逻辑电路/集成电路512包含减法逻辑535,该减法逻辑535将一C信号545自该放大的成形后输入信号减去,以及该减法逻辑535可以透过现有技术中的方式予以实现,例如通过以多个数字元件/成分合成的常规算数运作予以实现。在此方式下,DC成分自该放大的成形后输入信号中移除,从而最大化随后产生的差分信号的范围。应用至该减法逻辑535中的该DC信号545的电平可以通过发射机的参数540予以确定。例如,一DC电平,例如可以为平均DC电平,可以直接从一特定帧的数据计算得出时,然这可能并非实际且可行的情况。可选地,实际应用中,该DC电平还可以为基于该功率电平的数值或者与该总电平相关的数值(例如总的正电平的一半)。该减法逻辑535的输出输入至一差分包络数模转换器(DAC)555中。该包络DAC 550转换该单端数字输入信号(来自该减法逻辑535)至一差分逻辑输入,并将其提供至一重建滤波器555中以产生一包络信号。差分包络DAC 550的应用,可以带来很多好处,例如更好的共模抑制比以及透过信号净值的增加而带来的信号噪声比(SNR)性能的改进。该包络信号接着提供至一电流模式差分至单端转换电路580。
该电流模式差分至单端转换电路580包含一线性AB类放大器565,其包含一差分输入及一提供PA电源505至一负载的单端输出。在一些实施例中,该电流模式差分至单端转换电路580可以提供一个或多个下述期望的特性以用于一包络追踪(ET)放大器配置中:(1)具有良好的噪声性能及频宽性能的正相(non-inverting)反馈配置;(2)高阻抗接口(包括信号路径及DC路径);(3)一较低的噪声增益;以及(4)一较宽的频宽。
该电流模式差分至单端转换电路580从该线性AB类放大器565的输出接收反馈信号,以及受控于一DAC 585的输出,该DAC 585的数字输入通过对应用至该减法逻辑535的DA信号545的数字值进行数字程序化运作570而予以设置。
因此优化地,本发明实施例提供了一差分ET放大器配置,该差分ET放大器配置中将AC信号路径与DC(控制)信号路径分离设置,该AC信号路径例如是通过差分包络DAC 550及重建滤波器555的路径,该DC(控制)信号路径例如是对一应用至减法逻辑535的DAC信号545的数字电平进行数字程序化运作570的路径,其中DC成分在该数字域中予以提取(移除)并在模拟域中与包络信号予以重结合。
在一些实施例中,上述结构可以于模拟域中移除固定DC电平以及接着基于该移除的信号再引入/增添一模拟DC信号。在一些实施例中,该增添的信号数值可以是一模拟信号形式(由一DAC予以实现),或者为一数字信号形式。该模拟信号可以为单独的单端或差分信号,或者为混合信号(例如该差分包络信号的共模电平)的一部分。此外,在一些实施例中,该移除的DC电平可以是该总标尺的一小部分。
于一些实施例中,图5中所示的减法逻辑535与差分包络DAC 550之间还可以设置例如一信号校正模块(未图示),该信号校正模块可以用于对减法逻辑535输出的降低了DC成分的包络追踪信号的信号特性进行校正。
本发明实施例可能提供的第二个好处在于:包含一额外的DC输入端(例如通过DAC 585)的差分至单端共模拓扑的使用。
因此,于本发明实施例中,由于在DC成分的移除运作后仅残留一可以忽略的DC成分以及该可以忽略的DC成分几乎无需再进行处理,从而该模拟信号路径可以于AC性能上完全得到优化,例如增益、噪声、偏移、包络追踪DAC需求等等。
进一步的,在本发明的实施例中,该发射机/调制电路422还可以包含一处理器模块,或者该处理器模块可以由图4所示的信号处理功能428予以实现。该处理器模块可耦接至上述直流输入点或者耦接至上述减法模块,若耦接至直流输入点,该处理器模块用于动态地改善该直流成分的至少一信号特性,而若耦接至减法模块,该处理器模块用于动态地改善该从第一信号中减去的第二信号的至少一信号特性。该改善的信号特性例如可以使该直流成分或者该第二信号的直流偏移。该处理器模块可以于一个时序周期(over a period of time)内动态地改善上述信号特性,更进一步地,该处理器模块可以以发射时隙(transmit slot)为单位,于每个发射时隙(a transmit slot by transmit slot)改善上述信号的信号特性。此外,该通过处理器模块改善的信号特性还可以包含下述特性的任何一个:信号幅度,信号线性以及信号相位。
图5所示的数字域的实施例中,该数字增益可以视为对数字信号的放大处理。此外,数字信号的‘成形(shaping)’可以视为包含任何的信号及波形的操作,例如硬修剪或软修剪(clipping hard or soft)、硬绕道(de-troughing)或者软绕道、或者任何形式的线性或非线性映射处理(例如预失真),以对PA的不理想性进行校正。各种数字实现方式同样可以得以应用,例如通过硬编码(ROM)或可编程(RAM)编码或者通过合适的能够接收用户定义参数的查找表格(LUT)的使用。
此外,通过此种方式,该包络调制逻辑电路/集成电路512可以配置为用于:
(1)降低包络信号的峰峰值(peak-to-peak)电压,从而改善效率;
(2)限制包络信号的信号频宽;
(3)对包络信号运行任何必要的增益及偏移校准;
(4)实现任何的信号格式化运作,例如将信号在差分形式及单端形式之间进行转换。
图6所示为依据本发明一实施例的支持用于包络追踪信号的差分接口的无线通信单元的调制器电路所运作的流程示意图600。该流程600始于步骤605,接着该调制器于步骤610中接收一数字包络追踪信号,以及于步骤615中确定与接收到的数字包络追踪信号相关联的DC成分,例如数字包络追踪信号内的一DC电平或者随后将自该数字包络追踪信号中移除的一典型/常用/可预测的DC电平。该流程600还包含减法运作于步骤620中,第二信号自该数字包络追踪信号中减去以产生具有降低后的平均直流(DC)成分的包络追踪信号;以及数模转换运作于步骤625中,该具有降低的平均直流(DC)成分的包络追踪信号得以转换以产生一对应的差分模拟信号。此外,该方法更于步骤630中包含插入一DC成分至该差分模拟信号的运作,以及于步骤640中包含自该调制器输出一差分信号的运作。该流程600结束于步骤640。
因此,上述实施例提供了一种改进的集成电路及一无线通信单元以提供对信号的差分至单端转换,其可应用至线性及效率发射机架构中,尤其是宽频包络追踪架构中。
优化地,本发明的实施例,例如作为对AC与DC信号路径的分离的响应,还可以获益于差分路径,例如最大化通过一DAC的信号范围净值,提供噪声及偏移性能的改善。
于一些实施例中,该DC成分可于任何合适的时间(例如于每一发射时隙(time slot)期间)更新/重组(例如增添)至一AC包络信号中,该时隙系统例如可以系WCDMA、LTE系统。于一些实施例中,当包络追踪路径与包络追踪调制器系分离设置时,任何引入的DC偏移可以例如通过数字串接接口予以单独的控制。
在一些实施例中,该可被数字移除的DC成分接着可以通过图5所示的第二低频率(可能是低分辨率/精度)DAC,重新组合(例如增添)至该AC(模拟)包络信号中。
优化地,本发明的一些实施例可依赖于该有利的运作环境,提供适用于该包络运作模式的能力。特别是至少于一段时间内,例如于一特定时序帧基于一功率电平重配置一包络追踪信号的DC信号电平的能力。除了改变所移除以及增添至信号的DC电平之外,该差分信号的增益还可以通过差分接口提供的可用净值的使用而得以改变。
于一些实施例中,该可从数字包络信号中移除的DC成分可以为仅数字包络信号的DC电平的部分值。在此方式下,当大部分(并非全部)的DC成分已被移除时,由于仅DC耦接保留,该残留部分的DC成分将通过主要(AC)信号路径。在此示范例中,DA信号路径中所需的信号分辨率将有可能得到减低。该示范例还可以使用于DC偏移校正中,其中两个DC成分之间的差值代表补偿包络追踪系统中的DC偏移所需的校正信号。
特别地,本领域技术人员可以了解的是,前述的本发明概念可以通过半导体制造商应用于任何包含一应用一单端电源的PA的集成电路中。此外,还可以了解的是,一半导体制造商还可以将本发明概念应用于一单机装置,例如一功率电源模块中,或者应用于一特定用途的集成电路(ASIC),和/或任何其他的子系统元件的设计当中。可选地,本发明实施例可以通过分离电路或者组合元件予以实现。
虽然本发明的上述实施例对功能单元、模块、逻辑元件和/或处理器的功能目的进行了清楚的描述,但是需要了解的是,这些功能单元或者处理器之间的任何适当的功能分布也能应用于本发明中。例如,使用分离的处理器或者控制器实现的功能也可以通过同一处理器或者控制器予以实现。因此,对于具有一特定功能的单元,应将其看作为用于实现所述功能的适当的方法,而不是将其看作为实现该功能的唯一结构或者逻辑。
本发明可以透过包含硬件、软件、固件或其他组合等任何合适的形式予以实现。此外,本发明还可以至少部分地通过在一个或多个数据处理器和/或数字信号处理器中运行的计算机元件,或者可配置的模块元件,例如场可编程门阵列(FPGA)设备予以实现。但是,本发明实施例中所涉及的元件可以通过任何适当的形式从功能及逻辑上予以实现。该功能可以实现于一个单独的单元,多个单元或者部分实现于其他的功能单元。
虽然透过一些实施例对本发明进行描述,但是这并意味着对本发明的具体实现形式的限制。本发明的保护范围仅本申请的权利要求予以限制。此外,虽然可能在一实施例中仅描述本发明的一个特性,但是本领域技术人员应该了解,各个所述实施例的各不同特性可以依据本发明得以结合。在权利要求项中,「包含」一词应解释成「包含但不限定于」,其并不排除没有列入至权利要求的其他元件或者步骤。
此外,虽然本发明中的方法、元件以及步骤均被单独地列出,但是该多种方法、多个元件或者多个方法步骤均可以通过例如一个单元或者一个处理器予以实现。此外,虽然在不同的权利要求项中保护了本发明的不同特性,但是这些特性也可以进行组合,不同的权利要求项的单独保护并不代表特性之间的组合是不可行和/或不好的。同时,权利要求项所描述包含的特性并非对权利要求的保护范畴的限定,该权利要求项所限定的特性在适当的情形下也可以应用于其他的权利要求项中。
此外,各权利要求项的排列顺序也并非暗示本发明的各特征必须按照该特定的顺序予以执行,尤其是并非暗示本发明所保护的方法中的步骤必须按照请求项中特定的顺序予以运行。相反地,各个步骤也可以通过其他适合的步骤运行。此外,本文中的唯一并不排除多个的情形,以及「一个」、「第一」、「第二」等词也并不排除多个的情形。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,本领域任何技术人员,在不脱离本发明的精神和范围内,当可做些许更动与润饰,因此本发明的保护范围当视本发明的权利要求书所界定的范围为准。

Claims (19)

1.一种信号处理电路,其特征在于,包含:
第一电路,用于接收具有非零直流成分的数字输入信号,并从接收到的该数字输入信号中减去该数字输入信号的至少一部分的直流成分;
第一数模转换器,耦接至该第一电路,用于对该第一电路的输出信号进行数模转换操作;以及
第二电路,耦接至该数模转换器,用于在由数模转换器的输出信号所获得的第一模拟输出信号中添加一直流成分。
2.如权利要求1所述的信号处理电路,其特征在于,该数字输入信号为数字包络追踪信号,以及该第一模拟输出信号为模拟包络追踪信号。
3.如权利要求1所述的信号处理电路,其特征在于,该至少一部分的直流成分为从该数字输入信号中减去的一固定电平。
4.如权利要求1所述的信号处理电路,其特征在于,添加的该直流成分为添加至该第一模拟输出信号中的一固定电平。
5.如权利要求1所述的信号处理电路,其特征在于,从该数字输入信号中减去的该至少一部分的直流成分与添加至该第一模拟输出信号的直流成分相等
6.如权利要求1所述的信号处理电路,其特征在于,该第一电路的输出信号为馈入至该第一数模转换器的单端数字信号,以及该第一模拟输出信号为一差分模拟信号。
7.如权利要求6所述的信号处理电路,其特征在于,该第二电路包含一差分至单端转换模块,该差分至单端转换模块在添加该直流成分至该第一模拟输出信号中的同时将该第一模拟输出信号转换成单端输出信号。
8.如权利要求7所述的信号处理电路,其特征在于,该差分至单端转换模块为一电流模式差分至单端转换模块。
9.如权利要求1所述的信号处理电路,其特征在于,该信号处理电路还包括:
第二数模转换器,用于产生第二模拟输出信号,该第二模拟输出信号用于控制添加至该第一模拟输出信号中的直流成分。
10.如权利要求1所述的信号处理电路,其特征在于,该信号处理电路还包括处理器,耦接至下述至少一者:
该第二电路,此时该处理器用于动态地改善将被添加至该第一模拟输出信号的该直流成分的至少一信号特性;
该第一电路,此时该处理器用于动态地改善将从该数字输入信号中减去的该至少一部分的直流成分的至少一信号特性。
11.如权利要求10所述的信号处理电路,其特征在于,所述动态地改善该至少一信号特征至少包括:将被添加至该第一模拟输出信号的该直流成分或将从该数字输入信号中减去的该至少一部分的直流成分为应用至一包络追踪信号的直流偏移。
12.如权利要求10所述的信号处理电路,其特征在于,该处理器用于在一时序周期内动态地改善将被添加至该第一模拟输出信号的该直流成分的至少一信号特性。
13.如权利要求12所述的信号处理电路,其特征在于,该处理器用于以发射时隙为单位,于每个发射时隙动态地改善将被添加至该第一模拟输出信号的该直流成分的至少一信号特性。
14.一种信号处理方法,其特征在于,包含:
接收具有非零直流成分的数字输入信号;
从接收到的该数字输入信号中减去该数字输入信号的至少一部分的直流成分;
对该第一电路的输出信号进行数模转换;以及
在由数模转换器的输出信号所获得的第一模拟输出信号中添加一直流成分。
15.一种信号处理电路,其特征在于,包含:
处理电路,用于接收具有非零直流成分的数字输入信号,对接收到的该数字输入信号进行直流电平调节,并依据调节后的数字输出信号产生差分模拟信号;以及
电流模式差分至单端转换模块,包含耦接至该处理电路的电流模式接口,该电流模式差分至单端转换模块用于转换由该差分模拟信号得到的模拟输出信号至一单端输出信号。
16.如权利要求15所述的信号处理电路,其特征在于,该电流模式接口具有一直流输入端,用于在该电流模式差分至单端转换模块转换该模拟输出信号至该单端输出信号的同时,添加一直流成分至该模拟输出信号中。
17.如权利要求16所述的信号处理电路,其特征在于,该处理电路还包含:
减法模块,用于接收该数字输入信号,并从该数字输入信号中减去该数字输入信号的至少一部分的直流成分,以生成调节后的数字输入信号;以及
数模转换器,耦接至该减法模块,用于对该调节后的数字输入信号进行数模转换以生成差分模拟信号。
18.如权利要求15所述的信号处理电路,其特征在于,该数字输入信号为一数字包络追踪信号,以及该差分模拟信号为一模拟包络追踪信号。
19.一种信号处理电路,其特征在于,包含:
接收具有非零直流成分的数字输入信号;
对接收到的该数字输入信号进行直流电平调节,并依据调节后的数字输出信号产生差分模拟信号;以及
通过一电流模式接口接收该差分模拟信号,并对该模拟输出信号执行差分至单端转换操作,以生成一单端输出信号。
CN201410464783.9A 2011-10-20 2012-10-22 信号处理电路及信号处理方法 Active CN104300916B (zh)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
US201161549491P 2011-10-20 2011-10-20
US61/549,491 2011-10-20
US13/345,760 US8803605B2 (en) 2011-02-01 2012-01-09 Integrated circuit, wireless communication unit and method for providing a power supply
US13/345,760 2012-01-09
US13/612,888 US8665018B2 (en) 2011-02-01 2012-09-13 Integrated circuit, wireless communication unit and method for a differential interface for an envelope tracking signal
US13/612,888 2012-09-13
CN201210402872.1A CN103067030B (zh) 2011-10-20 2012-10-22 集成电路、无线通信单元及相关方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201210402872.1A Division CN103067030B (zh) 2011-10-20 2012-10-22 集成电路、无线通信单元及相关方法

Publications (2)

Publication Number Publication Date
CN104300916A true CN104300916A (zh) 2015-01-21
CN104300916B CN104300916B (zh) 2017-04-26

Family

ID=48109511

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201210402872.1A Active CN103067030B (zh) 2011-10-20 2012-10-22 集成电路、无线通信单元及相关方法
CN201410464783.9A Active CN104300916B (zh) 2011-10-20 2012-10-22 信号处理电路及信号处理方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201210402872.1A Active CN103067030B (zh) 2011-10-20 2012-10-22 集成电路、无线通信单元及相关方法

Country Status (1)

Country Link
CN (2) CN103067030B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104883139A (zh) * 2015-05-22 2015-09-02 电子科技大学 一种用于包络跟踪系统的双开关电源调制器
CN110504927A (zh) * 2019-08-02 2019-11-26 武汉谐声半导体科技有限公司 D类功放的接口电路以及数字输入的d类功放电路
CN110800050A (zh) * 2017-06-27 2020-02-14 美商楼氏电子有限公司 使用跟踪信号的后线性化系统和方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1443395A (zh) * 2000-05-05 2003-09-17 艾利森电话股份有限公司 有效放大宽频带包络信号的装置与方法
US6937847B2 (en) * 2002-10-30 2005-08-30 Advanced Micro Devices, Inc. Integrated RF signal level detector usable for automatic power level control
CN101233681A (zh) * 2005-07-27 2008-07-30 Nxp股份有限公司 具有差分通道延迟补偿的rf发射机
US7421037B2 (en) * 2003-11-20 2008-09-02 Nokia Corporation Reconfigurable transmitter with direct digital to RF modulator
CN101527545A (zh) * 2009-04-17 2009-09-09 京信通信系统(中国)有限公司 Doherty包络跟踪功率放大器及处理射频信号的方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7043213B2 (en) * 2003-06-24 2006-05-09 Northrop Grumman Corporation Multi-mode amplifier system

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1443395A (zh) * 2000-05-05 2003-09-17 艾利森电话股份有限公司 有效放大宽频带包络信号的装置与方法
US6937847B2 (en) * 2002-10-30 2005-08-30 Advanced Micro Devices, Inc. Integrated RF signal level detector usable for automatic power level control
US7421037B2 (en) * 2003-11-20 2008-09-02 Nokia Corporation Reconfigurable transmitter with direct digital to RF modulator
CN101233681A (zh) * 2005-07-27 2008-07-30 Nxp股份有限公司 具有差分通道延迟补偿的rf发射机
CN101527545A (zh) * 2009-04-17 2009-09-09 京信通信系统(中国)有限公司 Doherty包络跟踪功率放大器及处理射频信号的方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104883139A (zh) * 2015-05-22 2015-09-02 电子科技大学 一种用于包络跟踪系统的双开关电源调制器
CN104883139B (zh) * 2015-05-22 2018-02-13 电子科技大学 一种用于包络跟踪系统的双开关电源调制器
CN110800050A (zh) * 2017-06-27 2020-02-14 美商楼氏电子有限公司 使用跟踪信号的后线性化系统和方法
CN110504927A (zh) * 2019-08-02 2019-11-26 武汉谐声半导体科技有限公司 D类功放的接口电路以及数字输入的d类功放电路

Also Published As

Publication number Publication date
CN103067030A (zh) 2013-04-24
CN104300916B (zh) 2017-04-26
CN103067030B (zh) 2014-10-22

Similar Documents

Publication Publication Date Title
US8665018B2 (en) Integrated circuit, wireless communication unit and method for a differential interface for an envelope tracking signal
CN103888085B (zh) 包络追踪系统的校准方法、电源电压的调制方法及装置
TWI469538B (zh) Rf傳送器架構、積體電路設備、無線通訊單元及其方法
US7715811B2 (en) Integrated transceiver with envelope tracking
CN104539246B (zh) 基于包络跟踪的数字预畸变系统、射频系统和方法
Hu et al. A broadband mixed-signal CMOS power amplifier with a hybrid class-G Doherty efficiency enhancement technique
US6985704B2 (en) System and method for digital memorized predistortion for wireless communication
CN103812454B (zh) 包络追踪系统的校准方法及装置
CN102143107B (zh) 一种实现数字基带预失真的方法及装置
US7894546B2 (en) Replica linearized power amplifier
US8781414B2 (en) Envelope detector and method for detecting an envelope of a signal to be amplified by a power amplifier
CN103916093A (zh) 校正包络跟踪系统的方法、通信单元及集成电路
CN101569142A (zh) 基于高线性度和低线性度模式的预失真校正环回
JP2014523171A (ja) プレディストーション回路、無線通信ユニット、及び係数推定のための方法
CN102437822A (zh) 一种射频功率放大器自适应数字预失真线性化系统
CN102939716B (zh) 多频带宽带功率放大器数字预失真系统和方法
CN103475315A (zh) 改善射频功率放大器线性度的方法及装置
US8131233B2 (en) Time alignment methods and apparatus for polar modulation transmitters
CN104300916B (zh) 信号处理电路及信号处理方法
TWI390839B (zh) 功率放大器的失真校正裝置與方法
CN103384142A (zh) 一种预失真装置
CN203800956U (zh) 离线估计预失真系数的数字预失真系统
CN102904846A (zh) 一种适应快变信号的数字预失真处理方法
Delaunay et al. A RF Transmitter linearized using cartesian feedback in CMOS 65nm for UMTS standard
CN102394845A (zh) 一种具有漏极调制功能的数字预失真装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant