CN104247278B - 用于电源抑制的单端接收机 - Google Patents

用于电源抑制的单端接收机 Download PDF

Info

Publication number
CN104247278B
CN104247278B CN201380020100.4A CN201380020100A CN104247278B CN 104247278 B CN104247278 B CN 104247278B CN 201380020100 A CN201380020100 A CN 201380020100A CN 104247278 B CN104247278 B CN 104247278B
Authority
CN
China
Prior art keywords
low
noise amplifier
primary coil
coupling
input signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201380020100.4A
Other languages
English (en)
Other versions
CN104247278A (zh
Inventor
O·M·乔克斯
W·卓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of CN104247278A publication Critical patent/CN104247278A/zh
Application granted granted Critical
Publication of CN104247278B publication Critical patent/CN104247278B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/12Neutralising, balancing, or compensation arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/18Input circuits, e.g. for coupling to an antenna or a transmission line

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

描述了通过阻抗平衡在单端接收机中进行电源抑制。该单端接收机包括第一低噪声放大器和第二低噪声放大器。该单端接收机还包括输出差分信号的多端口耦合变压器。该多端口耦合变压器包括耦合至第一低噪声放大器的输出的第一初级线圈以及第二初级线圈。该单端接收机还包括这些低噪声放大器中的每一个的输出处的平衡阻抗。这些阻抗可被配置成使得第一低噪声放大器的接通阻抗等于第二低噪声放大器的关断阻抗和平衡阻抗的组合阻抗。第一和第二初级线圈上的阻抗的此平衡造成噪声和毛刺信号的电源抑制。

Description

用于电源抑制的单端接收机
根据35U.S.C.§119的优先权要求
本专利申请要求于2012年4月19日提交的题为“A RF POWER SUPPLY REJECTIONTECHNIQUE FOR SINGLE-ENDED MULTI-MODE MULTI-BAND RECEIVERS(用于单端多模多频带接收机的RF电源抑制技术)”的临时申请No.61/635,535的优先权,该申请被转让给本申请受让人并由此通过援引明确纳入于此。
技术领域
本公开一般涉及用于通信系统的电子设备。更具体地,本公开涉及用于单端接收机中用于电源抑制的阻抗平衡的系统和方法。
背景
无线通信系统被广泛部署以提供诸如语音、视频、数据等各种类型的通信内容。这些系统可以是能够支持多个终端与一个或多个基站的同时通信的多址系统。
终端或基站可包括一个或多个集成电路。这些集成电路可包括无线通信所必需的模拟和数字电路系统。此类电路系统可包括电感器。随着用于构建集成电路的技术的进展,集成电路上的一些元件(诸如晶体管)在尺寸上持续减小。然而,一些元件(诸如无源元件)在尺寸上没有那么快地减小。因此,可通过简化集成电路来实现益处。
发明概述
描述了用于电源抑制的单端接收机。该单端接收机包括第一低噪声放大器。该单端接收机还包括第二低噪声放大器。该单端接收机进一步包括平衡阻抗。该单端接收机还包括输出差分信号的多端口耦合变压器。该多端口耦合变压器包括耦合至第一低噪声放大器的输出的第一初级线圈。该多端口耦合变压器还包括第二初级线圈。第一初级线圈和第二初级线圈被紧密耦合为差分电感器。
第二初级线圈可耦合至第二低噪声放大器的输出。第一低噪声放大器可接收第一输入信号。第二低噪声放大器可接收第二输入信号。当第一输入信号活跃并且第二输入信号不活跃时,该多端口耦合变压器可基于第一输入信号输出差分信号。当第一输入信号不活跃并且第二输入信号活跃时,该多端口耦合变压器可基于第二输入信号输出差分信号。
第一输入信号可在第一频带中并且第二输入信号可在第二频带中。第一低噪声放大器可以是高频带低噪声放大器。第二低噪声放大器可以是低频带低噪声放大器。该多端口耦合变压器还可包括第一次级线圈。第一次级线圈可耦合在第一混频器的第一输入和第一混频器的第二输入之间。第一初级线圈和第一次级线圈之间可发生第一耦合。第一初级线圈可耦合至第二初级线圈。第一混频器可以是共享混频器。第二初级线圈和第一次级线圈之间可发生第二耦合。
该平衡阻抗可包括第一平衡阻抗,其经由第一开关耦合至第一低噪声放大器的输出并耦合接地。第二低噪声放大器的关断阻抗与第一平衡阻抗相组合可等于第一低噪声放大器的接通阻抗。第二平衡阻抗可经由第二开关耦合至第二低噪声放大器的输出并耦合接地。第一低噪声放大器的关断阻抗与第二平衡阻抗相组合可等于第二低噪声放大器的接通阻抗。
单端接收机可包括耦合至第一初级线圈的第一扩展初级线圈。单端接收机还可包括耦合至第二初级线圈的第二扩展初级线圈。平衡阻抗可包括耦合在第一扩展初级线圈和地之间的第一平衡阻抗。平衡阻抗还可包括耦合在第二扩展初级线圈和地之间的第二平衡阻抗。该多端口耦合变压器还可包括第二次级线圈。该单端接收机可包括第二混频器。第二次级线圈可耦合在第二混频器的第一输入和第二混频器的第二输入之间。该多端口耦合变压器还可包括耦合在第一混频器的第一输入和第一混频器的第二输入之间的第二次级线圈。
该平衡阻抗可包括第一平衡阻抗,其经由第一开关耦合至第一低噪声放大器的输出并耦合接地。该平衡阻抗还可包括第二平衡阻抗,其经由第二开关耦合至第二低噪声放大器的输出并耦合接地。该平衡阻抗可包括第三平衡阻抗,其经由第三开关耦合至第一低噪声放大器的输出并耦合接地。该平衡阻抗还可包括第四平衡阻抗,其经由第四开关耦合至第二低噪声放大器的输出并耦合接地。
第一低噪声放大器的输出可耦合至第二低噪声放大器的输出。该多端口耦合变压器可包括耦合在第一混频器的第一输入和第一混频器的第二输入之间的第一次级线圈。第一初级线圈和第一次级线圈之间可发生第一耦合。第二初级线圈和第二次级线圈之间可发生第二耦合。该平衡阻抗可包括第一平衡阻抗,其经由第一开关耦合至第一低噪声放大器的输出并耦合接地。该平衡阻抗还可包括第二平衡阻抗,其经由第二开关耦合至第二低噪声放大器的输出并耦合接地。该平衡阻抗可进一步包括第三平衡阻抗,其经由第三开关耦合至第二初级线圈并耦合接地。该平衡阻抗还可包括第四平衡阻抗,其经由第四开关耦合至第二初级线圈并耦合接地。
第二初级线圈可耦合至第二低噪声放大器的输出。该平衡阻抗可包括第一平衡阻抗,其经由第一开关耦合至第一低噪声放大器的输出并耦合接地。该平衡阻抗还可包括第二平衡阻抗,其经由第二开关耦合至第二低噪声放大器的输出并耦合接地。该单端接收机还可包括混频器。混频器的第一输入可耦合至第一低噪声放大器的输出。混频器的第二输入可耦合至第二低噪声放大器的输出。
还描述了一种用于接收无线信号的方法。获得第一输入信号。还获得第二输入信号。将第一输入信号和第二输入信号提供给耦合至平衡阻抗的多端口耦合变压器。从多端口耦合变压器获得差分信号。
可使用第一低噪声放大器放大第一输入信号。可使用第二低噪声放大器放大第二输入信号。
描述了一种用于接收无线信号的设备。该设备包括用于获得第一输入信号的装置。该设备还包括用于获得第二输入信号的装置。该设备进一步包括用于将第一输入信号和第二输入信号提供给耦合至平衡阻抗的多端口耦合变压器的装置。该设备还包括用于从多端口耦合变压器获得差分信号的装置。
描述了一种用于接收无线信号的计算机程序产品。该计算机程序产品包括其上具有指令的非瞬态计算机可读介质。该指令包括用于使得无线设备获得第一输入信号的代码。该指令还包括用于使得无线设备获得第二输入信号的代码。该指令进一步包括用于使得无线设备将第一输入信号和第二输入信号提供给耦合至平衡阻抗的多端口耦合变压器的代码。该指令还包括用于使得无线设备从多端口耦合变压器获得差分信号的代码。
附图简述
图1是解说使用单端接收机的无线设备的框图;
图2是解说用在本系统和方法中的接收机的一种配置的框图;
图3是解说单端接收机的一种配置的框图;
图4是用于使用单端接收机来接收无线信号的方法的流程图;
图5是解说包括多端口耦合变压器和多个平衡阻抗的单端接收机的框图;
图6是解说包括多端口耦合变压器和多个平衡阻抗的另一单端接收机的框图;
图7是解说包括多端口耦合变压器和多个平衡阻抗的又一单端接收机的框图;
图8是解说包括多端口耦合变压器和多个平衡阻抗的另一单端接收机的框图;
图9是解说包括多端口耦合变压器和多个平衡阻抗的又一单端接收机的框图;
图10是解说包括多端口耦合变压器和多个平衡阻抗的另一单端接收机的框图;
图11是解说多端口耦合变压器的一种配置的布局图;
图12解说了基站内可包括的某些组件;以及
图13解说了无线通信设备内可包括的某些组件。
详细描述
图1是解说使用单端接收机106的无线设备102的框图。无线设备102可以是无线通信设备或基站。单端接收机106可被用来组合多条信号路径,由此减少无线设备102的输入引脚/球的数目、管芯面积和功耗。
无线通信设备还可被称为终端、接入终端、用户装备(UE)、订户单元、站等,并且可包括其功能性的一些或全部。无线通信设备可以是蜂窝电话、个人数字助理(PDA)、无线设备、无线调制解调器、手持式设备、膝上型计算机、PC卡、紧凑型闪存、外置或内置调制解调器、有线电话等。无线通信设备可以是移动或驻定的。无线通信设备在任何给定时刻可在下行链路和/或上行链路上与零个、一个或多个基站通信。下行链路(或即前向链路)是指从基站至无线通信设备的通信链路,而上行链路(或即反向链路)是指从无线通信设备至基站的通信链路。上行链路和下行链路可指代通信链路或用于该通信链路的载波。
无线通信设备可在包括其他无线设备102(诸如基站)的无线通信系统中操作。基站是与一个或多个无线通信设备通信的站。基站还可被称为接入点、广播发射机、B节点、演进型B节点等,并且可包括其功能性的一些或全部。每个基站提供对特定地理区域的通信覆盖。基站可提供对一个或多个无线通信设备的通信覆盖。术语“蜂窝小区”取决于使用该术语的上下文可指基站和/或其覆盖区。
无线通信系统(例如,多址系统)中的通信可通过在无线链路上的传输来实现。此类通信链路可经由单输入单输出(SISO)、或多输入多输出(MIMO)系统来建立。多输入多输出(MIMO)系统包括分别装备有用于数据传输的多个(NT个)发射天线和多个(NR个)接收天线的(诸)发射机和(诸)接收机。SISO系统是多输入多输出(MIMO)系统的特例。如果利用了由这多个发射和接收天线所创建的附加维度,则该多输入多输出(MIMO)系统就可以提供改善的性能(例如,更高的吞吐量、更大的容量、或改善的可靠性)。
无线通信系统可利用单输入多输出(SIMO)和多输入多输出(MIMO)两者。无线通信系统可以是能够通过共享可用系统资源(例如,带宽和发射功率)来支持与多个无线通信设备通信的多址系统。此类多址系统的示例包括码分多址(CDMA)系统、宽带码分多址(W-CDMA)系统、时分多址(TDMA)系统、频分多址(FDMA)系统、正交频分多址(OFDMA)系统、单载波频分多址(SC-FDMA)系统、第三代合作伙伴项目(3GPP)长期演进(LTE)系统、以及空分多址(SDMA)系统。
无线设备102可包括接收机104、解调器122和基带(BB)电路系统124。接收机104可包括滤波器/双工器114。滤波器/双工器114可以是表面声波(SAW)滤波器/双工器114。滤波器/双工器114可从天线110接收接收信号112。接收信号112可以是无线信号。滤波器/双工器114可处理接收信号112并将其输出为第一输入信号116和第二输入信号118。在一种配置中,滤波器/双工器114可基于接收信号112的频率来产生第一输入信号116和第二输入信号118。例如,滤波器/双工器114可处理1千兆赫(GHz)以下的传入频率并将其输出为第一输入信号116,并处理1千兆赫(GHz)以上的传入频率并将其输出为第二输入信号118。具有小于1GHz的频率的频带可被称为低频带(LB)。具有大于1GHz的频率的频带可被称为高频带(HB)。
第一输入信号116可以是低频带(LB)信号且第二输入信号118可以是高频带(HB)信号。在一些配置中,滤波器/双工器114可处理并输出数个输入信号。例如,滤波器/双工器114可输出最多达六个信号。
接收机104可使用差分接收机设计或单端接收机106设计。差分接收机可以高功耗、管芯面积和引脚计数为代价来提供对抗电源噪声、接地噪声和共模毛刺的极佳抗扰性。相反,单端接收机106可以对电源/接地噪声和毛刺共模信号的高灵敏度为代价来减少输入引脚数目、减小所需管芯面积和降低功耗。因此,可通过对单端接收机106进行改善来实现益处。
单端接收机106可从滤波器/双工器114接收第一输入信号116和/或第二输入信号118。作为结果,单端接收机106不被要求接收差分信号。单端接收机106可使用单个信号前端进行操作。换言之,单端接收机106仅需要单个输入信号。这与需要多个输入信号来操作的差分前端形成对比。
使用单端接收机106的一个益处在于电路组件的数量可减少。例如,单端接收机106仅需要一个输入引脚。相反,差分接收机需要两个输入引脚来操作。因此,当接收机104包括单端接收机106时,所需输入引脚的数目得到减少。
具有较少组件的接收机可消耗较小管芯/芯片面积。另外,使用较少组件需要无线设备102的较低功耗。因此,接收机104中单端接收机106而非差分端接收机的使用可降低无线设备102的功耗。
单端接收机106可包括多端口耦合变压器130。多端口耦合变压器130可增大电源抑制,从而降低接收机对电源噪声和毛刺共模信号的灵敏度。在一种配置中,多端口耦合变压器130与单端接收机106中的其他变压器相比可提供多超过50分贝(dB)的电源抑制,而无需外部滤波组件(其将增加无线设备102的成本)。为了进一步改善电源抑制,单端接收机106还可包括一个或多个平衡阻抗143。这一个或多个平衡阻抗143在下文中结合图5-10进一步详细地讨论。
单端接收机106可将接收机输出信号120提供给解调器122。解调器122可将经解调信号提供给基带(BB)电路系统124。基带(BB)电路系统124可进一步处理经解调信号。例如,基带(BB)电路系统124可进一步调理经解调信号以获得语音和/或数据。
在接收机104的一些配置中,分开的变压器和混频器被用于高频带路径和低频带路径。这具有面积和电流重罚。换言之,对于两个收到信号而言,需要两组变压器和混频器。因此,随着输入信号的数目的增加,接收机104中的变压器和混频器的数目也增加。这随后导致管芯/芯片面积的增加和所需电流量的增加。另一种技术是为高频带路径和低频带路径使用分开的变压器,但共享混频器。这节省了一些面积,但仍具有较大的面积惩罚和负荷问题。
在接收机104的另一配置中,可采用开关将变压器从处理第一输入信号116切换到处理第二输入信号118。然而,这种类型的配置使变压器的品质因数(Q)降级,并且由此使信噪比(SNR)降级。进一步地,这种类型的配置还需要使用多个变压器。
图2是解说用在本系统和方法中的接收机204的一种配置的框图。图2的接收机204可以解说结合图1描述的接收机104的一种配置。接收机204可包括表面声波(SAW)滤波器/双工器214、低噪声放大器(LNA)228、多端口耦合变压器230、混频器232、跨阻抗放大器(TIA)238、基带(BB)低通滤波器(LPF)242、模数转换器(ADC)244和压控振荡器(VCO)234。
接收机204可使用天线210获得接收信号212。接收信号212可包括一个或多个频带中的信号。接收信号212可通过表面声波(SAW)滤波器/双工器214和低噪声放大器(LNA)228。在一种配置中,低噪声放大器(LNA)228可以是单端低噪声放大器(LNA)228。单端低噪声放大器(LNA)228可能因RF频率处的毛刺或功率管理集成电路(PMIC)噪声(例如,诸如3阶、5阶之类的本地振荡器(LO)频率谐波,等等)以及存在强扰乱情况下的双频(45MHz、80MHz、190MHz、400MHz)处的噪声而易受灵敏度降级的影响。
来自功率管理集成电路(PMIC)源的电源噪声通常被低通滤波以获得RF频率处的抑制。这以增大的管芯面积或增加的材料单(BOM)成本为代价。此外,电源网络/网格可具有高频处的谐振,这可增大功率管理集成电路(PMIC)噪声。分立的组件和功率管理集成电路(PMIC)源在RF频率处可能被较差地建模,由此使得单端接收机106因频率响应中的不确定性而更容易受到RF频率处的噪声/灵敏度降级的影响。
经放大信号随后可通过多端口耦合变压器230到混频器232。在一种配置中,平衡阻抗241可耦合至多端口耦合变压器230。多端口耦合变压器230和平衡阻抗241的使用可增大单端接收机106的电源抑制。混频器232可调整接收信号212的频率。混频器232可从压控振荡器(VCO)234接收本地振荡器(LO)信号236。在一种配置中,混频器232可以是共享混频器232。混频器232的输出可通过跨阻抗放大器(TIA)238、基带(BB)低通滤波器(LPF)242和模数转换器(ADC)244以获得接收机输出信号220。
图3是解说单端接收机306的一种配置的框图。图3的单端接收机306可解说结合图1描述的单端接收机106的一种配置。单端接收机306可包括多端口耦合变压器330、共享混频器332、基带(BB)低通滤波器(LPF)342和模数转换器(ADC)344。为了简洁起见,单端接收机306被解说为仅有一个通道。然而,该通道可包括同相部分和正交部分,并且该通道可以是单端或差分的。
单端接收机306使用多端口耦合变压器330来向共享混频器332提供差分信号357。在一种配置中,低频带(LB)路径和高频带(HB)路径可共享多端口耦合变压器330和共享混频器332。因此,在此配置中,处理接收信号112所需的电路元件的数目被减少,同时避免信道降级。结果,信号路由被简化并且单端接收机306中的电流消耗被降低。进一步地,需要较小的管芯/芯片尺寸和消耗更少的功率。
减少电感器的数目在减小管芯/芯片尺寸方面可能尤其有用。虽然有源电路组件因技术的进步而在尺寸上减小,但无源器件(诸如电感器)的尺寸并未缩小很多。因此,电感器可主导所使用的管芯/芯片面积。减少集成电路中必需的电感器的数目在减小管芯/芯片面积方面比减少接收机104上其他电路元件的数目方面可具有更大的影响。
单端接收机306可接收第一输入信号316和第二输入信号318。第一输入信号316可被提供给第一低噪声放大器(LNA)327。第二输入信号318可被提供给第二低噪声放大器(LNA)329。图3的第一低噪声放大器(LNA)327和第二低噪声放大器(LNA)329可以是结合图2讨论的低噪声放大器(LNA)228的一种配置。第一低噪声放大器(LNA)327和第二低噪声放大器(LNA)329可放大不同频带。例如,第一低噪声放大器(LNA)327可用作低频带(LB)低噪声放大器(LNA)228,并且第二低噪声放大器(LNA)329可用作高频带(HB)低噪声放大器(LNA)228。在此示例中,低频带(LB)可以是800兆赫(MHz)频带,并且高频带(HB)可以是1.99GHz频带。在一些配置中,附加低噪声放大器(LNA)228可被用来接收附加输入信号和/或将附加的经放大输入信号提供给多端口耦合变压器330。
第一低噪声放大器(LNA)327可输出第一经放大输入信号331。第二低噪声放大器(LNA)329可输出第二经放大输入信号333。第一经放大输入信号331和第二经放大输入信号333两者可被提供给多端口耦合变压器330。多端口耦合变压器330可包括第一初级线圈(即,电感器)L1 350a、第二初级线圈L2 350b和次级线圈L3 350c。多端口耦合变压器330还可包括第一初级线圈L1 350a和第二初级线圈L2 350b之间的中心抽头326。中心抽头326可耦合至电压电源(Vdd)。
第一初级线圈L1 350a和第二初级线圈L2 350b之间可发生第一耦合。第一耦合可具有耦合系数k12。第一耦合可使得第一初级线圈L1 350a和第二初级线圈L2 350b被紧密耦合为差分电感器。第一初级线圈L1 350a和第二初级线圈L2 350b被紧密耦合为差分电感器的布局的一个示例在图11中给出。第一初级线圈L1 350a和第二初级线圈L2 350b之间的紧密耦合可造成较大的电源抑制。通过使用第一初级线圈L1 350a和第二初级线圈L2 350b之间的紧密耦合,可改善电源抑制比(PSRR)。在一种配置中,第一初级线圈L1 350a的电感可以与第二初级线圈L2 350b的电感相同。
第一初级线圈L1 350a和次级线圈L3 350c之间可发生第二耦合。第二耦合可具有耦合系数k13。第二初级线圈L2 350b和次级线圈L3 350c之间可发生第三耦合。第三耦合可具有耦合系数k23。换言之,互相耦合的线圈/电感器L1 350a、L2 350b和L3 350c可彼此耦合(具有耦合系数k12、k13和k23)。该技术假定在第一低噪声放大器(LNA)327工作并且第二低噪声放大器(LNA)329关断时,一些电流流经第二初级线圈L2350b。类似地,该技术假定在第二低噪声放大器(LNA)329工作并且第一低噪声放大器(LNA)327关断时,一些电流流经第一初级线圈L1 350a。
第一低噪声放大器(LNA)327的输出可耦合至第一初级线圈L1 350a。第二低噪声放大器(LNA)329的输出可耦合至第二初级线圈L2 350b。次级线圈L3 350c可耦合在共享混频器332的第一输入358与共享混频器332的第二输入360之间。
在一种配置中,或者第一输入信号316、或者第二输入信号318是活跃的。如果第一输入信号316是活跃的(并且由此第二输入信号318是不活跃的),则多端口耦合变压器330可将第一输入信号316的差分信号357提供给共享混频器332。类似地,如果第二输入信号318是活跃的(并且由此第一输入信号316是不活跃的),则多端口耦合变压器330可将第二输入信号318的差分信号357提供给共享混频器332。
作为多端口耦合变压器330的结果,在单端接收机306中仅需要单个共享混频器332来处理第一输入信号316和第二输入信号318两者。作为附加益处,信道降级可被减少并且在一些情形中可被消除。此外,单端接收机306可在不使用开关来将变压器接通或关断的情况下操作。由于所需组件的数目被减少,因此单端接收机306可比差分接收机占据更小的管芯面积/印刷电路板面积。
在一种配置中,第一电容器354可耦合在次级线圈L3 350c与共享混频器332的第一输入358之间。类似地,第二电容器356可耦合在次级线圈L3 350c与共享混频器332的第二输入360之间。在另一配置中,电容器354、356可被移除,并且次级线圈350c可被直接耦合至共享混频器332。
共享混频器332可处理差分信号357。共享混频器332可将经处理信号提供给基带(BB)低通滤波器(LPF)342和模数转换器(ADC)344。模数转换器(ADC)344可提供至少一个接收机输出信号320,其可以是单端或差分的。在一种配置中,多个低噪声放大器(LNA)(未示出)可分别并联地连接在第一低噪声放大器(LNA)327的输出和第二低噪声放大器(LNA)329的输出处。
图4是用于使用单端接收机106来接收无线信号的方法400的流程图。方法400可由无线设备102来执行。在一种配置中,方法400可由无线设备102上的单端接收机106来执行。单端接收机106可接收(402)第一输入信号116。单端接收机106还可接收(404)第二输入信号118。第一输入信号116和第二输入信号118可以或者可以不同时接收。单端接收机106可使用多端口耦合变压器230从第一输入信号116或第二输入信号118向共享混频器332提供(406)差分信号357。
例如,多端口耦合变压器230可使用耦合至次级线圈L3 350c的第一初级线圈L1350a来从第一输入信号116向共享混频器232提供差分信号357。类似地,多端口耦合变压器230可使用耦合至次级线圈L3 350c的第二初级线圈L2 350b来从第二输入信号118向共享混频器232提供差分信号357。
图5是解说包括多端口耦合变压器530和多个平衡阻抗547、548的单端接收机506的框图。图5的单端接收机506可以是结合图1描述的单端接收机106的一种配置。单端接收机506可具有较大的面积惩罚和负荷问题。
单端接收机506还可包括共享混频器532、基带(BB)低通滤波器(LPF)542和模数转换器(ADC)544。虽然单端接收机506被解说为仅有一个通道,但该通道可包括未被示出的同相部分和正交部分。该通道可以是单端或差分的。
单端接收机506可使用多端口耦合变压器530来向共享混频器532提供差分信号557。低频带(LB)路径和高频带(HB)路径可共享多端口耦合变压器530和共享混频器532。
单端接收机506可接收第一输入信号516和第二输入信号518。第一输入信号516可被提供给高频带(HB)低噪声放大器(LNA)527。第二输入信号518可被提供给低频带(LB)低噪声放大器(LNA)529。在此示例中,低频带(LB)可以是800兆赫(MHz)频带,并且高频带(HB)可以是1.99GHz频带。在一些配置中,附加低噪声放大器(LNA)可被用来接收附加输入信号和/或将附加的经放大输入信号提供给多端口耦合变压器530。
高频带(HB)低噪声放大器(LNA)527可输出高频带(HB)经放大输入信号531。低频带(LB)低噪声放大器(LNA)529可输出低频带(LB)经放大输入信号533。高频带(HB)经放大输入信号531和低频带(LB)经放大输入信号533两者可被提供给多端口耦合变压器530。多端口耦合变压器530可包括第一初级线圈L1 550a、第二初级线圈L2 550b和次级线圈L3550c。多端口耦合变压器530还可包括耦合在第一初级线圈L1 550a和第二初级线圈L2550b之间的中心抽头。该中心抽头可耦合至电压电源(Vdd)。
第一初级线圈L1 550a和第二初级线圈L2 550b之间可发生第一耦合。第一耦合可具有耦合系数k12。第一耦合可使得第一初级线圈L1 550a和第二初级线圈L2 550b被紧密耦合为差分电感器。第一初级线圈L1 550a和第二初级线圈L2 550b被紧密耦合为差分电感器的布局的一个示例在图11中给出。第一初级线圈L1 550a和第二初级线圈L2 550b之间的紧密耦合可导致较大的电源抑制。
第一初级线圈L1 550a和次级线圈L3 550c之间可发生第二耦合。第二耦合可具有耦合系数k13。第二初级线圈L2 550b和次级线圈L3 550c之间可发生第三耦合。第三耦合可具有耦合系数k23。换言之,互相耦合的线圈/电感器L1 550a、L2 550b和L3 550c可彼此耦合(具有耦合系数k12、k13和k23)。该技术假定在高频带(HB)低噪声放大器(LNA)527工作并且低频带(LB)低噪声放大器(LNA)529关断时,一些电流流经第二初级线圈L2 550b。类似地,该技术假定在低频带(LB)低噪声放大器(LNA)529工作并且高频带(HB)低噪声放大器(LNA)527关断时,一些电流流经第一初级线圈L1 550a。
高频带(HB)低噪声放大器(LNA)527的输出可耦合至第一初级线圈L1 550a。低频带(LB)低噪声放大器(LNA)529的输出可耦合至第二初级线圈L2 550b。次级线圈L3 550c可耦合在共享混频器532的第一输入558与共享混频器532的第二输入560之间。
在一种配置中,或者第一输入信号516、或者第二输入信号518是活跃的。如果第一输入信号516是活跃的(并且由此第二输入信号518是不活跃的),则多端口耦合变压器530可将第一输入信号516的差分信号557提供给共享混频器532。类似地,如果第二输入信号518是活跃的(并且由此第一输入信号516是不活跃的),则多端口耦合变压器530可将第二输入信号518的差分信号557提供给共享混频器532。
如果一个低噪声放大器(LNA)的关断阻抗与另一个低噪声放大器(LNA)的接通阻抗极为不同,则AC电流不流经第一初级线圈L1 550a和第二初级线圈L2 550b两者,由此限制了电源抑制。为了改善电源抑制,可向单端接收机506添加平衡阻抗547、548。例如,平衡阻抗ZBAL_LB547可经由LB开关546耦合至高频带(HB)低噪声放大器(LNA)527的输出并且耦合接地。平衡阻抗ZBAL_HB548可经由HB开关545耦合至低频带(LB)低噪声放大器(LNA)529的输出并且耦合接地。当高频带(HB)低噪声放大器(LNA)527接通时,LB开关546可从多端口耦合变压器530移除平衡阻抗ZBAL_LB547。类似地,当低频带(LB)低噪声放大器(LNA)529接通时,HB开关545可从多端口耦合变压器530移除平衡阻抗ZBAL_HB548。
平衡阻抗ZBAL_HB548可被实现成使得低频带(LB)低噪声放大器(LNA)529的关断阻抗与平衡阻抗ZBAL_HB548相组合等于高频带(HB)低噪声放大器(LNA)527的接通阻抗。类似地,平衡阻抗ZBAL_LB547可被实现成使得高频带(HB)低噪声放大器(LNA)527的关断阻抗与平衡阻抗ZBAL_LB547相组合等于低频带(LB)低噪声放大器(LNA)529的接通阻抗。进一步地,在另一配置中,平衡阻抗ZBAL_LB547可耦合至高频带(HB)低噪声放大器(LNA)527的输出,并且LB开关546可与平衡阻抗ZBAL_LB547串联耦合到接地。类似地,平衡阻抗ZBAL_HB548可耦合至低频带(LB)低噪声放大器(LNA)529的输出,并且HB开关545可与平衡阻抗ZBAL_HB548和接地串联耦合。理论分析示出在等式(1)被满足时获得平衡:
Z B A L ≈ ( k 23 k 13 ) L 2 L 1 Z L N A Z B A L = Z o f f , L B | | Z B A L f , H B - - - ( 1 )
或者
ZBAL=Zoff,HB||ZBAL,LB
在等式(1)中,ZBAL是有效平衡阻抗143。ZLNA是低噪声放大器(LNA)228的接通阻抗。有效平衡组件143由此可以是低噪声放大器(LNA)228的关断阻抗和平衡阻抗(ZBAL_LB547或ZBAL_HB548,取决于哪个低噪声放大器(LNA)接通)的并联组合。
可假定 L m 13 = k 13 L 1 L 3 , L m 23 = k 23 L 2 L 3 , 并且 L m 12 = k 12 L 1 L 2 . 关于完整电源抑制的理论分析要求等式(2)被满足:
Z B A L = ( k 23 k 13 ) · L 2 L 1 · Z L N A + j ω · [ ( k 23 k 13 ) · L 2 L 1 · ( L 1 + k 12 L 1 L 2 ) - ( L 2 + k 12 L 1 L 2 ) ] - - - ( 2 )
在等式(2)中,ZBAL=Zoff,LB||ZBALf,HB或者ZBAL=Zoff,HB||ZBALf,LB。等式(2)由此与次级线圈L3 350c无关。
可在单端接收机506中使用单个共享混频器532来处理第一输入信号516和第二输入信号518两者。作为多端口耦合变压器的附加益处,信道降级可被减少并且在一些情形中可被消除。此外,单端接收机506可在不使用开关来将变压器接通或关断的情况下操作。由于所需组件的数目被减少,因此单端接收机506可比差分接收机占据更小的管芯面积/印刷电路板面积。
在一种配置中,第一电容器554可耦合在次级线圈L3 550c与共享混频器532的第一输入558之间。类似地,第二电容器556可耦合在次级线圈L3 550c与共享混频器532的第二输入560之间。在另一配置中,电容器554、556可被移除,并且次级线圈550c可被直接耦合至共享混频器532。
共享混频器532可处理差分信号557。共享混频器532可将经处理信号提供给基带(BB)低通滤波器(LPF)542和模数转换器(ADC)544。模数转换器(ADC)544可提供至少一个接收机输出信号520。
单端接收机506因第一初级线圈L1 550a和第二初级线圈L2 550b的差分电感器实现而非被实现为两个分开的线圈而可具有等于或小于其他接收机的变压器面积。单端接收机506还可具有较高的电源抑制,而不需要外部组件或附加功耗。单端接收机506可具有用于实现可编程平衡阻抗547、548的较小的面积惩罚。在另一配置中(未示出),附加低噪声放大器(LNA)可并联地分别耦合在高频带(HB)低噪声放大器(LNA)527的输出和低频带(LB)低噪声放大器(LNA)529的输出处。单端接收机506不被限于共享变压器。因此,单端接收机506可包括任何变压器,如以下关于图6和图7描述的。在图8和图9中为了方便起见使用共享变压器。
图6是解说包括多端口耦合变压器630和多个平衡阻抗647、648的另一单端接收机606的框图。图6的单端接收机606可以是结合图1描述的单端接收机106的一种配置。单端接收机606可包括高频带(HB)混频器662、低频带(LB)混频器664、基带(BB)低通滤波器(LPF)642和模数转换器(ADC)644。虽然单端接收机606被解说为仅有一个通道,但该通道可包括未被示出的同相部分和正交部分。该通道可以是单端或差分的。
单端接收机606可使用多端口耦合变压器630来向高频带(HB)混频器662和低频带(LB)混频器664提供差分信号657。低频带(LB)路径和高频带(HB)路径可共享多端口耦合变压器630。
单端接收机606可接收第一输入信号616和第二输入信号618。第一输入信号616可被提供给高频带(HB)低噪声放大器(LNA)627。第二输入信号618可被提供给低频带(LB)低噪声放大器(LNA)629。在一些配置中,附加低噪声放大器(LNA)可被用来接收附加输入信号和/或将附加的经放大输入信号提供给多端口耦合变压器630。
高频带(HB)低噪声放大器(LNA)627可输出高频带(HB)经放大输入信号631。低频带(LB)低噪声放大器(LNA)629可输出低频带(LB)经放大输入信号633。高频带(HB)经放大输入信号631和低频带(LB)经放大输入信号633两者可被提供给多端口耦合变压器630。多端口耦合变压器630可包括第一初级线圈L1 650a、扩展第一初级线圈L1a 665、第二初级线圈L2 650b、扩展第二初级线圈L2a 667、第一次级线圈L3 650c和第二次级线圈L4 650d。在一种配置中,扩展第一初级线圈L1a 665和扩展第二初级线圈L2a 667可以分别是第一初级线圈L1 650a和第二初级线圈L2 650b的扩展。例如,扩展第一初级线圈L1a 665的电感可约为第一初级线圈L1 650a的电感的10%。类似地,扩展第二初级线圈L2a 667的电感可约为第二初级线圈L2 650b的电感的10%。
第一初级线圈L1 650a可耦合在高频带(HB)低噪声放大器(LNA)627的输出和Vdd之间。扩展第一初级线圈L1a 665可耦合在Vdd和平衡阻抗ZBAL_HB648之间。平衡阻抗ZBAL_ HB648还可耦合接地。第二初级线圈L2 650b可耦合在低频带(LB)低噪声放大器(LNA)629的输出和Vdd之间。扩展第二初级线圈L2a 667可耦合在Vdd和平衡阻抗ZBAL_LB647之间。平衡阻抗ZBAL_LB647还可耦合接地。
扩展第一初级线圈L1a 665和第一次级线圈L3 650c之间可发生耦合。该耦合可具有耦合系数k13a。扩展第二初级线圈L2a 667和第二次级线圈L4 650d之间可发生耦合。该耦合可具有耦合系数k24a。
第一初级线圈L1 650a和第一次级线圈L3 650c之间可发生第二耦合。第二耦合可具有耦合系数k2。第二初级线圈L1 650b和第二次级线圈L4 650d之间可发生第三耦合。第三耦合可具有耦合系数k3。第一初级线圈L1 650a和扩展第一初级线圈L1a 665之间可发生第四耦合。第四耦合可具有耦合系数k4。第二初级线圈L2 650b和扩展第二初级线圈L2a667之间可发生第五耦合。第五耦合可具有耦合系数k5。
高频带(HB)低噪声放大器(LNA)627的输出可耦合至第一初级线圈L1 650a。低频带(LB)低噪声放大器(LNA)629的输出可耦合至第二初级线圈L2 650b。
在一种配置中,或者第一输入信号616、或者第二输入信号618是活跃的。如果第一输入信号616是活跃的(并且由此第二输入信号618是不活跃的),则多端口耦合变压器630可将第一输入信号616的差分信号657提供给高频带(HB)混频器662。类似地,如果第二输入信号618是活跃的(并且由此第一输入信号616是不活跃的),则多端口耦合变压器630可将第二输入信号618的差分信号657提供给低频带(LB)混频器664。
为了改善电源抑制,可向单端接收机606添加平衡阻抗647、648。例如,平衡阻抗ZBAL_LB647可耦合在扩展第二初级线圈L2a 667和地之间。平衡阻抗ZBAL_HB648可耦合在扩展第一初级线圈L1a 665和地之间。
平衡阻抗ZBAL_HB648可被实现为使得它等于高频带(HB)低噪声放大器(LNA)627的经缩放的接通阻抗,如以上在式(1)中指示的。类似地,平衡阻抗ZBAL_LB647可被实现成使得高频带(HB)低噪声放大器(LNA)627的关断阻抗与平衡阻抗ZBAL_LB647相组合等于低频带(LB)低噪声放大器(LNA)629的经缩放的接通阻抗,如以上在式(1)中指示的。
第一次级电感器L3 650c可耦合至高频带(HB)混频器662的两个输入。在一种配置中,第一电容器654a可耦合在第一次级线圈L3 650c与高频带(HB)混频器662的第一输入658a之间。类似地,第二电容器656a可耦合在第一次级线圈L3 650c与高频带(HB)混频器662的第二输入660a之间。第二次级电感器L4 650d可耦合至低频带(LB)混频器664的两个输入。在一种配置中,第三电容器654b可耦合在第二次级线圈L4 650d与低频带(LB)混频器664的第一输入658b之间。类似地,第四电容器656b可耦合在第二次级线圈L4 650d与低频带(LB)混频器664的第二输入660b之间。在另一配置中,电容器654a、656a可被移除,并且次级线圈650c可直接耦合至共享高频带(HB)混频器662。此外,电容器654b、656b可被移除,并且次级线圈650d可直接耦合至共享低频带(LB)混频器664。
高频带(HB)混频器662和低频带(LB)混频器664将经处理信号提供给基带(BB)低通滤波器(LPF)642和模数转换器(ADC)644。模数转换器(ADC)644可提供至少一个接收机输出信号620,其可以是单端或差分的。在一种配置(未示出)中,附加低噪声放大器(LNA)可分别并联地耦合至高频带(HB)低噪声放大器(LNA)627的输出和低频带(LB)低噪声放大器(LNA)629的输出。
图7是解说包括多端口耦合变压器730和多个平衡阻抗747、748的又一单端接收机706的框图。图7的单端接收机706可以是结合图1描述的单端接收机106的一种配置。单端接收机706可包括共享混频器732、基带(BB)低通滤波器(LPF)742和模数转换器(ADC)744。虽然单端接收机706仅被解说有一个通道,但该通道可包括未被示出的同相部分和正交部分。该通道可以是单端或差分的。
单端接收机706可使用多端口耦合变压器730来向共享混频器提供差分信号757a-b。低频带(LB)路径和高频带(HB)路径可共享多端口耦合变压器730。
单端接收机706可接收第一输入信号716和第二输入信号718。第一输入信号716可被提供给高频带(HB)低噪声放大器(LNA)727。第二输入信号718可被提供给低频带(LB)低噪声放大器(LNA)729。在一些配置中,附加低噪声放大器(LNA)可被用来接收附加输入信号和/或将附加的经放大输入信号提供给多端口耦合变压器730。
高频带(HB)低噪声放大器(LNA)727可输出高频带(HB)经放大输入信号731。低频带(LB)低噪声放大器(LNA)729可输出低频带(LB)经放大输入信号733。高频带(HB)经放大输入信号731和低频带(LB)经放大输入信号733两者可被提供给多端口耦合变压器730。多端口耦合变压器730可包括第一初级线圈L1 750a、扩展第一初级线圈L1a 765、第二初级线圈L2 750b、扩展第二初级线圈L2a 767、第一次级线圈L3 750c和第二次级线圈L4 750d。在一种配置中,扩展第一初级线圈L1a 765和扩展第二初级线圈L2a 767可以分别是第一初级线圈L1 750a和第二初级线圈L2 750b的扩展。例如,扩展第一初级线圈L1a 765的电感可约为第一初级线圈L1 750a的电感的10%。类似地,扩展第二初级线圈L2a 767的电感可约为第二初级线圈L2 750b的电感的10%。
第一初级线圈L1 750a可耦合在高频带(HB)低噪声放大器(LNA)727的输出和Vdd之间。扩展第一初级线圈L1a 765可耦合在Vdd和平衡阻抗ZBAL_HB748之间。平衡阻抗ZBAL_ HB748还可耦合接地。第二初级线圈L2 750b可耦合在低频带(LB)低噪声放大器(LNA)729的输出和Vdd之间。扩展第二初级线圈L2a 767可耦合在Vdd和平衡阻抗ZBAL_LB747之间。平衡阻抗ZBAL_LB747还可耦合接地。
扩展第一初级线圈L1a 765和第一次级线圈L3 750c之间可发生耦合。该耦合可具有耦合系数k13a。扩展第二初级线圈L2a 767和第二次级线圈L4 750d之间可发生耦合。该耦合可具有耦合系数k24a。
第一初级线圈L1 750a和第一次级线圈L3 750c之间可发生第二耦合。第二耦合可具有耦合系数k2。第二初级线圈L1 750b和第二次级线圈L4 750d之间可发生第三耦合。第三耦合可具有耦合系数k3。第一初级线圈L1 750a和扩展第一初级线圈L1a 765之间可发生第四耦合。第四耦合可具有耦合系数k4。第二初级线圈L2 750b和扩展第二初级线圈L2a767之间可发生第五耦合。第五耦合可具有耦合系数k5。
高频带(HB)低噪声放大器(LNA)727的输出可耦合至第一初级线圈L1 750a。低频带(LB)低噪声放大器(LNA)729的输出可耦合至第二初级线圈L2 750b。
在一种配置中,或者第一输入信号716、或者第二输入信号718是活跃的。如果第一输入信号716是活跃的(并且由此第二输入信号718是不活跃的),则多端口耦合变压器730可将第一输入信号716的差分信号757a提供给共享混频器732。类似地,如果第二输入信号718是活跃的(并且由此第一输入信号716是不活跃的),则多端口耦合变压器730可将第二输入信号718的差分信号757b提供给共享混频器732。
为了改善电源抑制,可向单端接收机706添加平衡阻抗747、748。例如,平衡阻抗ZBAL_LB747可耦合在扩展第二初级线圈L2a 767和地之间。平衡阻抗ZBAL_HB748可耦合在扩展第一初级线圈L1a 765和地之间。
根据式(1),平衡阻抗ZBAL_HB748可被实现为使得它等于高频带(HB)低噪声放大器(LNA)727的经缩放的接通阻抗。类似地,平衡阻抗ZBAL_LB747可被实现为使得它等于低频带(LB)低噪声放大器(LNA)729的经缩放的接通阻抗。
第一次级电感器L3 750c可耦合至共享混频器732的两个输入。在一种配置中,第一电容器754可耦合在第一次级线圈L3 750c与共享混频器732的第一输入758之间。类似地,第二电容器756可耦合在第一次级线圈L3 750c与共享混频器732的第二输入760之间。第二次级电感器L4 750d也可耦合至共享混频器732的两个输入。在另一配置中,电容器754、756可被移除,并且次级线圈750c和750d可被直接耦合至共享混频器732。
共享混频器732可将经处理信号提供给基带(BB)低通滤波器(LPF)742和模数转换器(ADC)744。模数转换器(ADC)744可提供至少一个接收机输出信号720。接收机输出信号720可以是单端或差分的。在一种配置中,多个低噪声放大器(LNA)(未示出)可分别并联地连接在高频带(HB)低噪声放大器(LNA)727的输出和低频带(LB)低噪声放大器(LNA)729的输出处。
图8是解说包括多端口耦合变压器830和多个平衡阻抗847a-b、848a-b的另一单端接收机806的框图。图8的单端接收机806可以是结合图1描述的单端接收机106的一种配置。单端接收机806还可包括共享混频器832、基带(BB)低通滤波器(LPF)842和模数转换器(ADC)844。虽然单端接收机806被解说为仅有一个通道,但该通道可包括未被示出的同相部分和正交部分。该通道可以是单端或差分的。
单端接收机806可使用多端口耦合变压器830来向共享混频器832提供差分信号857。低频带(LB)路径和高频带(HB)路径可共享多端口耦合变压器830和共享混频器832。
单端接收机806可接收第一输入信号816和第二输入信号818。第一输入信号816可被提供给高频带(HB)低噪声放大器(LNA)827。第二输入信号818可被提供给低频带(LB)低噪声放大器(LNA)829。在一些配置中,附加低噪声放大器(LNA)可被用来接收附加输入信号和/或将附加的经放大输入信号提供给多端口耦合变压器830。
高频带(HB)低噪声放大器(LNA)827可输出高频带(HB)经放大输入信号831。低频带(LB)低噪声放大器(LNA)829可输出低频带(LB)经放大输入信号833。高频带(HB)经放大输入信号831和低频带(LB)经放大输入信号833两者可被提供给多端口耦合变压器830。多端口耦合变压器830可包括第一初级线圈L1 850a、第二初级线圈L2 850b和次级线圈L3850c。多端口耦合变压器830还可包括第一初级线圈L1 850a和第二初级线圈L2 850b之间的中心抽头。该中心抽头可耦合至电压电源(Vdd)。
第一初级线圈L1 850a和第二初级线圈L2 850b之间可发生第一耦合。第一耦合可具有耦合系数k12。第一耦合可使得第一初级线圈L1 850a和第二初级线圈L2 850b被紧密耦合为差分电感器。第一初级线圈L1 850a和第二初级线圈L2 850b被紧密耦合为差分电感器的布局的一个示例在图11中给出。第一初级线圈L1 850a和第二初级线圈L2 850b之间的紧密耦合可造成较大的电源抑制。
第一初级线圈L1 850a和次级线圈L3 850c之间可发生第二耦合。第二耦合可具有耦合系数k13。第二初级线圈L2 850b和次级线圈L3 850c之间可发生第三耦合。第三耦合可具有耦合系数k23。换言之,互相耦合的线圈/电感器L1 850a、L2 850b和L3 850c可彼此耦合(具有耦合系数k12、k13和k23)。该技术假定在高频带(HB)低噪声放大器(LNA)827接通并且低频带(LB)低噪声放大器(LNA)829关断时,一些AC电流流经第二初级线圈L2 850b。类似地,该技术假定在高频带(HB)低噪声放大器(LNA)827关断并且低频带(LB)低噪声放大器(LNA)829接通时,一些AC电流流经第一初级线圈L1 850a。
高频带(HB)低噪声放大器(LNA)827的输出可耦合至第一初级线圈L1 850a。低频带(LB)低噪声放大器(LNA)829的输出可耦合至第二初级线圈L2 850b。次级线圈L3 850c可耦合在共享混频器832的第一输入858与共享混频器832的第二输入860之间。
在一种配置中,或者第一输入信号816、或者第二输入信号818是活跃的。如果第一输入信号816是活跃的(并且由此第二输入信号818是不活跃的),则多端口耦合变压器830可将第一输入信号816的差分信号857提供给共享混频器832。类似地,如果第二输入信号818是活跃的(并且由此第一输入信号816是不活跃的),则多端口耦合变压器830可将第二输入信号818的差分信号857提供给共享混频器832。因此,如果第一输入信号816是活跃的,则第一初级线圈L1 850a被称为是接通的并且第二初级线圈L2 850b被称为是关断的。
如果一个低噪声放大器(LNA)的关断阻抗与另一个低噪声放大器(LNA)的接通阻抗极为不同,则AC电流不流经第一初级线圈L1 850a和第二初级线圈L2 850b两者,由此限制了电源抑制。为了改善电源抑制,可向单端接收机806添加多个平衡阻抗847a-b、848a-b。例如,平衡阻抗ZBAL1_LB847a可经由第一LB开关846a耦合至高频带(HB)低噪声放大器(LNA)827的输出并且耦合接地。平衡阻抗ZBAL1_HB848a可经由第一HB开关845a耦合至低频带(LB)低噪声放大器(LNA)829的输出并且耦合接地。平衡阻抗ZBAL2_HB848b可经由第二HB开关845b耦合至高频带(HB)低噪声放大器(LNA)827的输出并且耦合接地。平衡阻抗ZBAL2_LB847b可经由第二LB开关846b耦合至低频带(LB)低噪声放大器(LNA)829的输出并且耦合接地。
当高频带(HB)低噪声放大器(LNA)827接通时,第一LB开关846a可从多端口耦合变压器830移除平衡阻抗ZBAL1_LB847a。类似地,当高频带(HB)低噪声放大器(LNA)827接通时,第二LB开关846b可从多端口耦合变压器830移除平衡阻抗ZBAL2_LB847b。当低频带(LB)低噪声放大器(LNA)829接通时,第一HB开关845a可从多端口耦合变压器830移除平衡阻抗ZBAL1_HB848a。类似地,当低频带(LB)低噪声放大器(LNA)829接通时,第二HB开关845b可从多端口耦合变压器830移除平衡阻抗ZBAL2_HB848b。
平衡阻抗ZBAL1_HB848a和ZBAL2_HB848b可被实现成使得低频带(LB)低噪声放大器(LNA)829的关断阻抗与平衡阻抗ZBAL1_HB848相组合等于ZBAL2_HB848b和高频带(HB)低噪声放大器(LNA)827的接通阻抗的组合阻抗。类似地,平衡阻抗ZBAL1_LB847a和ZBAL2_LB847b可被实现成使得高频带(HB)低噪声放大器(LNA)827的关断阻抗与平衡阻抗ZBAL1_LB847a相组合等于ZBAL2_LB847b和低频带(LB)低噪声放大器(LNA)829的接通阻抗的组合阻抗。式(1)和式(2)可按类似方式应用于图8。这里,ZLNA(来自式(2))是低噪声放大器(LNA)的接通阻抗与ZBAL2相组合。
可在单端接收机806中使用单个共享混频器832来处理第一输入信号816和第二输入信号818两者。在一种配置中,第一电容器854可耦合在次级线圈L3 850c与共享混频器832的第一输入858之间。类似地,第二电容器856可耦合在次级线圈L3 850c与共享混频器832的第二输入860之间。在另一配置中,电容器854、856可被移除,并且次级线圈850c可被直接耦合至共享混频器832。
共享混频器832可处理差分信号857。共享混频器832可将经处理信号提供给基带(BB)低通滤波器(LPF)842和模数转换器(ADC)844。模数转换器(ADC)844可提供至少一个接收机输出信号820,其可以是单端或差分的。在一种配置中,多个低噪声放大器(LNA)(未示出)可分别并联地连接在高频带(HB)低噪声放大器(LNA)827的输出和低频带(LB)低噪声放大器(LNA)829的输出处。
图9是解说包括多端口耦合变压器930和多个平衡阻抗947a-b、948a-b的又一单端接收机906的框图。图9的单端接收机906可以是结合图1描述的单端接收机106的一种配置。单端接收机906还可包括共享混频器932、基带(BB)低通滤波器(LPF)942和模数转换器(ADC)944。虽然单端接收机906被解说为仅有一个通道,但该通道可包括未被示出的同相部分和正交部分。该通道可以是单端或差分的。
单端接收机906可使用多端口耦合变压器930来向共享混频器932提供差分信号957。低频带(LB)路径和高频带(HB)路径可共享多端口耦合变压器930和共享混频器932。
单端接收机906可接收第一输入信号916和第二输入信号918。第一输入信号916可被提供给高频带(HB)低噪声放大器(LNA)927。第二输入信号918可被提供给低频带(LB)低噪声放大器(LNA)929。高频带(HB)低噪声放大器(LNA)927可输出高频带(HB)经放大输入信号931。低频带(LB)低噪声放大器(LNA)929可输出低频带(LB)经放大输入信号933。高频带(HB)经放大输入信号931和低频带(LB)经放大输入信号933两者可被提供给多端口耦合变压器930。多端口耦合变压器930可包括第一初级线圈L1 950a、第二初级线圈L2 950b和次级线圈L3 950c。多端口耦合变压器930还可包括第一初级线圈L1 950a和第二初级线圈L2950b之间的中心抽头。该中心抽头可耦合至电压电源(Vdd)。
第一初级线圈L1 950a和第二初级线圈L2 950b之间可发生第一耦合。第一耦合可具有耦合系数k12。第一耦合可使得第一初级线圈L1 950a和第二初级线圈L2 950b被紧密耦合为差分电感器。第一初级线圈L1 950a和第二初级线圈L2 950b被紧密耦合为差分电感器的布局的一个示例在图11中给出。第一初级线圈L1 950a和第二初级线圈L2 950b之间的紧密耦合可造成较大的电源抑制。
第一初级线圈L1 950a和次级线圈L3 950c之间可发生第二耦合。第二耦合可具有耦合系数k13。第二初级线圈L2 950b和次级线圈L3 950c之间可发生第三耦合。第三耦合可具有耦合系数k23。换言之,互相耦合的线圈/电感器L1 950a、L2 950b和L3 950c可彼此耦合(具有耦合系数k12、k13和k23)。该技术假定在高频带(HB)低噪声放大器(LNA)927或低频带(LB)低噪声放大器(LNA)929中的任一者接通时,一些电流流经第二初级线圈L2 950b。
高频带(HB)低噪声放大器(LNA)927的输出和低频带(LB)低噪声放大器(LNA)929的输出两者均可耦合至第一初级线圈L1 950a。次级线圈L3 950c可耦合在共享混频器932的第一输入958与共享混频器932的第二输入960之间。
在一种配置中,或者第一输入信号916、或者第二输入信号918是活跃的。如果第一输入信号916是活跃的(并且由此第二输入信号918是不活跃的),则多端口耦合变压器930可将第一输入信号916的差分信号957提供给共享混频器932。类似地,如果第二输入信号918是活跃的(并且由此第一输入信号916是不活跃的),则多端口耦合变压器930可将第二输入信号918的差分信号957提供给共享混频器932。
为了改善电源抑制,可向单端接收机906添加多个平衡阻抗947a-b、948a-b。例如,平衡阻抗ZBAL1_LB947a可经由第一LB开关946a耦合至高频带(HB)低噪声放大器(LNA)927和低频带(LB)低噪声放大器(LNA)929的输出并且耦合接地。平衡阻抗ZBAL1_HB948a可经由第一HB开关945a耦合至第二初级线圈L2 950b并耦合接地。平衡阻抗ZBAL2_LB947b可经由第二LB开关946b耦合至第二初级线圈L2 950b并耦合接地。平衡阻抗ZBAL2_HB948b可经由第二HB开关945b耦合至高频带(HB)低噪声放大器(LNA)927和低频带(LB)低噪声放大器(LNA)929的输出并且耦合接地。此外,如果高频带(HB)低噪声放大器(LNA)927和低频带(LB)低噪声放大器(LNA)929的接通阻抗不同,则ZBAL1_HB948a可不同于ZBAL1_LB947a。
当高频带(HB)低噪声放大器(LNA)927接通时,第一LB开关946a可从多端口耦合变压器930移除平衡阻抗ZBAL1_LB947a。类似地,当高频带(HB)低噪声放大器(LNA)927接通时,第二LB开关946b可从多端口耦合变压器930移除平衡阻抗ZBAL2_LB947b。当低频带(LB)低噪声放大器(LNA)929接通时,第一HB开关945a可从多端口耦合变压器930移除平衡阻抗ZBAL1_HB948a。类似地,当低频带(LB)低噪声放大器(LNA)929接通时,第二HB开关945b可从多端口耦合变压器930移除平衡阻抗ZBAL2_HB948b。
平衡阻抗ZBAL1_HB948a和ZBAL2_HB948b可被实现成使得低频带(LB)低噪声放大器(LNA)929的关断阻抗与平衡阻抗ZBAL1_HB948a和ZBAL2_HB948b相组合等于高频带(HB)低噪声放大器(LNA)927的接通阻抗。类似地,平衡阻抗ZBAL1_LB947a和ZBAL2_LB947b可被实现成使得高频带(HB)低噪声放大器(LNA)927的关断阻抗与平衡阻抗ZBAL1_LB947a和ZBAL2_LB947b相组合等于低频带(LB)低噪声放大器(LNA)929的接通阻抗。式(1)可应用在高频带(HB)低噪声放大器(LNA)927接通时。这给出了ZLNA=Zon,HB||Zoff,LB||ZBAL2,HB且ZBAL=ZBAL1,HB。类似地,当低频带(LB)低噪声放大器(LNA)929接通时,ZLNA=Zon,LB||Zoff,HB||ZBAL2,LB且ZBAL=ZBAL1,LB
可在单端接收机906中使用单个共享混频器932来处理第一输入信号916和第二输入信号918两者。作为多端口耦合变压器930的附加益处,信道降级可被减少并且在一些情形中可被消除。此外,单端接收机906可在不使用开关来将变压器接通或关断的情况下操作。由于所需组件的数目被减少,因此单端接收机906可比差分接收机占据更小的管芯面积/印刷电路板面积。
在一种配置中,第一电容器954可耦合在次级线圈L3 950c与共享混频器932的第一输入958之间。类似地,第二电容器956可耦合在次级线圈L3 950c与共享混频器932的第二输入960之间。在另一配置中,电容器954、956可被移除,并且次级线圈950c可直接耦合至共享混频器932。
共享混频器932可处理差分信号957。共享混频器932可将经处理信号提供给基带(BB)低通滤波器(LPF)942和模数转换器(ADC)944。模数转换器(ADC)944可提供至少一个接收机输出信号920,其可以是单端或差分的。在一种配置中,多个低噪声放大器(LNA)(未示出)可并联地分别连接在高频带(HB)低噪声放大器(LNA)927的输出和低频带(LB)低噪声放大器(LNA)929的输出处。
图10是解说包括多端口耦合变压器1030和多个平衡阻抗1047、1048的另一单端接收机1006的框图。图10的单端接收机1006可以是结合图1描述的单端接收机106的一种配置。单端接收机1006还可包括共享混频器1032、基带(BB)低通滤波器(LPF)1042和模数转换器(ADC)1044。虽然单端接收机1006仅被解说有一个通道,但该通道可包括未被示出的同相部分和正交部分。该通道可以是单端或差分的。在单端接收机1006中,次级电感器已被移除,并且差分输出直接从L1-L2耦合电感器抽头出来。这可提供集成电路上的附加面积节省。然而,在单端接收机1006中,V+和V-之间的对称性取决于这两半之间的平衡。
单端接收机1006可使用多端口耦合变压器1030来向共享混频器1032提供差分信号1057。低频带(LB)路径和高频带(HB)路径可共享多端口耦合变压器1030和共享混频器1032。
单端接收机1006可接收第一输入信号1016和第二输入信号1018。第一输入信号1016可被提供给高频带(HB)低噪声放大器(LNA)1027。第二输入信号1018可被提供给低频带(LB)低噪声放大器(LNA)1029。
高频带(HB)低噪声放大器(LNA)1027可输出高频带(HB)经放大输入信号1031。低频带(LB)低噪声放大器(LNA)1029可输出低频带(LB)经放大输入信号1033。高频带(HB)经放大输入信号1031和低频带(LB)经放大输入信号1033两者可被提供给多端口耦合变压器1030。多端口耦合变压器1030可包括第一初级线圈L1 1050a和第二初级线圈L2 1050b。多端口耦合变压器1030还可包括第一初级线圈L1 1050a和第二初级线圈L2 1050b之间的中心抽头。该中心抽头可耦合至电压电源(Vdd)。
第一初级线圈L1 1050a和第二初级线圈L2 1050b之间可发生耦合。该耦合可具有耦合系数k12。该耦合可使得第一初级线圈L1 1050a和第二初级线圈L2 1050b被紧密耦合为差分电感器。第一初级线圈L1 1050a和第二初级线圈L2 1050b被紧密耦合为差分电感器的布局的一个示例在图11中给出。第一初级线圈L1 1050a和第二初级线圈L2 1050b之间的紧密耦合可造成较大的电源抑制。
高频带(HB)低噪声放大器(LNA)1027的输出可耦合至第一初级线圈L1 1050a。高频带(HB)低噪声放大器(LNA)1027的输出还可耦合至共享混频器1032的第一输入1058。低频带(LB)低噪声放大器(LNA)1029的输出可耦合至第二初级线圈L2 1050b。低频带(LB)低噪声放大器(LNA)1029的输出还可耦合至共享混频器1032的第二输入1060。
在一种配置中,或者第一输入信号1016、或者第二输入信号1018是活跃的。如果第一输入信号1016是活跃的(并且由此第二输入信号1018是不活跃的),则多端口耦合变压器1030可将第一输入信号1016的差分信号1057提供给共享混频器1032。类似地,如果第二输入信号1018是活跃的(并且由此第一输入信号1016是不活跃的),则多端口耦合变压器1030可将第二输入信号1018的差分信号1057提供给共享混频器1032。
如果一个低噪声放大器(LNA)的关断阻抗与另一个低噪声放大器(LNA)的接通阻抗极为不同,则AC电流不流经第一初级线圈L1 1050a和第二初级线圈L2 1050b两者,由此限制了电源抑制。为了改善电源抑制,可向单端接收机1006添加平衡阻抗。例如,平衡阻抗ZBAL_LB1047可经由LB开关1046耦合至高频带(HB)低噪声放大器(LNA)1027的输出并且耦合接地。平衡阻抗ZBAL_HB1048可经由HB开关1045耦合至低频带(LB)低噪声放大器(LNA)1029的输出并且耦合接地。当高频带(HB)低噪声放大器(LNA)1027接通时,LB开关1046可从多端口耦合变压器1030移除平衡阻抗ZBAL_LB1047。类似地,当低频带(LB)低噪声放大器(LNA)1029接通时,HB开关1045可从多端口耦合变压器1030移除平衡阻抗ZBAL_HB1048。理论分析示出在等式(3)被满足时获得平衡:
Z B A L = ( L 2 + L m L 1 + L m ) Z L N A - - - ( 3 )
在式(3)中,Lm是第一初级线圈L1 1050a和第二初级线圈L2 1050b之间的互电感,其中Lm=k12sqrt(L1,L2)。式(3)可被重写为ZBAL=Zoff,LB||ZBAL,HB或ZBAL=Zoff,HB||ZBAL,LB。注意,在上式(3)中ZLNA是低噪声放大器(LNA)的接通阻抗。可在单端接收机1006中使用单个共享混频器1032来处理第一输入信号1016和第二输入信号1018两者。作为多端口耦合变压器1030的附加益处,信道降级可被减小并且在一些情形中可被消除。此外,单端接收机1006可在不使用开关来将变压器接通或关断的情况下操作。由于所需组件的数目被减少,因此单端接收机1006可比差分接收机占据更小的管芯面积/印刷电路板面积。
在一种配置中,第一电容器1054可耦合在高频带(HB)低噪声放大器(LNA)1027的输出和共享混频器1032的第一输入1058之间。类似地,第二电容器1056可耦合在低频带(LB)低噪声放大器(LNA)1029的输出和共享混频器1032的第二输入1060之间。
共享混频器1032可处理差分信号1057。共享混频器1032可将经处理信号提供给基带(BB)低通滤波器(LPF)1042和模数转换器(ADC)1044。模数转换器(ADC)1044可提供至少一个接收机输出信号1020。
图11是解说多端口耦合变压器1130的一种配置的布局图。多端口耦合变压器1130可包括第一初级电感器L1 1150a和第二初级电感器L1 1150b。在此实现中,第一初级电感器L1 1150a在数值上等于第二初级电感器L2 1150b。然而,这对于多端口耦合变压器1130的不同配置而言并非必然是此情形。
图12解说了基站1202内可包括的某些组件。基站1202还可被称为接入点、广播发射机、B节点、演进型B节点等,并且可包括其功能性的一些或全部。例如,基站1202可以是图1的无线设备102。基站1202可包括处理器1203。处理器1203可以是通用单芯片或多芯片微处理器(例如,ARM)、专用微处理器(例如,数字信号处理器(DSP))、微控制器、可编程门阵列等。处理器1203可被称为中央处理单元(CPU)。尽管在图12的基站1202中仅示出了单个处理器1203,但在替换配置中,可使用处理器的组合(例如,ARM与DSP的组合)。
基站1202还包括存储器1205。存储器1205可以是能够存储电子信息的任何电子组件。存储器1205可被实施为随机存取存储器(RAM)、只读存储器(ROM)、磁盘存储介质、光学存储介质、RAM中的闪存设备、随处理器包括的板载存储器、EPROM存储器、EEPROM存储器、寄存器等等,包括其组合。
数据1207a和指令1209a可被存储在存储器1205中。指令1209a可由处理器1203执行以实现本文中所公开的方法。执行指令1209a可涉及使用存储在存储器1205中的数据1207a。当处理器1203执行指令1209a时,指令1209b的各个部分可被加载到处理器1203上,并且数据1207b的各个片段可被加载到处理器1203上。
基站1202还可包括发射机1211和接收机1213,以允许进行来往于基站1202的信号发射和接收。发射机1211和接收机1213可被合称为收发机1215。图12的接收机1213可以是图1中所解说的接收机104和/或图2中所解说的接收机204的一种配置。天线1217可电耦合至收发机1215。
基站1202可包括数字信号处理器(DSP)1221。基站1202还可包括通信接口1223。通信接口1223可允许用户与基站1202交互。
基站1202的各种组件可由一条或多条总线耦合在一起,总线可包括功率总线、控制信号总线、状态信号总线、数据总线等。为清楚起见,各种总线在图12中被解说为总线系统1219。
图13解说了无线通信设备1302内可包括的某些组件。无线通信设备1302可以是接入终端、移动站、用户装备(UE)等。例如,无线通信设备1302可以是图1的无线设备102。附加地或替换地,无线通信设备1302可包括图1中解说的接收机104和/或图2中解说的接收机204。无线通信设备1302包括处理器1303。处理器1303可以是通用单芯片或多芯片微处理器(例如,ARM)、专用微处理器(例如,DSP)、微控制器、可编程门阵列等。处理器1303可被称为中央处理单元(CPU)。尽管在图13的无线通信设备1302中仅示出了单个处理器1303,但在替换配置中,可使用处理器的组合(例如,ARM和DSP)。
无线通信设备1302还包括存储器1305。存储器1305可以是能够存储电子信息的任何电子组件。存储器1305可被实施为随机存取存储器(RAM)、只读存储器(ROM)、磁盘存储介质、光学存储介质、RAM中的闪存设备、随处理器包括的板载存储器、EPROM存储器、EEPROM存储器、寄存器等等,包括其组合。
数据1307a和指令1309a可被存储在存储器1305中。指令1309a可由处理器1303执行以实现本文中所公开的方法。执行指令1309a可涉及使用存储在存储器1305中的数据1307a。当处理器1303执行指令1309a时,指令1309b的各个部分可被加载到处理器1303上,并且数据1307b的各个片段可被加载到处理器1303上。
无线通信设备1302还可包括发射机1311和接收机1313,以允许能进行来往于无线通信设备1302的信号发射和接收。发射机1311和接收机1313可被合称为收发机1315。天线1317可电耦合至收发机1315。
无线通信设备1302可包括数字信号处理器(DSP)1321。无线通信设备1302还可包括通信接口1323。通信接口1323可允许用户与无线通信设备1302交互。
无线通信设备1302的各种组件可由一条或多条总线耦合在一起,总线可包括电源总线、控制信号总线、状态信号总线、数据总线,等等。为清楚起见,各种总线在图13中被解说为总线系统1319。
术语“确定”广泛涵盖各种各样的动作,并且因此“确定”可包括演算、计算、处理、推导、调研、查找(例如,在表、数据库或其他数据结构中查找)、探明、和类似动作。另外,“确定”还可包括接收(例如,接收信息)、访问(例如,访问存储器中的数据)、和类似动作。另外,“确定”可包括解析、选择、选取、建立、和类似动作等等。
除非明确另行指出,否则短语“基于”并非意味着“仅基于”。换言之,短语“基于”描述“仅基于”和“至少基于”两者。
术语“处理器”应被宽泛地解读为涵盖通用处理器、中央处理单元(CPU)、微处理器、数字信号处理器(DSP)、控制器、微控制器、状态机等等。在某些情况下,“处理器”可以是指专用集成电路(ASIC)、可编程逻辑器件(PLD)、现场可编程门阵列(FPGA)等。术语“处理器”可以是指处理设备的组合,例如DSP与微处理器的组合、多个微处理器、与DSP核心协作的一个或更多个微处理器、或任何其他这类配置。
术语“存储器”应被宽泛地解读为涵盖能够存储电子信息的任何电子组件。术语存储器可以是指各种类型的处理器可读介质,诸如随机存取存储器(RAM)、只读存储器(ROM)、非易失性随机存取存储器(NVRAM)、可编程只读存储器(PROM)、可擦式可编程只读存储器(EPROM)、电可擦式PROM(EEPROM)、闪存、磁或光学数据存储、寄存器等等。如果处理器能从和/或向存储器读写信息则称该存储器与该处理器处于电子通信中。整合到处理器的存储器与该处理器处于电子通信中。
术语“指令”和“代码”应被宽泛地解读为包括任何类型的(诸)计算机可读语句。例如,术语“指令”和“代码”可以是指一个或更多个程序、例程、子例程、函数、规程等。“指令”和“代码”可包括单条计算机可读语句或许多条计算机可读语句。
本文中描述的各功能可以作为一条或多条指令存储在处理器可读介质或计算机可读介质上。术语“计算机可读介质”是指能被计算机或处理器访问的任何可用介质。作为示例而非限定,此类介质可包括RAM、ROM、EEPROM、闪存、CD-ROM或其他光盘储存、磁盘储存或其他磁储存设备、或任何其他能够用于存储指令或数据结构形式的期望程序代码且能由计算机或处理器访问的介质。如本文中所使用的盘(disk)和碟(disc)包括压缩碟(CD)、激光碟、光碟、数字多用碟(DVD)、软盘和碟,其中盘常常磁性地再现数据而碟用激光来光学地再现数据。应注意,计算机可读介质可以是有形且非暂态的。术语“计算机程序产品”是指计算设备或处理器结合可由该计算设备或处理器执行、处理或计算的代码或指令(例如,“程序”)。如本文中所使用的,术语“代码”可以是指可由计算设备或处理器执行的软件、指令、代码或数据。
软件或指令还可以在传输介质上传送。例如,如果软件是使用同轴电缆、光纤电缆、双绞线、数字订户线(DSL)、或诸如红外、无线电、以及微波等无线技术从web站点、服务器或其它远程源传送而来的,则该同轴电缆、光纤电缆、双绞线、DSL、或诸如红外、无线电、以及微波等无线技术就被包括在传输介质的定义里。
本文所公开的方法包括用于实现所描述的方法的一个或多个步骤或动作。这些方法步骤和/或动作可以相互互换而不会脱离权利要求的范围。换言之,除非所描述的方法的正确操作要求步骤或动作的特定次序,否则便可改动具体步骤和/或动作的次序和/或使用而不会脱离权利要求的范围。
进一步地,还应领会,用于执行本文中所描述的方法和技术(诸如图4所解说的那些)的模块和/或其他恰适装置可以由设备下载和/或以其他方式获得。例如,可以将设备耦合至服务器以便于转送用于执行本文中所描述的方法的装置。替换地,本文中所描述的各种方法可经由存储装置(例如,随机存取存储器(RAM)、只读存储器(ROM)、诸如压缩碟(CD)或软盘等物理存储介质等等)来提供,以使得一旦将该存储装置耦合至或提供给设备,该设备就可获得各种方法。此外,能利用适于向设备提供本文中所描述的方法和技术的任何其他合适的技术。
应该理解的是,权利要求并不被限定于以上所解说的精确配置和组件。可在本文中所描述的系统、方法和装置的布局、操作及细节上作出各种改动、更换和变型而不会脱离权利要求的范围。

Claims (17)

1.一种用于电源抑制的单端接收机,包括:
第一低噪声放大器;
第二低噪声放大器;
第一平衡阻抗,其经由第一开关耦合至所述第一低噪声放大器的输出并耦合接地;
第二平衡阻抗,其经由第二开关耦合至所述第二低噪声放大器的输出并耦合接地;以及
多端口耦合变压器,其输出差分信号,所述多端口耦合变压器包括:
第一初级线圈,其耦合至所述第一低噪声放大器的输出;以及
第二初级线圈,其中所述第一初级线圈和所述第二初级线圈被紧密耦合为差分电感器;
其中所述第二低噪声放大器的关断阻抗与所述第一平衡阻抗相组合等于所述第一低噪声放大器的接通阻抗。
2.如权利要求1所述的单端接收机,其特征在于,所述第二初级线圈耦合至所述第二低噪声放大器的输出。
3.如权利要求1所述的单端接收机,其特征在于,所述第一低噪声放大器接收第一输入信号,并且其中所述第二低噪声放大器接收第二输入信号。
4.如权利要求3所述的单端接收机,其特征在于,所述第一输入信号是活跃的并且所述第二输入信号是不活跃的,并且其中所述多端口耦合变压器基于所述第一输入信号输出所述差分信号。
5.如权利要求3所述的单端接收机,其特征在于,所述第一输入信号是不活跃的并且所述第二输入信号是活跃的,并且其中所述多端口耦合变压器基于所述第二输入信号输出所述差分信号。
6.如权利要求3所述的单端接收机,其特征在于,所述第一输入信号在第一频带中,并且所述第二输入信号在第二频带中。
7.如权利要求1所述的单端接收机,其特征在于,所述第一低噪声放大器是高频带低噪声放大器,并且其中所述第二低噪声放大器是低频带低噪声放大器。
8.如权利要求1所述的单端接收机,其特征在于,所述多端口耦合变压器进一步包括第一次级线圈,其中所述第一次级线圈耦合在第一混频器的第一输入和所述第一混频器的第二输入之间,并且其中所述第一初级线圈和所述第一次级线圈之间发生第一耦合。
9.如权利要求8所述的单端接收机,其特征在于,所述第一初级线圈耦合至所述第二初级线圈,其中所述第一混频器是共享混频器,并且其中所述第二初级线圈和所述第一次级线圈之间发生第二耦合。
10.如权利要求9所述的单端接收机,其特征在于:
所述第一低噪声放大器的关断阻抗与所述第二平衡阻抗相组合等于所述第二低噪声放大器的接通阻抗。
11.如权利要求8所述的单端接收机,其特征在于,进一步包括:
第一扩展初级线圈,其耦合至所述第一初级线圈;以及
第二扩展初级线圈,其耦合至所述第二初级线圈,其中:
所述第一平衡阻抗耦合在所述第一扩展初级线圈和地之间;以及
所述第二平衡阻抗耦合在所述第二扩展初级线圈和地之间。
12.如权利要求11所述的单端接收机,其特征在于,所述多端口耦合变压器进一步包括第二次级线圈,并且进一步包括第二混频器,其中所述第二次级线圈耦合在所述第二混频器的第一输入与所述第二混频器的第二输入之间。
13.如权利要求11所述的单端接收机,其特征在于,所述多端口耦合变压器进一步包括第二次级线圈,并且其中所述第二次级线圈耦合在所述第一混频器的第一输入与所述第一混频器的第二输入之间。
14.如权利要求8所述的单端接收机,其特征在于,进一步包括:
第三平衡阻抗,其经由第三开关耦合至所述第一低噪声放大器的输出并耦合接地;以及
第四平衡阻抗,其经由第四开关耦合至所述第二低噪声放大器的输出并耦合接地。
15.如权利要求1所述的单端接收机,其特征在于,所述第一低噪声放大器的输出耦合至所述第二低噪声放大器的输出。
16.如权利要求15所述的单端接收机,其特征在于,所述多端口耦合变压器进一步包括第一次级线圈和第二次级线圈,其中所述第一次级线圈耦合在第一混频器的第一输入和所述第一混频器的第二输入之间,其中所述第一初级线圈和所述第一次级线圈之间发生第一耦合,其中所述第二初级线圈和所述第二次级线圈之间发生第二耦合,并且进一步包括:
第三平衡阻抗,其经由第三开关耦合至所述第二初级线圈并耦合接地;以及
第四平衡阻抗,其经由第四开关耦合至所述第二初级线圈并耦合接地。
17.如权利要求1所述的单端接收机,其特征在于,所述第二初级线圈耦合至所述第二低噪声放大器的输出,其中所述单端接收机进一步包括混频器,其中所述混频器的第一输入耦合至所述第一低噪声放大器的输出,并且其中所述混频器的第二输入耦合至所述第二低噪声放大器的输出。
CN201380020100.4A 2012-04-19 2013-04-19 用于电源抑制的单端接收机 Active CN104247278B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201261635535P 2012-04-19 2012-04-19
US61/635,535 2012-04-19
US13/692,883 2012-12-03
US13/692,883 US8989691B2 (en) 2012-04-19 2012-12-03 Impedance balancing for power supply rejection in single-ended receivers
PCT/US2013/037449 WO2013159039A1 (en) 2012-04-19 2013-04-19 Impedance balancing for power supply rejection in single-ended receivers

Publications (2)

Publication Number Publication Date
CN104247278A CN104247278A (zh) 2014-12-24
CN104247278B true CN104247278B (zh) 2016-09-07

Family

ID=49380546

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201380020100.4A Active CN104247278B (zh) 2012-04-19 2013-04-19 用于电源抑制的单端接收机

Country Status (3)

Country Link
US (1) US8989691B2 (zh)
CN (1) CN104247278B (zh)
WO (1) WO2013159039A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6386312B2 (ja) * 2014-09-09 2018-09-05 ルネサスエレクトロニクス株式会社 半導体装置
CN104703097B (zh) * 2015-03-04 2019-01-29 青岛歌尔声学科技有限公司 音频地环路噪声抑制系统和方法
CN104703098B (zh) * 2015-03-04 2019-01-29 青岛歌尔声学科技有限公司 音箱地环路噪声抑制系统和方法
CN104935287B (zh) * 2015-06-26 2018-01-30 英特尔公司 射频接收器及其电感耦合单端输入差分输出低噪声放大器
US9735737B2 (en) * 2015-12-08 2017-08-15 Skyworks Solutions, Inc. High-gain low noise figure complementary metal oxide semiconductor amplifier with low current consumption
US10574287B1 (en) 2018-09-28 2020-02-25 Qualcomm Incorporated Wireless transceiver with reconfigurable transformers
CN115769495A (zh) * 2022-09-30 2023-03-07 加特兰微电子科技(上海)有限公司 射频反相器、传输线移相器、系统、芯片及雷达传感器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6275687B1 (en) * 1998-11-30 2001-08-14 Conexant Systems, Inc. Apparatus and method for implementing a low-noise amplifier and mixer
CN2845325Y (zh) * 2005-11-08 2006-12-06 中兴通讯股份有限公司 一种抑制以太网接口电磁干扰的电路
CN102124645A (zh) * 2008-05-05 2011-07-13 贾弗林半导体公司 使用输出网络控制功率

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6889036B2 (en) 2002-03-07 2005-05-03 Freescale Semiconductor, Inc. Integrated frequency selectable resonant coupling network and method thereof
US7453943B2 (en) 2003-10-27 2008-11-18 Broadcom Corporation Hybrid circuit for broadband modems
US7526256B2 (en) 2005-05-25 2009-04-28 Broadcom Corporation Transformer-based multi-band RF front-end architecture
US7761078B2 (en) 2006-07-28 2010-07-20 Qualcomm Incorporated Dual inductor circuit for multi-band wireless communication device
US7599675B2 (en) 2006-12-12 2009-10-06 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for receiving radio frequency signals
US7769360B2 (en) 2007-02-07 2010-08-03 National Applied Research Laboratories Adapter for the RF front end processor chip
US9614575B2 (en) 2009-01-30 2017-04-04 Avago Technologies General Ip (Singapore) Pte. Ltd. Direct coupled radio frequency (RF) transceiver front end
US8270499B2 (en) 2009-05-15 2012-09-18 Qualcomm, Incorporated Receiver with balanced I/Q transformer
US8044540B2 (en) 2009-09-23 2011-10-25 Georgia Tech Research Corporation Systems and methods for a SPDT switch or SPMT switch with transformer
US8725085B2 (en) 2010-06-03 2014-05-13 Broadcom Corporation RF front-end module

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6275687B1 (en) * 1998-11-30 2001-08-14 Conexant Systems, Inc. Apparatus and method for implementing a low-noise amplifier and mixer
CN2845325Y (zh) * 2005-11-08 2006-12-06 中兴通讯股份有限公司 一种抑制以太网接口电磁干扰的电路
CN102124645A (zh) * 2008-05-05 2011-07-13 贾弗林半导体公司 使用输出网络控制功率

Also Published As

Publication number Publication date
US8989691B2 (en) 2015-03-24
US20130281041A1 (en) 2013-10-24
WO2013159039A1 (en) 2013-10-24
CN104247278A (zh) 2014-12-24

Similar Documents

Publication Publication Date Title
CN104247278B (zh) 用于电源抑制的单端接收机
CN109004942B (zh) 射频系统及电子设备
CN104221294B (zh) 带有多端口变压器和共享混频器的单端接收机
CN103534974B (zh) 非毗邻载波聚集架构
CN104752810B (zh) 用于无线通信装置的正交可调谐式天线阵列
CN107636975A (zh) 具有片上匹配和内建的可调谐滤波器的射频低噪声放大器
CN104956594B (zh) 基于信道状况来在零中频与直接采样之间重新配置的接收机
US9264013B2 (en) Systems for reducing magnetic coupling in integrated circuits (ICS), and related components and methods
US11133574B2 (en) Communication device
CN102484893A (zh) 具有在多个通信电路之间共享的天线的无线通信装置
WO2019190500A1 (en) High-performance receiver architecture
CN102934366B (zh) 用于相同频带中的射频信号的天线共享的系统和方法
CN106464210A (zh) 多波段功率放大器
CN103928438B (zh) 片上变压器、其版图结构、发射电路及收发电路
US9154196B2 (en) Wireless communication device front end and distributed antenna system
CN101752677A (zh) 天线连接电路和相关装置及设备
CN103151621A (zh) 一种四合一移动终端天线装置
US20230318574A1 (en) Reconfigurable Filter
CN104838592A (zh) 用于实现减少的天线迹线损耗的rfic配置
US20130222060A1 (en) Mutually coupled matching network
CN204795021U (zh) 阻抗匹配模块可替换的无线设备
US20230208380A1 (en) Interstage matching network attenuator
CN105634531B (zh) 无线通信系统的前端电路以及无线通信系统
EP4454127A1 (en) Interstage matching network attenuator
CN205812117U (zh) 一种基于gsm‑r的手机

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant