CN104142709A - 主板 - Google Patents

主板 Download PDF

Info

Publication number
CN104142709A
CN104142709A CN201310167879.4A CN201310167879A CN104142709A CN 104142709 A CN104142709 A CN 104142709A CN 201310167879 A CN201310167879 A CN 201310167879A CN 104142709 A CN104142709 A CN 104142709A
Authority
CN
China
Prior art keywords
pin
connects
peripheral component
component interconnect
pci
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310167879.4A
Other languages
English (en)
Inventor
田波
吴亢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Electronics Tianjin Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Electronics Tianjin Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Electronics Tianjin Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Electronics Tianjin Co Ltd
Priority to CN201310167879.4A priority Critical patent/CN104142709A/zh
Priority to TW102117294A priority patent/TW201506643A/zh
Priority to US14/271,524 priority patent/US20140334112A1/en
Publication of CN104142709A publication Critical patent/CN104142709A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)

Abstract

一种主板,包括外设连接接口、第一及第二信号处理模块、控制模块、电源模块以及开关模块。所述外设连接接口用于外接设备与主板进行通信;第一及第二信号处理模块用于连接不同设备时进行信息交互;所述控制模块用于在连接不同设备时输出不同控制信号控制开关模块,并控制所述电源模块输出不同电压给所述外设连接接口;所述开关模块接收不同控制信号后接通相应信号处理模块与所述外设连接接口。通过所述控制模块控制开关模块接通不同信号处理模块,所述主板上的外设连接接口可以不同外接设备。

Description

主板
技术领域
本发明涉及一种主板。
背景技术
目前,电脑主板上一种类型的外设连接接口,如通用串行总线接口仅能连接通用串行总线设备来扩展电脑系统的功能,接口兼容性低。
发明内容
鉴于此,有必要提供一种外设连接接口兼容性高的主板。
一种主板,包括:
一外设连接接口,用于连接一第一外接设备或一第二外接设备;
第一信号处理模块,用于与所述第一外接设备通信;
第二信号处理模块,用于与所述第二外接设备通信;
一控制模块,所述控制模块在所述外设连接接口连接所述第一外接设备时输出第一信号,所述控制模块在所述外设连接接口连接所述第二外接设备时输出第二信号;
一开关模块,所述开关模块分别与所述外设连接接口、第一信号处理模块、第二信号处理模块以及控制模块相连,所述开关模块接收第一信号时,接通所述第一信号处理模块与所述外设连接接口的连接,断开所述第二信号处理模块与所述外设连接接口的连接;所述开关模块接收第二信号时,接通所述第二信号处理模块与所述外设连接接口的连接,断开所述第一信号处理模块与所述外设连接接口的连接。
一电源模块,连接在所述控制模块与所述外设连接接口之间,所述电源模块接收所述控制模块输出的第一信号时输出第一电压至所述外设连接接口,所述电源模块接收所述控制模块输出的第二信号时输出第二电压至所述外设连接接口。
通过所述控制模块输出的不同信号控制开关模块接通不同信号处理模块,所述外设连接接口可以连接不同外接设备。
附图说明
图1为本发明主板的较佳实施方式的方框图。
图2为本发明主板的较佳实施方式的电路图。
主要元件符号说明
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参考图1,本发明主板10的较佳实施方式包括外设连接接口20、第一信号处理模块30、第二信号处理模块40、控制模块50、开关模块60以及电源模块70。所述开关模块60分别与所述外设连接接口20、第一信号处理模块30、第二信号处理模块40以及控制模块50相连,电源模块70连接在所述控制模块50与所述外设连接接口20之间。所述控制模块50在所述外设连接接口20连接一通用串行总线设备时输出第一信号,所述控制模块50在所述外设连接接口20连接一系统管理总线设备时输出第二信号;所述开关模块60接收第一信号时接通所述第一信号处理模块30与所述外设连接接口20的连接,断开所述第二信号处理模块40与所述外设连接接口20的连接;所述开关模块60接收第二信号时接通所述第二信号处理模块40与所述外设连接接口20的连接,断开所述第一信号处理模块30与所述外设连接接口20的连接。所述电源模块70接收第一信号时输出第一电压至所述外设连接接口20,所述电源模块70接收第二信号时输出第二电压至所述外设连接接口20。
请参考图2,控制模块50包括一连接器JP1、电压输入端P3V3_AUX、电阻R1-R2及反相器U1。所述连接器JP1的第一引脚1通过电阻R1连接所述电压输入端P3V3_AUX,所述连接器JP1的第二引脚2连接所述反相器U1的输入端、所述开关模块60及所述电源模块70,所述连接器JP1的第三引脚3通过电阻R2接地。所述反相器U1的电压端连接所述电压输入端P3V3_AUX,其接地端接地,其输出端连接所述电源模块70及所述开关模块60。
所述开关模块60包括一开关芯片U2,所述开关芯片U2的OE1引脚、OE2引脚连接所述连接器JP1的第二引脚2,所述开关芯片U2的OE3引脚、OE4引脚连接所述反相器U1的输出端,所述开关芯片U2的A1引脚、A2引脚连接所述第二信号处理模块40,所述开关芯片U2的A3引脚、A4引脚连接所述第一信号处理模块30。
所述第一信号处理模块30包括一平台控制器90,所述平台控制器90的USBP引脚连接于所述开关芯片U2的A3引脚,所述平台控制器90的USBN引脚连接于所述开关芯片U2的A4引脚。
所述第二信号处理模块40包括一基板管理控制器80,所述基板管理控制器80的SDA引脚连接于所述开关芯片U2的A1引脚,所述基板管理控制器80的SCL引脚连接于所述开关芯片U2的A2引脚。
所述外设连接接口20的第一引脚1连接所述电源模块70,第二引脚2分别连接所述开关芯片U2的Y2引脚及Y3引脚,第三引脚3分别连接所述开关芯片U2的Y1引脚及Y4引脚,第四引脚4接地。
所述电源模块70包括电子开关Q1及电子开关Q2,所述电子开关Q1的第一端连接所述连接器JP1的第二引脚2,所述电子开关Q1的第二端连接所述电压输入端P3V3_AUX,所述电子开关Q1的第三端连接于所述外设连接接口20的第一引脚1;所述电子开关Q2的第一端连接所述反相器U1的输出端,所述电子开关Q2的第二端连接一电压输入端P5V,所述电子开关Q2的第三端连接于所述外设连接接口20的第一引脚1。
使用时,当所述外设连接接口20连接一第一外接设备,如一系统管理总线设备时,使用跳帽连接所述连接器JP1的第二引脚2与第三引脚3,所述JP1的第二引脚2被接地,所述JP1的第二引脚2输出低电平信号,所述反相器U1输出高电平信号。此时所述电子开关Q2截止,所述电子开关Q1导通,以将所述电压输入端P3V3_AUX输出的3.3V提供给所述外设连接接口20的第一引脚1;所述开关芯片U2的OE1引脚接收低电平信号后导通所述A1引脚及Y1引脚,所述开关芯片U2的OE2引脚接收低电平信号后导通所述A2引脚及Y2引脚,所述开关芯片U2的OE3引脚从所述反相器U1的输出端接收高电平信号,断开A3引脚及Y3引脚连接,所述开关芯片U2的OE4引脚从反相器U1的输出端接收高电平信号,断开A4引脚及Y4引脚连接。此时所述外设连接接口20与所述基板管理控制器80相连,所述系统管理总线设备与所述基板管理控制器80进行通信。
当所述外设连接接口20连接一第二外接设备,如一通用串行总线设备时,使用跳帽连接所述连接器JP1的第一引脚1以及第二引脚2,所述JP1的第二引脚2输出高电平信号,所述反相器U1输出低电平信号。此时所述电子开关Q1截止,所述电子开关Q2导通,以将所述电压输入端P5V输出的5V电压提供给所述外设连接接口20的第一引脚1;所述开关芯片U2的OE1引脚接收高电平信号后断开所述A1引脚及Y1引脚的连接,所述开关芯片U2的OE2引脚接收高电平信号后断开所述A2引脚及Y2引脚的连接,所述开关芯片U2的OE3引脚接收低电平信号后连接所述A3引脚及Y3引脚,所述开关芯片U2的OE4引脚接收低电平信号后连接所述A4引脚及Y4引脚。此时所述外设连接接口20与所述平台控制器90相连,所述通用串行总线设备与所述平台控制器90进行通信。
本实施方式中,所述电子开关Q1、电子开关Q2均为P沟道场效应管,电子开关Q1及电子开关Q2的第一端对应场效应管的栅极,第二端对应场效应管的源极,第三端对应场效应管的漏极。
本实施方式中,所述反相器U1为一单触发施密特反相器。
通过所述控制模块50输出的不同信号控制开关模块60接通不同信号处理模块,所述外设连接接口20既可以连接不同外接设备。
最后应说明的是,以上实施例仅用以说明本发明的技术方案而非限制,尽管参照较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,可以对本发明的技术方案进行修改或等同替换,而不脱离本发明技术方案的精神和范围。

Claims (6)

1.一种主板,包括:
一外设连接接口,用于连接一第一外接设备或一第二外接设备;
第一信号处理模块,用于与所述第一外接设备通信;
第二信号处理模块,用于与所述第二外接设备通信;
一控制模块,所述控制模块在所述外设连接接口连接所述第一外接设备时输出第一信号,所述控制模块在所述外设连接接口连接所述第二外接设备时输出第二信号;
一开关模块,所述开关模块分别与所述外设连接接口、第一信号处理模块、第二信号处理模块以及控制模块相连,所述开关模块接收第一信号时,接通所述第一信号处理模块与所述外设连接接口的连接,断开所述第二信号处理模块与所述外设连接接口的连接;所述开关模块接收第二信号时,接通所述第二信号处理模块与所述外设连接接口的连接,断开所述第一信号处理模块与所述外设连接接口的连接;
一电源模块,连接在所述控制模块与所述外设连接接口之间,所述电源模块接收所述控制模块输出的第一信号时输出第一电压至所述外设连接接口,所述电源模块接收所述控制模块输出的第二信号时输出第二电压至所述外设连接接口。
2.如权利要求1所述的主板,其特征在于:所述控制模块包括一连接器、一跳帽、第一电压输入端、第一电阻、第二电阻及反相器;所述连接器的第一引脚通过第一电阻连接所述第一电压输入端,所述连接器的第二引脚分别连接所述反相器的输入端、所述开关模块及所述电源模块,所述连接器的第三引脚通过第二电阻接地,所述反相器的电压端连接所述第一电压输入端,所述反相器的接地端接地,所述反相器的输出端分别连接所述开关模块及所述电源模块,当所述外设连接接口连接第一外接设备时,使用跳帽连接所述连接器的第二引脚与第三引脚,当所述外设连接接口连接一第二外接设备时,使用跳帽连接所述连接器的第一引脚以及第二引脚。
3.如权利要求2所述的主板,其特征在于:所述开关模块包括一开关芯片,所述开关芯片的第一控制引脚及第二控制引脚连接所述连接器的第二引脚,所述开关芯片的第三控制引脚及第四控制引脚连接所述反相器的输出端;所述第一信号处理模块包括一平台控制器,所述基板管理控制器的第一引脚连接于所述开关芯片的第一输入引脚,所述基板管理控制器的第二引脚连接于所述开关芯片的第二输入引脚;所述第二信号处理模块包括一平台控制器,所述平台控制器的第一引脚连接于所述开关芯片的第三输入引脚,所述基板管理控制器的第二引脚连接于所述开关芯片的第四输入引脚;所述开关芯片的第二输出引脚及第三输出引脚连接所述外设连接接口的第二引脚,所述开关芯片的第一输出引脚及第四输出引脚连接所述外设连接接口的第三引脚,所述开关芯片的第一控制引脚接收低电平信号时连接所述第一输入引脚与所述第一输出引脚,所述开关芯片的第一控制引脚接收高电平信号时断开所述第一输入引脚与所述第一输出引脚的连接,所述开关芯片的第二控制引脚接收低电平信号时连接所述第二输入引脚与所述第二输出引脚,所述开关芯片的第二控制引脚接收高电平信号时断开所述第二输入引脚与所述第二输出引脚的连接,所述开关芯片的第三控制引脚接收低电平信号时连接所述第三输入引脚与所述第三输出引脚,所述开关芯片的第三控制引脚接收高电平信号时断开所述第三输入引脚与所述第三输出引脚的连接,所述开关芯片的第四控制引脚接收低电平信号时连接所述第四输入引脚与所述第四输出引脚,所述开关芯片的第四控制引脚接收高电平信号时断开所述第四输入引脚与所述第四输出引脚的连接。
4.如权利要求3所述的主板,其特征在于:所述电源模块包括第一电子开关及第二电子开关,所述第一电子开关的第一端连接所述连接器的第二引脚,所述第一电子开关的第二端连接所述第一电压输入端,所述第一电子开关的第三端连接所述外设连接接口的第一引脚;所述第二电子开关的第一端连接所述反相器的输出端,所述第二电子开关的第二端连接一第二电压输入端,所述第二电子开关的第三端连接所述外设连接接口的第一引脚,所述第一及第二电子开关的第一端接收低电平信号时导通,所述第一及第二电子开关的第二端接收高电平信号时截止。
5.如权利要求4所述的主板,其特征在于:所述第一电子开关、第二电子开关均为P沟道场效应管,第一电子开关及第二电子开关的第一端对应场效应管的栅极,第二端对应场效应管的源极,第三端对应场效应管的漏极。
6.如权利要求2所述的主板,其特征在于:所述反相器为一单触发施密特反相器。
CN201310167879.4A 2013-05-09 2013-05-09 主板 Pending CN104142709A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201310167879.4A CN104142709A (zh) 2013-05-09 2013-05-09 主板
TW102117294A TW201506643A (zh) 2013-05-09 2013-05-15 主機板
US14/271,524 US20140334112A1 (en) 2013-05-09 2014-05-07 Motherboard with connector compatible with different interface standards

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310167879.4A CN104142709A (zh) 2013-05-09 2013-05-09 主板

Publications (1)

Publication Number Publication Date
CN104142709A true CN104142709A (zh) 2014-11-12

Family

ID=51851911

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310167879.4A Pending CN104142709A (zh) 2013-05-09 2013-05-09 主板

Country Status (3)

Country Link
US (1) US20140334112A1 (zh)
CN (1) CN104142709A (zh)
TW (1) TW201506643A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108255279A (zh) * 2018-01-04 2018-07-06 广东欧珀移动通信有限公司 终端设备、终端设备的电路板及其供电控制方法
CN114115501A (zh) * 2021-11-01 2022-03-01 佛山市顺德区美的电子科技有限公司 接口电压控制电路、方法、电子设备和存储介质

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9627789B2 (en) * 2015-03-18 2017-04-18 Dell Products L.P. Module compatibility indication system
CN109739787B (zh) * 2018-12-17 2020-12-18 联想(北京)有限公司 一种主板、显卡、电子设备和数据传输方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1652061A (zh) * 2005-03-25 2005-08-10 威盛电子股份有限公司 主机板及其电源控制装置
TWI313837B (zh) * 2006-04-06 2009-08-21 Mitac Int Corp
CN102147781A (zh) * 2010-02-04 2011-08-10 艾欧互联有限公司 具有多重版本通用串行总线的主机板及其相关的方法
CN102789264A (zh) * 2011-05-18 2012-11-21 鸿富锦精密工业(深圳)有限公司 计算机装置的主板
CN102955495A (zh) * 2011-08-17 2013-03-06 鸿富锦精密工业(深圳)有限公司 主板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1652061A (zh) * 2005-03-25 2005-08-10 威盛电子股份有限公司 主机板及其电源控制装置
TWI313837B (zh) * 2006-04-06 2009-08-21 Mitac Int Corp
CN102147781A (zh) * 2010-02-04 2011-08-10 艾欧互联有限公司 具有多重版本通用串行总线的主机板及其相关的方法
CN102789264A (zh) * 2011-05-18 2012-11-21 鸿富锦精密工业(深圳)有限公司 计算机装置的主板
CN102955495A (zh) * 2011-08-17 2013-03-06 鸿富锦精密工业(深圳)有限公司 主板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108255279A (zh) * 2018-01-04 2018-07-06 广东欧珀移动通信有限公司 终端设备、终端设备的电路板及其供电控制方法
CN114115501A (zh) * 2021-11-01 2022-03-01 佛山市顺德区美的电子科技有限公司 接口电压控制电路、方法、电子设备和存储介质
CN114115501B (zh) * 2021-11-01 2024-04-02 佛山市顺德区美的电子科技有限公司 接口电压控制电路、方法、电子设备和存储介质

Also Published As

Publication number Publication date
TW201506643A (zh) 2015-02-16
US20140334112A1 (en) 2014-11-13

Similar Documents

Publication Publication Date Title
CN112074996B (zh) 用于通用串行总线c型(usb-c)连接器系统的过电压保护
JP5283719B2 (ja) 電子機器及び電子機器システム
US8928189B2 (en) Power connector between serial interfaces
CN112671084B (zh) Usb设备及其操作方法
CN105656471A (zh) 使用usb-c型接口的系统及多功能控制电路
CN104657313A (zh) 通用串行总线装置的检测系统及其方法
CN103208822A (zh) Usb充电控制电路
CN108628787B (zh) 接口控制电路
CN103561369A (zh) Usb接口电路和电子设备
CN103246314A (zh) 具有扩展连接器的主板
CN104142709A (zh) 主板
CN104267781A (zh) 扩展坞可复用的移动终端及其扩展坞复用的方法
CN102314404A (zh) I2c设备通信电路
CN104038207A (zh) 一种切换电路及电子设备
CN107544932B (zh) 开关控制电路及应用所述开关控制电路的电子装置
CN104967806A (zh) 基于hdmi接口的切换电路
US9779049B2 (en) Data transfer system and method of controlling the same
CN110554990A (zh) 兼容pcie与sata线路的主板电路
CN102854964A (zh) 电子设备
EP3637270A1 (en) External electrical connector and computer system
TWI737533B (zh) 過電壓保護電路及c型通用序列匯流排連接器
CN204810421U (zh) 基于hdmi接口的切换电路
CN104252216A (zh) 防漏电usb供电电路
CN108572935B (zh) Usb接口控制电路
CN105718407A (zh) 芯片控制的usb切换器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20141112