CN104112461A - 硬盘侦测电路 - Google Patents

硬盘侦测电路 Download PDF

Info

Publication number
CN104112461A
CN104112461A CN201310133514.XA CN201310133514A CN104112461A CN 104112461 A CN104112461 A CN 104112461A CN 201310133514 A CN201310133514 A CN 201310133514A CN 104112461 A CN104112461 A CN 104112461A
Authority
CN
China
Prior art keywords
hard disk
circuit
pin
connector
detecting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310133514.XA
Other languages
English (en)
Other versions
CN104112461B (zh
Inventor
吴亢
田波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Electronics Tianjin Co Ltd
Original Assignee
Hongfujin Precision Electronics Tianjin Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Electronics Tianjin Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Electronics Tianjin Co Ltd
Priority to CN201310133514.XA priority Critical patent/CN104112461B/zh
Priority to TW102114918A priority patent/TW201506614A/zh
Priority to US14/254,972 priority patent/US20140313873A1/en
Publication of CN104112461A publication Critical patent/CN104112461A/zh
Application granted granted Critical
Publication of CN104112461B publication Critical patent/CN104112461B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3048Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the topology of the computing system or computing system component explicitly influences the monitoring activity, e.g. serial, hierarchical systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3034Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a storage system, e.g. DASD based or network based
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3051Monitoring arrangements for monitoring the configuration of the computing system or of the computing system component, e.g. monitoring the presence of processing resources, peripherals, I/O links, software programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3065Monitoring arrangements determined by the means or processing involved in reporting the monitored data

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

一种硬盘侦测电路包括一控制电路及一第一转换电路。该控制电路用于通过一第一连接器从一背板接收若干硬盘的工作状态信息,该控制电路根据各硬盘的工作状态信息输出对应的一并行的第一状态信号。该第一转换电路用于将该并行的第一状态信号转换为对应的一串行的第二状态信号,该第一转换电路还通过一第二连接器将该第二状态信号输出至一集成基板管理控制器。本发明硬盘侦测电路通过将各硬盘的工作信息经过该第一转换电路转换之后传输至该集成基极管理控制器,如此使得在硬盘工作异常时,用户可获取对应的硬盘的异常信息,从而大大方便了用户的故障诊断工作。

Description

硬盘侦测电路
技术领域
本发明涉及一种硬盘侦测电路。
背景技术
现在的服务器通过硬盘背板连接多个硬盘组成硬盘阵列,以此提高服务器系统的存储容量。然而,当硬盘的运行发生错误时,现有的服务器系统无法对硬盘出错进行报警的同时记录下对应硬盘的错误信息。如此对服务器系统的故障诊断带来了一定的不便。
发明内容
鉴于以上内容,有必要提供一种可输出硬盘的错误信息的硬盘侦测电路。
一种硬盘侦测电路,包括:
一控制电路,用于通过一第一连接器从一背板接收若干硬盘的工作状态信息;该控制电路根据各硬盘的工作状态信息输出并行的第一状态信号;及
一第一转换电路,用于将该并行的第一状态信号转换为串行的第二状态信号,该第一转换电路还通过一第二连接器将该第二状态信号输出至一集成基板管理控制器。
上述硬盘侦测电路通过将各硬盘的工作信息经过该第一转换电路转换之后传输至该集成基极管理控制器,如此使得在硬盘工作异常时,用户可获取对应的硬盘的异常信息,从而大大方便了用户的故障诊断工作。
附图说明
图1是本发明硬盘侦测电路的较佳实施方式的方框图。
图2是图1中控制电路与第一连接器的电路图。
图3是图1中第一转换电路的电路图。
图4是图1中第二转换电路与第二连接器的电路图。
主要元件符号说明
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参考图1,本发明硬盘侦测电路的较佳实施方式包括一通过一第一连接器10获取各硬盘状态(如八个硬盘)的控制电路20、一用于将该控制电路20输出的并行信号转换为串行信号的第一转换电路40、一用于将该第一转换电路40输出的串行信号切换为适合一IBMC (Integrated Baseboard Management Controller,集成基板管理控制器)70的电平信号的第二转换电路50,其中该第二转换电路50通过一第二连接器60输出该切换后的电平信号到该IBMC 70。
本实施方式中,该第一连接器10用于接收一背板80输出的SGPIO(Serial General Purpose Input Output,串行通用输入输出)信号,其中该SGPIO信号包括若干硬盘的状态信息,如第一至第八硬盘处于正常工作状态的信息,或是第一至第八硬盘工作异常的信息。
请参考图2至图4,该第一连接器10包括第一至第四引脚1-4。该第一连接器10的第一至第四引脚1-4分别用于与该背板80输出的SGPIO信号的4根信号线相连,其中该背板80输出的SGPIO信号的信号线包括一时钟信号线SCLOCK、一同时信号线SLOAD、一数据输入线SDATAIN及一数据输出线SDATAOUT(图未示)。该第一连接器10的第一至第四引脚1-4还与所述控制电路20相连。
该控制电路20用于通过该第一连接器10接收该背板80输出的SGPIO信号,以获取各硬盘的工作状态。该控制电路20还根据各硬盘的工作状态输出对应的指示信号至该指示电路30,以方便用户根据该指示电路30的指示信息判断各硬盘的工作状态。其中该显示电路30可由若干发光二极管(图未示)组成。
该控制电路20包括一主控芯片U1、电阻R7、R13-R16及一晶振电路200。该主控芯片U1的引脚P4.0-P4.3分别与该第一连接器10的第一至第四引脚1-4相连及分别通过电阻R13-R16连接一电源P3V3,以通过该第一连接器10接收该背板80输出的SGPIO信号。该主控芯片U1还用于对接收的SGPIO信号进行分析,以判断各硬盘的工作状态。
该主控芯片U1的引脚P1.0-P1.7及引脚P3.0-P3.7与该指示电路30相连,其中该主控芯片U1的引脚P1.0-P1.7分别输出用于指示该第一至第八硬盘中工作异常的硬盘的指示信号,如该第一硬盘工作异常时,该主控芯片U1的引脚P1.0输出该指示信号;该主控芯片U1的引脚P3.0-P3.7分别输出用于指示该第一至第八硬盘中工作正常的硬盘的指示信号,如当该第二硬盘工作正常时,该主控芯片U1的引脚P3.1输出该指示信号。
本实施方式中,该主控芯片U1还通过其引脚P0.0-P0.7输出包含各硬盘的状态信息的第一状态信号,其中该第一状态信号为并行信号。
该主控芯片U1的重置引脚RST通过电阻R7与该电源P3V3相连,用于控制该主控芯片U1的工作状态。
该晶振电路200包括两电容C4、C6及一晶振X1。该电容C4及C6的第一端接地,第二端分别连接于该晶振X1的第一端、第二端。该晶振X1的第一端、第二端与该主控芯片U1的晶振引脚XTAL1及XTAL2相连。该主控芯片U1的接地引脚VSS接地,电源引脚VDD与该电源P3V3相连。该晶振电路200用于为该主控芯片U1提供时钟信息。
该第一转换电路40用于将该控制电路20输出的并行的第一状态信号转换为对应的串行的第二状态信号。该第一转换电路40包括一转换芯片U2、电阻R8-R12及电容C5。该转换芯片U2的引脚IO0-IO7分别与该主控芯片U1的引脚P0.0-P0.7相连,以接收该第一状态信号。
该转换芯片U2的接地引脚VSS接地,电源引脚VDD与该电源P3V3相连。该转换芯片U2的电源引脚VDD还通过电容C5接地。该转换芯片U2的地址设定引脚A0-A2分别通过电阻R10、R9及R8接地,以设定该转换芯片U2的地址,如设定该转换芯片U2的地址为40H。该转换芯片U2的时钟引脚SCL及数据引脚SDA分别通过电阻R11及电阻R12输出经该转换芯片U2转换后的第二状态信号。
该第二转换电路50用于将该转换芯片U2输出的第二状态信号的电平转换为该IBMC 70所识别的电平。该第二转换电路50包括两场效应管Q1、Q2、六个电阻R1-R6及三个电容C1-C3。
该场效应管Q1的源极S通过该电阻R5与该转换芯片U2的数据引脚SDA相连。该场效应管Q1的栅极G通过该电阻R1与该电源P3V3相连,还通过该电容C2接地。该场效应管Q1的漏极D与该第二连接器60的第一引脚11相连。该场效应管Q2的源极S通过该电阻R6与该转换芯片U2的时钟引脚SCL相连,该场效应管Q2的栅极G通过该电阻R2与该电源P3V3相连,还通过该电容C3接地。该场效应管Q2的漏极D与该第二连接器60的第三引脚13相连。该第二连接器60的第一及第三引脚11、13分别通过该电阻R3、R4与一电源P5V相连。该第二连接器60的第二引脚12接地,第四引脚14与该电源P5V相连,还通过该电容C1接地。
当然,该第二转换电路50可用其他的电平切换芯片替换。在其他实施方式中,当该转换芯片40输出的第二状态信号的电平与该IBMC 70所识别的电平一致时,该第二转换电路50亦可省略。此时,该转换芯片40的时钟引脚SCL、数据引脚SDA分别与该第二连接器60的第一引脚11、第三引脚13相连。
使用时,该控制电路20通过该第一连接器10获取该背板80输出的SGPIO信号,以获取各硬盘的工作状态。当硬盘工作正常时,该主控芯片U1通过引脚P3.0-P3.7中的一个或多个输出对应的指示信号给该指示电路30,以通过该指示电路30(如发光二极管的发光)来指示硬盘工作正常;当存在硬盘工作异常时,该主控芯片U1通过引脚P1.0-P1.7中的一个或多个输出对应的指示信号给该指示电路30,以通过该指示电路30(如发光二极管的不发光)来指示硬盘工作异常。同时 ,该主控芯片U1还通过引脚P0.0-P0.7输出对应各硬盘状态信息的并行的第一状态信号。该第一转换电路40将该并行的第一状态信号转换为串行的第二状态信号,该第二转换电路50将该串行的第二状态信号切换为适合IBMC 70的电平信号并通过该第二连接器60输出至该IBMC 70,以使得IBMC 70接收各硬盘的状态信息,从而当存在硬盘工作异常时,用户可通过该IBMC 70获取对应的硬盘的异常信息。
上述硬盘侦测电路通过将各硬盘的工作信息经过该控制电路20、该第一转换电路40及该第二转换电路50转换之后传输至该IBMC 70,如此使得在硬盘工作异常时,用户可获取对应的硬盘的异常信息,从而大大方便了用户的故障诊断工作。

Claims (8)

1.一种硬盘侦测电路,包括:
一控制电路,用于通过一第一连接器从一背板接收若干硬盘的工作状态信息;该控制电路根据各硬盘的工作状态信息输出并行的第一状态信号;及
一第一转换电路,用于将该并行的第一状态信号转换为串行的第二状态信号,该第一转换电路还通过一第二连接器将该第二状态信号输出至一集成基板管理控制器。
2.如权利要求1所述的硬盘侦测电路,其特征在于:该硬盘侦测电路还包括一第二转换电路,该第二转换电路用于将该串行的第二状态信号电平转换为该集成基板管理控制器所识别的电平。
3.如权利要求2所述的硬盘侦测电路,其特征在于:该硬盘侦测电路还包括一指示电路,该控制电路根据各硬盘的状态信息通过该指示电路指示各硬盘的工作状态。
4.如权利要求3所述的硬盘侦测电路,其特征在于:该控制电路包括一主控芯片,该控制芯片的第一至第四引脚分别与该第一连接器的第一至第四引脚相连,以从该背板接收硬盘的工作状态信息,该主控芯片的第五至第十二引脚与该指示电路相连,用于通过该指示电路指示各硬盘中工作异常的硬盘;该主控芯片的第十三至二十引脚与该指示电路相连,用于通过该指示电路指示各硬盘中工作正常的硬盘;该主控芯片还通过第二十一至第二十八引脚输出该并行的第一状态信号。
5.如权利要求4所述的硬盘侦测电路,其特征在于:该第一转换电路包括一转换芯片,该转换芯片的第一至第八引脚分别与该主控芯片的第二十一至第二十八引脚相连,以接收该主控芯片输出的并行的第一状态信号,该转换芯片的第九与第十引脚用于输出该转换后的串行的第二状态信号。
6.如权利要求5所述的硬盘侦测电路,其特征在于:该第二转换电路包括一第一场效应管及一第二场效应管,该第一场效应管的源极与该转换芯片的第九引脚相连,该第一场效应管的栅极通过一第一电阻与一第一电源相连,该第一场效应管的漏极与该第二连接器的第一引脚相连;该第二场效应管的源极与该转换芯片的第十引脚相连,该第二场效应管的栅极通过一第二电阻与该第一电源相连,该第二场效应管的漏极与该第二连接器的第二引脚相连。
7.如权利要求6所述的硬盘侦测电路,其特征在于:该第一场效应管的栅极还通过一第一电容接地,该第二场效应管的栅极还通过一第二电容接地。
8.如权利要求6所述的硬盘侦测电路,其特征在于:该第二连接器的第一及第二引脚分别通过一第三电阻及一第四电阻与一第二电源相连,该第二连接器的第三引脚接地,该第二连接器的第四引脚与该第二电源相连。
CN201310133514.XA 2013-04-17 2013-04-17 硬盘侦测电路 Expired - Fee Related CN104112461B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201310133514.XA CN104112461B (zh) 2013-04-17 2013-04-17 硬盘侦测电路
TW102114918A TW201506614A (zh) 2013-04-17 2013-04-25 硬碟偵測電路
US14/254,972 US20140313873A1 (en) 2013-04-17 2014-04-17 Detecting apparatus for hard disk drive

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310133514.XA CN104112461B (zh) 2013-04-17 2013-04-17 硬盘侦测电路

Publications (2)

Publication Number Publication Date
CN104112461A true CN104112461A (zh) 2014-10-22
CN104112461B CN104112461B (zh) 2017-01-18

Family

ID=51709218

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310133514.XA Expired - Fee Related CN104112461B (zh) 2013-04-17 2013-04-17 硬盘侦测电路

Country Status (3)

Country Link
US (1) US20140313873A1 (zh)
CN (1) CN104112461B (zh)
TW (1) TW201506614A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI587129B (zh) * 2015-06-03 2017-06-11 英業達股份有限公司 硬碟重置裝置
CN112579366A (zh) * 2019-09-27 2021-03-30 鸿富锦精密电子(天津)有限公司 硬盘在位检测系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200828024A (en) * 2006-12-21 2008-07-01 Mitac Int Corp Storage enclosure control system and chip thereof
CN102467425A (zh) * 2010-11-05 2012-05-23 英业达股份有限公司 利用基板管理控制器取得储存装置故障信号的方法
TW201222246A (en) * 2010-11-30 2012-06-01 Inventec Corp Computer chassis system and hard disk status display method thereof

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100462069B1 (ko) * 2000-12-21 2004-12-17 엘지전자 주식회사 인터넷 텔레포니 게이트웨이 시스템에서 상태 관리 방법
US7490176B2 (en) * 2007-02-15 2009-02-10 Inventec Corporation Serial attached SCSI backplane and detection system thereof
US8386689B2 (en) * 2010-08-13 2013-02-26 Hewlett-Packard Development Company, L.P. Interface adapter systems and methods
US8443114B2 (en) * 2010-12-09 2013-05-14 Dell Products, Lp System and method for mapping a logical drive status to a physical drive status for multiple storage drives having different storage technologies within a server

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200828024A (en) * 2006-12-21 2008-07-01 Mitac Int Corp Storage enclosure control system and chip thereof
CN102467425A (zh) * 2010-11-05 2012-05-23 英业达股份有限公司 利用基板管理控制器取得储存装置故障信号的方法
TW201222246A (en) * 2010-11-30 2012-06-01 Inventec Corp Computer chassis system and hard disk status display method thereof

Also Published As

Publication number Publication date
CN104112461B (zh) 2017-01-18
US20140313873A1 (en) 2014-10-23
TW201506614A (zh) 2015-02-16

Similar Documents

Publication Publication Date Title
CN103092737A (zh) 具有固态硬盘速率指示功能的电脑系统
CN105302755A (zh) 一种具有监控功能的pcie板卡及其监控方法
US8081730B2 (en) Monitoring device for connectors
CN103138971A (zh) 服务器机柜系统
CN103076530A (zh) Cmos芯片自动开短路测试系统及测试方法
TW201514708A (zh) I 2 c匯流排監控裝置
CN203673003U (zh) 一种多芯线缆自动测试仪
CN103313459A (zh) 指示灯控制装置
TW201248399A (en) Test card and mother board monitoring system
CN104731686A (zh) 指示灯控制系统及电子装置
CN202177894U (zh) 主板故障诊断卡
CN107505911A (zh) 数据采集系统及电力设备监控系统
CN201984469U (zh) 主板bios故障调试卡
CN104112461A (zh) 硬盘侦测电路
CN109168093B (zh) Odn上光纤端口的定位管理装置及方法
TWI576694B (zh) 硬碟運行狀態檢測系統
JP2012027906A (ja) 指示ランプ制御装置
CN103149468A (zh) 一种电子元器件参数测试装置
CN202025058U (zh) 基于无线的数显二次电缆芯对准仪
CN108710318A (zh) 一种计算机系统监控电路
CN203084716U (zh) 基于固态硬盘的转接板
CN102890650A (zh) 电子设备运行状况指示电路
CN103164313A (zh) 调试系统及方法
CN203054149U (zh) Cmos芯片自动开短路测试系统
CN104750583A (zh) 主板上电时序诊断电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20180228

Address after: Haiyun Binhai Economic and Technological Development Zone, Tianjin City, No. 80 300457 Street

Patentee after: Hongfujin Precision Electronics (Tianjin) Co., Ltd.

Address before: Haiyun Binhai Economic and Technological Development Zone, Tianjin City, No. 80 300457 Street

Co-patentee before: Hon Hai Precision Industry Co., Ltd.

Patentee before: Hongfujin Precision Electronics (Tianjin) Co., Ltd.

TR01 Transfer of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170118

Termination date: 20180417

CF01 Termination of patent right due to non-payment of annual fee