CN103973222B - 压控振荡电路及相关的偏压电路 - Google Patents
压控振荡电路及相关的偏压电路 Download PDFInfo
- Publication number
- CN103973222B CN103973222B CN201310037738.0A CN201310037738A CN103973222B CN 103973222 B CN103973222 B CN 103973222B CN 201310037738 A CN201310037738 A CN 201310037738A CN 103973222 B CN103973222 B CN 103973222B
- Authority
- CN
- China
- Prior art keywords
- circuit
- transistor
- switch
- signal
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Abstract
本发明公开一种压控振荡电路及相关的偏压电路。本发明一个实施例的压控振荡电路,包含有第一晶体管、第二晶体管、环状振荡电路、反馈电路及偏压电路。环状振荡电路耦接于第一晶体管和第二晶体管之间,以产生振荡信号。反馈电路会依据振荡信号和参考信号而产生第一控制信号,以设置第二晶体管的运作状态。偏压电路会依据第一控制信号而产生第二控制信号,以调整第一晶体管的运作状态。在上述的实施例中,压控振荡电路不但能够降低供电端所造成的噪声,并且能够藉由调整第一晶体管和第二晶体管的运作状态,而降低振荡信号的振幅所受到的限制。
Description
技术领域
本发明有关压控振荡电路,尤指一种可降低输出噪声的压控振荡电路及相关的偏压电路。
背景技术
压控振荡电路(voltage controlled oscillator,VCO)可以藉由调整输入电压的方式,而产生所需频率的振荡信号。因此,压控振荡电路常常用来提供其他电路所需的振荡信号,例如,锁相回路(phase lock loop)等。
然而,供电端的噪声常会耦合至压控振荡电路,使得压控振荡电路所产生的振荡信号具有不必要的噪声,而造成后级电路受到噪声的影响而降低运作的效能。
在某些技术方案中,藉由在供电端与压控振荡电路之间耦接晶体管,以降低供电端耦合至压控振荡电路的噪声。然而,当使用固定的电压控制晶体管时,会使振荡信号的振幅受到限制。另一方面,当使用变动的电压控制晶体管时,虽然能够使振荡信号的振幅能够较不受到限制,但是却会产生额外的噪声。
发明内容
有鉴于此,如何降低压控振荡电路输出的振荡信号的噪声,并且能够降低振荡信号的振幅所受到的限制,实为业界有待解决的问题。
本发明提供一种压控振荡电路的实施例,其包含:一第一晶体管,包含用于耦接一第一电位的一第一端;一第二晶体管,包含用于耦接一第二电位的一第一端;一环状振荡电路,耦接于该第一晶体管的一第二端与该第二晶体管的一第二端之间,以产生一振荡信号;一反馈电路,耦接于该环状振荡电路及该第二晶体管的一控制端,设置成依据一参考信号以及该振荡信号而产生一第一控制信号,并且以该第一控制信号设置该第二晶体管的运作状态;以及一偏压电路,耦接于该反馈电路及该第一晶体管的一控制端,设置成依据该第一控制信号而产生一第二控制信号,以设置该第一晶体管的运作状态;其中当该反馈电路调升该第一控制信号时,该偏压电路调降该第二控制信号;并且该第一晶体管的该控制端通过一电容而耦接于该第一电位。
本发明另提供一种偏压电路的实施例,其包含:一第一晶体管,包含用于耦接一第一电位的一第一端;一第二晶体管,包含用于耦接一第二电位的一第一端;一环状振荡电路,耦接于该第一晶体管的一第二端与该第二晶体管的一第二端之间,以产生一振荡信号;一反馈电路,耦接于该环状振荡电路及该第二晶体管的一控制端,设置成依据一参考信号以及该振荡信号而产生一第一控制信号,以设置该第二晶体管的运作状态;以及一偏压电路,耦接于该反馈电路及该第一晶体管的一控制端,设置成依据该第一控制信号而产生一第二控制信号,以设置该第一晶体管的运作状态;其中当该反馈电路调升该第一控制信号时,该偏压电路调降该第二控制信号;当该反馈电路调降该第一控制信号时,该偏压电路调升该第二控制信号;并且该第一晶体管的该控制端通过一电容而耦接于该第一电位。
本发明另提供一种偏压电路的实施例,用以设置一压控振荡电路的运作状态,该压控振荡电路包含一第一晶体管、一第二晶体管、一环状振荡电路及一反馈电路,该第一晶体管包含用于耦接一第一电位的一第一端,该第二晶体管包含用于耦接一第二电位的一第一端,该环状振荡电路耦接于该第一晶体管的一第二端与该第二晶体管的一第二端之间,以产生一振荡信号,该反馈电路耦接于该环状振荡电路及该第二晶体管的一控制端,设置成依据一参考信号以及该振荡信号而产生一电压调升信号以及一第一控制信号,并且以该第一控制信号设置该第二晶体管的运作状态,该偏压电路包含:一第一跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第一跨导运算放大电路的该第一输入端用于接收一共模信号,该第一跨导运算放大电路的该第二输入端耦接于该第一晶体管的一控制端,该第一跨导运算放大电路的该输出端通过一第一开关而耦接于该第一晶体管的该控制端;以及一第二跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第二跨导运算放大电路的该第一输入端用于接收该共模信号,该第二跨导运算放大电路的该第二输入端耦接于该反馈电路以接收该第一控制信号,该第二跨导运算放大电路的该输出端通过一第二开关而耦接于该第二晶体管的一控制端;其中该第一开关及该第二开关依据该电压调升信号而呈现导通或不导通状态,而于该第一晶体管的该控制端产生该第二控制信号;当该反馈电路调升该第一控制信号时,该偏压电路调降该第二控制信号;并且该第一晶体管的该控制端通过一电容而耦接于该第一电位。
本发明另提供一种偏压电路的实施例,用以设置一压控振荡电路的运作状态,该压控振荡电路包含一第一晶体管、一第二晶体管、一环状振荡电路及一反馈电路,该第一晶体管包含用于耦接一第一电位的一第一端,该第二晶体管包含用于耦接一第二电位的一第一端,该环状振荡电路耦接于该第一晶体管的一第二端与该第二晶体管的一第二端之间,以产生一振荡信号,该反馈电路耦接于该环状振荡电路及该第二晶体管的一控制端,设置成依据一参考信号以及该振荡信号而产生一第一控制信号,并且以该第一控制信号设置该第二晶体管的运作状态,该偏压电路包含:一第三跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第三跨导运算放大电路的该第一输入端用于接收一共模信号,该第三跨导运算放大电路的该第二输入端通过一第三开关耦接于该第一晶体管的该控制端、且通过一第四开关耦接于该反馈电路以接收该第一控制信号,该第三跨导运算放大电路的该输出端通过一第五开关耦接于该第一晶体管的该控制端、且通过一第六开关耦接于该第二晶体管的一控制端;以及一第四跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第四跨导运算放大电路的该第一输入端用于接收该共模信号,该第四跨导运算放大电路的该第二输入端通过一第七开关耦接于该反馈电路以接收该第一控制信号、且通过一第八开关耦接于该第一晶体管的该控制端,该第四跨导运算放大电路的该输出端通过一第九开关耦接于该第二晶体管的该控制端、且通过一第十开关耦接于该第一晶体管的该控制端;其中该第三开关、该第五开关、该第七开关及该第九开关会依据一第一开关控制信号而呈现导通或不导通状态,且该第四开关、该第六开关、该第八开关及该第十开关会依据一第二开关控制信号而呈现导通或不导通状态;当该反馈电路调升该第一控制信号时,该偏压电路调降该第二控制信号,当该反馈电路调降该第一控制信号时,该偏压电路调升该第二控制信号;并且该第一晶体管的该控制端通过一电容而耦接于该第一电位。
上述实施例的优点之一是压控振荡电路不但能够降低振荡信号的噪声,并且还能降低振荡信号的电压范围所受到的限制。本发明的其他优点将藉由以下的说明和附图进行更详细的解说。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。
图1为本发明一实施例的压控振荡电路简化后的功能方块图。
图2为图1的偏压电路的一实施例简化后的电路图。
图3为本发明另一实施例的压控振荡电路简化后的功能方块图。
图4是图3的偏压电路的一实施例简化后的电路图。
具体实施方式
以下将配合相关附图来说明本发明的实施例。在附图中,相同的标号表示相同或类似的元件或流程步骤。
图1为本发明一实施例的压控振荡电路100简化后的功能方块图。压控振荡电路100包含有第一晶体管110、第二晶体管120、环状振荡电路(ringoscillator)130、反馈电路140、偏压电路150及电容160。为了使图面简明而易于说明,压控振荡电路100中的其他元件和连接关系并未绘示于图1中。
在本实施例中,晶体管110的第一端用于耦接于第一电位V1,晶体管120的第一端用于耦接于第二电位V2,环状振荡电路130耦接于晶体管110的第二端与晶体管120的第二端之间。反馈电路140耦接于环状振荡电路130、偏压电路150及晶体管120的控制端(例如,BJT晶体管的基极或MOS晶体管的栅极等)。偏压电路150耦接于反馈电路140及晶体管110的控制端。此外,电容160耦接于电位V1及晶体管110的控制端之间,以降低电位V1耦合至振荡信号OSC的噪声。
晶体管110和120会分别依据第一控制信号VLPF及第二控制信号VBASP的信号位准而运作于所需的状态,使环状振荡电路130的两端能够接收到所需的电压信号及/或使环状振荡电路130导通所需的电流信号。因此,环状振荡电路130能够依据晶体管110和120的运作状态而产生所需频率的振荡信号OSC。在某些实施例中,环状振荡电路130可采用奇数个反相器(inverter)组合而成,环状振荡电路130也可以采用全差动式(fully differential)压控振荡电路等架构实施。
在本实施例中,反馈电路140包含有相位频率侦测电路(phase frequencydetect circuit)141、第一电荷泵电路(charge pump circuit)143、以及由电阻145、电容147和149所组成的滤波电路。
相位频率侦测电路141会依据参考信号Ref与振荡信号OSC的差值(例如,相位差值及/或频率差值等)而产生电压调升信号dUP和电压调降信号dDN。例如,相位频率侦测电路141可以采用信号处理器、滤波电路及/或数字或模拟的电路元件的方式实施,以产生所需的电压调升信号dUP和电压调降信号dDN。
电荷泵电路143耦接于相位频率侦测电路141,会依据电压调升信号dUP以及电压调降信号dDN而产生控制信号VLPF,以设置晶体管120的运作状态。例如,在一实施例中,当振荡信号OSC的频率低于所需的频率时,相位频率侦测电路141会依据参考信号Ref与振荡信号OSC而产生所需的电压调升信号dUP和电压调降信号dDN,以调升控制信号VLPF的信号位准,而能够增加环状振荡电路130所产生的振荡信号OSC的频率。在另一实施例中,当电荷泵电路143调降控制信号VLPF的信号位准时,则能降低环状振荡电路130所产生的振荡信号OSC的频率。
在上述的实施例中,相位频率侦测电路141所产生的电压调升信号dUP和电压调降信号dDN可以采用各种合适的格式实施。例如,在一实施例中,相位频率侦测电路141可以将电压调升信号dUP设置为有效(active,例如,高电位),并将电压调降信号dDN设置为无效(active,例如,低电位),而使电荷泵电路143调升控制信号VLPF的信号位准。相位频率侦测电路141还可以将电压调升信号dUP设置为无效,并将电压调降信号dDN设置为有效,而使电荷泵电路143调降控制信号VLPF的信号位准
在另一实施例中,相位频率侦测电路141可以将电压调升信号dUP的有效时间设置为大于电压调降信号dDN的有效时间,使电荷泵电路143调升控制信号VLPF的信号位准。相位频率侦测电路141还可以将电压调升信号dUP的有效时间设置为小于电压调降信号dDN的有效时间,使电荷泵电路143调降控制信号VLPF的信号位准。
在本实施例中,电阻145、电容147和149所组成的滤波电路耦接于电位V3、电荷泵电路143及晶体管120的控制端之间,而能降低控制信号VLPF的噪声。在其他实施例中,滤波电路也可以采用其他的主动及/或被动的电路元件实施。
偏压电路150会依据电压调升信号dUP以及控制信号VLPF,而于晶体管110的控制端调整控制信号VBASP的信号位准,以设置晶体管110的运作状态。
图2为图1的偏压电路150简化后的电路图。在图2的实施例中,偏压电路150为共模反馈电路的架构。偏压电路150包含有第一跨导运算放大电路(operational transconductance amplifier circuit)210和第二跨导运算放大电路230。
跨导运算放大电路210包含有第一输入端、第二输入端及一输出端,跨导运算放大电路210的第一输入端用于接收共模信号VCM,跨导运算放大电路210的第二输入端耦接于晶体管110的控制端,且跨导运算放大电路210的输出端通过第一开关201耦接于晶体管110的控制端。
跨导运算放大电路230包含有第一输入端、第二输入端及一输出端,跨导运算放大电路230的第一输入端用于接收共模信号VCM,跨导运算放大电路230的第二输入端耦接于反馈电路140以接收控制信号VLPF,且跨导运算放大电路230的输出端通过第二开关202而耦接于晶体管120的控制端。
在本实施例中,开关201和202会依据电压调升信号dUP而呈现导通或不导通状态。在其他实施例中,开关201和202也可以设置为依据电压调降信号dDN而呈现导通或不导通状态。
在一实施例中,当电压调升信号dUP使开关201和202导通时(例如,电压调升信号dUP为高电位),控制信号VBASP=2×VCM-VLPF。因此,当反馈电路140调升控制信号VLPF时,偏压电路150也会对应地调降控制信号VBASP。此外,在另一实施例中,当反馈电路140调降控制信号VLPF时,偏压电路150也会对应地升降控制信号VBASP。
在上述的本实施例中,压控振荡电路100藉由将晶体管110耦接于电位V1和环状振荡电路130之间,以降低电位V1耦合至振荡信号OSC的噪声。此外,压控振荡电路100会依据控制信号VLPF和电压调升信号dUP来调整控制信号VBASP,使控制信号VBASP随着控制信号VLPF的信号位准而进行对应的调整。压控振荡电路100分别使用控制信号VBASP和VLPF来设置晶体管110和120的运作状态,而能够使振荡信号OSC的振幅不会因为晶体管110耦接于固定的电位而受到限制。
图3为本发明另一实施例的压控振荡电路300简化后的功能方块图。压控振荡电路300与前述的压控振荡电路100类似,主要差别在于偏压电路350会依据第一开关控制信号dCK、第二开关控制信号dCKB及控制信号VLPF而产生控制信号VBASP。
在前述压控振荡电路100中,相同标号的功能方块的实施方式、运作方式、以及相关功效的说明,也适用于压控振荡电路300的各个对应的功能方块,为简明起见,在此不重复叙述。以下将以图3搭配图4来进一步说明偏压电路350的运作方式。
图4是图3的偏压电路350简化后的电路图。在图4的实施例中,偏压电路350设置成依据共模信号VCM、开关控制信号dCK、开关控制信号dCKB以及控制信号VLPF而调整产生控制信号VBASP。偏压电路350包含有第三跨导运算放大电路410、第四跨导运算放大电路430及开关401~408。
跨导运算放大电路410包含有第一输入端、第二输入端及一输出端,跨导运算放大电路410的第一输入端用于接收共模信号VCM。跨导运算放大电路410的第二输入端通过第三开关401耦接于晶体管110的控制端,并且通过第四开关402耦接于反馈电路140以接收控制信号VLPF。跨导运算放大电路410的输出端通过第五开关403耦接于晶体管110的控制端,并且通过第六开关404耦接于晶体管120的控制端。
跨导运算放大电路430包含有第一输入端、第二输入端及一输出端,跨导运算放大电路430的第一输入端用于接收共模信号VCM。跨导运算放大电路430的第二输入端通过第七开关405耦接于反馈电路140以接收控制信号VLPF,并且通过第八开关406耦接于晶体管110的控制端。跨导运算放大电路430的输出端通过第九开关407耦接于晶体管120的控制端,并且通过第十开关408耦接于晶体管110的控制端。
在本实施例中,开关401、403、405和407会依据开关控制信号dCK而呈现导通或不导通状态,且开关402、404、406和408会依据开关控制信号dCKB而呈现导通或不导通状态。
在一实施例中,将开关控制信号dCK和dCKB设置为互为反相的信号,例如,当开关控制信号dCK为高电位时,开关控制信号dCK为低电位,而当开关控制信号dCK为低电位时,开关控制信号dCK为高电位。例如,可以使用参考信号产生电路(未绘示于图3和4)产生适当频率的开关控制信号dCK,再使用反相电路(未绘示于图3和4)将开关控制信号dCK进行反相而产生开关控制信号dCKB。在另一实施例中,也可以使用参考信号产生电路(未绘示于图3和4)分别产生适当频率的开关控制信号dCK和dCKB。
在偏压电路350中,跨导运算放大电路410、跨导运算放大电路430及/或开关401~408可能因为制程上的瑕疵或是电路不匹配等原因,而造成控制信号VBASP具有偏差,而影响系统的效能。在图4的实施例中,可以藉由使用开关控制信号dCK导通开关401、403、405和407以调整控制信号VBASP,并且藉由使用开关控制信号dCKB导通开关402、404、406和408以调整控制信号VBASP。因此,可以降低因为制程瑕疵或是电路不匹配等原因所造成的偏差,而能更准确地提供所需的控制信号VBASP。在较佳的实施例中,开关控制信号dCK和dCKB的工作周期(duty cycle)皆设置为50%,而能更准确地提供所需的控制信号VBASP。
在一实施例中,当开关控制信号dCK使开关401、403、405和407导通时(例如,开关控制信号dCK为高电位),控制信号VBASP=2×VCM-VLPF。此外,当开关控制信号dCKB使开关402、404、406和408导通时(例如,开关控制信号dCKB为高电位),控制信号VBASP=2×VCM-VLPF。因此,当反馈电路140调升控制信号VLPF时,偏压电路150也会对应地调降控制信号VBASP,而当反馈电路140调降控制信号VLPF时,偏压电路150也会对应地调升控制信号VBASP。
在上述的本实施例中,压控振荡电路300藉由将晶体管110耦接于电位V1和环状振荡电路130之间,以降低电位V1耦合至振荡信号OSC的噪声。此外,压控振荡电路300会依据控制信号VLPF、开关控制信号dCK及开关控制信号dCKB来产生控制信号VBASP,使控制信号VBASP随着控制信号VLPF的信号位准而进行对应的调整。压控振荡电路300分别使用控制信号VBASP和VLPF来设置晶体管110和120的运作状态,而能够使振荡信号OSC的振幅不会因为晶体管110耦接于固定的电位而受到限制。
在上述的实施例中,压控振荡电路100和300中的功能模块可分别使用多个电路元件来实施,或者多个功能模块也可整合于单一电路元件。例如,可将反馈电路140或电容160等元件分别设置于压控振荡电路100和300的内部或外部。
在上述的实施例中,电位V1~V3可以依据不同的设计考虑而分别设置为相同或不同的适当的电位。例如,将电位V1设置为5V,并将电位V2和V3则设置为接地端的电位。
在上述的实施例中,共模信号VCM可以设置为电位V1的1/2,使振荡信号OSC的振幅能够有较大的范围。
在上述的实施例中,晶体管110和120可以分别设置为相同或不同的晶体管。例如,晶体管110可以采用PMOS晶体管,而晶体管120可以采用NMOS晶体管。
在说明书及申请专利范围中使用的「电压信号」一词在实作上可用电流形式来实施,而「电流信号」一词在实作上也可用电压形式来实施。
在上述的实施例中,不但采用晶体管110和电容160来降低电位V1所造成的噪声,并且当用来设置晶体管120的控制信号VLPF改变时,偏压电路150和350会对应地调整用来设置晶体管110的控制信号VBASP,而对应地调整晶体管110及120的运作状态,因此能够降低振荡信号OSC的电压范围所受到的限制。
此外,在图4的实施例中,藉由使用开关控制信号dCK和dCKB的方式设置跨导运算放大电路410和430的连接方式,而能够提供更准确的控制信号VBASP。
在说明书及申请专利范围中使用了某些词汇来指称特定的元件。然而,所属技术领域的技术人员应可理解,同样的元件可能会用不同的名词来称呼。说明书及申请专利范围并不以名称的差异作为区分元件的方式,而是以元件在功能上的差异来作为区分的基准。在说明书及申请专利范围所提及的「包含」为开放式的用语,故应解释成「包含但不限定于」。另外,「耦接」在此包含任何直接及间接的连接手段。因此,若文中描述第一元件耦接于第二元件,则代表第一元件可通过电性连接或无线传输、光学传输等信号连接方式而直接地连接于第二元件,或者通过其他元件或连接手段间接地电性或信号连接至该第二元件。
在此所使用的「及/或」的描述方式,包含所列举的其中之一或多个项目的任意组合。另外,除非说明书中特别指明,否则任何单数格的用语都同时包含复数格的涵义。
以上所述仅为本申请的实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包括在本申请的权利要求范围之内。
Claims (10)
1.一种压控振荡电路,其特征在于,包含:
一第一晶体管,包含用于耦接一第一电位的一第一端;
一第二晶体管,包含用于耦接一第二电位的一第一端;
一环状振荡电路,耦接于该第一晶体管的一第二端与该第二晶体管的一第二端之间,以产生一振荡信号;
一反馈电路,耦接于该环状振荡电路及该第二晶体管的一控制端,设置成依据一参考信号以及该振荡信号而产生一第一控制信号,并且以该第一控制信号设置该第二晶体管的运作状态;以及
一偏压电路,耦接于该反馈电路及该第一晶体管的一控制端,设置成依据该第一控制信号而产生一第二控制信号,以设置该第一晶体管的运作状态;
其中当该反馈电路调升该第一控制信号时,该偏压电路调降该第二控制信号;并且该第一晶体管的该控制端通过一电容而耦接于该第一电位;
其中该偏压电路包含:
一第一跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第一跨导运算放大电路的该第一输入端用于接收一共模信号,该第一跨导运算放大电路的该第二输入端耦接于该第一晶体管的该控制端,该第一跨导运算放大电路的该输出端通过一第一开关而耦接于该第一晶体管的该控制端;以及
一第二跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第二跨导运算放大电路的该第一输入端用于接收该共模信号,该第二跨导运算放大电路的该第二输入端耦接于该反馈电路以接收该第一控制信号,该第二跨导运算放大电路的该输出端通过一第二开关而耦接于该第二晶体管的一控制端;
其中该第一开关及该第二开关依据一电压调升信号而呈现导通或不导通状态,而于该第一晶体管的该控制端产生该第二控制信号。
2.如权利要求1的压控振荡电路,其特征在于,该反馈电路另产生该电压调升信号,并且该反馈电路依据该电压调升信号及该第一控制信号而产生该第二控制信号,以设置该第一晶体管的运作状态。
3.如权利要求1的压控振荡电路,其特征在于,该第二控制信号等于两倍的该共模信号减去该第一控制信号。
4.一种压控振荡电路,其特征在于,包含:
一第一晶体管,包含用于耦接一第一电位的一第一端;
一第二晶体管,包含用于耦接一第二电位的一第一端;
一环状振荡电路,耦接于该第一晶体管的一第二端与该第二晶体管的一第二端之间,以产生一振荡信号;
一反馈电路,耦接于该环状振荡电路及该第二晶体管的一控制端,设置成依据一参考信号以及该振荡信号而产生一第一控制信号,并且以该第一控制信号设置该第二晶体管的运作状态;以及
一偏压电路,耦接于该反馈电路及该第一晶体管的一控制端,设置成依据该第一控制信号而产生一第二控制信号,以设置该第一晶体管的运作状态;
其中当该反馈电路调升该第一控制信号时,该偏压电路调降该第二控制信号;当该反馈电路调降该第一控制信号时,该偏压电路调升该第二控制信号;并且该第一晶体管的该控制端通过一电容而耦接于该第一电位;
其中该偏压电路包含:
一第三跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第三跨导运算放大电路的该第一输入端用于接收一共模信号,该第三跨导运算放大电路的该第二输入端通过一第三开关耦接于该第一晶体管的该控制端、且通过一第四开关耦接于该反馈电路以接收该第一控制信号,该第三跨导运算放大电路的该输出端通过一第五开关耦接于该第一晶体管的该控制端、且通过一第六开关耦接于该第二晶体管的一控制端;以及
一第四跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第四跨导运算放大电路的该第一输入端用于接收该共模信号,该第四跨导运算放大电路的该第二输入端通过一第七开关耦接于该反馈电路以接收该第一控制信号、且通过一第八开关耦接于该第一晶体管的该控制端,该第四跨导运算放大电路的该输出端通过一第九开关耦接于该第二晶体管的该控制端、且通过一第十开关耦接于该第一晶体管的该控制端;
其中该第三开关、该第五开关、该第七开关及该第九开关会依据一第一开关控制信号而呈现导通或不导通状态,且该第四开关、该第六开关、该第八开关及该第十开关会依据一第二开关控制信号而呈现导通或不导通状态。
5.如权利要求4的压控振荡电路,其特征在于,该反馈电路另产生该第一开关控制信号及该第二开关控制信号,并且该反馈电路依据该第一开关控制信号、该第二开关控制信号及该第一控制信号而产生该第二控制信号,以设置该第一晶体管的运作状态。
6.如权利要求5的压控振荡电路,其特征在于,该第一开关控制信号与该第二开关控制信号互为反相,并且该第一开关控制信号与该第二开关控制信号的工作周期皆为50%。
7.如权利要求4的压控振荡电路,其特征在于,该第二控制信号等于两倍的该共模信号减去该第一控制信号。
8.一种偏压电路,用以设置一压控振荡电路的运作状态,其特征在于,该压控振荡电路包含一第一晶体管、一第二晶体管、一环状振荡电路及一反馈电路,该第一晶体管包含用于耦接一第一电位的一第一端,该第二晶体管包含用于耦接一第二电位的一第一端,该环状振荡电路耦接于该第一晶体管的一第二端与该第二晶体管的一第二端之间,以产生一振荡信号,该反馈电路耦接于该环状振荡电路及该第二晶体管的一控制端,设置成依据一参考信号以及该振荡信号而产生一电压调升信号以及一第一控制信号,并且以该第一控制信号设置该第二晶体管的运作状态,该偏压电路包含:
一第一跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第一跨导运算放大电路的该第一输入端用于接收一共模信号,该第一跨导运算放大电路的该第二输入端耦接于该第一晶体管的一控制端,该第一跨导运算放大电路的该输出端通过一第一开关而耦接于该第一晶体管的该控制端;以及
一第二跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第二跨导运算放大电路的该第一输入端用于接收该共模信号,该第二跨导运算放大电路的该第二输入端耦接于该反馈电路以接收该第一控制信号,该第二跨导运算放大电路的该输出端通过一第二开关而耦接于该第二晶体管的一控制端;
其中该第一开关及该第二开关依据该电压调升信号而呈现导通或不导通状态,而于该第一晶体管的该控制端产生一第二控制信号;当该反馈电路调升该第一控制信号时,该偏压电路调降该第二控制信号;并且该第一晶体管的该控制端通过一电容而耦接于该第一电位。
9.一种偏压电路,用以设置一压控振荡电路的运作状态,其特征在于,该压控振荡电路包含一第一晶体管、一第二晶体管、一环状振荡电路及一反馈电路,该第一晶体管包含用于耦接一第一电位的一第一端,该第二晶体管包含用于耦接一第二电位的一第一端,该环状振荡电路耦接于该第一晶体管的一第二端与该第二晶体管的一第二端之间,以产生一振荡信号,该反馈电路耦接于该环状振荡电路及该第二晶体管的一控制端,设置成依据一参考信号以及该振荡信号而产生一第一控制信号,并且以该第一控制信号设置该第二晶体管的运作状态,该偏压电路包含:
一第三跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第三跨导运算放大电路的该第一输入端用于接收一共模信号,该第三跨导运算放大电路的该第二输入端通过一第三开关耦接于该第一晶体管的该控制端、且通过一第四开关耦接于该反馈电路以接收该第一控制信号,该第三跨导运算放大电路的该输出端通过一第五开关耦接于该第一晶体管的一控制端、且通过一第六开关耦接于该第二晶体管的一控制端;以及
一第四跨导运算放大电路,包含一第一输入端、一第二输入端及一输出端,该第四跨导运算放大电路的该第一输入端用于接收该共模信号,该第四跨导运算放大电路的该第二输入端通过一第七开关耦接于该反馈电路以接收该第一控制信号、且通过一第八开关耦接于该第一晶体管的该控制端,该第四跨导运算放大电路的该输出端通过一第九开关耦接于该第二晶体管的该控制端、且通过一第十开关耦接于该第一晶体管的该控制端;
其中该第三开关、该第五开关、该第七开关及该第九开关会依据一第一开关控制信号而呈现导通或不导通状态,且该第四开关、该第六开关、该第八开关及该第十开关会依据一第二开关控制信号而呈现导通或不导通状态;当该反馈电路调升该第一控制信号时,该偏压电路调降一第二控制信号,当该反馈电路调降该第一控制信号时,该偏压电路调升该第二控制信号;并且该第一晶体管的该控制端通过一电容而耦接于该第一电位。
10.如权利要求9的偏压电路,其特征在于,该第一开关控制信号与该第二开关控制信号互为反相,并且该第一开关控制信号与该第二开关控制信号的工作周期皆为50%。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310037738.0A CN103973222B (zh) | 2013-01-31 | 2013-01-31 | 压控振荡电路及相关的偏压电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310037738.0A CN103973222B (zh) | 2013-01-31 | 2013-01-31 | 压控振荡电路及相关的偏压电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103973222A CN103973222A (zh) | 2014-08-06 |
CN103973222B true CN103973222B (zh) | 2016-12-28 |
Family
ID=51242349
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310037738.0A Expired - Fee Related CN103973222B (zh) | 2013-01-31 | 2013-01-31 | 压控振荡电路及相关的偏压电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103973222B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114337548A (zh) * | 2021-12-31 | 2022-04-12 | 合肥市芯海电子科技有限公司 | 晶体振荡电路、集成电路及电子设备 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1295380A (zh) * | 1999-11-05 | 2001-05-16 | 威盛电子股份有限公司 | 低时钟馈穿充电泵浦电路 |
CN101588178A (zh) * | 2008-05-23 | 2009-11-25 | 中芯国际集成电路制造(上海)有限公司 | 自偏置锁相环 |
CN101588165A (zh) * | 2008-05-21 | 2009-11-25 | 联发科技股份有限公司 | 压控振荡器以及相位与频率锁定回路电路 |
TW201228215A (en) * | 2010-12-24 | 2012-07-01 | Via Tech Inc | Voltage control oscillator |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7541881B2 (en) * | 2006-02-23 | 2009-06-02 | International Business Machines Corporation | Power supply noise insensitive charge pump, loop filter, VCO control, and VCO |
-
2013
- 2013-01-31 CN CN201310037738.0A patent/CN103973222B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1295380A (zh) * | 1999-11-05 | 2001-05-16 | 威盛电子股份有限公司 | 低时钟馈穿充电泵浦电路 |
CN101588165A (zh) * | 2008-05-21 | 2009-11-25 | 联发科技股份有限公司 | 压控振荡器以及相位与频率锁定回路电路 |
CN101588178A (zh) * | 2008-05-23 | 2009-11-25 | 中芯国际集成电路制造(上海)有限公司 | 自偏置锁相环 |
TW201228215A (en) * | 2010-12-24 | 2012-07-01 | Via Tech Inc | Voltage control oscillator |
Also Published As
Publication number | Publication date |
---|---|
CN103973222A (zh) | 2014-08-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN205385473U (zh) | 一种延迟模块和多路环形振荡器 | |
CN201563109U (zh) | 数控振荡器 | |
CN106209083B (zh) | 环形振荡电路和环形振荡器 | |
CN103944515B (zh) | 用于数字控制的振荡器的频率调谐和步控制的方法和设备 | |
CN202889288U (zh) | 基于cmos工艺实现的高精度片上时钟振荡器 | |
CN105187030B (zh) | 振荡器 | |
EP3477860A1 (en) | Comparator and relaxation oscillator | |
CN103163933B (zh) | 一种电流镜像电路 | |
CN103078631B (zh) | 晶体振荡器 | |
CN104166420B (zh) | 能隙电压参考电路 | |
CN104104331B (zh) | 跨导增强电路单元及晶体振荡器电路 | |
CN103973222B (zh) | 压控振荡电路及相关的偏压电路 | |
CN103368500A (zh) | 用于生成时钟信号的振荡器电路 | |
Aggarwal | Novel canonic current mode DDCC based SRCO synthesized using a genetic algorithm | |
US20180006553A1 (en) | Impedance Circuit for a Charge Pump Arrangement and Charge Pump Arrangement | |
Kumar et al. | DVCC-Based Single Element Frequenz 61 (2007) 5-6 Controlled Oscillators Using All-Grounded Components and Simultaneous Current-Voltage Mode Outputs | |
CN105577119B (zh) | 交叉耦合振荡器排列、集成电路以及电子设备 | |
US7768358B2 (en) | Oscillatory signal output circuit for capacitive coupling an oscillating signal with bias voltage applied | |
CN103414466A (zh) | 一种高速的环形压控振荡器 | |
CN214380843U (zh) | 低频振荡电路、振荡器、电源及电子设备 | |
CN103259984A (zh) | Cmos电荷泵电路 | |
CN102882471A (zh) | 基于cmos工艺实现的高精度片上时钟振荡器 | |
CN203504497U (zh) | 一种低功耗、低抖动、宽工作范围的晶体振荡器电路 | |
JP2013062755A (ja) | 半導体装置 | |
CN106209029B (zh) | 环形振荡器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20161228 Termination date: 20190131 |