CN103888221A - 基线飘移补偿方法、基线纠正模块及其以太网收发器 - Google Patents
基线飘移补偿方法、基线纠正模块及其以太网收发器 Download PDFInfo
- Publication number
- CN103888221A CN103888221A CN201410105145.8A CN201410105145A CN103888221A CN 103888221 A CN103888221 A CN 103888221A CN 201410105145 A CN201410105145 A CN 201410105145A CN 103888221 A CN103888221 A CN 103888221A
- Authority
- CN
- China
- Prior art keywords
- signal
- correction
- baseline
- correction signal
- output grouping
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/50—Testing arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Dc Digital Transmission (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Small-Scale Networks (AREA)
Abstract
一种基线飘移补偿方法、基线纠正模块及其以太网收发器,该基线飘移补偿方法用于补偿以太网接收器的基线飘移,且包括以下步骤。首先,检测输出分组。接着,将输出分组的检测结果与预设参考值进行比较并产生控制信号。然后,根据控制信号选择第一纠正信号或第二纠正信号其中之一来执行纠正计算。之后,将执行纠正计算后产生的基线纠正量对输入信号进行补偿。
Description
技术领域
本发明提供一种基线飘移(Baseline Wander)补偿方法,且特别是一种用于基线纠正(Baseline Calibration)模块及其以太网(Ethernet)收发器的基线飘移补偿方法。
背景技术
在现今的电子通信系统中,数字数据的传输有变得越来越重要的趋势。另外,随着使用者对于快速传送的需求增加,更刺激了以太网的发展。然而,在数据传输的过程中,以太网收发器所接收到的调制波形易受到信道畸变(Channel Distortion)的影响,引起杀手分组(Killer Packet)与基线飘移的效应。若无法适当的对基线飘移做补偿,最后将导致收发器的错误率增加。
请参阅图1,图1为传统的以太网收发器方块图。以太网收发器1包括模拟数字转换单元(Analog-Digital Converting Unit)101、补偿单元(Compensation Unit)102、均衡器(Equalizer)103、判决器(Slicer)104、加法器(Adder)102以及估计单元(Estimation Unit)106。补偿单元102耦接于模拟数字转换单元101,均衡器103耦接于补偿单元102,判决器104耦接于均衡器103,加法器102耦接于均衡器103与判决器104,估计单元105耦接于加法器105以及补偿单元102。
在传统的以太网收发器1中,输入信号IN_S经过模拟数字转换单元101转换为数字信号。接着,通过加法器105将数字信号通过均衡器103所产生的信号以及数字信号通过均衡器103与判决器104后所产生的信号进行相加,以将相加后的信号送给估计单元106进行基线飘移的计算。然后,估计单元106将计算的结果传送至补偿单元102以对输入信号IN_S进行补偿。
由上可知,传统的以太网收发器1仅在数字域上对输入信号进行补偿。更仔细地说,传统的以太网收发器1采用7或8比特的高模拟数字转换分辨率(High Analog-Digital Converter Resolution)的纯数字域补偿算法。因此,传统的以太网收发器1只能使用固定的环路带宽工作模式,无法于处理信号时同时兼顾正常分组与杀手分组的补偿。
发明内容
本发明实施例提供一种基线飘移补偿方法,此基线飘移补偿方法适用于补偿以太网接收器的基线飘移,且包括以下步骤。检测输出分组。将输出分组的检测结果与预设参考值进行比较并产生控制信号。根据控制信号选择第一纠正信号或第二纠正信号其中之一来执行纠正计算。将执行纠正计算后产生的基线纠正量对输入信号进行补偿。
本发明实施例提供一种基线纠正模块,此基线纠正模块适用于补偿以太网接收器的基线飘移纠正,且包括分组检测器以及纠正计算单元。纠正计算单元耦接于分组检测器。分组检测单元用以检测输出分组,将输出分组的检测结果与预设参考值进行比较并产生控制信号。纠正计算单元用以根据控制信号选择第一纠正信号或第二纠正信号的其中之一来执行纠正计算,以产生基线纠正量,其中基线纠正量用以对输入信号进行补偿。
本发明实施例提供一种以太网收发器。所述以太网收发器包括模拟电路与数字电路,其中数字电路耦接于模拟电路。模拟电路用以接收输入信号,并据此输出数字信号,其中输入信号为模拟信号。数字电路包括均衡器、判决器以及基线纠正模块。基线纠正模块包括分组检测器以及纠正计算单元。判决器耦接于均衡器,基线纠正模块耦接于均衡器与判决器。纠正计算单元耦接于分组检测器。数字信号通过均衡器以及判决器产生为数值序列的输出分组。基线纠正模块适用以补偿以太网收发器的基线飘移。分组检测单元用以检测输出分组,将输出分组的检测结果与预设参考值进行比较并产生控制信号。纠正计算单元用以根据控制信号选择第一纠正信号或第二纠正信号的其中之一来执行纠正计算,以产生基线纠正量,其中模拟对路依据基线纠正量用以对输入信号进行补偿。
综上所述,通过本发明实施例所提出的基线飘移补偿方法与基线纠正模块,以太网收发器可在接收正常分组与杀手分组之间能够自适应地调整至最佳性能。另外,通过本发明的基线飘移补偿方法与基线纠正模块于模拟域与数字域上的补偿方式,以太网收发器还能够自适应地调整输入及环路带宽来计算基线飘移。故相较于其他传统的基线飘移补偿采用纯数字域补偿方式,仅能使用固定的环路带宽,本发明的基线飘移补偿方法、基线纠正模块以及以太网收发器能够兼顾正常分组与杀手分组所需的基线纠正量,且更进一步具有低复杂度以及低成本的优势。
为使能更进一步了解本发明的特征及技术内容,请参阅以下有关本发明的详细说明与附图,但是此等说明与所附图式仅是用来说明本发明,而非对本发明的权利要求范围作任何的限制。
附图说明
图1为传统的以太网收发器方块图。
图2为本发明实施例的以太网收发器方块图。
图3为本发明实施例的以太网收发器细部方块图。
图4为本发明实施例的基线飘移补偿方法流程图。
图5A为本发明实施例的以太网收发器于接收正常分组时的仿真信号波形图。
图5B为传统以太网收发器于接收杀手分组时的仿真信号波形图。
图5C为本发明实施例的以太网收发器于接收杀手分组时的仿真信号波形图。
【符号说明】
1、2、3:以太网收发器
21、31:模拟电路
22、32:数字电路
211、311:电压增益放大器
102、212、312:补偿单元
101、213、313:模拟数字转换单元
103、221、321:均衡器
104、222、322:判决器
105、321a:加法器
3231a、3231b:减法器
106:估计单元
223、323:基线纠正模块
224、324:数字模拟转换单元
2231、3231:纠正计算单元
2232、3232:分组检测器
3211:前馈滤波器
3212:反馈滤波器
32311:延迟单元
32312:多工器
32313:环路滤波器
R1:第一纠正信号路径
R2:第二纠正信号路径
CTRL_S:控制信号
IN_S:输入信号
OUT_S:输出分组
S1、S2:区域
501~503、511~513、521~523:仿真信号
S101~S115:步骤流程
具体实施方式
在下文将参看随附图式更充分地描述各种例示性实施例,在随附图式中展示一些例示性实施例。然而,本发明概念可能以许多不同形式来体现,且不应解释为限于本文中所阐述的例示性实施例。确切而言,提供此等例示性实施例使得本发明将为详尽且完整,且将向本领域的普通技术人员充分传达本发明概念的范畴。在诸图式中,可为了清楚而夸示层及区的大小及相对大小。类似数字始终指示类似元件。
应理解,虽然本文中可能使用术语第一、第二、第三等来描述各种元件,但此等元件不应受此等术语限制。此等术语乃用以区分一元件与另一元件。因此,下文论述的第一元件可称为第二元件而不偏离本发明概念的教示。如本文中所使用,术语“或”视实际情况可能包括相关联的列出项目中的任一者或者多者的所有组合。
请参阅图2,图2为本发明实施例的以太网收发器方块图。以太网收发器2包括模拟电路21以及数字电路22,其中数字电路22耦接于模拟电路21。更仔细地说,模拟电路21包括电压增益放大器211、补偿单元212以及模拟数字转换单元213。数字电路22包括均衡器221、判决器222、基线纠正模块223以及数字模拟转换单元224。基线纠正模块223包括纠正计算单元2231以及分组检测器2232。补偿单元212耦接于电压增益放大器211,模拟数字转换单元213耦接于补偿单元212。均衡器221耦接于模拟数字转换单元213,判决器222耦接于均衡器221,基线纠正模块223耦接于模拟数字转换单元213、均衡器221以及判决器222,数字模拟转换单元224耦接于基线纠正模块,数字模拟转换单元224耦接于补偿单元212。
在本发明实施例中,以太网收发器2通过模拟电路21接收输入信号IN_S。更仔细地说,输入信号IN_S为模拟信号,输入信号IN_S通过电压增益放大器211进行放大,通过模拟数字转换单元213将输入信号IN_S由模拟信号转换为数字信号。所属技术领域的技术人员应了解电压增益放大器211以及模拟数字转换单元213的元件及其作用。然而,放大器211以及模拟数字转换单元213等元件于本发明技术概念中并非为主要讨论范畴,于此不再赘述。然而,值得一提的是,补偿单元212会接收通过电压增益放大器211放大的输入信号IN_S。补偿单元212用以将数字电路22中所计算的基线纠正结果对输入信号IN_S进行补偿。
在本发明实施例中,模拟电路21将输入信号IN_S由模拟信号转换为数字信号后。其后,数字电路22接收数字信号,并通过均衡器221以及判决器222产生输出分组OUT_S,其中输出分组OUT_S具有数值序列。亦即,通过均衡器221以及判决器222产生数值序列的输出分组OUT_S。
由于传送信号在信道中会受到多径干扰(Multipath Interference)或路径中遮蔽物阻挡造成的遮蔽效应(Shadow Effect)影响,而造成所接收的输入信号IN_S的错误率上升。因此,均衡器221可以于数字域上对数字信号进行均衡处理,以降低通传输的错误率。简单地说,均衡器221用以提供相应于上述信道对输入信号IN_S所造成影响的转换函数,并且通过此转换函数对数字信号进行滤波,以补偿所述信号对输入信号IN_S的影响。
判决器222依据通过均衡器221滤波后的数字信号决定输出分组OUT_S。在本发明实施例中,判决器222使用MLT-3符号(例如符号-1、0、+1的三位阶系统),依据滤波后的数字信号的数值,产生对应的电压电平。举例来说,滤波后的数字信号的数值若位于第一数值区间,则判决器222产生电压电平为-1V的符号-1;滤波后的数字信号的数值若位于第二数值区间(位于第一与第二数值区间之间),则判决器222产生电压电平为0V的符号0;且滤波后的数字信号的数值若位于第三数值区间,则判决器222产生电压电平为+1V的符号+1。换言之,在本发明实施例中,上述的数值序列即为-1、0、+1所组成的数值序列。然而,本发明仅以此作为说明,并不以此作为限制。
基线纠正模块223用以对以太网接收器2所接收的输入信号IN_S于信道中所产生的基线飘移进行补偿。更仔细地说,基线纠正模块223的纠正计算单元2231耦接于模拟数字转换单元213、均衡器221以及判决器222,以及基线纠正模块223的分组检测器2232耦接于判决器222。模拟数字转换单元213将模拟信号转换成数字信号后传送至基线纠正模块223以进行后续数字信号的处理。
更仔细地说,基线纠正模块223中的纠正计算单元2231接收第一纠正信号以及第二纠正信号。第一纠正信号为输入信号IN_S通过模拟数字转换单元213转换后,且进一步通过均衡器221滤波后所产生的数字信号;以及第二纠正信号为输入信号IN_S通过模拟数字转换单元213转换后的数字信号。
基线纠正模块223中的分组检测器2232用以检测通过判决器222后产生的输出分组OUT_S,并将检测结果与预设参考值进行比较后产生控制信号CTRL_S,以判断输出分组OUT_S为正常分组(或称为普通分组)或杀手分组。进一步地说,当分组检测器2232检测输出分组OUT_S为正常分组或普通分组时,纠正计算单元2231依照控制信号CTRL_S选择第一纠正参数,以使纠正计算单元2231依据第一纠正参数对所接收的第一纠正信号执行纠正计算。当分组检测器2232检测输出分组OUT_S为杀手分组时,纠正计算单元2231依据控制信号CTRL_S选择第二纠正参数,以使纠正计算单元2231依据第二纠正参数对所接收的第二纠正信号执行纠正计算,其中第二纠正参数大于第一纠正参数。
更进一步地说,检测结果是将输出分组OUT_S的数值序列的连续多个数值进行加总后取绝对值所产生。举例来说,对接收到连续256个数值进行加总后再取绝对值所产生的检测结果。所属技术领域的技术人员应当理解,上述获得检测结果的方式并不以此为限。举例来说,连续多个数值进行加总的数量可以依据实际使用情况或使用者的经验的需求来调整。
值得一提的是,将检测结果与预设参考值进行比较是为根据输出分组OUT_S(正常分组或杀手分组)的情况选择适合的补偿方式以实现精确补偿。也就是说,依照不同的输出分组OUT_S选择不同的纠正参数(第一纠正参数以及第二纠正参数)。另外,用以与检测结果进行比较的预设参考值、第一纠正参数及第二纠正参数可依照使用者的经验及实际使用情况,通过分组检测器2231调整设定。
在纠正计算单元2231依据对应的纠正参数(第一纠正参数或第二纠正参数)对控制信号CTRL_S所选择的第一纠正信号或第二纠正信号执行纠正计算后,产生基线纠正量。接着,纠正计算单元2231将基线纠正量传送给数字模拟转换单元224转换为模拟信号,以对输入信号IN_S进行补偿。
接着请参阅图3,图3为本发明实施例的以太网收发器细部方块图。以太网收发器3包括模拟电路31以及数字电路32,其中数字电路32耦接于模拟电路31。模拟电路31包括电压增益放大器311、补偿单元312以及模拟数字转换单元313。数字电路32包括均衡器321、判决器322、基线纠正模块323以及数字模拟转换单元324。基线纠正模块323包括纠正计算单元3231以及分组检测器3232。上述的元件及连接关系与图2相同,于此不再赘述。后续仅针对图3与图2的不同处进一步说明。
更仔细地说,均衡器321包括前馈滤波器3211、反馈滤波器3212以及加法器321a。纠正计算单元3231包括延迟单元32311、多工器32312、环路滤波器32313以及减法器3231a、3231b。前馈滤波器3211耦接于模拟数字转换单元313,反馈滤波器321耦接于判决器322,加法器321a耦接于前馈滤波器3211以及反馈滤波器321。延迟单元32311耦接于模拟数字转换单元313,减法器3231a耦接于判决器322以及延迟单元32311,减法器3231b耦接于判决器322以及加法器321a。多工器32312耦接于分组检测器3232以及减法器3231a、3231b。环路滤波器32313耦接于多工器32312以及分组检测器3232。数字模拟转换单元324耦接于环路滤波器32313。
在均衡器321中,前馈滤波器3211接收被模拟数字转换单元313转换成数字信号的输入信号IN_S。反馈滤波器321接收判决器322产生的输出分组OUT_S。接着,通过加法器321a将前馈滤波器3211与反馈滤波器321的输出相加以产生滤波后的数字信号,且滤波后的数字信号接着被输出至判决器322,以进一步决定输出分组OUT_S的数值序列。
基线纠正模块223中的纠正计算单元2231接收第一纠正信号以及第二纠正信号。更仔细地说,第一纠正信号通过加法器321a、判决器322以及减法器3231b形成第一纠正信号路径R1。通过减法器3231b将加法器321a的输出与判决器322的输出相减,而产生第一纠正信号。换句话说,减法器3231b将通过将均衡器321滤波后的数字信号与输出分组OUT_S的数值序列相减,以产生第一纠正信号。第二纠正信号通过延迟单元32311、均衡器321、判决器322以及减法器3231a形成第二纠正信号路径R2。通过减法器3231a将延迟单元32311的输出与判决器322的输出相减,而产生第二纠正信号。换句话说,延迟单元32311用以将数字信号延迟后,减法器3231a将延迟后的数字信号与输出分组OUT_S的数值序列相减,以产生第二纠正信号。值得一提的是,在本发明实施例中,来自模拟数字转换单元313输出的数字信号通过延迟单元32311而被延迟,以使得第二纠正信号与第一纠正信号同步。
多工器32312为数据多工器(Data Multiplexer),用以从多个输入信号中选择一个信号进行输出的元件。在本发明实施例中,多工器32312用以接收第一纠正信号路径R1的第一纠正信号、第二纠正信号路径R2的第二纠正信号以及控制信号CTRL_S。多工器32312根据控制信号CTRL_S来切换接收与输出第一纠正信号路径R1与第二纠正路径R2的第一纠正信号与第二纠正信号的其中之一。
环路滤波器32313为一个低通滤波器(low pass filter),其包括RC电路或放大器,用以去除所接收的信号中的载波频率分量或谐波。环路滤波器32313依据控制信号CTRL_S来选择第一纠正参数或第二纠正参数,分别用以对应多工器32312选择的第一纠正信号或第二纠正信号执行纠正计算。在本发明实施例中,环路滤波器32313为积分器(即为一阶低通滤波器)。举例来说,环路滤波器32313可为转换函数为gz-1/(1-z-1)的积分器。其中g为根据控制信号CTRL_S所选择的第一纠正参数或第二纠正参数,也即第一纠正参数与第二纠正参数为低通滤波器的增益值。
接着请参阅图4,图4为本发明实施例的基线飘移补偿方法流程图。基线飘移补偿方法包括以下步骤。于步骤S101,检测输出分组。于步骤S103,比较输出分组的检测结果与预设参考值,以产生控制信号。于步骤S105,判断控制信号是否为真,其中控制信号为真,则表示输出分组为普通分组或正常分组,若控制信号为非真,则表示输出分组为杀手分组。若控制信号为真,则于步骤S105后,步骤S107会被执行;若控制信号为非真,则于步骤S105后,步骤S109会被执行。
若控制信号为真,亦即输出分组为普通分组或正常分组,则于步骤S107,选择第一纠正信号,以及于步骤S111,选择对应第一纠正信号的第一纠正参数,并执行纠正计算。若控制信号为非真,亦即输出分组为输出分组,则步骤S109,选择第二纠正信号,以及于步骤S113,选择对应第二纠正信号的第二纠正参数,并执行纠正计算。于步骤S115,将步骤S111或S113执行纠正计算后产生的基线纠正量对输入信号进行补偿。
请同时参阅图3与图4,在步骤S101中,分组检测器3232检测判决器322产生的输出分组OUT_S。更仔细地说,分组检测器3232所检测的输出分组OUT_S为输入信号INS为通过模拟数字转换单元313转换为数字信号,并通过均衡器321以及判决器322产生的数值序列的输出分组OUT_S。
在步骤S103中,分组检测器3232比较输出分组OUT_S的检测结果与预设参考值,并产生控制信号CTRL_S。检测结果是将输出分组OUT_S的数值序列的连续多个数值进行加总后取绝对值所产生的。
接着,在步骤S105中,多工器32312进一步判断产生的控制信号CTRL_S是否为真,以通过控制信号CTRL选择第一纠正信号或第二纠正信号其中之一来执行纠正计算。更仔细地说,当分组检测器3232检测输出分组OUT_S为正常分组或普通分组时,进入步骤S107,以选择选择第一纠正信号;当分组检测器3232检测输出分组OUT_S为杀手分组时,进入步骤S109中,以选择第二纠正信号。
在步骤S111中,环路滤波器32313依据控制信号CTRL_S进一步选择第一纠正参数,用以对应多工器32312选择的第一纠正信号执行纠正计算。在步骤S113中,环路滤波器32313依据控制信号CTRL_S进一步选择第二纠正参数,用以对应多工器32312选择的第二纠正信号执行纠正计算。
最后,在步骤S111中,环路滤波器32313将执行纠正计算后产生的基线纠正量对输入信号IN_S进行补偿。更仔细地说,环路滤波器32313所产生的基线纠正量会先通过数字模拟转换单元324转换成模拟信号,接着对输入信号IN_S进行补偿。
请参阅图5A,图5A为本发明实施例的以太网收发器于接收正常分组时的仿真信号波形图。仿真信号501为本发明以太网收发器于100米网线发送正常分组时,模拟数字转换单元输出的眼图波形;仿真信号502为本发明以太网收发器于100米网线发送正常分组时,基线飘移的估计值波形;以及仿真信号503为本发明以太网收发器于100米网线发送正常分组时,均衡器输出软值的眼图波形。
在本发明实施例中,对输出分组的类型不同,进一步选择不同的补偿方式。当本发明实施例所提出的基线飘移补偿方法、基线纠正模块以及以太网收发器的分组检测器所检测到的输出分组为正常分组或普通分组时,接收来自加法器、判决器以及减法器所形成第一纠正信号路径的第一纠正信号,并进一步选择第一纠正参数对第一纠正信号进行纠正计算。在图5A中,可以明显地看到正常分组基线飘移的多个数值落于61~67之间(基准值为64),浮动不大。
接着请同时参阅图5B与5C。图5B为传统以太网收发器于接收杀手分组时的仿真信号波形图,图5C为本发明实施例的以太网收发器于接收杀手分组时的仿真信号波形图。仿真信号511为传统以太网收发器于0米网线发送杀手分组时,模拟数字转换单元输出的眼图波形;仿真信号512为传统以太网收发器于0米网线发送杀手分组时,基线飘移的估计值波形;以及仿真信号513为传统以太网收发器于0米网线发送杀手分组时,均衡器输出软值的眼图波形。仿真信号521为本发明以太网收发器于0米网线发送杀手分组时,模拟数字转换单元输出的眼图波形;仿真信号522为本发明以太网收发器于0米网线发送杀手分组时,基线飘移的估计值波形;以及仿真信号523为本发明以太网收发器于0米网线发送杀手分组时,均衡器输出软值的眼图波形。
在图5B中,可以明显到看传统以太网收法器发送杀手分组时,均衡器输出产生的眼图的区域S1并不清晰。也就是说,在传统以太网收发器在未针对杀手分组进行适应补偿时,对以太网收发器具有一定的干扰或影响。当本发明实施例所提出的基线飘移补偿方法、基线纠正模块以及以太网收发器的分组检测器所检测到的输出分组为杀手分组时,接收来自加法器、判决器以及减法器所形成第二纠正信号路径的第二纠正信号,并进一步选择第二纠正参数对第二纠正信号进行纠正计算。因此,在图5C中,可以明显地看到本发明以太网收发器发送杀手分组时,均衡器输出产生的眼图的区域S2是较为清晰地。
综上所述,通过本发明实施例所提出的基线飘移补偿方法以及基线纠正模块,以太网络收发器在接收正常分组与杀手分组之间能够自适应地调整至最佳性能。另外,通过在模拟域与数字域补偿的补偿方式,以太网收发器还能够自适应调整输入及环路带宽来计算基线飘移。因此,相较于其他传统的基线飘移补偿采用纯数字域补偿方式,仅能使用固定的环路带宽,本发明的基线飘移补偿方法、基线纠正模块以及以太网收发器能够兼顾正常分组与杀手分组所需的基线纠正量,且更进一步具有低复杂度以及低成本的优势。
以上所述,仅为本发明优选的具体实施例,然而本发明的特征并不局限于此,任何熟悉该项技艺者在本发明的领域内,可轻易思及的变化或修饰,皆可涵盖在以下本发明的专利范围。
Claims (23)
1.一种基线飘移补偿方法,用于补偿一以太网接收器的基线飘移,其特征在于,所述基线飘移补偿方法包括:
检测一输出分组;
将所述输出分组的一检测结果与一预设参考值进行比较并产生一控制信号;
根据所述控制信号选择一第一纠正信号或一第二纠正信号的其中之一来执行一纠正计算;以及
将执行所述纠正计算后产生的一基线纠正量对一输入信号进行补偿。
2.根据权利要求1所述的基线飘移补偿方法,其特征在于,在检测所述输出分组的步骤之前,所述输入信号为一模拟信号,并通过一模拟数字转换单元转换成一数字信号。
3.根据权利要求2所述的基线飘移补偿方法,其特征在于,所述数字信号通过一均衡器以及一判决器产生具有一数值序列的所述输出分组。
4.根据权利要求3所述的基线飘移补偿方法,其特征在于,在将所述输出分组的所述检测结果与所述预设参考值进行比较并产生所述控制信号的步骤中,其中所述检测结果是将所述输出分组的所述数值序列的所有数值进行加总取绝对值所产生。
5.根据权利要求3所述的基线飘移补偿方法,其特征在于,在根据所述控制信号选择所述第一纠正信号或所述第二纠正信号的其中之一来执行一纠正计算的步骤中,依据所述控制信号选择一第一纠正参数对所述第一纠正信号执行所述纠正计算或选择一第二纠正参数对所述第二纠正信号来执行所述纠正计算。
6.根据权利要求5所述的基线飘移补偿方法,其特征在于,当所述输出分组为一普通分组时,依据所述控制信号选择所述第一纠正参数对所述第一纠正信号来执行所述纠正计算,且当所述输出分组为一杀手分组时,依据所述控制信号选择所述第二纠正参数对所述第二纠正信号来执行所述纠正计算,其中所述第二纠正参数大于所述第一纠正参数。
7.根据权利要求5所述的基线飘移补偿方法,其特征在于,所述第一纠正信号为所述数字信号通过所述均衡器滤波后的信号。
8.根据权利要求5所述的基线飘移补偿方法,其特征在于,所述第二纠正信号为所述数字信号。
9.根据权利要求8所述的基线飘移补偿方法,其特征在于,所述第二纠正信号通过一延迟单元使所述第二纠正信号延迟并与所述第一纠正信号同步。
10.根据权利要求4所述的基线飘移补偿方法,其特征在于,所述预设参考值依照一使用者的经验或实际使用情况,通过一分组检测器设定。
11.根据权利要求2所述的基线飘移补偿方法,其特征在于,在将执行所述纠正计算后产生的所述基线纠正量对所述输入信号进行补偿的步骤中,所述基线纠正量先通过一数字模拟转换单元转换成所述模拟信号,接着对所述输入信号进行补偿。
12.一种基线纠正模块,用于补偿一以太网接收器的基线飘移,其特征在于,所述基线纠正模块包括:
一分组检测器,检测一输出分组,将所述输出分组的一检测结果与一预设参考值进行比较并产生一控制信号;以及
一纠正计算单元,耦接于所述分组检测器,用以根据所述控制信号选择一第一纠正信号或一第二纠正信号的其中之一来执行一纠正计算,以产生一基线纠正量,其中所述基线纠正量用以对一输入信号进行补偿。
13.根据权利要求12所述的基线纠正模块,其特征在于,所述纠正计算单元包括:
一多工器,耦接于所述分组检测器,用以接收所述第一纠正信号与所述第二纠正信号;以及
一环路滤波器,耦接于所述多工器与所述分组检测器;
其中,所述环路滤波器依据所述控制信号选择一第一纠正参数对所述多工器选择的所述第一纠正信号来执行所述纠正计算或选择一第二纠正参数对所述多工器选择的所述第二纠正信号来执行所述纠正计算。
14.根据权利要求13所述的基线纠正模块,其特征在于,当所述输出分组为一普通分组时,所述环路滤波器依据所述控制信号选择所述第一纠正参数对所述多工器选择的所述第一纠正信号来执行所述纠正计算,且当所述输出分组为一杀手分组时,所述环路滤波器依据所述控制信号选择所述第二纠正参数对所述多工器选择的所述第二纠正信号来执行所述纠正计算,其中所述第二纠正参数大于所述第一纠正参数。
15.根据权利要求12所述的基线纠正模块,其特征在于,所述输入信号为一模拟信号,所述基线纠正模块耦接于一模拟数字转换单元,所述模拟数字转换单元将所述模拟信号转换成一数字信号后传送至所述基线纠正模块。
16.根据权利要求15所述的基线纠正模块,其特征在于,所述数字信号通过一均衡器以及一判决器产生具有一数值序列的所述输出分组。
17.根据权利要求16所述的基线纠正模块,其特征在于,所述第一纠正信号为所述数字信号通过所述均衡器滤波后的信号所产生。
18.根据权利要求15所述的基线纠正模块,其特征在于,所述第二纠正信号为所述数字信号所产生。
19.根据权利要求17所述的基线纠正模块,其特征在于,所述纠正计算单元还包括:
一第一减法器,耦接于所述均衡器,将所述均衡器所输出的所述数字信号与所述输出分组计算以产生所述第一纠正信号。
20.根据权利要求18所述的基线纠正模块,其特征在于,所述纠正计算单元还包括:
一延迟单元,耦接于所述模拟数字转换单元,用以延迟所述数字信号;以及
一第二减法器,耦接于所述延迟单元,将延迟后的所述数字信号与所述输出分组计算以产生所述第二纠正信号。
21.根据权利要求19所述的基线纠正模块,其特征在于,所述第二纠正信号通过所述延迟单元使所述第二纠正信号延迟并与所述第一纠正信号同步。
22.根据权利要求15所述的基线纠正模块,其特征在于,所述基线纠正量先通过一数字模拟转换单元转换成所述模拟信号,接着对所述输入信号进行补偿。
23.一种以太网收发器,其特征在于,所述以太网收发器包括:
一模拟电路,接收一输入信号,并据此输出一数字信号,其中所述输入信号为一模拟信号;
一数字电路,耦接于所述模拟电路,所述数字电路包括:
一均衡器;
一判决器,耦接于所述均衡器,所述数字信号通过所述均衡器以及所述判决器产生具有一数值序列的一输出分组;以及
一基线纠正模块,耦接于所述均衡器与所述判决器,用以补偿所述以太网收发器的基线飘移,所述基线纠正模块包括:
一分组检测器,检测所述输出分组,将所述输出分组的一检测结果与一预设参考值进行比较并产生一控制信号;以及
一纠正计算单元,耦接于所述分组检测器,用以根据所述控制信号选择一第一纠正信号或一第二纠正信号的其中之一来执行一纠正计算,以产生一基线纠正量,其中所述模拟电路依据所述基线纠正量用以对所述输入信号进行补偿。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410105145.8A CN103888221B (zh) | 2014-03-20 | 2014-03-20 | 基线飘移补偿方法、基线纠正模块及其以太网收发器 |
US14/306,282 US9294383B2 (en) | 2014-03-20 | 2014-06-17 | Baseline wander compensating method, baseline calibration module and ethernet transceiver using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410105145.8A CN103888221B (zh) | 2014-03-20 | 2014-03-20 | 基线飘移补偿方法、基线纠正模块及其以太网收发器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103888221A true CN103888221A (zh) | 2014-06-25 |
CN103888221B CN103888221B (zh) | 2017-08-04 |
Family
ID=50956953
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410105145.8A Active CN103888221B (zh) | 2014-03-20 | 2014-03-20 | 基线飘移补偿方法、基线纠正模块及其以太网收发器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9294383B2 (zh) |
CN (1) | CN103888221B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9906211B2 (en) * | 2015-10-20 | 2018-02-27 | Analog Devices Global | Compensation of baseline wander |
US11502880B1 (en) * | 2021-09-17 | 2022-11-15 | Apple Inc. | Baseline wander cancelation |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6415003B1 (en) * | 1998-09-11 | 2002-07-02 | National Semiconductor Corporation | Digital baseline wander correction circuit |
TW200620851A (en) * | 2004-12-02 | 2006-06-16 | Rdc Semiconductor Co Ltd | Receiver with baseline wander compensation |
CN101227441A (zh) * | 2007-01-17 | 2008-07-23 | 智原科技股份有限公司 | 基线飘移补偿电路与方法 |
US20080212715A1 (en) * | 2006-10-06 | 2008-09-04 | Yuan-Shuo Chang | Method and apparatus for baseline wander compensation in Ethernet application |
CN102480292A (zh) * | 2010-11-25 | 2012-05-30 | 承景科技股份有限公司 | 基线漂移校正系统及方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8891383B2 (en) * | 2010-06-29 | 2014-11-18 | Aquantia Corp. | High-speed ethernet transceiver calibration with echo canceller reuse |
US9438204B2 (en) * | 2013-08-27 | 2016-09-06 | Mediatek Inc. | Signal processing device and signal processing method |
-
2014
- 2014-03-20 CN CN201410105145.8A patent/CN103888221B/zh active Active
- 2014-06-17 US US14/306,282 patent/US9294383B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6415003B1 (en) * | 1998-09-11 | 2002-07-02 | National Semiconductor Corporation | Digital baseline wander correction circuit |
TW200620851A (en) * | 2004-12-02 | 2006-06-16 | Rdc Semiconductor Co Ltd | Receiver with baseline wander compensation |
US20080212715A1 (en) * | 2006-10-06 | 2008-09-04 | Yuan-Shuo Chang | Method and apparatus for baseline wander compensation in Ethernet application |
CN101227441A (zh) * | 2007-01-17 | 2008-07-23 | 智原科技股份有限公司 | 基线飘移补偿电路与方法 |
CN102480292A (zh) * | 2010-11-25 | 2012-05-30 | 承景科技股份有限公司 | 基线漂移校正系统及方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103888221B (zh) | 2017-08-04 |
US20150271048A1 (en) | 2015-09-24 |
US9294383B2 (en) | 2016-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8503519B2 (en) | Detecting residual ISI components using two data patterns | |
US7817712B2 (en) | System and method for independently adjusting multiple compensations applied to a signal | |
US7764757B2 (en) | System and method for the adjustment of offset compensation applied to a signal | |
US7760798B2 (en) | System and method for adjusting compensation applied to a signal | |
US7801208B2 (en) | System and method for adjusting compensation applied to a signal using filter patterns | |
US7787534B2 (en) | System and method for adjusting offset compensation applied to a signal | |
US7839958B2 (en) | System and method for the adjustment of compensation applied to a signal | |
US7804921B2 (en) | System and method for decoupling multiple control loops | |
US7839955B2 (en) | System and method for the non-linear adjustment of compensation applied to a signal | |
US7848470B2 (en) | System and method for asymmetrically adjusting compensation applied to a signal | |
US20070300119A1 (en) | System and Method for the Adjustment of Compensation Applied to a Signal Using Filter Patterns | |
US20070280384A1 (en) | System and Method for Independently Adjusting Multiple Offset Compensations Applied to a Signal | |
EP2498464A2 (en) | Adaptive continuous-time line equalizer for correcting the first post-cursor ISI | |
JP2005348156A (ja) | 受信装置及びアナログ・ディジタル変換装置 | |
US8966353B2 (en) | Receiver with tap-coefficient adjustments | |
CN103888221A (zh) | 基线飘移补偿方法、基线纠正模块及其以太网收发器 | |
CN109076030A (zh) | 采用自适应信道响应估计的定时恢复 | |
US8571095B2 (en) | Equalization filter and distortion compensating method | |
US9143368B1 (en) | Systems and methods for reducing quantization errors using adjustable equalizer granularities | |
WO2017037836A1 (ja) | 信号伝送装置および信号伝送システム | |
WO2024005919A1 (en) | Phase mixer non-linearity compensation within clock and data recovery circuitry |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |