CN103684514A - 多通道adc同步采样中频接收机及同步采样方法 - Google Patents

多通道adc同步采样中频接收机及同步采样方法 Download PDF

Info

Publication number
CN103684514A
CN103684514A CN201310594601.5A CN201310594601A CN103684514A CN 103684514 A CN103684514 A CN 103684514A CN 201310594601 A CN201310594601 A CN 201310594601A CN 103684514 A CN103684514 A CN 103684514A
Authority
CN
China
Prior art keywords
fpga chip
multichannel adc
chip
sampling
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310594601.5A
Other languages
English (en)
Other versions
CN103684514B (zh
Inventor
宁涛
肖聪
王润洪
吴伟冬
宁昕
黎飞宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Jiuhua Yuantong Technology Development Co Ltd
Original Assignee
Chengdu Jiuhua Yuantong Technology Development Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Jiuhua Yuantong Technology Development Co Ltd filed Critical Chengdu Jiuhua Yuantong Technology Development Co Ltd
Priority to CN201310594601.5A priority Critical patent/CN103684514B/zh
Publication of CN103684514A publication Critical patent/CN103684514A/zh
Application granted granted Critical
Publication of CN103684514B publication Critical patent/CN103684514B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

本发明公开了一种多通道ADC同步采样中频接收机及同步采样方法,首先多通道ADC模块对信号进行采样,并将采样转换的数字信号传递到FPGA芯片,再经FPGA芯片配合四通道数字下变频器完成I/Q分量的提取,最后将提取后的I/Q分量传递给DSP芯片处理。本发明具有多通道信号采样,采样时钟相互独立,并能控制内外部时钟智能切换,同时采用多通道ADC模块和四通道数字下变频器与FPGA芯片的组合,处理效率高,成本低廉。

Description

多通道ADC同步采样中频接收机及同步采样方法
技术领域
本发明涉及一种数字中频处理技术,特别是多通道ADC同步采用中频接收机及同步采用方法。
背景技术
现有的中频数字化接收机主要由单个的模数转换器(ADC)和数字下变频器组成,其中模数转换模块主要完成模拟中频信号的采样,并转化得到数字化的中频信号,数字下变频器将感兴趣的信号转换至基带,同时做抽样率变换及滤波处理,得到正交的I、Q信号后送后续的数字信号处理器进行基带信号处理,在整个中频接收机里面数字下变频器是整个中频数字化接收机的核心,但通常情况下,现有的中频数字化接收机仅能实现单通道的信号采样,工作效率低,工作方式单一。对于现有的多通道中频接收机的实现方法,通常是设有多个AD通道,每个AD通道对应一个ADC模块,ADC模块采样转换后,经数字下变频器处理后再与FPGA模块连接,这样的设计虽然能保证多通道采样处理的精确率,但每一个AD通道就需要一块与之对应的数字下变频器,不仅成本高昂,同时还增加了板子设计的难度。
专利申请号:200680002094.X公开了一种低中频接收机及其采样方法,它包括低中频接收机对射频信号进行采样,以将其转换为非零频域的数字信号。其次,非非零频域的数字信号进行补偿,以滤除其中的干扰信号。最后将已补偿的信号频移动到零频域,通过使用根据该发明的接收机及其采样方法,可以容易除零频域外的如DC漂移和互调分量的干扰,而不会对有用信号造成任何影响。但该发明只能针对单一的信号处理,效率及其低下,但无法做到全概率接收。
发明内容
本发明的目的在于克服现有技术的不足,提供一种具有多通道信号采样,采样时钟相互独立,并能控制内外部时钟智能切换,同时采用多通道ADC模块和四通道数字下变频器与FPGA芯片的组合,处理效率高,成本低廉的多通道ADC同步采样中频接收机及同步采样方法。
本发明的目的是通过以下技术方案来实现的:多通道ADC同步采样中频接收机,它包括第一FPGA芯片、第二FPGA芯片、第三FPGA芯片、第一DSP芯片、第二DSP芯片、第一多通道ADC模块、第二多通道ADC模块和时钟分配模块,第一多通道ADC模块的信号输出与第一FPGA芯片的信号输入连接,第一FPGA芯片与第一DSP芯片之间通过双向多通道数据传输线连接,第二多通道ADC模块的信号输出与第二FPGA芯片的信号输入连接,第二FPGA芯片与第二DSP芯片之间有双向多通道数据连接,第一FPGA芯片通过总线与第二FPGA芯片连接,第一DSP芯片通过总线与第二DSP芯片连接,第一FPGA芯片和第二FPGA芯片分别与北斗/GPS接口连接,第三FPGA芯片通过SPI总线与北斗/GPS接口连接,第一FPGA芯片通过总线与第三FPGA芯片连接,第一DSP芯片通过总线分别与DDR2内存和非易失闪存连接,第二DSP芯片通过总线分别与DDR2内存和非易失闪存连接,第一FPGA芯片通过总线分别与非易失闪存和四通道数字下变频器连接,第二FPGA芯片通过总线分别与非易失闪存和四通道数字下变频器连接,时钟分配模块的输出分别与第一多通道ADC模块和第二多通道ADC模块连接;
多通道ADC模块:对多个AD通道的信号进行采样,并进行模数转换;
FPGA芯片:配合四通道数字下变频完成基带转换,并提取I/Q分量,将经过脉宽匹配滤波器的I、Q分量送入DSP芯片;
时钟分配模块:为第一多通道ADC模块和第二多通道ADC模块分别提供内时钟或外时钟,或进行时钟切换。
所述的时钟分配模块信号输入端分别与温补晶振的信号输出端和外时钟的信号端连接。
多通道ADC同步采样中频接收机的同步采样方法,它包括有以下步骤:
S1:第一多通道ADC模块对通道AD4、通道AD5、通道AD6进行信号采样,第二多通道ADC模块对通道AD1、通道AD2、通道AD3进行信号采样,采样期间,时钟分配模块分配给两组ADC模块相互独立的同步时钟信号;
S2:经过第一多通道ADC模块和第二多通道ADC模块采样转换后的信号分别传递给第一FPGA芯片和第二FPGA芯片;
S3:第一FPGA芯片和第二FPGA芯片配合四通道数字下变频器完成I/Q分量的提取,经过脉宽匹配滤波器的I/Q分量分别送入第一DSP芯片和第二DSP芯片进行数字信号处理。
它还包括四通道数字下变频的实现方法,其步骤如下:
SS1:采样后的中频信号,经过NCO移频为零中频信号后,传递给CIC滤波器;
SS2:经过CIC滤波器抽取滤波,半带滤波器采样滤波和SRRC滤波器整形滤波处理后输出变频处理后的基带信号。
本发明的有益效果是:具有多通道信号采样,采样时钟相互独立,并能控制内外部时钟智能切换,具有北斗和GPS双定位功能,同时采用多通道ADC模块和四通道数字下变频器与FPGA芯片的组合,处理效率高,成本低廉。
附图说明
图1为本发明的结构示意图;
图2为本发明的采样步骤。
具体实施方式
下面结合附图进一步详细描述本发明的技术方案,但本发明的保护范围不局限于以下所述。
如图1所示,多通道ADC同步采样中频接收机,它包括第一FPGA芯片、第二FPGA芯片、第三FPGA芯片、第一DSP芯片、第二DSP芯片、第一多通道ADC模块、第二多通道ADC模块和时钟分配模块,第一多通道ADC模块的信号输出与第一FPGA芯片的信号输入连接,第一FPGA芯片与第一DSP芯片之间通过双向多通道数据传输线连接,第二多通道ADC模块的信号输出与第二FPGA芯片的信号输入连接,第二FPGA芯片与第二DSP芯片之间有双向多通道数据连接,第一FPGA芯片通过总线与第二FPGA芯片连接,第一DSP芯片通过总线与第二DSP芯片连接,第一FPGA芯片和第二FPGA芯片分别与北斗/GPS接口连接,第三FPGA芯片通过SPI总线与北斗/GPS接口连接,第一FPGA芯片通过总线与第三FPGA芯片连接,第一DSP芯片通过总线分别与DDR2内存和非易失闪存连接,第二DSP芯片通过总线分别与DDR2内存和非易失闪存连接,第一FPGA芯片通过总线分别与非易失闪存和四通道数字下变频器连接,第二FPGA芯片通过总线分别与非易失闪存和四通道数字下变频器连接,时钟分配模块的输出分别与第一多通道ADC模块和第二多通道ADC模块连接;
多通道ADC模块:对多个AD通道的信号进行采样,并进行模数转换;
FPGA芯片:配合四通道数字下变频完成基带转换,并提取I/Q分量,将经过脉宽匹配滤波器的I、Q分量送入DSP芯片;
时钟分配模块:为第一多通道ADC模块和第二多通道ADC模块分别提供内时钟或外时钟,或进行时钟切换。
所述的时钟分配模块信号输入端分别与温补晶振的信号输出端和外时钟的信号端连接。
多通道ADC同步采样中频接收机的同步采样方法,如图2所示,它包括有以下步骤:
S1:第一多通道ADC模块对通道AD4、通道AD5、通道AD6进行信号采样,第二多通道ADC模块对通道AD1、通道AD2、通道AD3进行信号采样,采样期间,时钟分配模块分配给两组ADC模块相互独立的同步时钟信号;
S2:经过第一多通道ADC模块和第二多通道ADC模块采样转换后的信号分别传递给第一FPGA芯片和第二FPGA芯片;
S3:第一FPGA芯片和第二FPGA芯片配合四通道数字下变频器完成I/Q分量的提取,经过脉宽匹配滤波器的I/Q分量分别送入第一DSP芯片和第二DSP芯片进行数字信号处理。
它还包括四通道数字下变频的实现方法,其步骤如下:
SS1:采样后的中频信号,经过NCO移频为零中频信号后,传递给CIC滤波器;
SS2:经过CIC滤波器抽取滤波,半带滤波器采样滤波和SRRC滤波器整形滤波处理后输出变频处理后的基带信号。 

Claims (4)

1.多通道ADC同步采样中频接收机,其特征在于:它包括第一FPGA芯片、第二FPGA芯片、第三FPGA芯片、第一DSP芯片、第二DSP芯片、第一多通道ADC模块、第二多通道ADC模块和时钟分配模块,第一多通道ADC模块的信号输出与第一FPGA芯片的信号输入连接,第一FPGA芯片与第一DSP芯片之间通过双向多通道数据传输线连接,第二多通道ADC模块的信号输出与第二FPGA芯片的信号输入连接,第二FPGA芯片与第二DSP芯片之间有双向多通道数据连接,第一FPGA芯片通过总线与第二FPGA芯片连接,第一DSP芯片通过总线与第二DSP芯片连接,第一FPGA芯片和第二FPGA芯片分别与北斗/GPS接口连接,第三FPGA芯片通过SPI总线与北斗/GPS接口连接,第一FPGA芯片通过总线与第三FPGA芯片连接,第一DSP芯片通过总线分别与DDR2内存和非易失闪存连接,第二DSP芯片通过总线分别与DDR2内存和非易失闪存连接,第一FPGA芯片通过总线分别与非易失闪存和四通道数字下变频器连接,第二FPGA芯片通过总线分别与非易失闪存和四通道数字下变频器连接,时钟分配模块的输出分别与第一多通道ADC模块和第二多通道ADC模块连接;
多通道ADC模块:对多个AD通道的信号进行采样,并进行模数转换;
FPGA芯片:配合四通道数字下变频完成基带转换,并提取I/Q分量,将经过脉宽匹配滤波器的I、Q分量送入DSP芯片;
时钟分配模块:为第一多通道ADC模块和第二多通道ADC模块分别提供内时钟或外时钟,或进行时钟切换。
2.根据权利要求1所述的多通道ADC同步采样中频接收机,其特征在于:所述的时钟分配模块信号输入端分别与温补晶振的信号输出端和外时钟的信号端连接。
3.多通道ADC同步采样中频接收机的同步采样方法,其特征在于:它包括有以下步骤:
S1:第一多通道ADC模块对通道AD4、通道AD5、通道AD6进行信号采样,第二多通道ADC模块对通道AD1、通道AD2、通道AD3进行信号采样,采样期间,时钟分配模块分配给两组ADC模块相互独立的同步时钟信号;
S2:经过第一多通道ADC模块和第二多通道ADC模块采样转换后的信号分别传递给第一FPGA芯片和第二FPGA芯片;
S3:第一FPGA芯片和第二FPGA芯片配合四通道数字下变频器完成I/Q分量的提取,经过脉宽匹配滤波器的I/Q分量分别送入第一DSP芯片和第二DSP芯片进行数字信号处理。
4.根据权利要求3所述的多通道ADC同步采样中频接收机的同步采样方法,其特征在于:所述四通道数字下变频器四通道数字下变频的步骤如下:
SS1:采样后的中频信号,经过NCO移频为零中频信号后,传递给CIC滤波器;
SS2:经过CIC滤波器抽取滤波,半带滤波器采样滤波和SRRC滤波器整形滤波处理后输出变频处理后的基带信号。
CN201310594601.5A 2013-11-25 2013-11-25 多通道adc同步采样中频接收机及同步采样方法 Active CN103684514B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310594601.5A CN103684514B (zh) 2013-11-25 2013-11-25 多通道adc同步采样中频接收机及同步采样方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310594601.5A CN103684514B (zh) 2013-11-25 2013-11-25 多通道adc同步采样中频接收机及同步采样方法

Publications (2)

Publication Number Publication Date
CN103684514A true CN103684514A (zh) 2014-03-26
CN103684514B CN103684514B (zh) 2016-02-03

Family

ID=50320949

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310594601.5A Active CN103684514B (zh) 2013-11-25 2013-11-25 多通道adc同步采样中频接收机及同步采样方法

Country Status (1)

Country Link
CN (1) CN103684514B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104378114A (zh) * 2014-10-23 2015-02-25 西安电子科技大学 一种实现多通道模数转换器同步的方法
CN105375937A (zh) * 2015-11-11 2016-03-02 中国电子科技集团公司第四十一研究所 一种数字中频可变带宽成形滤波器及滤波方法
CN106849966A (zh) * 2017-03-31 2017-06-13 安徽四创电子股份有限公司 一种宽频大动态四通道数字接收机
WO2017137878A1 (ru) * 2016-02-05 2017-08-17 ЧЕРНЯКОВСКИЙ, Николай Многоканальный многосистемный радиочастотный блок спутникового навигационного приемника
CN109088635A (zh) * 2018-07-24 2018-12-25 北京航天控制仪器研究所 一种多通道时钟同步采集系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101640545A (zh) * 2009-08-31 2010-02-03 北京航空航天大学 一种可编程的射频下变频装置
CN103036582A (zh) * 2012-12-03 2013-04-10 高攀峰 一种通用型数字中频接收机
CN103117767A (zh) * 2013-01-15 2013-05-22 武汉大学 一种多模多频全球导航卫星系统接收机射频前端装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101640545A (zh) * 2009-08-31 2010-02-03 北京航空航天大学 一种可编程的射频下变频装置
CN103036582A (zh) * 2012-12-03 2013-04-10 高攀峰 一种通用型数字中频接收机
CN103117767A (zh) * 2013-01-15 2013-05-22 武汉大学 一种多模多频全球导航卫星系统接收机射频前端装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
顾颉等: "基于SPI接口ADC和FPGA的并行多通道同步采样系统设计", 《 舰船电子工程》 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104378114A (zh) * 2014-10-23 2015-02-25 西安电子科技大学 一种实现多通道模数转换器同步的方法
CN104378114B (zh) * 2014-10-23 2017-12-22 西安电子科技大学 一种实现多通道模数转换器同步的方法
CN105375937A (zh) * 2015-11-11 2016-03-02 中国电子科技集团公司第四十一研究所 一种数字中频可变带宽成形滤波器及滤波方法
CN105375937B (zh) * 2015-11-11 2018-10-02 中国电子科技集团公司第四十一研究所 一种数字中频可变带宽成形滤波器及滤波方法
WO2017137878A1 (ru) * 2016-02-05 2017-08-17 ЧЕРНЯКОВСКИЙ, Николай Многоканальный многосистемный радиочастотный блок спутникового навигационного приемника
US11221416B2 (en) 2016-02-05 2022-01-11 Nikolai Tcherniakovski Multi-channel multi-system radio frequency unit of a satellite navigation receiver
CN106849966A (zh) * 2017-03-31 2017-06-13 安徽四创电子股份有限公司 一种宽频大动态四通道数字接收机
CN106849966B (zh) * 2017-03-31 2023-04-07 安徽四创电子股份有限公司 一种宽频大动态四通道数字接收机
CN109088635A (zh) * 2018-07-24 2018-12-25 北京航天控制仪器研究所 一种多通道时钟同步采集系统

Also Published As

Publication number Publication date
CN103684514B (zh) 2016-02-03

Similar Documents

Publication Publication Date Title
CN103684514B (zh) 多通道adc同步采样中频接收机及同步采样方法
CN104954061A (zh) 一种高速采样低速处理系统及方法
CN104796151A (zh) 一种带宽连续可变的采样率转换装置及方法
IN2015DN00913A (zh)
CN103036582A (zh) 一种通用型数字中频接收机
CN107135007A (zh) 一种基于软件无线电的零中频接收机系统及其接收方法
CN103929387A (zh) 基于fpga的大动态范围数字信道化接收机及工作方法
CN103209070A (zh) 一种数字接口射频芯片及其实现方法
CN102231635B (zh) 直接变频接收机
CN203573128U (zh) 基于fpga的多通道数据采集系统
CN101635575B (zh) 一种基于软件无线电的四信道短波数字信号处理平台
CN103647573B (zh) 多通道adc同步采样中频接收机
CN103675753B (zh) 用于室内定位的信号处理方法及系统
CN113037338B (zh) 一种多路并行信号数字信道化处理方法及系统
ATE515834T1 (de) Hochfrequenzsignalempfänger zum gleichzeitigen empfang mehrerer solcher signale
CN101917376B (zh) 一种多载波数字接收机中数字下变频系统的两级变频方法
CN202918281U (zh) 一种通用型可扩展的数字中频接收机
CN203632772U (zh) 一种数字电视选频移频覆盖系统
CN103533346B (zh) Dvb-s与dvb-s2信号自动检测系统及方法
CN103066958B (zh) 小型电子侦察设备的信号采集系统
CN104779969A (zh) 一种具有高动态接收机的全双工系统及其使用方法
CN102510293A (zh) Tcas与s模式应答机的综合化数字中频接收系统
CN203722622U (zh) 多通道adc同步采样中频接收机
ATE550827T1 (de) Vereinfachte derotation in digitalen fm- demodulatorarchitekturen
CN204013507U (zh) 一种基于软件无线电架构的超短波数传接收系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: Multichannel ADC synchronous sampling intermediate frequency receiver and synchronous sampling method

Effective date of registration: 20160728

Granted publication date: 20160203

Pledgee: Agricultural Bank of China Limited by Share Ltd Chengdu West Branch

Pledgor: Jiuhua Yuantong Science and Technology Development Co., Ltd., Chengdu

Registration number: 2016510000036

PLDC Enforcement, change and cancellation of contracts on pledge of patent right or utility model
PC01 Cancellation of the registration of the contract for pledge of patent right
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20201224

Granted publication date: 20160203

Pledgee: Agricultural Bank of China Limited by Share Ltd. Chengdu West Branch

Pledgor: CHENGDU JIUHUA YUANTONG TECHNOLOGY DEVELOPMENT Co.,Ltd.

Registration number: 2016510000036