CN103684404B - 差错检测时的高速数据传输方法和系统 - Google Patents

差错检测时的高速数据传输方法和系统 Download PDF

Info

Publication number
CN103684404B
CN103684404B CN201310394453.2A CN201310394453A CN103684404B CN 103684404 B CN103684404 B CN 103684404B CN 201310394453 A CN201310394453 A CN 201310394453A CN 103684404 B CN103684404 B CN 103684404B
Authority
CN
China
Prior art keywords
data
resistor
mistake
output driving
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310394453.2A
Other languages
English (en)
Other versions
CN103684404A (zh
Inventor
T·埃尔-维利
R·阿迪瑙艾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Honeywell International Inc
Original Assignee
Honeywell International Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Honeywell International Inc filed Critical Honeywell International Inc
Publication of CN103684404A publication Critical patent/CN103684404A/zh
Application granted granted Critical
Publication of CN103684404B publication Critical patent/CN103684404B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0709Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a distributed system consisting of a plurality of standalone computer nodes, e.g. clusters, client-server systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0736Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in functional embedded systems, i.e. in a data processing system designed as a combination of hardware and software dedicated to performing a certain function
    • G06F11/0739Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in functional embedded systems, i.e. in a data processing system designed as a combination of hardware and software dedicated to performing a certain function in a data processing system embedded in automotive or aircraft systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Dc Digital Transmission (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Communication Control (AREA)

Abstract

本发明涉及差错检测时的高速数据传输方法和系统。描述了用于可靠地在网络中传输数据的系统和方法。该方法包括:由模块执行,针对差错监视来自输出驱动模块的数据;以及当检测到差错时,基于该监视产生第一信号,并基于该第一信号,在预定时间内调整对上拉电阻器和下拉电阻器中的至少一个的输入电压,从而强调该差错。

Description

差错检测时的高速数据传输方法和系统
关于联邦赞助的研究或开发的声明
本发明是在契约No.NNJ06TA25C下受美国政府支持而做出的。政府具有本发明中的特定权利。
技术领域
本公开总体涉及数据传输,以及更具体地涉及用于在检测到差错时通过通信网络传输数据的方法和系统。
背景技术
高速网络接口卡监视在外围设备之间传输的高速数据分组。该监视检测任何特定数据分组中的差错。然而,在一些情况下,差错可能未被检测到。在高完整性系统中,诸如在飞行器中,数据传输的精确性对于确保飞行器的正确操作来说是至关重要的。例如,如果所传输的包含差错的数据被接收方确定为无差错的,则飞行器的操作可能由于依赖于包含差错的数据而受到不利影响。
因而,存在对下述系统和方法的需要:其用于提供监视和传输数据以使得差错能够被容易地检测到的方法和系统。从结合本发明的附图和该背景技术而对后续具体实施方式和所附权利要求中,其它期望的特征和特性将变得显而易见。
发明内容
根据各种示例性实施例,描述了用于可靠地在网络中传输数据的系统和方法。在一个实施例中,提供了一种用于可靠地在网络中传输数据的方法。该方法包括:由模块执行,针对差错监视来自输出驱动模块的数据;以及当检测到差错时,基于该监视产生第一信号,以及基于该第一信号,在预定时间内调整对上拉电阻器和下拉电阻器中的至少一个的输入电压,从而强调该差错。
在另一实施例中,提供了一种用于可靠地在网络中传输数据的系统。该系统包括网络接口卡,该网络接口卡包括监视模块。该监视模块针对差错监视来自输出驱动模块的数据,并且当检测到差错时,基于该监视产生第一信号,以及基于该第一信号,在预定时间内调整对上拉电阻器和下拉电阻器中的至少一个的输入电压,从而强调该差错。
在又一实施例中,提供了一种用于可靠地在网络中传输数据的计算机程序产品。该计算机程序产品包括有形存储介质,其可由处理电路读取并存储由该处理电路执行以执行方法的指令。该方法包括:针对差错监视来自输出驱动模块的数据;当检测到差错时,基于该监视产生第一信号,以及基于该第一信号,在预定时间内调整对上拉电阻器和下拉电阻器中的至少一个的输入电压,从而强调该差错。
此外,从结合附图和前面的背景技术而对后续具体实施方式和所附权利要求中,该方法和系统的其它期望特征和特性将变得显而易见。
附图说明
下文中将结合以下附图来描述本发明,其中相似的数字表示相似的元件,并且其中:
图1是示意了包括根据示例性实施例的数据传输方法和系统的设备网络的图;
图2是示意了根据示例性实施例的网络的数据传输系统的框图;以及
图3是示意了根据示例性实施例的数据传输方法的流程图。
具体实施方式
以下具体实施方式本质上仅仅是示例性的,并不意图限制本公开或者本公开的应用和使用。如本文所使用的那样,词语“示例性”意味着“用作示例、实例或示意”。因而,本文中被描述为“示例性”的任何实施例不必需被理解为相比于其它实施例优选或有利。本文描述的所有实施例都是示例性实施例,其被提供以使本领域技术人员能够做出或使用本发明并且不限制由权利要求限定的本发明的范围。此外,并不意图受在前面的技术领域、背景技术、发明内容或者以下具体实施方式中提出的任何表述或暗示的理论约束。
如本文所使用的那样,术语“模块”指的是单独地或以任何组合存在的任何硬件、软件、固件、电子控制组件、处理逻辑、和/或处理器设备,包括但不限于:专用集成电路(ASIC)、电子电路、执行一个或多个软件或固件程序的处理器(共享、专用或组)和存储器、组合逻辑电路、和/或提供所描述的功能的其他适合组件。
现在转到附图并初始参照图1,示出了示例性的网络10,其用于通过一个或多个网络接口卡14a-14n提供一个或多个设备12a-12n之间的通信,该网络10包括根据各种实施例的数据传输系统。在示出的各种实施例中,设备12a-12n包括系统16的任何设备。如可以意识到的那样,本公开的数据传输方法和系统可以适用于各种系统的各种设备且不限于本示例。虽然本文所示出的附图描绘了具有元件的特定布置的示例,但是附加居间元件、设备、特征或组件可以出现在实际的实施例中。还应当理解,图1仅仅是示意性的,并可以不按照比例绘制。
示例性网络10的每个设备12a-12n可以是根据一个或多个联网协议传送数据的固定或移动设备。通过通信总线18将数据从一个设备12a-12n传送至另一设备12a-12n。通信总线18可以是有线、无线或其组合的串行通信总线。
设备12a-12n的网络接口卡14a-14n中的每一个包括根据示例性实施例的数据传输模块20a-20n。每个数据传输模块20a-20n使用一种或多种传输方法、根据可靠协议来传输数据。在各种实施例中,如在示意了数据传输模块之一20a的更详细的图2中所示,数据传输模块20a与网络接口卡14a的输出驱动模块22相关联。数据传输模块20a包括监视子模块24和一个或多个外部上拉和/或下拉电阻器26、28。在各种实施例中,监视模块24针对差错监视要从输出驱动模块22传输的输出数据并在检测到差错时使用上拉/下拉电阻器26、28迫使数据被传输至差错状态。
更具体地,继续参照图2,外部电阻器26、28被上拉或下拉至适当的供给电压,以递送所传输的数据的逻辑电平。当检测到差错时,监视模块24向上拉/下拉电阻器26、28输出被定义为KILL信号的信号。那么,该信号是对数据中断的控制电压。例如,在所传输的数据中没有差错的正常操作下,KILL信号是不活动的,并且该电压对驱动模块22的输出处的电阻器26、28来说可用。当检测到差错时,对KILL信号进行激活并且在电阻器26、28处将该电压切换至不同值。电压的改变确保了该数据进一步被破坏并且接收方校验(例如,循环冗余校验(CRC)校验、协议校验、或者任何其它类型的校验)失效。
现在参照图3,并继续参照图1-2,流程图示意了一种可由根据本公开的图1和2的数据传输模块38执行的数据传输方法。如按照本公开可以意识到的那样,所述方法内的操作顺序不限于如图3中示意的顺序执行,而且可以在适用时且根据本公开按照一个或多个变化的顺序执行。
如可以意识到的那样,所述数据传输方法可以被调度为基于预定事件(例如,当要传输数据时)来运行,和/或可以在设备12a-12n的操作期间以预定间隔连续运行。
该方法可以在100处开始。在110处,确定是否已经检测到差错(例如,通过在数据传出时逐比特地比较该数据)。如果未检测到差错,则在130处传输该数据的信号。如果在110处已经检测到差错,则在120处产生KILL信号(例如,在传输过程期间或直到数据传输完成之前的预定时间内)。基于KILL信号,在预定时间内迫使电阻器至差错状态(例如,至HIGH位置或LOW位置)并传输信号。然后,在130处,电阻器使得在预定时间内传输无效比特。因而,该差错在所传输的数据中被强调,使得其将可被接收方容易地识别。随后,在140处,确定数据传输(例如,整个分组已经被传输)是否完成。如果在140处数据传输未完成,则该方法继续监视以在110处确定已检测到差错。如果在140处数据传输完成。那么该方法可以在150处结束。
如可以意识到的那样,本公开的一个或多个方面可以被包括在具有例如计算机可用介质的制造品(例如,一个或多个计算机程序产品)中。该介质已在其中体现了例如用于提供和促进本公开的能力的计算机可读程序代码装置。该制造品可以作为计算机系统的一部分而被包括或者被单独提供。
另外,可以提供机器可读的至少一个程序存储设备,有形地体现了可由机器执行以执行本公开的能力的至少一个指令程序。
虽然已在本发明的前述具体实施方式中提出至少一个示例实施例,但是应当意识到,存在大量等同变形。还应当意识到,上述实施例仅仅是示例,并不意图以任何方式限制本发明的范围、适用性或配置。相反地,前述具体实施方式将给本领域技术人员提供用于实现本发明的各种示例的便捷指南。应当理解,在不偏离如所附权利要求及其合法等同物中所阐述的本发明的范围的情况下,可以在示例实施例中描述的元件的功能和布置中进行各种改变。

Claims (10)

1.一种可靠地在网络中传输数据的方法,包括:
由模块执行,
在来自输出驱动模块的数据要在通信总线上传输之前针对差错监视该数据;以及
当检测到差错时,基于该监视产生第一信号,并基于该第一信号,在预定时间内调整上拉电阻器和下拉电阻器中的至少一个的输入电压,从而强调该差错。
2.根据权利要求1所述的方法,其中监视输出驱动模块的数据包括:逐比特地监视数据分组的数据。
3.根据权利要求1所述的方法,其中该预定时间包括完成剩余的数据传输的时间。
4.根据权利要求1所述的方法,其中调整输入电压针对的是处于输出驱动模块外部的上拉电阻器。
5.根据权利要求1所述的方法,其中调整输入电压针对的是处于输出驱动模块外部的下拉电阻器。
6.一种用于可靠地传输数据的系统,包括:
输出驱动模块;以及
监视模块,其在来自输出驱动模块的数据要在通信总线上传输之前针对差错监视该数据,并且当检测到差错时,基于该监视产生第一信号,并基于该第一信号,在预定时间内调整上拉电阻器和下拉电阻器中的至少一个的输入电压,从而强调该差错。
7.一种用于可靠地在网络中传输数据的有形存储介质,其中
所述有形存储介质由处理电路读取并存储由该处理电路执行以执行包括下述操作的方法的指令:
在来自输出驱动模块的数据要在通信总线上传输之前针对差错监视该数据,从而在数据传输之前确定差错;
当检测到差错时,基于该监视产生第一信号,并基于该第一信号,在预定时间内调整上拉电阻器和下拉电阻器中的至少一个的输入电压,从而强调该差错。
8.根据权利要求7所述的有形存储介质,其中监视输出驱动模块的数据包括:逐比特地监视数据分组的数据。
9.根据权利要求7所述的有形存储介质,其中该预定时间包括完成剩余的数据传输的时间。
10.根据权利要求7所述的有形存储介质,其中调整输入电压针对的是处于输出驱动模块外部的上拉电阻器。
CN201310394453.2A 2012-09-26 2013-07-25 差错检测时的高速数据传输方法和系统 Active CN103684404B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/627600 2012-09-26
US13/627,600 US9619310B2 (en) 2012-09-26 2012-09-26 High speed data transmission methods and systems upon error detection

Publications (2)

Publication Number Publication Date
CN103684404A CN103684404A (zh) 2014-03-26
CN103684404B true CN103684404B (zh) 2018-12-11

Family

ID=48793921

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310394453.2A Active CN103684404B (zh) 2012-09-26 2013-07-25 差错检测时的高速数据传输方法和系统

Country Status (3)

Country Link
US (1) US9619310B2 (zh)
EP (1) EP2713537B1 (zh)
CN (1) CN103684404B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
HUP1200097A2 (hu) 2012-02-15 2013-08-28 Glenisys Kft Biztonsági elem és eljárás nyomat eredetiség ellenõrzésére
KR20180073119A (ko) * 2016-12-22 2018-07-02 삼성전자주식회사 전자 장치 및 그의 에러 검출 방법
US10256795B1 (en) * 2017-10-11 2019-04-09 Micron Technology, Inc. Pipelined latches to prevent metastability

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8219730B2 (en) * 2000-06-16 2012-07-10 Infineon Technologies Ag Method of transmitting data between devices connected via a multi-master bus defining a time slot during transmission for responsive output information from non-bus master devices
CN102655445A (zh) * 2011-03-04 2012-09-05 英飞凌科技奥地利有限公司 位错误率减少的可靠数据传输

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU676160B2 (en) * 1992-04-28 1997-03-06 Dynamic Controls Limited Control means for electrically driven vehicles
US5533034A (en) 1992-06-26 1996-07-02 Matsushita Electric Industrial Co., Ltd. High speed data transfer device having improved efficiency
US5361005A (en) 1993-03-31 1994-11-01 Hewlett-Packard Company Configurable driver circuit and termination for a computer input/output bus
JPH09160690A (ja) * 1995-12-08 1997-06-20 Nec Corp バスドライバ故障検出方式
US6223309B1 (en) 1998-10-02 2001-04-24 International Business Machines Corporation Method and apparatus for ECC logic test
US6415342B1 (en) 1999-07-27 2002-07-02 Hewlett-Packard Company Universal serial bus controlled connect and disconnect
US6650149B1 (en) 2002-08-15 2003-11-18 Pericom Semiconductor Corp. Latched active fail-safe circuit for protecting a differential receiver
US9354632B2 (en) * 2012-03-23 2016-05-31 The Boeing Company Systems and methods for signal selection and fault detection

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8219730B2 (en) * 2000-06-16 2012-07-10 Infineon Technologies Ag Method of transmitting data between devices connected via a multi-master bus defining a time slot during transmission for responsive output information from non-bus master devices
CN102655445A (zh) * 2011-03-04 2012-09-05 英飞凌科技奥地利有限公司 位错误率减少的可靠数据传输

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
On-line analysis and perturbation of CAN networks;Reorda,M.S等;《Defect and Fault Tolerance in VLSI Systems, 2004》;20041231;第1-5节 *

Also Published As

Publication number Publication date
US20160156431A1 (en) 2016-06-02
EP2713537B1 (en) 2017-04-12
EP2713537A1 (en) 2014-04-02
CN103684404A (zh) 2014-03-26
US9619310B2 (en) 2017-04-11

Similar Documents

Publication Publication Date Title
TWI730993B (zh) 第1通信裝置、通信方法、及通信系統
RU2568774C2 (ru) Способ управления работой шинной системы, прежде всего шины can
CA3071776C (en) System and method for preventing malicious can bus attacks
US10404717B2 (en) Method and device for the protection of data integrity through an embedded system having a main processor core and a security hardware module
CN102324004A (zh) 一种网页表单输入信息验证方法及装置
CN108473273B (zh) 电梯数据通信布置
RU2016117388A (ru) Способ, система и компьютерный программный продукт для предотвращения спуфинга в автомобильной сети
CN103684404B (zh) 差错检测时的高速数据传输方法和系统
JP5444207B2 (ja) 巡回伝送すべき処理データの安全な伝送のための方法およびシステム
US20150286607A1 (en) Determination of the state of an i2c bus
CN106878164A (zh) 一种报文传输方法和装置
US20140107863A1 (en) Vehicle Control Device, Vehicle Control System
EP3761296A1 (en) Drive control method, component and display apparatus
CN106372026B (zh) 一种链路检测方法和接收设备
CN103186440A (zh) 检测子卡在位的方法、装置及系统
CN106603276B (zh) 一种serdes链路组的故障处理方法和故障处理装置
US10838510B2 (en) Generating modified keyboard data received from a client device to reduce unintended key repetition
CN102486746A (zh) 服务器及其检测pci系统错误的方法
CN110704357B (zh) 一种主站与多个从站串行通信的方法及装置
CN102884744B (zh) 用于保护有待于通过接口传输的数据包的方法和设备
CN104360973A (zh) 一种通信系统、通信方法及相关通信设备
US20150301916A1 (en) user station of a bus system and method for transmitting data between user stations of a bus system
US9401854B2 (en) System and method for slow link flap detection
CN108632242B (zh) 通信装置及接收装置
CN110741353B (zh) 用于配置车辆的入侵检测系统的图形用户接口工具

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant