CN103293969A - 控制芯片 - Google Patents

控制芯片 Download PDF

Info

Publication number
CN103293969A
CN103293969A CN2012105114777A CN201210511477A CN103293969A CN 103293969 A CN103293969 A CN 103293969A CN 2012105114777 A CN2012105114777 A CN 2012105114777A CN 201210511477 A CN201210511477 A CN 201210511477A CN 103293969 A CN103293969 A CN 103293969A
Authority
CN
China
Prior art keywords
pin
configurable
control chip
operator scheme
hdmi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012105114777A
Other languages
English (en)
Other versions
CN103293969B (zh
Inventor
潘青谷
冯怀元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Publication of CN103293969A publication Critical patent/CN103293969A/zh
Application granted granted Critical
Publication of CN103293969B publication Critical patent/CN103293969B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/173Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
    • G06F15/17337Direct connection machines, e.g. completely connected computers, point to point communication networks
    • G06F15/17343Direct connection machines, e.g. completely connected computers, point to point communication networks wherein the interconnection is dynamically configurable, e.g. having loosely coupled nearest neighbor architecture
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/21Pc I-O input output
    • G05B2219/21012Configurable I-O
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25123Change controller pin configuration

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Power Sources (AREA)

Abstract

本发明提供一种控制芯片,包含可配置的接脚与控制逻辑电路。该可配置的接脚耦接高清晰度多媒体接口连接器的第一接脚与第二接脚。该控制逻辑电路控制该可配置的接脚在第一操作模式与第二操作模式之间切换。该可配置的接脚操作于该第一操作模式时用作输入接脚,且该可配置的接脚操作于该第二操作模式时用作输出接脚。例如,该输入接脚是用来接收来自于该第一接脚的+5V电源信号的电源供应信号,且该输出接脚是用来输出控制信号来控制热插拔检测。本发明提供的控制芯片可减少控制芯片的接脚数。

Description

控制芯片
技术领域
本发明有关于一种控制芯片,特别有关于一种使用可配置的接脚来选择性地当作输入接脚(例如,用来接收用来进行连接检测的电源供应信号的接脚)或输出接脚(例如,用来输出用来控制热插拔检测的控制信号的接脚)来与有线连接接口进行通信的控制芯片。
背景技术
高清晰度多媒体接口(high-definition multimedia interface,HDMI)是用以传送数字数据的小型的音频/视频接口,例如,高清晰度多媒体接口的来源装置(例如,机顶盒(set-top box)、光碟播放器、视频游戏机或个人电脑)通过高清晰度多媒体接口连接线(HDMI cable)而连接至高解析多媒体的接收装置(HDMI sinkdevice)(例如,视频投影机、电视机或电脑显示器)。一般来说,高清晰度多媒体接口的来源装置与高清晰度多媒体接口的接收装置中的每个装置均设置至少一个高清晰度多媒体接口连接器(HDMI connector,也就是说,至少一个高清晰度多媒体接口端口,也可称为至少一个有线连接接口)。图1为绘示出传统高清晰度多媒体接口连接器的示范性的接脚配置的示意图。位于高清晰度多媒体接口的来源装置的高清晰度多媒体接口传送器的传统控制芯片需要具有个别地耦接至高清晰度多媒体接口连接器中每一接脚的专用接脚(dedicated pin);同样地,位于高清晰度多媒体接口的接收装置的高清晰度多媒体接口接收器的传统控制芯片需要具有个别地耦接至高清晰度多媒体接口连接器中每一接脚的专用接脚。图1为传统高清晰度多媒体接口连接器的示范性的接脚配置的示意图。以图1中具有示范性接脚配置的高清晰度多媒体接口连接器为例子,传统控制芯片需要19根接脚来连接高清晰度多媒体接口连接器,接脚1-接脚19中的每一接脚具有特定的信号配置,举例来说,接脚1的专属信号配置为TMDS Data2+(其他接脚的信号配置在此不再赘述)。因此,对于位于高清晰度多媒体接口的接收装置中的传统控制芯片来说,需要具有专用输入接脚来连接至高清晰度多媒体接口连接器的第18根接脚,以接收高清晰度多媒体接口的来源装置所产生的+5V电源信号,以及需要具有专用输出接脚来连接至高清晰度多媒体接口连接器的第19根接脚,以输出控制信号给高清晰度多媒体接口的来源装置来控制热插拔检测(hot plug detection,HPD)。
对于配置有一个以上的高清晰度多媒体接口连接器的高清晰度多媒体接口装置来说,传统控制芯片的接脚数目是很大的。假如传统控制芯片也需要支持更多功能,则传统控制芯片的接脚数目必须增加;否则,传统控制芯片便会没有足够的输入/输出接脚来对应这些功能。结果,控制芯片的封装大小与生产成本将会无可避免地增加。
因此,需要一种创新的控制芯片设计来减少用以连接高清晰度多媒体接口连接器(也可称为,有线连接接口)的专用接脚的接脚数。
发明内容
有鉴于此,本发明提供一种控制芯片。
依据本发明一个实施方式,提供一种控制芯片。该控制芯片包含可配置的接脚与控制逻辑电路。该可配置的接脚耦接有线连接接口的第一接脚与第二接脚。该控制逻辑电路控制该可配置的接脚在第一操作模式与第二操作模式之间切换。该可配置的接脚操作于该第一操作模式时,作为用来接收电源供应信号的输入接脚,且该可配置的接脚操作于该第二操作模式时,作为用来输出输出信号的输出接脚。
依据本发明另一实施方式,提供一种控制芯片。该控制芯片包含可配置的接脚与控制逻辑电路。该可配置的接脚耦接有线连接接口的第一接脚与第二接脚。该控制逻辑电路控制该可配置的接脚在第一操作模式与第二操作模式之间切换。该可配置的接脚操作于该第一操作模式时,作为用来接收输入信号的输入接脚,且该可配置的接脚操作于该第二操作模式时,作为用来输出用来控制热插拔检测的控制信号的输出接脚。
依据本发明又一实施方式,提供一种控制芯片。该控制芯片包含可配置的接脚与控制逻辑电路。该可配置的接脚耦接高清晰度多媒体接口连接器的第一接脚与第二接脚。该控制逻辑电路控制该可配置的接脚在第一操作模式与第二操作模式之间切换。该可配置的接脚操作于该第一操作模式时,该可配置的接脚作为输入接脚,且该可配置的接脚操作于该第二操作模式时,该可配置的接脚作为输出接脚。
本发明提供的控制芯片可减少控制芯片的接脚数。
附图说明
图1为传统高清晰度多媒体接口连接器的示范性的接脚配置的示意图。
图2为依据本发明的示范性的实施方式的多媒体系统的示意图。
图3为图2所示的控制逻辑电路所使用的示范性的有限状态机的示意图。
图4为采用本发明所提出的接脚共用技术的控制芯片的第一种广义的设计变化的示意图。
图5为采用本发明所提出的接脚共用技术的控制芯片的第二种广义的设计变化的示意图。
具体实施方式
在说明书及权利要求书当中使用了某些词汇来指称特定的组件。本领域技术人员应可理解,硬件制造商可能会用不同的名词来称呼同样的组件。本说明书及权利要求书并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的准则。在通篇说明书及权利要求书当中所提及的“包含”为开放式的用语,故应解释成“包含但不限定于”。另外,“耦接”一词在此是包含任何直接及间接的电气连接手段。因此,若文中描述第一装置耦接于第二装置,则代表该第一装置可直接电气连接于该第二装置,或通过其他装置或连接手段间接地电气连接至该第二装置。
图2为绘示出依据本发明的实施方式的多媒体系统(multimedia system)200的示意图。多媒体系统200包含高清晰度多媒体接口的接收装置(HDMI sinkdevice)202(例如,视频投影机、电视机或电脑显示器)与高清晰度多媒体接口的来源装置(HDMI source device)204(例如,机顶盒、光碟播放器、视频游戏机或个人电脑)。高清晰度多媒体接口的来源装置204具有高清晰度多媒体接口连接器(例如,高清晰度多媒体接口端口,也可称为,有线连接接口)212,且高清晰度多媒体接口的接收装置202具有高清晰度多媒体接口连接器(例如,高清晰度多媒体接口端口)222。举例来说,高清晰度多媒体接口连接器212、高清晰度多媒体接口连接器222中每个连接器都有图1所示的前述的接脚配置,故包含了19根接脚(例如附图图2所示的接脚PIN_1-接脚PIN_19),因此,高清晰度多媒体接口的来源装置204与高清晰度多媒体接口的接收装置202之间的通信是通过高清晰度多媒体接口连接线(HDMI cable)201,其具有19条传输线连接于高清晰度多媒体接口连接器212与高清晰度多媒体接口连接器222之间。如图2所示,高清晰度多媒体接口的接收装置202另包含控制芯片224,其使用了本发明提出的接脚共用技术。在此示范性的实施方式中,控制芯片224是高清晰度多媒体接口接收装置(HDMI receiver)的一部分,且包含控制逻辑电路226、多个接脚228_1~228_17、可配置的接脚(configurable pin)229与多个接脚230_1~230_7。需要注意是,图2中的接脚数目只作为范例说明,而非用于对本发明设限。另外,视实际设计上的考虑/需求,高清晰度多媒体接口的接收装置202与高清晰度多媒体接口的来源装置204中的每个装置都被允许具有一个以上的高清晰度多媒体接口连接器。
接脚228_1~接脚228_17与可配置的接脚229是被控制逻辑电路226所支持的高清晰度多媒体接口功能所使用,进一步来说,接脚228_1~接脚228_17是用来个别地耦接高清晰度多媒体接口连接器222的接脚PIN_1~接脚PIN_17的专用接脚,因此,接脚228_1~接脚228_17与接脚PIN_1~接脚PIN_17之间有着一个一对一映射(one-to-one mapping)关系。可配置的接脚229是一个用来耦接高清晰度多媒体接口连接器222的多个接脚PIN_18~PIN_19的专用接脚,因此,可配置的接脚229与接脚PIN_18~接脚PIN_19之间有着一个一对多映射(one-to-many mapping)关系。其中接脚PIN_18用来输出高清晰度多媒体接口的来源装置所产生的+5V电源信号,接脚PIN_19用来接收控制信号给高清晰度多媒体接口的来源装置来控制热插拔检测(hot plug detection,HPD)。对于接脚230_1~接脚230_7来说,这些接脚可包含控制逻辑电路226支持的其它功能所使用的输入/输出接脚(input/output pin)。
控制逻辑电路226用以控制可配置的接脚229在第一操作模式与第二操作模式之间切换。根据本发明的设计变化,当可配置的接脚229操作于第一操作模式时,可配置的接脚229作为输入接脚,以及当可配置的接脚229操作于第二操作模式时,可配置的接脚229作为输出接脚。举例来说,当操作于该第一操作模式下,可配置的接脚229是作为输入接脚以用来接收输入信号S_IN(例如,用来进行连接检测(connection detection)的电源供应信号),而当操作于该第二操作模式下,可配置的接脚229则作为输出接脚以用来输出输出信号S_OUT(例如,用来控制热插拔检测的控制信号)。如图2所示,具有等效阻值Req1的等效无源元件(passive element)232耦接于接脚PIN_18与接脚PIN_19之间,以符合高清晰度多媒体接口规格的要求,例如,等效阻值Req1是1K欧姆。另外,为了确保控制逻辑电路226可依据输入信号S_IN的逻辑电平来正确地检测外部装置(即高清晰度多媒体接口的来源装置204)的连接,作为下拉电阻(pull-downresistor)的等效无源元件234可耦接于最后一个接脚PIN_19与接地端GND之间。当+5V电源信号没有出现于高清晰度多媒体接口连接器222的接脚PIN_18上时,等效无源元件234可让输入信号S_IN有一个趋近接地电压(即0V)的低逻辑电平。再者,如图2所示,可配置的接脚229是通过等效无源元件232间接地连接至接脚PIN_18,而非直接地连接至接脚PIN_18,较佳地,等效无源元件234有等效阻值Req2,其远大于等效阻值Req1(也就是说,Req2>>Req1),例如,等效无源元件234是高阻抗下拉电阻。因此,当+5V电源信号由于外部装置(即高清晰度多媒体接口的来源装置204)的连接而确实出现于高清晰度多媒体接口连接器的接脚PIN_18上时,等效无源元件234会让输入信号S_IN有+5V左右的高逻辑电平。然而,由于等效无源元件234并未规定于高清晰度多媒体接口规格之中,因此等效无源元件234为非必要的(optional)元件。所以,在高清晰度多媒体接口的接收装置202的设计变化中,等效无源元件234可在不违背本发明精神之下而被省略。关于控制可配置的接脚229在该第一操作模式与该第二操作模式之间进行切换的更进一步的细节将以下描述。
图3为绘示出图2所示的控制逻辑电路226所使用的示范性的有限状态机(finite state machine)300的示意图。可配置的接脚229于该第一操作状态与该第二操作状态之间切换的操作可由固件控制或硬件控制来实现。示范性的有限状态机300包含三个状态S1、S2与S3。开始时,控制逻辑电路226进入状态S1,因此控制逻辑电路226通过让可配置的接脚229操作于该第一操作状态来当作输入接脚,以执行连接检测(即,电源供应信号检测)的作业。当高清晰度多媒体接口的来源装置204还没连接至高清晰度多媒体接口的接收装置202时,高清晰度多媒体接口连接器222的接脚PIN_18不会接收供应自外部装置(即高清晰度多媒体接口的来源装置204)的+5V电源信号,且输入信号S_IN会因为耦接至接地端GND的等效无源元件234而会具有低逻辑电平(例如0V)。
当高清晰度多媒体接口的来源装置204通过高清晰度多媒体接口连接线201而被连接至高清晰度多媒体接口的接收装置202时,高清晰度多媒体接口连接器222的接脚PIN_18被连接至高清晰度多媒体接口连接器212的接脚PIN_18,且接收供应自高清晰度多媒体接口的来源装置204的+5V电源信号。应注意的是,等效无源元件232与等效无源元件234是作为分压电路(voltage divider),且等效阻值Req2远大于等效阻值Req1,因此,输入信号S_IN将会是具有自该分压电路所产生的预定电压(例如,若
Figure BDA00002519409200061
则Req2>>Req1)的电源供应信号,也就是说,输入信号S_IN现在具有高逻辑电平。当控制逻辑电路226检测到输入信号S_IN的高逻辑电平时,控制逻辑电路226便决定高清晰度多媒体接口的来源装置204被连接至高清晰度多媒体接口的接收装置202。此外,由于高清晰度多媒体接口连接器222的接脚PIN_19通过等效无源元件232而耦接至高清晰度多媒体接口连接器222的接脚PIN_18,且通过高清晰度多媒体接口连接线201而连接至高清晰度多媒体接口连接器212的接脚PIN_19,热插拔检测信号(HPD signal)SHPD会由于该+5V电源信号而从低逻辑电平转换成高逻辑电平,且带有高逻辑电平的该热插拔检测信号SHPD会被反馈给高清晰度多媒体接口的来源装置204,以将高清晰度多媒体接口的接收装置202的连接通知高清晰度多媒体接口的来源装置204。
当高清晰度多媒体接口的来源装置204断开与高清晰度多媒体接口的接收装置202的连接时,该+5V的电源供应被中断,因此让输入信号S_IN从高逻辑电平转换至低逻辑电平,因此,当控制逻辑电路226检测到输入信号S_IN的低逻辑电平时,控制逻辑电路226便决定高清晰度多媒体接口的来源装置204并未连接至高清晰度多媒体接口的接收装置202。另外,由于该+5V电源信号的供应被中断,该热插拔检测信号SHPD也相对应地从高逻辑电平转换至低逻辑电平,如此一来,高清晰度多媒体接口的来源装置204即可获知高清晰度多媒体接口的接收装置202的连接中断。
如上所述,当控制逻辑电路226停留在状态S1且高清晰度多媒体接口的来源装置204被连接至高清晰度多媒体接口的接收装置202时,该热插拔检测信号SHPD由于该+5V电源信号而可具有高逻辑电平。然而,在某些情形下,高清晰度多媒体接口的接收装置202也可主动地(actively)将该热插拔检测信号SHPD由高逻辑电平拉至低逻辑电平,因而迫使高清晰度多媒体接口的来源装置204执行与高清晰度多媒体接口的接收装置202之间的重新连接(re-connection)或新的握手程序(hand-shaking procedure)。在高清晰度多媒体接口的接收装置202不需要于高清晰度多媒体接口的来源装置204与高清晰度多媒体接口的接收装置202之间保持连线时拉低该热插拔检测信号SHPD的情形下,控制逻辑电路226持续停留于状态S1。然而,在高清晰度多媒体接口的接收装置202需要于高清晰度多媒体接口的来源装置204与高清晰度多媒体接口的接收装置202之间保持连线时拉低该热插拔检测信号SHPD的另一情形下,控制逻辑电路226则会离开目前状态S1而进入下一状态S2。
在进入状态S2之后,控制逻辑电路226会运作来让可配置的接脚229操作于该第二操作模式而作为输出接脚。接下来,控制逻辑电路226产生具有预定电压的输出信号S_OUT给高清晰度多媒体接口连接器222的接脚PIN_19,其中输出信号S_OUT具有的预定电压不同于电源供应信号具有的预定电压(例如,输出信号S_OUT具有的预定电压低于电源供应信号具有的预定电压),用来作为用以控制该热插拔检测的控制信号。在此情况下,输出信号S_OUT从高逻辑电平转换至低逻辑电平来拉低高清晰度多媒体接口的来源装置204所接收的该热插拔检测信号SHPD
于产生输出信号S_OUT之后(即,热插拔检测信号SHPD低逻辑电平产生之后),控制逻辑电路226离开目前状态S2并进入下一状态S3。依据高清晰度多媒体接口规格,为了让高清晰度多媒体接口的来源装置204执行与高清晰度多媒体接口的接收装置202之间的重新连接或新的握手程序,从高逻辑电平转换至低逻辑电平的该热插拔检测信号SHPD应在一个不短于临界值(例如,100毫秒)的时段中被持续维持在低逻辑电平,因此,进入状态S3后,控制逻辑电路226会运作来计时预定时段,其中该预定时段(例如,500毫秒)不会短于该临界值。在该预定时段的计时结束之前,控制逻辑电路226持续停留于状态S3,以等待强制该热插拔检测信号SHPD停留于低逻辑电平的时段结束。当该预定时段的计时结束(即,等待该热插拔检测信号SHPD低逻辑电平计时结束)时,控制逻辑电路226会离开目前状态S3并进入下一状态S1(即预设(default)状态),且将可配置的接脚229从该第二操作模式切换至该第一操作模式。简单来说,直到该热插拔检测信号SHPD维持低逻辑电平的持续时间已达到该预定时段时,控制逻辑电路226才会离开状态S3。
在上面所述的示范性的实施方式中,接脚共用技术被应用于高清晰度多媒体接口的接收装置202中的控制芯片224,以控制可配置的接脚229来选择性地作为对应至高清晰度多媒体接口连接器222的接脚PIN_18的输入接脚,或对应至高清晰度多媒体接口连接器222的接脚PIN_19的输出接脚。然而,这只是作为范例说明,而非对本发明设限,也就是说,使用本发明所提出的接脚共用技术的控制芯片也可被应用于不同于高清晰度多媒体接口的有线通信接口。另外,本发明所提出的控制芯片的可配置的接脚可被耦接至该有线通信接口的多个接脚,其中这些接脚可包含用于接收电源信号的第一接脚及/或用于输出热插拔检测信号SHPD的第二接脚。
请参照图4,其为绘示出采用本发明所提出的接脚共用技术的控制芯片400的第一种广义的设计变化的示意图。控制芯片400包含控制逻辑电路402与可配置的接脚404。可配置的接脚404被耦接至有线连接接口406的接脚P1与接脚P2。控制逻辑电路402是用以控制可配置的接脚404于第一操作模式与第二操作模式之间切换。当操作于该第一操作模式时,可配置的接脚404作为用以接收带有预定电压的电源供应信号S_IN1的输入接脚,在此实施方式中,电源供应信号S_IN1是来自于通过任何有线连接方式连接至有线连接接口406的外部装置408所产生的外部电源供应信号SPOWER。当操作于该第二操作模式时,可配置的接脚404作为用以输出输出信号S_OUT1的输出接脚,其中输出信号S_OUT1并不一定是上述的热插拔检测信号SHPD。如图4所示,具有等效阻值Req11的等效无源元件432耦接于接脚P1与接脚P2之间,以符合有线连接接口规格的要求,例如,等效阻值Req11是1K欧姆。再者,可配置的接脚404是通过等效无源元件432间接地连接至接脚P1,而非直接地连接至接脚P1。此外,根据本发明的设计变化,作为下拉电阻的等效无源元件可耦接于接脚P2与接地端GND之间(未绘示图4中,以求精简)。
请参照图5,其为绘示出采用本发明所提出的接脚共用技术的控制芯片500的第二种广义的设计变化的示意图。控制芯片500包含控制逻辑电路502与可配置的接脚504。可配置的接脚504是耦接于有线连接接口506的接脚P1’与接脚P2’。控制逻辑电路502是用以控制可配置的接脚504在第一操作模式与第二操作模式之间切换。当操作于该第一操作模式时,可配置的接脚504作为用来接收输入信号S_IN2的输入接脚,其中输入信号S_IN2不一定是来自于外部装置508所供应的上述的电源供应信号(例如,+5V电源信号)。当操作在该第二操作状态时,可配置的接脚504作为输出接脚,用来输出输出信号S_OUT2给接脚P2’来控制热插拔检测,其中热插拔检测信号SHPD来自于输出信号S_OUT2,并被传送给通过任何有线连接方式连接至有线连接接口506的外部装置508。如图5所示,具有等效阻值Req12的等效无源元件532耦接于接脚P1’与接脚P2’之间,以符合有线连接接口规格的要求,例如,等效阻值Req12是1K欧姆。再者,可配置的接脚504是通过等效无源元件532间接地连接至接脚P1’,而非直接地连接至接脚P1’。此外,根据本发明的一个设计变化,作为下拉电阻的等效无源元件可耦接于接脚P2’与接地端GND之间(未绘示图5中,以求精简)。如图2、图4与图5所示,控制芯片的可配置的接脚被耦接至有线连接接口(例如,高清晰度多媒体接口连接器)的多个接脚。相较于传统的控制芯片设计,本发明所提出的控制芯片设计具有较少的接脚数。在控制芯片被耦接至单一有线连接接口的情况中,可使用本发明所提出的接脚共用技术来省下该控制芯片的一根接脚。在该控制芯片被耦接至多个有线连接接口的另一情况中,可使用本发明所提出的接脚共用技术来省下该控制芯片的更多根接脚。由于该控制芯片的接脚数减少,该控制芯片的封装大小与生产成本也会减少。另外,如果该控制芯片是要设计来支持更多功能,则省下来的接脚便可配置给这些功能。
以上该仅为本发明的较佳实施方式,凡依本发明权利要求所做的均等变化与修饰,都应属本发明的涵盖范围。

Claims (25)

1.一种控制芯片,其特征在于,包含:
可配置的接脚,耦接有线连接接口的第一接脚与第二接脚;以及
控制逻辑电路,控制该可配置的接脚在第一操作模式与第二操作模式之间进行切换;
其中当该可配置的接脚操作于该第一操作模式时,该可配置的接脚作为用来接收电源供应信号的输入接脚,以及当该可配置的接脚操作于该第二操作模式时,该可配置的接脚作为用来输出输出信号的输出接脚。
2.根据权利要求1所述的控制芯片,其特征在于,该电源供应信号是来自于该第一接脚所接收的外部电源供应信号。
3.根据权利要求1所述的控制芯片,其特征在于,该控制逻辑电路检查该电源供应信号,来检测是否有外部装置连接到该有线连接接口。
4.根据权利要求1所述的控制芯片,其特征在于,该电源供应信号具有第一预定电压,并且该输出信号具有第二预定电压,以及该第二预定电压不同于该第一预定电压。
5.根据权利要求4所述的控制芯片,其特征在于,该第二预定电压低于该第一预定电压。
6.根据权利要求1所述的控制芯片,其特征在于,产生给该第二接脚的该输出信号是用来控制热插拔检测。
7.根据权利要求1所述的控制芯片,其特征在于,该控制逻辑电路开始时会让该可配置的接脚操作于该第一操作模式而作为该输入接脚。
8.根据权利要求1所述的控制芯片,其特征在于,该控制逻辑电路在让该可配置的接脚操作于该第二操作模式而作为该输出接脚之后,该控制逻辑电路计时预定时段,以及当该预定时段的计时结束时,该控制逻辑电路会将该可配置的接脚由该第二操作模式切换至该第一操作模式。
9.根据权利要求1所述的控制芯片,其特征在于,该有线连接接口是高清晰度多媒体接口连接器。
10.根据权利要求9所述的控制芯片,其特征在于,该控制芯片与该高清晰度多媒体接口连接器均设置于高清晰度多媒体接口的接收装置中。
11.根据权利要求1所述的控制芯片,其特征在于,该可配置的接脚通过等效无源元件间接地连接至该第一接脚。
12.一种控制芯片,其特征在于,包含:
可配置的接脚,耦接有线连接接口的第一接脚与第二接脚;以及
控制逻辑电路,控制该可配置的接脚在第一操作模式与第二操作模式之间进行切换;
其中当该可配置的接脚操作于该第一操作模式时,该可配置的接脚作为用以接收输入信号的输入接脚,以及当该可配置的接脚操作于该第二操作模式时,该可配置的接脚作为用以输出控制信号来控制热插拔检测的输出接脚。
13.根据权利要求12所述的控制芯片,其特征在于,该输入信号是来自于该第一接脚所接收的外部电源供应信号。
14.根据权利要求12所述的控制芯片,其特征在于,该控制逻辑电路检查该输入信号来检测外部装置是否连接至该有线连接接口。
15.根据权利要求12所述的控制芯片,其特征在于,该控制逻辑电路开始时会让该可配置的接脚操作于该第一操作模式而作为该输入接脚。
16.根据权利要求12所述的控制芯片,其特征在于,该控制逻辑电路在让该可配置的接脚操作于该第二操作模式而作为该输出接脚之后,该控制逻辑电路计时预定时段,以及当该预定时段的计时结束时,该控制逻辑电路将该可配置的接脚由该第二操作模式切换至该第一操作模式。
17.根据权利要求12所述的控制芯片,其特征在于,该有线连接接口是高清晰度多媒体接口连接器。
18.根据权利要求17所述的控制芯片,其特征在于,该控制芯片与该高清晰度多媒体接口连接器均设置于高清晰度多媒体接口的接收装置中。
19.根据权利要求12所述的控制芯片,其特征在于,该可配置的接脚通过等效无源元件间接地连接至该第一接脚。
20.一种控制芯片,其特征在于,包含:
可配置的接脚,耦接高清晰度多媒体接口连接器的第一接脚与第二接脚;以及
控制逻辑电路,控制该可配置的接脚在第一操作模式与第二操作模式之间进行切换;
其中当该可配置的接脚操作于该第一操作模式时,该可配置的接脚作为输入接脚,以及当该可配置的接脚操作于该第二操作模式时,该可配置的接脚作为输出接脚。
21.根据权利要求20所述的控制芯片,其特征在于,该控制逻辑电路开始时会让该可配置的接脚操作于该第一操作模式而作为该输入接脚。
22.根据权利要求20所述的控制芯片,其特征在于,该控制逻辑电路在让该可配置的接脚操作于该第二操作模式而作为该输出接脚之后,该控制逻辑电路计时预定时段,且当该预定时段的计时结束,该控制逻辑电路将该可配置的接脚由该第二操作模式切换至该第一操作模式。
23.根据权利要求20所述的控制芯片,其特征在于,该控制芯片与该高清晰度多媒体接口连接器均设置于高清晰度多媒体接口的接收装置中。
24.根据权利要求20所述的控制芯片,其特征在于,该输入接脚是用来接收电源供应信号,而该电源供应信号是来自于该第一接脚所接收的+5V电源信号;以及该输出接脚是用来输出控制信号给该第二接脚,以控制热插拔检测。
25.根据权利要求20所述的控制芯片,其特征在于,该可配置的接脚通过等效无源元件间接地连接至该第一接脚。
CN201210511477.7A 2012-03-05 2012-12-04 控制芯片 Active CN103293969B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/411,635 2012-03-05
US13/411,635 US8990445B2 (en) 2012-03-05 2012-03-05 Control chip for communicating with wired connection interface by using one configurable pin selectively serving as input pin or output pin

Publications (2)

Publication Number Publication Date
CN103293969A true CN103293969A (zh) 2013-09-11
CN103293969B CN103293969B (zh) 2016-01-06

Family

ID=49042493

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210511477.7A Active CN103293969B (zh) 2012-03-05 2012-12-04 控制芯片

Country Status (3)

Country Link
US (1) US8990445B2 (zh)
CN (1) CN103293969B (zh)
TW (1) TWI510090B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105655838A (zh) * 2015-12-28 2016-06-08 联想(北京)有限公司 一种hdmi连接器的电源能量控制方法及系统
CN105786747A (zh) * 2016-02-22 2016-07-20 北京和利时系统工程有限公司 一种实现热插拔处理的方法和装置
CN109240130A (zh) * 2017-07-11 2019-01-18 新唐科技股份有限公司 可程序化接脚位准的控制电路
US20220303497A1 (en) * 2021-03-19 2022-09-22 ShenZhen Hongfei Precision Technology Co.,Ltd. Electronic device and signal processing method

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2902871A4 (en) * 2012-09-25 2016-06-22 Nec Display Solutions Ltd ELECTRONIC DEVICE, COMMUNICATION SYSTEM, AND HOT CONNECTION CONTROL METHOD
US20150067195A1 (en) * 2013-08-30 2015-03-05 Manish Sharma Hdmi source and sink device over single hdmi connector
KR102142273B1 (ko) * 2013-12-27 2020-08-07 엘지디스플레이 주식회사 디스플레이포트 및 디스플레이포트의 데이터 전송 방법
US10038936B2 (en) * 2015-11-18 2018-07-31 Caavo Inc Source device detection
US11168638B2 (en) 2017-08-01 2021-11-09 Cummins Inc. Control logic circuit for connecting multiple high side loads in engine control module
CN113704170B (zh) * 2021-07-30 2024-02-09 浪潮电子信息产业股份有限公司 一种芯片工作模式控制方法、系统及介质

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7356451B2 (en) * 2001-12-07 2008-04-08 Cadence Design Systems, Inc. Assertion handling for timing model extraction
CN201226445Y (zh) * 2008-02-05 2009-04-22 晨星半导体股份有限公司 高解析多媒体接口装置及其控制芯片
US7817586B2 (en) * 2007-08-16 2010-10-19 Mediatek Inc. High-speed digital interface transceiver and method of supplying bi-directional communication process on high-speed digital interface device
US20110050734A1 (en) * 2009-09-03 2011-03-03 Ati Technologies, Ulc Method and Apparatus for Providing Reduced Power Usage of a Display Interface
US20110068736A1 (en) * 2009-09-11 2011-03-24 Nxp B.V. Power charging of mobile devices
CN101783674B (zh) * 2008-12-24 2012-01-04 联发科技股份有限公司 管脚共享装置及管脚共享方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5414380A (en) * 1993-04-19 1995-05-09 Motorola, Inc. Integrated circuit with an active-level configurable and method therefor
US6825689B1 (en) * 2000-10-26 2004-11-30 Cypress Semiconductor Corporation Configurable input/output interface for a microcontroller
US8402185B2 (en) * 2001-12-26 2013-03-19 Seiko Epson Corporation Display device adapter with digital media interface
JP2008219796A (ja) * 2007-03-07 2008-09-18 Funai Electric Co Ltd データ再生装置と送信器
US8601173B2 (en) * 2010-06-30 2013-12-03 Silicon Image, Inc. Detection of cable connections for electronic devices

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7356451B2 (en) * 2001-12-07 2008-04-08 Cadence Design Systems, Inc. Assertion handling for timing model extraction
US7817586B2 (en) * 2007-08-16 2010-10-19 Mediatek Inc. High-speed digital interface transceiver and method of supplying bi-directional communication process on high-speed digital interface device
CN201226445Y (zh) * 2008-02-05 2009-04-22 晨星半导体股份有限公司 高解析多媒体接口装置及其控制芯片
CN101783674B (zh) * 2008-12-24 2012-01-04 联发科技股份有限公司 管脚共享装置及管脚共享方法
US20110050734A1 (en) * 2009-09-03 2011-03-03 Ati Technologies, Ulc Method and Apparatus for Providing Reduced Power Usage of a Display Interface
US20110068736A1 (en) * 2009-09-11 2011-03-24 Nxp B.V. Power charging of mobile devices

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105655838A (zh) * 2015-12-28 2016-06-08 联想(北京)有限公司 一种hdmi连接器的电源能量控制方法及系统
CN105655838B (zh) * 2015-12-28 2018-12-14 联想(北京)有限公司 一种hdmi连接器的电源能量控制方法及系统
CN105786747A (zh) * 2016-02-22 2016-07-20 北京和利时系统工程有限公司 一种实现热插拔处理的方法和装置
CN109240130A (zh) * 2017-07-11 2019-01-18 新唐科技股份有限公司 可程序化接脚位准的控制电路
CN109240130B (zh) * 2017-07-11 2020-09-25 新唐科技股份有限公司 可程序化接脚位准的控制电路
US20220303497A1 (en) * 2021-03-19 2022-09-22 ShenZhen Hongfei Precision Technology Co.,Ltd. Electronic device and signal processing method

Also Published As

Publication number Publication date
TW201338529A (zh) 2013-09-16
US20130229221A1 (en) 2013-09-05
US8990445B2 (en) 2015-03-24
TWI510090B (zh) 2015-11-21
CN103293969B (zh) 2016-01-06

Similar Documents

Publication Publication Date Title
CN103293969A (zh) 控制芯片
EP3657778B1 (en) Terminal device and control method therefor
US20200226087A1 (en) Terminal Device And Control Method Thereof
US9329672B2 (en) High-definition multimedia interface (HDMI) receiver apparatuses, HDMI systems using the same, and control methods therefor
US8248530B2 (en) Electronic device, communication system, method of communication, and program
KR101758968B1 (ko) 액티브 케이블용 회로
WO2012097615A2 (zh) 将耳机接口复用为高清视音频接口的多用途连接器及手持电子设备
EP2385517A1 (en) System and method for operating an electronic device having an HDMI port that is shared between an HDMI source function and an HDMI sink function of the electronic device
CN103702056B (zh) Hdmi信号处理电路及处理方法
TW201531099A (zh) 可插拔電子裝置及決定可插拔電子裝置所輸出之資料的方法
EP3058721B1 (en) Digital-image transmission apparatus which performs communication, self-diagnosis, and control
US11375270B2 (en) Cable, method of controlling cable, connection device, electronic device, and method of controlling electronic device
CN201118817Y (zh) 热插拔接口电路及具有热插拔接口电路的电视机
JP7003079B2 (ja) 電子機器
US20170220515A1 (en) Coupling system for electronic device
EP2536128A1 (en) Content reproducing device and content reproduction control method
US9053657B2 (en) Two-way HDMI communication
US20200209942A1 (en) Cable and connection device
US10007326B2 (en) Power supply system for electronic device
CN209488670U (zh) 一种音视频控制系统
US20210135708A1 (en) Cable, method for controlling cable, transmission device, method for controlling transmission device, reception device, and method for controlling reception device
US20100169517A1 (en) Multimedia Switch Circuit and Method
CN113359574B (zh) Hpd信号控制电路及基于此电路的hdmi切换器
US20170220096A1 (en) Power supply system for electronic device
US20170220501A1 (en) Coupling system for electronic device

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant