CN102981588B - 可经由通用序列总线装置开机的系统及其方法 - Google Patents

可经由通用序列总线装置开机的系统及其方法 Download PDF

Info

Publication number
CN102981588B
CN102981588B CN201110287895.8A CN201110287895A CN102981588B CN 102981588 B CN102981588 B CN 102981588B CN 201110287895 A CN201110287895 A CN 201110287895A CN 102981588 B CN102981588 B CN 102981588B
Authority
CN
China
Prior art keywords
logic
starting
signal
embedded controller
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110287895.8A
Other languages
English (en)
Other versions
CN102981588A (zh
Inventor
廖谊婷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wistron Corp
Original Assignee
Wistron Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wistron Corp filed Critical Wistron Corp
Publication of CN102981588A publication Critical patent/CN102981588A/zh
Application granted granted Critical
Publication of CN102981588B publication Critical patent/CN102981588B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Security & Cryptography (AREA)
  • Power Sources (AREA)

Abstract

本发明公开了一种可经由通用序列总线装置开机的系统和方法,该系统包含一通用序列总线连接端口、一嵌入式控制器、一平台控制器中枢及一基本输出输入单元。该嵌入式控制器用以当该系统关机且至少一通用序列总线装置插入该通用序列总线连接端口时,产生一开机信号;该平台控制器中枢用以根据该开机信号唤醒;该基本输出输入单元具有一开机顺序设定值,且当该基本输出输入单元根据该开机信号唤醒时,该基本输出输入单元根据该开机顺序设定值,通过该平台控制器中枢以优先从该至少一通用序列总线装置开始开机。本发明可使使用者非常方便地利用该通用序列总线装置插入该系统以开启该系统,而不须费心地找寻该系统上的电源开关。

Description

可经由通用序列总线装置开机的系统及其方法
技术领域
本发明涉及一种系统及其方法,尤其涉及一种可经由通用序列总线装置开机的系统及其方法。
背景技术
在现有技术中,当使用者想要开启一主机时,使用者按下主机上的电源开关。然后,主机内的基本输出输入单元会根据产生自电源开关的信号以及存储于基本输出输入单元内的开机顺序设定值,依序开启主机内的装置及耦接于主机的周边装置,其中主机通常先从主机内的硬盘开机。
然而,当使用者想使用主机且主机为关机状态时,根据现有技术使用者必须费心地找寻主机上的电源开关,然后按下主机上的电源开关,以使主机依照开机顺序设定值先从主机内的硬盘慢慢开机。另外,随着云端技术的进步,主机或许不再有硬盘。因此,先从主机内的硬盘开机也许将不符合云端技术未来的趋势。
综上所述,主机依照开机顺序设定值先从主机内的硬盘开机,对于使用者而言既不方便,也不符合云端技术未来的趋势。
发明内容
针对现有技术中存在的问题,本发明的目的在于提供一种可经由通用序列总线装置开机的系统和方法。
本发明的一实施例提供一种可经由通用序列总线装置开机的系统。该系统包含一通用序列总线连接端口、一嵌入式控制器、一平台控制器中枢及一基本输出输入单元。该嵌入式控制器耦接于该通用序列总线连接端口,用以当该系统关机且至少一通用序列总线装置插入该通用序列总线连接端口时,产生一开机信号;该平台控制器中枢用以根据该开机信号唤醒;该基本输出输入单元耦接于该平台控制器中枢和该嵌入式控制器,其中该基本输出输入单元具有一开机顺序设定值,且当该基本输出输入单元根据该开机信号唤醒时,该基本输出输入单元根据该开机顺序设定值,通过该平台控制器中枢以优先从该至少一通用序列总线装置开始开机。
本发明的另一实施例提供一种可经由通用序列总线装置开机的方法。该方法包含当一系统关机且至少一通用序列总线装置插入一通用序列总线连接端口时,一嵌入式控制器产生一开机信号;根据该开机信号,唤醒一平台控制器中枢和一基本输出输入单元;该基本输出输入单元根据一开机顺序设定值,通过该平台控制器中枢以优先从该至少一通用序列总线装置开始开机。
本发明的有益效果在于,本发明提供一种可经由通用序列总线装置开机的系统及其方法。该系统及方法利用一嵌入式控制器当该系统关机且至少一通用序列总线装置插入一通用序列总线连接端口时,产生一开机信号。然后,一基本输出输入单元可根据依开机顺序设定值,通过一平台控制器中枢以优先从该至少一通用序列总线装置开始开机。如此,一使用者将可非常方便地利用该通用序列总线装置插入该系统以开启该系统,而不须费心地找寻该系统上的电源开关。另外,随着一云端技术的进步,该系统内或许不再有一硬盘。因此,本发明亦可符合该云端技术未来的趋势。
附图说明
图1系为本发明的一实施例说明一种可经由通用序列总线装置开机的系统的示意图。
图2、图3、图4和图5为说明通用型输入输出接脚的逻辑电位变化的示意图。
图6为本发明的另一实施例说明一种可经由通用序列总线装置开机的系统的示意图。
图7为本发明的另一实施例说明一种可经由通用序列总线装置开机的方法的流程图。
其中,附图标记说明如下:
100、600        系统
102             通用序列总线连接端口
104             嵌入式控制器
106            平台控制器中枢
108            基本输出输入单元
110            通用型输入输出接脚
612            逻辑电路
1082           存储器
BS             开机信号
BSSV           开机顺序设定值
FPV            第一预定值
LHV            逻辑高电位
LLV            逻辑低电位
SPV            第二预定值
T1             第一预定时间
T2             第二预定时间
700至712       步骤
具体实施方式
请参照图1,图1为本发明的一实施例说明一种可经由通用序列总线装置开机的系统100的示意图。系统100包含一通用序列总线连接端口102、一嵌入式控制器104、一平台控制器中枢(Platform Controller Hub,PCH)106及一基本输出输入单元(Basic Input/Output System,BIOS)108。嵌入式控制器102通过一通用型输入输出(General Purpose I/O)接脚110耦接于通用序列总线连接端口102,用以当系统100关机、嵌入式控制器102的外部装置开机功能被致能且至少一通用序列总线装置插入通用序列总线连接端口102时,产生一开机信号BS;平台控制器中枢(Platform Controller Hub,PCH)106用以根据开机信号BS唤醒,其中通用型输入输出接脚110可耦接于通用序列总线连接端口102的8个接脚中的任一接脚;基本输出输入单元(BasicInput/Output System,BIOS)108耦接于平台控制器中枢106和嵌入式控制器104,其中基本输出输入单元108内的存储器1082具有一开机顺序设定值BSSV,且开机顺序设定值BSSV内存储连接系统100的至少一装置的代码。基本输出输入单元108可根据嵌入式控制器102的外部装置开机功能,改变开机顺序设定值BSSV,或基本输出输入单元108可根据开机信号BS,改变开机顺序设定值BSSV。当基本输出输入单元108根据开机信号BS唤醒时,基本输出输入单元108即可根据改变过的开机顺序设定值BSSV通过平台控制器中枢106以优先从至少一通用序列总线装置开始开机,然后再根据开机顺序设定值BSSV,依序开启系统100内的装置及耦接于系统100的周边装置。
请参照图2至图5,图2至图5为说明通用型输入输出接脚110的逻辑电位变化的示意图。根据高级配置与电源接口(advanced configuration andpower interface,ACPI)的规范,当系统100处于关机状态时,系统100仍具有S5的电源。因此,当一通用序列总线装置插入通用序列总线连接端口102时,通用型输入输出接脚110会根据S5的电源,产生一逻辑电位变化。如图2所示,通用型输入输出接脚110的逻辑电位变化为一逻辑低电位LLV到一逻辑高电位LHV的变化,且逻辑高电位LHV高于一第一预定值FPV;如图3所示,通用型输入输出接脚110的逻辑电位变化为逻辑低电位LLV到逻辑高电位LHV的变化,且逻辑高电位LHV持续一高于第一预定值FPV的第一预定时间T1;如图4所示,通用型输入输出接脚110的逻辑电位变化为逻辑高电位LHV到逻辑低电位LLV的变化,且逻辑低电位LLV低于一第二预定值SPV;如图5所示,通用型输入输出接脚110的逻辑电位变化为逻辑高电位LHV到逻辑低电位LLV的变化,且逻辑低电位LLV持续一低于第二预定值SPV的第二预定时间T2。因此,嵌入式控制器104即可根据通用型输入输出接脚110的逻辑电位变化,产生开机信号BS。
另外,当多个通用序列总线装置同时插入通用序列总线连接端口102时,基本输出输入单元108将根据开机顺序设定值BSSV及通用序列总线连接端口102的连接端口的顺序,通过平台控制器中枢106以优先从多个通用序列总线装置中的一通用序列总线装置开始开机。
请参照图6,图6为本发明的另一实施例说明一种可经由通用序列总线装置开机的系统600的示意图。系统600和系统100的差别在于嵌入式控制器102通过一逻辑电路612耦接于通用序列总线连接端口102。如图6所示,逻辑电路612为一与门,逻辑电路612具有一第一输入端,耦接于通用序列总线连接端口102的一接脚,一第二输入端,耦接于通用序列总线连接端口102的另一接脚,及一输出端,耦接于嵌入式控制器104。当一通用序列总线装置插入通用序列总线连接端口102时,逻辑电路612的第一输入端与第二输入端的会根据S5的电源,产生第一逻辑电位变化,而逻辑电路612的输出端则可根据一及的逻辑运算(AND logic operation)和第一逻辑电位变化,输出一第二逻辑电位变化。因此,嵌入式控制器104即可根据辑电路612的输出端的第二逻辑电位变化,产生开机信号BS。另外,系统600的其余操作原理皆和系统100相同,在此不再赘述。此外,本发明并不受限于逻辑电路612为与门,亦即逻辑电路612可为其他逻辑电路。因此,只要嵌入式控制器104根据一逻辑电路的输出端的逻辑电位变化,产生开机信号BS,即落入本发明的范畴。
请参照图7,图7为本发明的另一实施例说明一种可经由通用序列总线装置开机的方法的流程图。图7的方法利用图1的系统100和图6的系统600说明,详细步骤如下:
步骤700:开始;
步骤702:致能嵌入式控制器104的外部装置开机功能;
步骤704:关机系统100;
步骤706:当系统100关机且至少一通用序列总线装置插入一通用序列总线连接端口102时,嵌入式控制器104产生开机信号BS;
步骤708:根据开机信号BS,唤醒平台控制器中枢106和基本输出输入单元108;
步骤710:基本输出输入单元108根据开机顺序设定值BSSV,通过平台控制器中枢106以优先从至少一通用序列总线装置开始开机;
步骤712:结束。
在步骤702中,使用者致能系统100内嵌入式控制器104的外部装置开机功能。因为在系统100重新启动后,嵌入式控制器104的外部装置开机功能才会生效,所以在步骤704中,使用者要将系统100关机。在步骤706中,嵌入式控制器104根据通用型输入输出接脚110的逻辑电位变化,产生开机信号BS,其中通用型输入输出接脚110可耦接于通用序列总线连接端口102的8个接脚中的任一接脚。当至少一通用序列总线装置插入通用序列总线连接端口102时,通用型输入输出接脚110会根据S5的电源,产生逻辑电位变化。因此,嵌入式控制器104即可根据通用型输入输出接脚110的逻辑电位变化,产生开机信号BS。另外,通用型输入输出接脚110的逻辑电位变化如图2至图5所示,在此不再赘述。在本发明的另一实施例中,嵌入式控制器104根据逻辑电路612(如图6所示)的输出端的逻辑电位变化,产生开机信号BS。在步骤710中,基本输出输入单元108内的存储器1082具有一开机顺序设定值BSSV,且开机顺序设定值BSSV内存储连接系统100的至少一装置的代码。基本输出输入单元108可根据嵌入式控制器102的外部装置开机功能,改变开机顺序设定值BSSV,或基本输出输入单元108可根据开机信号BS,改变开机顺序设定值BSSV。因此,当基本输出输入单元108根据开机信号BS唤醒时,基本输出输入单元108即可根据改变过的开机顺序设定值BSSV通过平台控制器中枢106以优先从至少一通用序列总线装置开始开机,然后再根据开机顺序设定值BSSV,依序开启系统100内的装置及耦接于系统100的周边装置。
综上所述,本发明所提供的可经由通用序列总线装置开机的系统及其方法,利用嵌入式控制器当系统关机且至少一通用序列总线装置插入通用序列总线连接端口时,产生开机信号。然后,基本输出输入单元可根据开机顺序设定值,通过平台控制器中枢以优先从至少一通用序列总线装置开始开机。如此,使用者将可非常方便地利用通用序列总线装置插入系统以开启系统,而不须费心地找寻系统上的电源开关。另外,随着云端技术的进步,系统内或许不再有硬盘。因此,本发明亦可符合云端技术未来的趋势。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求所做的等同变化与修饰,皆应属本发明的涵盖范围。

Claims (20)

1.一种可经由通用序列总线装置开机的系统,包含:
一通用序列总线连接端口;
一嵌入式控制器,耦接于该通用序列总线连接端口,用以当该系统关机且至少一通用序列总线装置插入该通用序列总线连接端口时,产生一开机信号;
一平台控制器中枢,用以根据该开机信号唤醒;及
一基本输出输入单元,耦接于该平台控制器中枢和该嵌入式控制器,其中该基本输出输入单元具有一开机顺序设定值,该基本输出输入单元根据该嵌入式控制器的外部装置开机功能或根据该开机信号,改变该开机顺序设定值,且当该基本输出输入单元根据该开机信号唤醒时,该基本输出输入单元根据改变过的该开机顺序设定值,通过该平台控制器中枢以优先从该至少一通用序列总线装置开始开机。
2.如权利要求1所述的系统,其中该嵌入式控制器通过一通用型输入输出接脚耦接于该通用序列总线连接端口。
3.如权利要求2所述的系统,其中该嵌入式控制器根据该通用型输入输出接脚的逻辑电位变化,产生该开机信号。
4.如权利要求1所述的系统,其中该嵌入式控制器通过一逻辑电路耦接于该通用序列总线连接端口。
5.如权利要求4所述的系统,其中该逻辑电路包含:
一与门,具有一第一输入端,耦接于该通用序列总线连接端口的一接脚,一第二输入端,耦接于该通用序列总线连接端口的另一接脚,及一输出端,耦接于该嵌入式控制器。
6.如权利要求5所述的系统,其中该嵌入式控制器根据该输出端的逻辑电位变化,产生该开机信号。
7.如权利要求3或6所述的系统,其中该逻辑电位变化为一逻辑低电位到一逻辑高电位的变化,且该逻辑高电位高于一第一预定值。
8.如权利要求3或6所述的系统,其中该逻辑电位变化为一逻辑低电位到一逻辑高电位的变化,且该逻辑高电位持续一第一预定时间。
9.如权利要求3或6所述的系统,其中该逻辑电位变化为一逻辑高电位到一逻辑低电位的变化,且该逻辑低电位低于一第二预定值。
10.如权利要求3或6所述的系统,其中该逻辑电位变化为一逻辑高电位到一逻辑低电位的变化,且该逻辑低电位持续一第二预定时间。
11.如权利要求1所述的系统,其中该开机顺序设定值存储连接该系统的至少一装置的代码。
12.一种可经由通用序列总线装置开机的方法,包含步骤:
当一系统关机且至少一通用序列总线装置插入一通用序列总线连接端口时,一嵌入式控制器产生一开机信号;
根据该开机信号,唤醒一平台控制器中枢和一基本输出输入单元;及
该基本输出输入单元根据该嵌入式控制器的外部装置开机功能或根据该开机信号,改变该基本输出输入单元所具有的一开机顺序设定值,该基本输出输入单元根据该开机信号唤醒时,根据改变过的该开机顺序设定值,通过该平台控制器中枢以优先从该至少一通用序列总线装置开始开机。
13.如权利要求12所述的方法,其中该嵌入式控制器根据一通用型输入输出接脚的逻辑电位变化,产生该开机信号。
14.如权利要求12所述的方法,其中该嵌入式控制器根据一逻辑电路的输出端的逻辑电位变化,产生该开机信号。
15.如权利要求13或14所述的方法,其中该逻辑电位变化为一逻辑低电位到一逻辑高电位的变化,且该逻辑高电位高于一第一预定值。
16.如权利要求13或14所述的方法,其中该逻辑电位变化为一逻辑低电位到一逻辑高电位的变化,且该逻辑高电位持续一第一预定时间。
17.如权利要求13或14所述的方法,其中该逻辑电位变化为一逻辑高电位到一逻辑低电位的变化,且该逻辑低电位低于一第二预定值。
18.如权利要求13或14所述的方法,其中该逻辑电位变化为一逻辑高电位到一逻辑低电位的变化,且该逻辑低电位持续一第二预定时间。
19.如权利要求12所述的方法,其中该开机顺序设定值存储连接该系统的至少一装置的代码。
20.如权利要求12所述的方法,还包含步骤:
致能一外部装置开机功能;及
关机该系统。
CN201110287895.8A 2011-09-07 2011-09-26 可经由通用序列总线装置开机的系统及其方法 Active CN102981588B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW100132213A TWI482090B (zh) 2011-09-07 2011-09-07 可經由通用序列匯流排裝置開機的系統及其方法
TW100132213 2011-09-07

Publications (2)

Publication Number Publication Date
CN102981588A CN102981588A (zh) 2013-03-20
CN102981588B true CN102981588B (zh) 2015-03-18

Family

ID=47754055

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110287895.8A Active CN102981588B (zh) 2011-09-07 2011-09-26 可经由通用序列总线装置开机的系统及其方法

Country Status (3)

Country Link
US (1) US8954717B2 (zh)
CN (1) CN102981588B (zh)
TW (1) TWI482090B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105702268A (zh) * 2014-11-27 2016-06-22 英业达科技有限公司 电子装置及光盘驱动器托盘弹出方法
CN109117407B (zh) * 2018-09-27 2021-07-06 郑州云海信息技术有限公司 一种管理板卡与服务器
US10929320B1 (en) * 2019-12-06 2021-02-23 Quanta Computer Inc. Control circuit for dynamic bifurcation control

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1564132A (zh) * 2004-03-25 2005-01-12 绿创科技股份有限公司 应用于个人计算机系统的外加开机装置
TW200632660A (en) * 2005-03-02 2006-09-16 Ulead Systems Inc Plug and play system and the method of the same
TW200825901A (en) * 2006-12-06 2008-06-16 Micro Star Int Co Ltd System capable of loading bootstrapping program to boot mainboard by different interfaces and method thereof
CN101526841A (zh) * 2008-03-06 2009-09-09 华硕电脑股份有限公司 电脑系统和节电方法
CN101609405A (zh) * 2008-06-16 2009-12-23 宏碁股份有限公司 计算机开机选择装置、计算机开机选择方法与计算机系统

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW539998B (en) * 2001-12-27 2003-07-01 Winbond Electronics Corp Computer booting device using smart card interface and the method thereof
TW200603011A (en) * 2004-05-10 2006-01-16 Sony Computer Entertainment Inc Mobile terminal and USB device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1564132A (zh) * 2004-03-25 2005-01-12 绿创科技股份有限公司 应用于个人计算机系统的外加开机装置
TW200632660A (en) * 2005-03-02 2006-09-16 Ulead Systems Inc Plug and play system and the method of the same
TW200825901A (en) * 2006-12-06 2008-06-16 Micro Star Int Co Ltd System capable of loading bootstrapping program to boot mainboard by different interfaces and method thereof
CN101526841A (zh) * 2008-03-06 2009-09-09 华硕电脑股份有限公司 电脑系统和节电方法
CN101609405A (zh) * 2008-06-16 2009-12-23 宏碁股份有限公司 计算机开机选择装置、计算机开机选择方法与计算机系统

Also Published As

Publication number Publication date
US8954717B2 (en) 2015-02-10
TW201312465A (zh) 2013-03-16
US20130061030A1 (en) 2013-03-07
CN102981588A (zh) 2013-03-20
TWI482090B (zh) 2015-04-21

Similar Documents

Publication Publication Date Title
CN102662903B (zh) 一种通过cpld或fpga实现pcie设备热插拔的方法
CN1920749B (zh) 节电电子装置及其节电方法
US20120246504A1 (en) Electronic device for detecting a type of a charger device during a sleep mode
CN104571442A (zh) 一种基于power平台的内存板上电时序的控制方法
CN103064488A (zh) 电源控制电路
CN101907914A (zh) 电脑电源开启信号控制电路
CN102981588B (zh) 可经由通用序列总线装置开机的系统及其方法
CN103576816B (zh) 开关机控制电路
CN104461994A (zh) 一种基于fpga的嵌入式处理器动态配置电路及方法
CN107341123A (zh) 一种pcie卡热插拔的方法及系统
CN108628792B (zh) 通信接口防电流泄漏系统及方法
CN102759702A (zh) 用于检测芯片内工作电路的电压与频率关系的电路及方法
CN102437917A (zh) 一种网络唤醒方法、网络唤醒装置及计算机
CN104750226A (zh) Usb otg模式识别系统及方法
CN205263730U (zh) 一种基于POWER平台的新型IO Riser板卡
CN101526841B (zh) 电脑系统和节电方法
CN104345850B (zh) 智能型自动开机装置
CN109344107A (zh) 一种Linux系统控制台设置的方法和装置
CN103095278B (zh) 集成电路与其控制方法
CN102213971A (zh) 时序控制电路及具有该时序控制电路的前端总线电源
JP6164363B2 (ja) 制御装置及び電子機器
CN102708014B (zh) 支持笔记本超低温工作的双嵌入式控制器电路和控制方法
CN111182514B (zh) 一种实现管脚分时复用方法、装置、设备和介质
CN103870253A (zh) 芯片应用电路
CN203327105U (zh) 一种手机产线自动开机测试装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant