CN102820940A - 帧接收装置、帧发送装置、帧收发系统以及帧收发方法 - Google Patents

帧接收装置、帧发送装置、帧收发系统以及帧收发方法 Download PDF

Info

Publication number
CN102820940A
CN102820940A CN2012101859441A CN201210185944A CN102820940A CN 102820940 A CN102820940 A CN 102820940A CN 2012101859441 A CN2012101859441 A CN 2012101859441A CN 201210185944 A CN201210185944 A CN 201210185944A CN 102820940 A CN102820940 A CN 102820940A
Authority
CN
China
Prior art keywords
frame
timestamp
sign
upper frame
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2012101859441A
Other languages
English (en)
Inventor
中村俊彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Lapis Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lapis Semiconductor Co Ltd filed Critical Lapis Semiconductor Co Ltd
Publication of CN102820940A publication Critical patent/CN102820940A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0697Synchronisation in a packet node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)
  • Electric Clocks (AREA)
  • Electromechanical Clocks (AREA)

Abstract

本发明涉及帧接收装置、帧发送装置、帧收发系统以及帧收发方法。提供了一种能得到高精度的时间戳信息的帧接收装置、帧发送装置、包含它们的帧收发系统以及帧收发方法。帧接收装置生成表示下位帧的接收时间点的接收时刻的时间戳并对该下位帧附加来生成带有时间戳的帧。进而,将该带有时间戳的帧变换成上位帧,并且根据该上位帧的内容存储该时间戳表示的接收时刻。帧发送装置根据上位帧的内容对其附加标志。进而,将该上位帧变换成下位帧,并且在判别为作为该变换对象的上位帧中附加有该标志的情况下,将该判别时间点的当前时刻作为发送时刻进行存储。

Description

帧接收装置、帧发送装置、帧收发系统以及帧收发方法
技术领域
本发明涉及进行经由通信网来收发帧的装置彼此的时刻同步的帧接收装置、帧发送装置、帧收发系统以及帧收发方法。
背景技术
历来,已知一种进行可经由因特网等的通信网来互相收发帧的装置彼此的时刻同步的帧收发系统(例如专利文献1以及2)。作为用于进行时刻同步的协议,有在IEEE1588中规定的PTP(Precision Time Protocol,精密时间协议)。在IEEE1588-2002中,作为根据PTP的时刻同步用的消息,定义了Sync、FollowUp、DelayReq、以及DelayResp。帧发送装置和帧接收装置在Sync以及DelayReq消息的收发时存储时间戳。历来,对所谓的物理层和MAC层之间的例如MII(media independent interface,媒体独立接口)、GMII(gigabit media independent interface,千兆比特媒体独立接口)等的接口上的帧进行解析,在其类别是Sync或者DelayReq消息的情况下存储时间戳。
专利文献
专利文献1:日本特开2010-190635号公报;
专利文献2:日本特开2008-42715号公报。
可是,在帧发送装置中,在存储时间戳时,针对MII等的接口上的全部的帧实施用于判别是否为表示Sync或者DelayReq消息的帧的解析处理,因此存在该解析处理量变大、时间戳的精度降低了解析处理所需要的时间的量的问题。此外,在帧接收装置中,由于在通过MII等的接口上的解析处理能判别为帧是表示Sync或者DelayReq消息的帧之后存储时间戳,所以存在时间戳的精度降低了该解析处理所需要的时间的量的问题。
此外,例如在使用IEEE802.1AE中规定的MACsec等的安全协议的情况下,对上述的MII等的接口上的帧进行加密,也存在无法解析在该接口上的帧的问题。因此,本发明者研究了在发送侧在利用MACsec的帧加密前、在接收侧在利用MACsec的帧译码后存储时间戳的情况。可是,在进行了这样的处理的情况下,不仅包含通信网中的延迟时间,还包含帧的加密处理和译码处理所需要的时间,也存在时间戳的精度降低的问题。
发明内容
本发明是鉴于如上所述的问题而完成的,其目的在于提供一种能得到高精度的时间戳信息的帧接收装置、帧发送装置、帧收发系统以及帧收发方法。
本发明的帧接收装置,包含:接收部,经由通信网接收属于物理层的下位帧;以及变换部,将该接收帧变换成属于上位层的上位帧,所述帧接收装置的特征在于,所述接收部包含:时间戳附加部,生成表示所述下位帧的接收时间点的接收时刻的时间戳并对所述下位帧附加来生成带有时间戳的帧,所述变换部包含:存储部,将所述带有时间戳的帧变换成所述上位帧,并且根据该上位帧的内容存储所述时间戳表示的接收时刻。
本发明的帧发送装置,包含:变换部,将属于上位层的上位帧变换成属于物理层的下位帧;以及发送部,经由通信网发送所述下位帧,所述帧发送装置的特征在于,所述变换部包含:标志附加部,根据所述上位帧的内容对其附加标志;以及存储部,将所述上位帧变换成所述下位帧,并且在判别为作为该变换对象的上位帧中附加有所述标志的情况下,将该判别时间点的当前时刻作为发送时刻进行存储。
本发明的帧收发系统,包含经由通信网收发属于物理层的下位帧的帧发送装置和帧接收装置,其特征在于,
所述帧发送装置包含:发送侧变换部,将属于上位层的上位帧变换成所述下位帧;以及发送部,经由所述通信网发送所述下位帧,
所述发送侧变换部包含:标志附加部,根据所述上位帧的内容对其附加标志;以及发送侧存储部,将所述上位帧变换成所述下位帧,并且在判别为作为该变换对象的上位帧中附加有所述标志的情况下,将该判别时间点的当前时刻作为发送时刻进行存储,所述帧接收装置包含:接收部,经由所述通信网接收所述下位帧;以及接收侧变换部,将该接收帧变换成属于上位层的上位帧,所述接收部包含:时间戳附加部,生成表示所述下位帧的接收时间点的接收时刻的时间戳并对所述下位帧附加来生成带有时间戳的帧,所述接收侧变换部包含:接收侧存储部,将所述带有时间戳的帧变换成所述上位帧,并且根据该上位帧的内容存储所述时间戳表示的接收时刻。
本发明的帧收发方法,包含:发送步骤,经由通信网发送属于物理层的下位帧;以及接收步骤,经由所述通信网接收所述下位帧,所述帧收发方法的特征在于,
所述发送步骤包含:发送侧变换步骤,将属于上位层的上位帧变换成所述下位帧;以及发送步骤,经由所述通信网发送所述下位帧,
所述发送侧变换步骤包含:标志附加步骤,根据所述上位帧的内容对其附加标志;以及发送侧存储步骤,将所述上位帧变换成所述下位帧,并且在判别为作为该变换对象的上位帧中附加有所述标志的情况下,将该判别时间点的当前时刻作为发送时刻进行存储,所述接收步骤包含:接收步骤,经由所述通信网接收所述下位帧;以及接收侧变换步骤,将该接收帧变换成属于上位层的上位帧,所述接收步骤包含:时间戳附加步骤,生成表示所述下位帧的接收时间点的接收时刻的时间戳并对所述下位帧附加来生成带有时间戳的帧,所述接收侧变换步骤包含:接收侧存储步骤,将所述带有时间戳的帧变换成所述上位帧,并且根据该上位帧的内容存储所述时间戳表示的接收时刻。
根据本发明的帧接收装置、帧发送装置、帧收发系统以及帧收发方法,能得到高精度的时间戳信息。
附图说明
图1是表示作为第一实施例的帧接收装置的结构的框图。
图2是表示图1的MAC处理部和MACsec处理部的结构的框图。
图3是表示帧接收装置中的接收侧时间戳存储处理例程(routine)的流程图。
图4是表示帧接收装置中的帧构造的说明图。
图5是表示作为第二实施例的帧发送装置的结构的框图。
图6是表示图5的MACsec处理部和MAC处理部的结构的框图。
图7是表示帧发送装置中的发送侧时间戳存储处理例程的流程图。
图8是表示帧发送装置中的帧构造的说明图。
图9是表示帧发送装置中的标志检测时的信号变化的时间图。
图10是表示帧收发系统的结构的框图。
图11是表示帧发送装置和帧接收装置之间的时间戳信息的收发工作的顺序图。
具体实施方式
以下,针对本发明的实施例,参照附图并详细地进行说明。
<第一实施例>
在图1中示出了作为本实施例的帧接收装置10的结构。
PHY处理部11是接收从例如因特网等的通信网20到来的帧(以下,称为下位帧)的接收部,对每个属于物理层的下位帧依次实施与OSI参照模型中的物理层相关的处理。
时钟部12总是生成表示当前时刻的当前时刻信息。
时间戳附加部13对由PHY处理部11实施了处理的每个下位帧,依次附加由时钟部12生成的当前时刻信息来作为时间戳。以下,将附加有时间戳的下位帧称为带有时间戳的帧。
MAC处理部14对每个带有时间戳的帧,依次实施针对作为物理层的上位层的MAC层的例如地址解析、FCS确认等的MAC处理。此时,MAC处理部14暂时分离时间戳来实施该处理。
MACsec处理部15对由MAC处理部14实施了处理的每个带有时间戳的帧,依次实施译码处理、认证处理等的安全解除处理。此时,MACsec处理部15暂时分离时间戳来实施该处理。以下,将MAC处理部14和MACsec处理部15总称为变换部。
帧判别部16对由MACsec处理部15实施了处理的每个带有时间戳的帧,判别是否为应该存储时间戳的帧。
详细地说,帧判别部16在带有时间戳的帧是表示Sync或者DelayReq消息的帧的情况下,判别为是应该存储该时间戳的帧。在该情况下,帧判别部16向时间戳存储部17供给该带有时间戳的帧中附加的时间戳,并且向上位层处理部18供给不含有该时间戳的帧(以下,称为上位帧)。再有,上位帧是属于比物理层上位的层(即MAC层以上的层)的帧。
此外,帧判别部16在带有时间戳的帧不是表示Sync或者DelayReq消息的帧的情况下,丢弃该带有时间戳的帧中附加的时间戳,向上位层处理部18供给不含有该时间戳的上位帧。
时间戳存储部17存储从帧判别部16供给的时间戳。该时间戳是在帧判别部16判别为是表示Sync或者DelayReq消息的帧所附加的时间戳。
上位层处理部18对从帧判别部16供给的每个上位帧,依次实施针对OSI参照模型中的例如网络层等的上位层的处理。
在图2中示出了表示MAC处理部14和MACsec处理部15的结构的框图。
时间戳分离部14a分离从时间戳附加部13(图1)供给的带有时间戳的帧中附加的时间戳。
时间戳保持部14b暂时保持该分离后的时间戳。
数据处理部14c对由时间戳分离部14a去除了时间戳的帧内的数据实施MAC处理。
时间戳再次附加部14d对由数据处理部14c实施了MAC处理的帧,再次附加在时间戳保持部14b中暂时保持的时间戳来构成带有时间戳的帧,并向MACsec处理部15供给该帧。
时间戳分离部15a分离从MAC处理部14供给的带有时间戳的帧中附加的时间戳。
时间戳保持部15b暂时保持该分离后的时间戳。
安全解除处理部15c对由时间戳分离部15a去除了时间戳的帧实施安全解除处理。
时间戳再次附加部15d对由安全解除处理部15c实施了安全解除处理的帧,再次附加在时间戳保持部15b中暂时保持的时间戳来构成带有时间戳的帧,并向帧判别部16供给该帧。
以下,参照图3和图4并针对帧接收装置10中的接收侧时间戳存储处理的工作进行说明。
首先,PHY处理部11从通信网20接收下位帧FR1(步骤S11)。在下位帧FR1中,包含前导、SFD、目的地地址、发送源地址、MACsec头、加密数据、认证向量、以及FCS。
接着,时间戳附加部12对下位帧FR1附加时间戳来构成带有时间戳的帧FR2(步骤S12)。在带有时间戳的帧FR2中,包含目的地地址、发送源地址、MACsec头、加密数据、认证向量、FCS、以及时间戳。
接着,对带有时间戳的帧FR2,MAC处理部14实施MAC处理,进而MACsec处理部15实施安全解除处理来构成带有时间戳的帧FR3(步骤S13)。
在实施MAC处理时,时间戳分离部14a(图2)暂时分离时间戳。时间戳保持部14b对分离后的时间戳进行保持,在数据处理部14c对该分离后的数据实施了MAC处理之后,时间戳再次附加部14d再次附加时间戳。在实施安全解除处理时,时间戳分离部15a(图2)也暂时分离时间戳。时间戳保持部15b对分离后的时间戳进行保持,在安全解除处理部15c对该分离后的数据实施了安全解除处理之后,时间戳再次附加部15d再次附加时间戳。根据这样的工作,时间戳不受MAC处理和安全解除处理的影响。在带有时间戳的帧FR3中,包含目的地地址、发送源地址、译码数据、以及时间戳。
接着,帧判别部16判别带有时间戳的帧FR3是否为应该存储时间戳的帧(步骤S14)。在带有时间戳的帧FR3是表示Sync或者DelayReq消息的帧的情况下,帧判别部16判别为是应该存储时间戳的帧,并向时间戳存储部17供给带有时间戳的帧FR3中附加的时间戳。再有,由于帧判别部16能对进行了安全解除并且数据被译码的帧FR3进行解析,所以能判别带有时间戳的帧FR3是否为表示Sync或者DelayReq消息的帧。
接着,时间戳存储部17存储从帧判别部16供给的时间戳(步骤S15)。
在步骤S14中,帧判别部16在判别为带有时间戳的帧FR3不是表示Sync或者DelayReq消息的帧的情况下,丢弃该带有时间戳的帧FR3中附加的时间戳(步骤S16)。
再有,与是否存储时间戳无关地,帧判别部16向上位层处理部18供给时间戳被去除了的上位帧FR4。在上位帧FR4中,包含目的地地址、发送源地址、以及译码数据。
如上述那样,在本实施例的帧接收装置10中,对从通信网20到来的每个下位帧,在实施MAC处理和安全处理之前附加时间戳。然后,对实施这些处理而变得能解析的带有时间戳的帧进行解析,在判别为是应该存储时间戳的帧的情况下,存储该带有时间戳的帧中附加的时间戳。
根据这样的结构,由于帧接收装置10能存储接收到帧的时间点的当前时刻、即接收时刻来作为时间戳,所以能仅将通信网中的延迟时间作为对象来进行计算。即,能将MAC处理和译码等的安全解除处理所需要的时间排除在外,计算出通信网中的延迟时间。此外,由于在进行是否为应该存储时间戳的帧的解析之前附加时间戳,所以能将该解析处理所需要的时间的量排除在外,计算出通信网中的延迟时间。
像这样,根据本实施例的帧接收装置10,能得到高精度的时间戳信息。
<第二实施例>
在图5中示出了表示作为本实施例的帧发送装置30的结构的框图。
上位层处理部31通过针对OSI参照模型中的例如网络层等的上位层的处理来生成帧(以下,称为上位帧),并向标志附加部32供给该帧。
标志附加部32针对从上位层处理部31供给的每个上位帧,判别是否为应该附加标志的帧。详细地说,标志附加部32在上位帧是表示Sync或者DelayReq消息的帧的情况下,判别为是应该附加标志的帧。在该情况下,标志附加部32对该上位帧附加标志并向MACsec处理部33供给。以下,将附加有标志的上位帧称为带有标志的帧。此外,标志附加部32在上位帧不是表示Sync或者DelayReq消息的帧的情况下,不对该上位帧附加标志而向MACsec处理部33供给。
MACsec处理部33对从标志附加部32供给的每个帧,依次实施加密处理等的安全设定处理。在该被供给的帧是带有标志的帧的情况下,MACsec处理部15暂时分离该标志来实施该处理。MACsec处理部33在对帧实施了安全设定处理之后,向MAC处理部34供给该帧。
MAC处理部34对从MACsec处理部33供给的每个帧,依次实施针对OSI参照模型中的MAC层的MAC处理。在该被供给的帧是带有标志的帧的情况下,MAC处理部34暂时分离该标志来实施MAC处理。MAC处理部14在对帧实施了MAC处理之后,向PHY处理部38供给该帧。以下,将实施了MAC处理的帧称为下位帧。
标志检测部35对MAC处理部34处理的每个帧判别是否附加有标志。标志检测部35例如基于从MAC处理部34供给的标志信号,检测标志的附加。标志检测部35在判别为对帧附加有标志的情况下,将由时钟部36生成的当前时刻信息作为时间戳向时间戳存储部37供给。
时钟部36总是生成表示当前时刻的当前时刻信息。
时间戳存储部37存储从标志检测部35供给的时间戳。该时间戳是针对由标志检测部35判别为附加有标志的帧的时间戳。
以下,将MACsec处理部33、MAC处理部34、标志检测部35、时钟部36、以及时间戳存储部37总称为变换部。
PHY处理部38是对从MAC处理部34供给的每个下位帧依次实施针对OSI参照模型中的物理层的处理,并向通信网20依次送出的发送部。
在图6中示出了表示MACsec处理部33和MAC处理部34的结构的框图。
标志分离部33a分离从标志附加部33(图1)供给的带有标志的帧中附加的标志。
标志保持部33b暂时保持该分离后的标志。
安全处理部33c对由标志分离部33a去除了标志的帧内的数据实施安全设定处理。
标志再次附加部33d对由安全处理部33c实施了安全设定处理的帧,再次附加在标志保持部33b中暂时保持的标志来构成带有标志的帧,并向MAC处理部34供给该帧。
标志分离部34a分离从MACsec处理部33供给的带有标志的帧中附加的标志,并向标志信号生成部34b供给。
标志信号生成部34b在被从标志分离部34a供给标志时,生成标志信号并向标志检测部35(图1)供给该信号。
数据处理部34c对由标志分离部34a去除了标志的帧实施数据处理来构成下位帧,并向PHY处理部38(图1)供给该帧。
以下,参照图7和图8并针对帧发送装置30中的发送侧时间戳存储处理的工作进行说明。
首先,标志附加部32对从上位层处理部31供给的上位帧,判别是否为应该附加标志的帧(步骤S21)。标志附加部32在上位帧是表示Sync或者DelayReq消息的帧的情况下,判别为是应该附加标志的帧。
在该情况下,标志附加部32对上位帧附加标志来构成带有标志的帧FS1,并向MACsec处理部33供给该帧(步骤S22)。在带有标志的帧FS1中,包含标志、目的地地址、发送源地址、以及明文数据。标志附加部32在上位帧不是表示Sync或者DelayReq消息的帧的情况下,不对该上位帧附加标志而向MACsec处理部33供给(步骤S22)。
接着,MACsec处理部33对从标志附加部32供给的帧实施加密处理等的安全设定处理(步骤S23)。在该帧是带有标志的帧的情况下,MACsec处理部15暂时分离该标志来实施该处理,在该处理后对帧再次附加该标志来构成带有标志的帧。MACsec处理部15通过该处理来构成帧FS2,并向MAC处理部34供给该帧。在帧FS2为带有标志的帧的情况下,包含标志、目的地地址、发送源地址、MACsec头、加密数据、以及认证向量。在未对帧FS2附加标志的情况下,MACsec处理部15也对该帧FS2实施安全设定处理并向MAC处理部34供给。
接着,MAC处理部34对从MACsec处理部33供给的帧FS2依次实施MAC处理(步骤S23)。在该帧为带有标志的帧的情况下,MAC处理部34暂时分离该标志来实施该处理。MAC处理部14通过该处理来构成下位帧FS3,并向PHY处理部38供给该帧。在下位帧FS3中,包含目的地地址、发送源地址、MACsec头、加密数据、认证向量、以及FCS。此外,MAC处理部34生成表示对帧FS2附加有标志的标志信号,并向标志检测部35供给该信号。MAC处理部34在未对帧FS2附加标志的情况下,也对该帧FS2实施安全设定处理来构成下位帧FS3,并向PHY处理部38供给该帧。
接着,标志检测部35判别在MAC处理部34处理的帧FS2中是否附加有标志(步骤S24)。标志检测部35例如在从MAC处理部34供给了标志信号的情况下,判别为在帧FS2中附加有标志。在该情况下,标志检测部35向时间戳存储部37供给由时钟部36生成的当前时刻信息来作为时间戳。再有,标志检测部35在判别为未向帧FS2附加标志的情况下,不进行向时间戳存储部37的时间戳的供给。
接着,时间戳存储部37存储从标志检测部35供给的时间戳(步骤S25)。
接着,PHY处理部38对从MAC处理部34供给的每个下位帧FS3依次实施针对物理层的处理来构成下位帧FS4,并向通信网20送出该下位帧(步骤S26)。在下位帧FS4中,包含前导、SFD、目的地地址、发送源地址、MACsec头、加密数据、认证向量、以及FCS。
在图9中示出了表示帧发送装置30中的标志检测时的信号变化的时间图。从MAC处理部34对PHY处理部38供给TXEN(transmit enable,发送使能)信号和TXD(transmit data,发送数据)信号。MAC处理部34例如在TXD(transmit data)信号中的前导数据的结束时间点TS生成标志信号,并向标志检测部35供给该信号。由此,将在TS时间点的当前时刻信息作为时间戳存储在时间戳存储部37中。
如上述那样,在本实施例的帧发送装置30中,首先,对在上位层处理部31中生成的上位帧中的、应该存储时间戳的上位帧附加标志来构成带有标志的帧。之后,实施MAC处理和安全处理。然后,标志检测部35对被实施了这些处理的每个帧判别是否附加有标志,在检测出标志的情况下,将此时的当前时刻信息作为时间戳进行存储。
根据这样的结构,由于帧发送装置30能存储发送帧的时间点的当前时刻、即发送时刻来作为时间戳,所以能仅将通信网中的延迟时间作为对象来进行计算。即,能将MAC处理和加密等的安全设定处理所需要的时间排除在外,计算出通信网中的延迟时间。此外,由于根据标志检测来判断是否应该存储时间戳,所以不需要对全部的帧进行是否为应该存储时间戳的帧的解析处理,能减少处理量。
像这样,根据本实施例的帧发送装置30,能得到高精度的时间戳信息。
<作为系统的实施例>
在图10中示出了表示帧收发系统40的结构的框图。主装置50和从装置60经由通信网20收发时间戳信息。
以下,参照图11并针对主装置50和从装置60之间的时间戳信息的收发工作进行说明。
首先,主装置50对从装置60发送Sync消息(步骤S31)。此时,主装置50作为第二实施例所示的帧发送装置30而进行工作,将该发送时的当前时刻作为时间戳T1进行存储。从装置60在接收Sync消息时作为第一实施例所示的帧接收装置10而进行工作,将在接收到Sync消息时的当前时刻作为时间戳T2进行存储。
接着,主装置50通过FollowUp消息对从装置60发送时间戳T1(步骤S32)。从装置60存储FollowUp消息中包含的时间戳T1。
接着,从装置60对主装置50发送DelayReq消息(步骤S33)。此时,从装置60作为帧发送装置30而进行工作,将该发送时的当前时刻作为时间戳T3进行存储。主装置50在接收DelayReq消息时作为帧接收装置10而进行工作,将在接收到DelayReq消息时的当前时刻作为时间戳T4进行存储。
接着,主装置50通过DelayResp消息对从装置60发送时间戳T4(步骤S34)。从装置60存储在DelayResp消息中包含的时间戳T4。
通过上述的工作,从装置60能取得时间戳T1、T2、T3以及T4。在从装置60中,能将传播延迟时间D1例如作为D1=((T2-T1)+(T4-T3))/2来进行计算。此外,能将时刻同步用的偏移值(offset value)E1例如作为E1=(T2-T1)-D1来进行计算。
如第一和第二实施例所示那样,由于存储的时间戳未包含MAC处理、MACsec处理所需要的时间,所以即使在对帧实施例如安全处理等的数据处理的情况下,计算出的传播延迟时间也仅表示通信网20中的传播延迟时间。因此,在从装置60中,通过对当前时刻校正偏移值的量,从而能在与主装置50之间实现精度高的时刻同步。像这样,根据本实施例的帧收发系统40,能实现精度高的时刻同步。
虽然上述的各实施例是对帧实施MAC安全处理的情况的例子,但是安全的种类并不仅限于此。在代替上述实施例的利用MACsec处理部15和MACsec处理部33的MAC安全处理而例如进行利用IPsec等的安全协议的安全处理的情况下也能获得本发明的效果。
附图标记的说明
10 帧接收装置;
11 PHY处理部;
12 时钟部;
13 时间戳附加部;
14 MAC处理部;
15 MACsec处理部;
16 帧判别部;
17 时间戳存储部;
18 上位层处理部;
20 通信网;
30 帧发送装置;
31 上位层处理部;
32 标志附加部;
33 MACsec处理部;
34 MAC处理部;
35 标志检测部;
36 时钟部;
37 时间戳存储部;
38 PHY处理部;
40 帧收发系统;
50 主装置;
60 从装置。

Claims (16)

1.一种帧接收装置,包含:接收部,经由通信网接收属于物理层的下位帧;以及变换部,将该接收帧变换成属于上位层的上位帧,所述帧接收装置的特征在于,
所述接收部包含:时间戳附加部,生成表示所述下位帧的接收时间点的接收时刻的时间戳并对所述下位帧附加来生成带有时间戳的帧,
所述变换部包含:存储部,将所述带有时间戳的帧变换成所述上位帧,并且根据该上位帧的内容存储所述时间戳表示的接收时刻。
2.根据权利要求1所述的帧接收装置,其特征在于,所述存储部将从所述带有时间戳的帧分离所述时间戳而得到的帧变换成所述上位帧。
3.根据权利要求1或2所述的帧接收装置,其特征在于,所述存储部在所述上位帧是Sync或DelayReq消息的情况下存储所述时间戳表示的接收时刻。
4.一种帧发送装置,包含:变换部,将属于上位层的上位帧变换成属于物理层的下位帧;以及发送部,经由通信网发送所述下位帧,所述帧发送装置的特征在于,
所述变换部包含:
标志附加部,根据所述上位帧的内容对其附加标志;以及
存储部,将所述上位帧变换成所述下位帧,并且在判别为作为该变换对象的上位帧中附加有所述标志的情况下,将该判别时间点的当前时刻作为发送时刻进行存储。
5.根据权利要求4所述的帧发送装置,其特征在于,所述存储部将从所述附加有标志的上位帧分离所述标志而得到的上位帧变换成所述下位帧。
6.根据权利要求4或5所述的帧发送装置,其特征在于,所述标志附加部在所述上位帧是Sync或者DelayReq消息的情况下附加所述标志。
7.一种帧收发系统,包含经由通信网收发属于物理层的下位帧的帧发送装置和帧接收装置,其特征在于,
所述帧发送装置包含:发送侧变换部,将属于上位层的上位帧变换成所述下位帧;以及发送部,经由所述通信网发送所述下位帧,
所述发送侧变换部包含:标志附加部,根据所述上位帧的内容对其附加标志;以及发送侧存储部,将所述上位帧变换成所述下位帧,并且在判别为作为该变换对象的上位帧中附加有所述标志的情况下,将该判别时间点的当前时刻作为发送时刻进行存储,
所述帧接收装置包含:接收部,经由所述通信网接收所述下位帧;以及接收侧变换部,将该接收帧变换成属于上位层的上位帧,
所述接收部包含:时间戳附加部,生成表示所述下位帧的接收时间点的接收时刻的时间戳并对所述下位帧附加来生成带有时间戳的帧,
所述接收侧变换部包含:接收侧存储部,将所述带有时间戳的帧变换成所述上位帧,并且根据该上位帧的内容存储所述时间戳表示的接收时刻。
8.根据权利要求7所述的帧收发系统,其特征在于,所述接收侧存储部将从所述带有时间戳的帧分离所述时间戳而得到的帧变换成所述上位帧。
9.根据权利要求7或8所述的帧收发系统,其特征在于,所述接收侧存储部在所述上位帧是Sync或DelayReq消息的情况下存储所述时间戳表示的接收时刻。
10.根据权利要求7所述的帧收发系统,其特征在于,所述发送侧存储部将从所述附加有标志的上位帧分离所述标志而得到的上位帧变换成所述下位帧。
11.根据权利要求7或8所述的帧收发系统,其特征在于,所述标志附加部在所述上位帧是Sync或者DelayReq消息的情况下附加所述标志。
12.一种帧收发方法,包含:发送步骤,经由通信网发送属于物理层的下位帧;以及接收步骤,经由所述通信网接收所述下位帧,所述帧收发方法的特征在于,
所述发送步骤包含:发送侧变换步骤,将属于上位层的上位帧变换成所述下位帧;以及发送步骤,经由所述通信网发送所述下位帧,
所述发送侧变换步骤包含:标志附加步骤,根据所述上位帧的内容对其附加标志;以及发送侧存储步骤,将所述上位帧变换成所述下位帧,并且在判别为作为该变换对象的上位帧中附加有所述标志的情况下,将该判别时间点的当前时刻作为发送时刻进行存储,
所述接收步骤包含:接收步骤,经由所述通信网接收所述下位帧;以及接收侧变换步骤,将该接收帧变换成属于上位层的上位帧,
所述接收步骤包含:时间戳附加步骤,生成表示所述下位帧的接收时间点的接收时刻的时间戳并对所述下位帧附加来生成带有时间戳的帧,
所述接收侧变换步骤包含:接收侧存储步骤,将所述带有时间戳的帧变换成所述上位帧,并且根据该上位帧的内容存储所述时间戳表示的接收时刻。
13.根据权利要求12所述的帧收发方法,其特征在于,在所述接收侧存储步骤中,将从所述带有时间戳的帧分离所述时间戳而得到的帧变换成所述上位帧。
14.根据权利要求12或13所述的帧收发方法,其特征在于,在所述接收侧存储步骤中,在所述上位帧是Sync或者DelayReq消息的情况下,存储所述时间戳表示的接收时刻。
15.根据权利要求12所述的帧收发方法,其特征在于,在所述发送侧存储步骤中,从所述附加有标志的上位帧暂时分离所述标志,将该分离得到的上位帧变换成所述下位帧,之后再次附加所述标志。
16.根据权利要求12或13所述的帧收发方法,其特征在于,在所述标志附加步骤中,在所述上位帧是Sync或者DelayReq消息的情况下附加所述标志。
CN2012101859441A 2011-06-07 2012-06-07 帧接收装置、帧发送装置、帧收发系统以及帧收发方法 Pending CN102820940A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011127341A JP5797463B2 (ja) 2011-06-07 2011-06-07 フレーム受信装置、フレーム送信装置、フレーム送受信システム及びフレーム送受信方法
JP2011-127341 2011-06-07

Publications (1)

Publication Number Publication Date
CN102820940A true CN102820940A (zh) 2012-12-12

Family

ID=47293166

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012101859441A Pending CN102820940A (zh) 2011-06-07 2012-06-07 帧接收装置、帧发送装置、帧收发系统以及帧收发方法

Country Status (3)

Country Link
US (1) US9306695B2 (zh)
JP (1) JP5797463B2 (zh)
CN (1) CN102820940A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107580768A (zh) * 2015-07-17 2018-01-12 华为技术有限公司 报文传输的方法、装置和系统

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9866339B1 (en) * 2013-10-24 2018-01-09 Marvell Israel (M.I.S.L) Ltd. Method and apparatus for securing clock synchronization in a network
EP3618315B1 (en) 2018-08-28 2022-06-01 Rambus Inc. Network interface with timestamping and data protection

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080117938A1 (en) * 2004-12-16 2008-05-22 Armin Erich Synchronization Module
CN101299749A (zh) * 2007-04-30 2008-11-05 华为技术有限公司 网络间的时钟传递方法和时钟传递装置
CN101707505A (zh) * 2008-08-13 2010-05-12 华为技术有限公司 一种在无源光网络中时间同步的方法、装置及无源光网络

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1459493A1 (en) * 2001-12-11 2004-09-22 Koninklijke Philips Electronics N.V. System for transmitting additional information via a network
JP2004248172A (ja) * 2003-02-17 2004-09-02 Fujitsu Ltd Osiレイヤ1通信データモニタ装置
WO2007098775A1 (de) * 2006-02-22 2007-09-07 Siemens Enterprise Communications Gmbh & Co. Kg. Verfahren und einrichtungen zum übermitteln von sendezeit- oder empfangszeitinformation einer gesendeten oder empfangenen nachricht
JP5060081B2 (ja) 2006-08-09 2012-10-31 富士通株式会社 フレームを暗号化して中継する中継装置
US9112632B2 (en) * 2008-01-25 2015-08-18 Cisco Technology, Inc. Supporting efficient and accurate sync/followup timestamps
US7860125B2 (en) * 2008-01-28 2010-12-28 Cisco Techology, Inc. Flexible time stamping
US8417934B2 (en) * 2008-08-22 2013-04-09 Marvell World Trade Ltd. Method and apparatus for integrating precise time protocol and media access control security in network elements
TWI510042B (zh) * 2008-12-15 2015-11-21 Ind Tech Res Inst 精確時間同步協定之封包資料加解密方法、裝置及時間同步系統
KR101094628B1 (ko) * 2008-12-23 2011-12-15 주식회사 케이티 타임스탬프를 이용한 실시간 서비스 모니터링 네트워크 장치 및 그 방법
JP2010190635A (ja) 2009-02-17 2010-09-02 Sony Corp スレーブ装置、スレーブ装置の時刻同期化方法、マスタ装置および電子機器システム
JP2010213101A (ja) * 2009-03-11 2010-09-24 Toshiba Corp メッセージを中継する中継装置およびプログラム

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080117938A1 (en) * 2004-12-16 2008-05-22 Armin Erich Synchronization Module
CN101299749A (zh) * 2007-04-30 2008-11-05 华为技术有限公司 网络间的时钟传递方法和时钟传递装置
CN101707505A (zh) * 2008-08-13 2010-05-12 华为技术有限公司 一种在无源光网络中时间同步的方法、装置及无源光网络

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107580768A (zh) * 2015-07-17 2018-01-12 华为技术有限公司 报文传输的方法、装置和系统
CN107580768B (zh) * 2015-07-17 2020-06-26 华为技术有限公司 报文传输的方法、装置和系统
US10979428B2 (en) 2015-07-17 2021-04-13 Huawei Technologies Co., Ltd. Autonomic control plane packet transmission method, apparatus, and system
US11716332B2 (en) 2015-07-17 2023-08-01 Huawei Technologies Co., Ltd. Autonomic control plane packet transmission method, apparatus, and system

Also Published As

Publication number Publication date
JP2012256965A (ja) 2012-12-27
US9306695B2 (en) 2016-04-05
JP5797463B2 (ja) 2015-10-21
US20120314717A1 (en) 2012-12-13

Similar Documents

Publication Publication Date Title
US9282024B2 (en) Physical layer processing of timestamps and MAC security
US10079748B2 (en) Supporting efficient and accurate sync/followup timestamps
US9882666B2 (en) Time synchronization for network testing equipment
US8971352B2 (en) High accuracy 1588 timestamping over high speed multi lane distribution physical code sublayers
KR101610270B1 (ko) 네트워크 요소들에서 정밀 시간 프로토콜 및 미디어 액세스 제어 보안을 통합하기 위한 방법 및 장치
WO2018045857A1 (en) System and methods for network synchronization
CN101425891B (zh) 时间同步方法、系统和客户端
US8929240B2 (en) Method and system for determination and exchange of network timing information
CN101455014B (zh) 传送所发送的或者所接收的消息的发送时间信息或者接收时间信息的方法和装置
US7860125B2 (en) Flexible time stamping
CA2559225A1 (en) Transport stream dejitterer
RU2013156404A (ru) Устройство и способы для сжатия заголовка управления доступом к среде
US20140247839A1 (en) Time synchronization in distributed network testing equipment
US9042411B1 (en) System and method for accurate time sampling in presence of output delay
KR20210080147A (ko) 컴퓨터 네트워크에서 암호화된 트래픽을 위한 시간 동기화
KR20100061221A (ko) 네트워크 시간표시정보를 삽입하거나 추출하기 위한 장치 및 방법
CN102820940A (zh) 帧接收装置、帧发送装置、帧收发系统以及帧收发方法
JP2009239373A (ja) タイムスタンプパケット通信システム、タイムスタンプパケット送信機、タイムスタンプパケット受信機
CN110198197B (zh) 以太网无源光网络的时间同步方法及以太网无源光网络
CN102983959B (zh) 在多个mac中实现ptp一步模式和两步模式的方法及装置
Treytl et al. Secure tunneling of high-precision clock synchronization protocols and other time-stamped data
KR20150016735A (ko) 중앙 집중 제어 평면을 이용한 네트워크 시각 동기 시스템

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C53 Correction of patent of invention or patent application
CB02 Change of applicant information

Address after: Yokohama City, Kanagawa Prefecture, Japan

Applicant after: Lapis Semiconductor Co., Ltd.

Address before: Tokyo, Japan, Japan

Applicant before: Lapis Semiconductor Co., Ltd.

C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20121212