CN102779098A - 混合缓存的协同式自适应预取方法、中间件和系统 - Google Patents
混合缓存的协同式自适应预取方法、中间件和系统 Download PDFInfo
- Publication number
- CN102779098A CN102779098A CN2012101958112A CN201210195811A CN102779098A CN 102779098 A CN102779098 A CN 102779098A CN 2012101958112 A CN2012101958112 A CN 2012101958112A CN 201210195811 A CN201210195811 A CN 201210195811A CN 102779098 A CN102779098 A CN 102779098A
- Authority
- CN
- China
- Prior art keywords
- dram
- ssd
- data request
- data
- stored
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
Abstract
本发明公开了一种混合缓存的协同式自适应预取方法、中间件和系统,其方法包括步骤:协同式自适应预取CAP中间件判定预取数据请求到达;判断动态随机存取存储器DRAM中是否发生抖动;如果否,则将所述预取数据请求存储至所述DRAM中;如果是,则将所述预取数据请求存储至固态硬盘SSD中。本发明将DRAM和SSD组成两层混合缓存,采用协同式自适应预取机制,通过CAP中间件对预取数据请求的存储做调整,动态调整DRAM和SSD中的预取行为,提高系统的整体吞吐量,减少对SSD的写次数,从而延长SSD的使用寿命。
Description
技术领域
本发明涉及到计算机数据存储技术领域,特别涉及到混合缓存的协同式自适应预取方法、中间件和系统。
背景技术
在计算机数据存储时,由于Flash本身具有读写不对称的问题,特别是随机写速度表现不如人意,利用基于Flash的SSD来缓存和预取大量的顺序数据流,可能会造成SSD上产生大量的写操作,甚至产生严重的交织随机读写情况,在最坏的情况下不仅不能节能,还会引起系统性能的下降,导致SSD寿命降低。
发明内容
本发明的主要目的为提供一种减少SSD写次数、延长SSD使用寿命的混合缓存的协同式自适应预取方法、中间件和系统。
本发明提出一种混合缓存的协同式自适应预取方法,包括步骤:
协同式自适应预取CAP中间件判定预取数据请求到达;
判断动态随机存取存储器DRAM中是否发生抖动;
如果否,则将所述预取数据请求存储至所述DRAM中;
如果是,则将所述预取数据请求存储至固态硬盘SSD中。
优选地,所述将预取数据请求存储至所述DRAM中的步骤之后还包括:
将所述预取数据请求中的顺序流数据的地址指针存储至所述DRAM的顺序链表中;将所述预取数据请求中的随机流数据的地址指针存储至所述DRAM的随机链表中。
优选地,所述将预取数据请求存储至固态硬盘SSD中的步骤之后还包括:
将所述预取数据请求中的顺序流数据的地址指针存储至所述SSD的顺序链表中;将所述预取数据请求中的随机流数据的地址指针存储至所述SSD的随机链表中。
优选地,所述混合缓存的协同式自适应预取方法,还包括步骤:
将所述预取数据请求的顺序流数据中访问频率超过预设频率阈值的数据作为热点数据,存储至所述SSD中,并将所述热点数据的地址指针存储至所述SSD的随机链表中。
本发明还提出一种混合缓存的协同式自适应预取中间件,包括:
请求判定模块,用于判定预取数据请求到达;
抖动判断模块,用于判断动态随机存取存储器DRAM中是否发生抖动;
DRAM数据存储模块,用于在所述DRAM未发生抖动时,将所述预取数据请求存储至所述DRAM中;
SSD数据存储模块,用于在所述DRAM发生抖动时,将所述预取数据请求存储至固态硬盘SSD中。
优选地,所述混合缓存的协同式自适应预取中间件,还包括:
DRAM地址存储模块,用于在所述DRAM未发生抖动时,将所述预取数据请求中的顺序流数据的地址指针存储至所述DRAM的顺序链表中;将所述预取数据请求中的随机流数据的地址指针存储至所述DRAM的随机链表中。
优选地,所述混合缓存的协同式自适应预取中间件,还包括:
SSD地址存储模块,用于在所述DRAM发生抖动时,将所述预取数据请求中的顺序流数据的地址指针存储至所述SSD的顺序链表中;将所述预取数据请求中的随机流数据的地址指针存储至所述SSD的随机链表中。
优选地,所述混合缓存的协同式自适应预取中间件,还包括:
热点数据存储模块,用于将所述预取数据请求的顺序流数据中访问频率超过预设频率阈值的数据作为热点数据,存储至所述SSD中;
热点地址存储模块,用于将所述热点数据的地址指针存储至所述SSD的随机链表中。
本发明还提出一种混合缓存的协同式自适应预取系统,包括混合缓存的协同式自适应预取中间件,所述混合缓存的协同式自适应预取中间件包括:
请求判定模块,用于判定预取数据请求到达;
抖动判断模块,用于判断动态随机存取存储器DRAM中是否发生抖动;
DRAM数据存储模块,用于在所述DRAM未发生抖动时,将所述预取数据请求存储至所述DRAM中;
SSD数据存储模块,用于在所述DRAM发生抖动时,将所述预取数据请求存储至固态硬盘SSD中;
所述混合缓存的协同式自适应预取系统还包括:
动态随机存取存储器DRAM,用于在所述DRAM未发生抖动时,存储所述预取数据请求;
固态硬盘SSD,用于在所述DRAM发生抖动时,存储所述预取数据请求。
优选地,所述DRAM包括顺序链表和随机链表;
所述DRAM的顺序链表,用于在所述DRAM未发生抖动时,存储所述预取数据请求中的顺序流数据的地址指针;
所述DRAM的随机链表,用于在所述DRAM未发生抖动时,存储所述预取数据请求中的随机流数据的地址指针。
优选地,所述SSD包括顺序链表和随机链表;
所述SSD的顺序链表,用于在所述DRAM发生抖动时,存储所述预取数据请求中的顺序流数据的地址指针;
所述SSD的随机链表,用于在所述DRAM发生抖动时,存储所述预取数据请求中的随机流数据的地址指针。
优选地,所述SSD还用于存储热点数据,所述热点数据为所述预取数据请求的顺序流数据中访问频率超过预设频率阈值的数据;
所述SSD的随机链表还用于存储所述热点数据的地址指针。
本发明将DRAM和SSD组成两层混合缓存,采用协同式自适应预取机制,通过CAP中间件对预取数据请求的存储做调整,动态调整DRAM和SSD中的预取行为,提高系统的整体吞吐量,减少对SSD的写次数,从而延长SSD的使用寿命。
附图说明
图1为本发明第一实施例中混合缓存的协同式自适应预取方法步骤流程图;
图2为本发明第二实施例中混合缓存的协同式自适应预取方法步骤流程图;
图3为本发明第二实施例中混合缓存的协同式自适应预取方法的预取示意图;
图4为本发明第三实施例中混合缓存的协同式自适应预取方法步骤流程图;
图5为本发明第五实施例中混合缓存的协同式自适应预取中间件的结构示意图;
图6为本发明第六实施例中混合缓存的协同式自适应预取中间件的结构示意图;
图7为本发明第七实施例中混合缓存的协同式自适应预取中间件的结构示意图;
图8为本发明第八实施例中混合缓存的协同式自适应预取系统的结构示意图;
图9为本发明第九实施例中混合缓存的协同式自适应预取系统的结构示意图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
如图1所示,图1为本发明第一实施例中混合缓存的协同式自适应预取方法步骤流程图,该实施例提到的混合缓存的协同式自适应预取方法,包括:
步骤S101,协同式自适应预取CAP中间件判定预取数据请求到达;
到达的数据请求中,每一个数据流都由元数据信息和请求组成,元数据信息主要为数据流到达速率变化、预读长度、顺序性、命中率等信息。
步骤S102,判断动态随机存取存储器DRAM中是否发生抖动;如果否,则执行步骤S103;如果是,则执行步骤S104;
步骤S103,将预取数据请求存储至DRAM中;
步骤S104,将预取数据请求存储至固态硬盘SSD中。
所有的数据请求都经过协同式自适应预取CAP(Coordinated And self-Adaptive)中间件进行处理,调整DRAM和SSD中的预取和缓存,以适应负载的变化。本实施例将DRAM和SSD组成两层混合缓存,采用协同式自适应预取机制,通过CAP中间件对预取数据请求的存储做调整,动态调整DRAM和SSD中的预取行为,提高系统的整体吞吐量,减少对SSD的写次数,从而延长SSD的使用寿命。
如图2和图3所示,图2为本发明第二实施例中混合缓存的协同式自适应预取方法步骤流程图;图3为本发明第二实施例中混合缓存的协同式自适应预取方法的预取示意图。
步骤S201,协同式自适应预取CAP中间件判定预取数据请求到达;
步骤S202,判断动态随机存取存储器DRAM中是否发生抖动;如果否,则执行步骤S203;如果是,则执行步骤S205;
步骤S203,将预取数据请求存储至DRAM中;
步骤S204,将预取数据请求中的顺序流数据的地址指针存储至DRAM的顺序链表中;将预取数据请求中的随机流数据的地址指针存储至DRAM的随机链表中;
步骤S205,将预取数据请求存储至固态硬盘SSD中;
步骤S206,将预取数据请求中的顺序流数据的地址指针存储至SSD的顺序链表中;将预取数据请求中的随机流数据的地址指针存储至SSD的随机链表中。
到达的数据请求分成顺序流和随机流两种。对于缓存中的顺序页面和随机页面,一般使用不同链表(如SARC)或者使用不同指针(如DULO)来区分。本实施例中对DRAM和SSD的顺序页面和随机页面分别采用两条链表的方式来区分。SRAM 和 RRAM分别是DRAM中的顺序链和随机链。SSSD 和 RSSD分别是指的SSD中顺序链和随机链。所有顺序流和随机流的请求首先经过CAP中间件进行处理,通过CAP中间件在预取数据请求中提取出顺序流信息,动态调整DRAM和SSD中的预取行为,提高系统的整体吞吐量,减少对SSD的写次数,从而延长SSD的使用寿命。
如图4所示,图4为本发明第三实施例中混合缓存的协同式自适应预取方法步骤流程图。
步骤S301,协同式自适应预取CAP中间件判定预取数据请求到达;
步骤S302,判断动态随机存取存储器DRAM中是否发生抖动;如果否,则执行步骤S303;如果是,则执行步骤S305;
步骤S303,将预取数据请求存储至DRAM中;
步骤S304,将预取数据请求中的顺序流数据的地址指针存储至DRAM的顺序链表中;将预取数据请求中的随机流数据的地址指针存储至DRAM的随机链表中;
步骤S305,将预取数据请求存储至固态硬盘SSD中;
步骤S306,将预取数据请求中的顺序流数据的地址指针存储至SSD的顺序链表中;将预取数据请求中的随机流数据的地址指针存储至SSD的随机链表中。
步骤S307,将预取数据请求的顺序流数据中访问频率超过预设频率阈值的数据作为热点数据,存储至SSD中,并将热点数据的地址指针存储至SSD的随机链表中。
因为SSD对随机写数据较为敏感,为了减少对SSD的写次数,采用类似SieveStore的热点数据筛选策略,将访问频繁较高的数据写入到SSD中的随机链RSSD中保存,或在预取的顺序流数据中,如果数据访问达到预设频率阈值,则会被移至随机链SSD上。例如在视频点播中,当检测到某些视频文件被频繁点播时,而在DRAM中不能完成存储,则将整个文件存入到SSD中,从而使其能满足多个用户的快速随机点播。本实施例将热点数据存储到SSD中,可有效减少SSD的写次数,延长SSD的使用寿命。
如图5所示,图5为本发明第五实施例中混合缓存的协同式自适应预取中间件的结构示意图,该实施例提及的混合缓存的协同式自适应预取中间件100,包括:
请求判定模块110,用于判定预取数据请求到达;
抖动判断模块120,用于判断动态随机存取存储器DRAM中是否发生抖动;
DRAM数据存储模块130,用于在DRAM未发生抖动时,将预取数据请求存储至DRAM中;
SSD数据存储模块140,用于在DRAM发生抖动时,将预取数据请求存储至固态硬盘SSD中。
本实施例的到达的数据请求中,每一个数据流都由元数据信息和请求组成,元数据信息主要为数据流到达速率变化、预读长度、顺序性、命中率等信息。所有的数据请求都经过CAP中间件100进行处理,调整DRAM和SSD中的预取和缓存,以适应负载的变化。本实施例将DRAM和SSD组成两层混合缓存,采用协同式自适应预取机制,通过CAP中间件100对预取数据请求的存储做调整,动态调整DRAM和SSD中的预取行为,提高系统的整体吞吐量,减少对SSD的写次数,从而延长SSD的使用寿命。
如图6所示,图6为本发明第六实施例中混合缓存的协同式自适应预取中间件的结构示意图,混合缓存的协同式自适应预取中间件100还包括:
DRAM地址存储模块150,用于在DRAM未发生抖动时,将预取数据请求中的顺序流数据的地址指针存储至DRAM的顺序链表中;将预取数据请求中的随机流数据的地址指针存储至DRAM的随机链表中。
SSD地址存储模块160,用于在DRAM发生抖动时,将预取数据请求中的顺序流数据的地址指针存储至SSD的顺序链表中;将预取数据请求中的随机流数据的地址指针存储至SSD的随机链表中。
本实施例中,到达的数据请求分成顺序流和随机流两种。对于缓存中的顺序页面和随机页面,一般使用不同链表(如SARC)或者使用不同指针(如DULO)来区分。本实施例中对DRAM和SSD的顺序页面和随机页面分别采用两条链表的方式来区分。SRAM 和 RRAM分别是DRAM中的顺序链和随机链。SSSD 和 RSSD分别是指的SSD中顺序链和随机链。所有顺序流和随机流的请求首先经过CAP中间件100进行处理,通过CAP中间件100在预取数据请求中提取出顺序流信息,动态调整DRAM和SSD中的预取行为,提高系统的整体吞吐量,减少对SSD的写次数,从而延长SSD的使用寿命。
如图7所示,图7为本发明第七实施例中混合缓存的协同式自适应预取中间件的结构示意图,混合缓存的协同式自适应预取中间件100还包括:
热点数据存储模块170,用于将预取数据请求的顺序流数据中访问频率超过预设频率阈值的数据作为热点数据,存储至SSD中;
热点地址存储模块180,用于将热点数据的地址指针存储至SSD的随机链表中。
本实施例中,因为SSD对随机写数据较为敏感,为了减少对SSD的写次数,采用类似SieveStore的热点数据筛选策略,将访问频繁较高的数据写入到SSD中的随机链RSSD中保存,或在预取的顺序流数据中,如果数据访问达到预设频率阈值,则会被移至随机链SSD上。例如在视频点播中,当检测到某些视频文件被频繁点播时,而在DRAM中不能完成存储,则将整个文件存入到SSD中,从而使其能满足多个用户的快速随机点播。本实施例将热点数据存储到SSD中,可有效减少SSD的写次数,延长SSD的使用寿命。
如图8所示,图8为本发明第八实施例中混合缓存的协同式自适应预取系统的结构示意图,该实施例提及的混合缓存的协同式自适应预取系统,包混合缓存的协同式自适应预取中间件100、动态随机存取存储器DRAM 200和固态硬盘SSD 300,其中,混合缓存的协同式自适应预取CAP中间件100包括:
请求判定模块110,用于判定预取数据请求到达;
抖动判断模块120,用于判断动态随机存取存储器DRAM 200中是否发生抖动;
DRAM数据存储模块130,用于在DRAM 200未发生抖动时,将预取数据请求存储至DRAM 200中;
SSD数据存储模块140,用于在DRAM 200发生抖动时,将预取数据请求存储至固态硬盘SSD 300中。
动态随机存取存储器DRAM 200,用于在DRAM 200未发生抖动时,存储预取数据请求;
固态硬盘SSD 300,用于在DRAM 200发生抖动时,存储预取数据请求。
本发明混合缓存的协同式自适应预取系统中的协同式自适应预取中间件100可包括前述图5至7所示实施例中所有技术方案,其详细结构及预取原理可参照前述实施例,在此不作赘述。由于采用前述协同式自适应预取中间件100的方案,本发明混合缓存的协同式自适应预取系统对现有的数据预取系统而言,可动态调整DRAM 200和SSD 300中的预取行为,提高系统的整体吞吐量,减少对SSD 300的写次数,从而延长SSD 300的使用寿命。
如图9所示,图9为本发明第九实施例中混合缓存的协同式自适应预取系统的结构示意图。
DRAM 200包括顺序链表210和随机链表220;
DRAM的顺序链表210,用于在DRAM 200未发生抖动时,存储预取数据请求中的顺序流数据的地址指针;
DRAM的随机链表220,用于在DRAM 200未发生抖动时,存储预取数据请求中的随机流数据的地址指针。
SSD 300包括顺序链表310和随机链表320;
SSD的顺序链表310,用于在DRAM 200发生抖动时,存储预取数据请求中的顺序流数据的地址指针;
SSD的随机链表320,用于在DRAM 200发生抖动时,存储预取数据请求中的随机流数据的地址指针。
本实施例中,到达的数据请求分成顺序流和随机流两种。对于缓存中的顺序页面和随机页面,一般使用不同链表(如SARC)或者使用不同指针(如DULO)来区分。本实施例中对DRAM 200和SSD 300的顺序页面和随机页面分别采用两条链表的方式来区分。SRAM 和 RRAM分别是DRAM的顺序链表210和DRAM的随机链表220。SSSD 和 RSSD分别是指的SSD的顺序链表310和SSD的随机链表320。所有顺序流和随机流的请求首先经过CAP中间件100进行处理,通过CAP中间件100在预取数据请求中提取出顺序流信息,动态调整DRAM 200和SSD 300中的预取行为,提高系统的整体吞吐量,减少对SSD的写次数,从而延长SSD的使用寿命。
本发明实施例的SSD 300还用于存储热点数据,热点数据为预取数据请求的顺序流数据中访问频率超过预设频率阈值的数据;
SSD的随机链表320还用于存储热点数据的地址指针。
本实施例中,因为SSD 300对随机写数据较为敏感,为了减少对SSD300的写次数,采用类似SieveStore的热点数据筛选策略,将访问频繁较高的数据写入到SSD的随机链表320中保存,或在预取的顺序流数据中,如果数据访问达到预设频率阈值,则会被移至SSD的随机链表320上。例如在视频点播中,当检测到某些视频文件被频繁点播时,而在DRAM 200中不能完成存储,则将整个文件存入到SSD 300中,从而使其能满足多个用户的快速随机点播。本实施例将热点数据存储到SSD300中,可有效减少SSD 300的写次数,延长SSD 300的使用寿命。
以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (12)
1.一种混合缓存的协同式自适应预取方法,其特征在于,包括步骤:
协同式自适应预取CAP中间件判定预取数据请求到达;
判断动态随机存取存储器DRAM中是否发生抖动;
如果否,则将所述预取数据请求存储至所述DRAM中;
如果是,则将所述预取数据请求存储至固态硬盘SSD中。
2.根据权利要求1所述的混合缓存的协同式自适应预取方法,其特征在于,所述将预取数据请求存储至所述DRAM中的步骤之后还包括:
将所述预取数据请求中的顺序流数据的地址指针存储至所述DRAM的顺序链表中;将所述预取数据请求中的随机流数据的地址指针存储至所述DRAM的随机链表中。
3.根据权利要求1所述的混合缓存的协同式自适应预取方法,其特征在于,所述将预取数据请求存储至固态硬盘SSD中的步骤之后还包括:
将所述预取数据请求中的顺序流数据的地址指针存储至所述SSD的顺序链表中;将所述预取数据请求中的随机流数据的地址指针存储至所述SSD的随机链表中。
4.根据权利要求2或3所述的混合缓存的协同式自适应预取方法,其特征在于,还包括步骤:
将所述预取数据请求的顺序流数据中访问频率超过预设频率阈值的数据作为热点数据,存储至所述SSD中,并将所述热点数据的地址指针存储至所述SSD的随机链表中。
5.一种混合缓存的协同式自适应预取中间件,其特征在于,包括:
请求判定模块,用于判定预取数据请求到达;
抖动判断模块,用于判断动态随机存取存储器DRAM中是否发生抖动;
DRAM数据存储模块,用于在所述DRAM未发生抖动时,将所述预取数据请求存储至所述DRAM中;
SSD数据存储模块,用于在所述DRAM发生抖动时,将所述预取数据请求存储至固态硬盘SSD中。
6.根据权利要求5所述的混合缓存的协同式自适应预取中间件,其特征在于,还包括:
DRAM地址存储模块,用于在所述DRAM未发生抖动时,将所述预取数据请求中的顺序流数据的地址指针存储至所述DRAM的顺序链表中;将所述预取数据请求中的随机流数据的地址指针存储至所述DRAM的随机链表中。
7.根据权利要求5所述的混合缓存的协同式自适应预取中间件,其特征在于,还包括:
SSD地址存储模块,用于在所述DRAM发生抖动时,将所述预取数据请求中的顺序流数据的地址指针存储至所述SSD的顺序链表中;将所述预取数据请求中的随机流数据的地址指针存储至所述SSD的随机链表中。
8.根据权利要求6或7所述的混合缓存的协同式自适应预取中间件,其特征在于,还包括:
热点数据存储模块,用于将所述预取数据请求的顺序流数据中访问频率超过预设频率阈值的数据作为热点数据,存储至所述SSD中;
热点地址存储模块,用于将所述热点数据的地址指针存储至所述SSD的随机链表中。
9.一种混合缓存的协同式自适应预取系统,其特征在于,包括如权利要求5至8任一项所述的混合缓存的协同式自适应预取中间件;
还包括:
动态随机存取存储器DRAM,用于在所述DRAM未发生抖动时,存储所述预取数据请求;
固态硬盘SSD,用于在所述DRAM发生抖动时,存储所述预取数据请求。
10.根据权利要求9所述的混合缓存的协同式自适应预取系统,其特征在于,所述DRAM包括顺序链表和随机链表;
所述DRAM的顺序链表,用于在所述DRAM未发生抖动时,存储所述预取数据请求中的顺序流数据的地址指针;
所述DRAM的随机链表,用于在所述DRAM未发生抖动时,存储所述预取数据请求中的随机流数据的地址指针。
11.根据权利要求9所述的混合缓存的协同式自适应预取系统,其特征在于,所述SSD包括顺序链表和随机链表;
所述SSD的顺序链表,用于在所述DRAM发生抖动时,存储所述预取数据请求中的顺序流数据的地址指针;
所述SSD的随机链表,用于在所述DRAM发生抖动时,存储所述预取数据请求中的随机流数据的地址指针。
12.根据权利要求10或11所述的混合缓存的协同式自适应预取系统,其特征在于,所述SSD还用于存储热点数据,所述热点数据为所述预取数据请求的顺序流数据中访问频率超过预设频率阈值的数据;
所述SSD的随机链表还用于存储所述热点数据的地址指针。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210195811.2A CN102779098B (zh) | 2012-06-14 | 2012-06-14 | 混合缓存的协同式自适应预取方法、装置和系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210195811.2A CN102779098B (zh) | 2012-06-14 | 2012-06-14 | 混合缓存的协同式自适应预取方法、装置和系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102779098A true CN102779098A (zh) | 2012-11-14 |
CN102779098B CN102779098B (zh) | 2016-04-20 |
Family
ID=47124016
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210195811.2A Active CN102779098B (zh) | 2012-06-14 | 2012-06-14 | 混合缓存的协同式自适应预取方法、装置和系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102779098B (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104090852A (zh) * | 2014-07-03 | 2014-10-08 | 华为技术有限公司 | 管理混合缓存的方法及设备 |
CN108153684A (zh) * | 2017-12-30 | 2018-06-12 | 广东技术师范学院 | 一种磁盘Cache的预取空间调整方法 |
CN108874690A (zh) * | 2017-05-16 | 2018-11-23 | 龙芯中科技术有限公司 | 数据预取的实现方法和处理器 |
CN110226158A (zh) * | 2017-12-29 | 2019-09-10 | 华为技术有限公司 | 一种数据预取方法、装置和存储设备 |
CN110968271A (zh) * | 2019-11-25 | 2020-04-07 | 北京劲群科技有限公司 | 一种高性能数据存储方法、系统与装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030140196A1 (en) * | 2002-01-23 | 2003-07-24 | Gilbert Wolrich | Enqueue operations for multi-buffer packets |
CN101634970A (zh) * | 2009-08-26 | 2010-01-27 | 成都市华为赛门铁克科技有限公司 | 预取长度调整方法、装置和存储系统 |
CN102023931A (zh) * | 2010-12-17 | 2011-04-20 | 曙光信息产业(北京)有限公司 | 一种自适应缓存预取方法 |
-
2012
- 2012-06-14 CN CN201210195811.2A patent/CN102779098B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030140196A1 (en) * | 2002-01-23 | 2003-07-24 | Gilbert Wolrich | Enqueue operations for multi-buffer packets |
CN101634970A (zh) * | 2009-08-26 | 2010-01-27 | 成都市华为赛门铁克科技有限公司 | 预取长度调整方法、装置和存储系统 |
CN102023931A (zh) * | 2010-12-17 | 2011-04-20 | 曙光信息产业(北京)有限公司 | 一种自适应缓存预取方法 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104090852A (zh) * | 2014-07-03 | 2014-10-08 | 华为技术有限公司 | 管理混合缓存的方法及设备 |
CN104090852B (zh) * | 2014-07-03 | 2017-04-05 | 华为技术有限公司 | 管理混合缓存的方法及设备 |
CN108874690A (zh) * | 2017-05-16 | 2018-11-23 | 龙芯中科技术有限公司 | 数据预取的实现方法和处理器 |
CN110226158A (zh) * | 2017-12-29 | 2019-09-10 | 华为技术有限公司 | 一种数据预取方法、装置和存储设备 |
CN110226158B (zh) * | 2017-12-29 | 2021-06-29 | 华为技术有限公司 | 一种数据预取方法、装置和存储设备 |
US11099997B2 (en) | 2017-12-29 | 2021-08-24 | Huawei Technologies Co., Ltd. | Data prefetching method and apparatus, and storage device |
CN108153684A (zh) * | 2017-12-30 | 2018-06-12 | 广东技术师范学院 | 一种磁盘Cache的预取空间调整方法 |
CN110968271A (zh) * | 2019-11-25 | 2020-04-07 | 北京劲群科技有限公司 | 一种高性能数据存储方法、系统与装置 |
CN110968271B (zh) * | 2019-11-25 | 2024-02-20 | 北京劲群科技有限公司 | 一种高性能数据存储方法、系统与装置 |
Also Published As
Publication number | Publication date |
---|---|
CN102779098B (zh) | 2016-04-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103425600B (zh) | 一种固态盘闪存转换层中的地址映射方法 | |
CN107391398B (zh) | 一种闪存缓存区的管理方法及系统 | |
CN106909515B (zh) | 面向混合主存的多核共享末级缓存管理方法及装置 | |
US8949544B2 (en) | Bypassing a cache when handling memory requests | |
US10761989B2 (en) | Method of storage management, storage system and computer program product | |
CN105095116A (zh) | 缓存替换的方法、缓存控制器和处理器 | |
CN102768645B (zh) | 混合缓存的固态硬盘预取方法和固态硬盘ssd | |
CN102508787B (zh) | 混合结构内存的内存分配系统及方法 | |
CN102760101A (zh) | 一种基于ssd 的缓存管理方法及系统 | |
JP2013521579A5 (zh) | ||
KR101166803B1 (ko) | 비휘발성 메모리 및 휘발성 메모리를 포함하는 메모리 시스템 및 그 시스템을 이용한 처리 방법 | |
JP2009205335A (ja) | 2種のメモリデバイスをキャッシュに用いるストレージシステム及びそのストレージシステムを制御する方法 | |
CN102779098A (zh) | 混合缓存的协同式自适应预取方法、中间件和系统 | |
US8583873B2 (en) | Multiport data cache apparatus and method of controlling the same | |
CN107491272B (zh) | 一种数据迁移的方法、装置、设备及存储介质 | |
CN104866428A (zh) | 数据存取方法和数据存取装置 | |
CN112799595B (zh) | 数据处理方法、设备及存储介质 | |
US20140237190A1 (en) | Memory system and management method therof | |
CN106909323B (zh) | 适用于dram/pram混合主存架构的页缓存方法及混合主存架构系统 | |
CN102799390B (zh) | 能耗感知的协同式自适应预取方法和装置 | |
CN102567225A (zh) | 一种管理系统内存的方法及装置 | |
CN102999441A (zh) | 一种细粒度内存访问的方法 | |
KR101180288B1 (ko) | 하이브리드 메모리와 ssd 로 구성된 시스템에서의 읽기 캐시 및 쓰기 캐시 관리 방법 | |
US20170004095A1 (en) | Memory Control Circuit and Storage Device | |
US8874827B2 (en) | Page merging for buffer efficiency in hybrid memory systems |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |