CN102724062B - 时钟同步系统的故障定位方法、装置及系统 - Google Patents

时钟同步系统的故障定位方法、装置及系统 Download PDF

Info

Publication number
CN102724062B
CN102724062B CN201210111212.8A CN201210111212A CN102724062B CN 102724062 B CN102724062 B CN 102724062B CN 201210111212 A CN201210111212 A CN 201210111212A CN 102724062 B CN102724062 B CN 102724062B
Authority
CN
China
Prior art keywords
clock
node
processes
output state
abnormality
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201210111212.8A
Other languages
English (en)
Other versions
CN102724062A (zh
Inventor
董超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
Nanjing ZTE New Software Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing ZTE New Software Co Ltd filed Critical Nanjing ZTE New Software Co Ltd
Priority to CN201210111212.8A priority Critical patent/CN102724062B/zh
Publication of CN102724062A publication Critical patent/CN102724062A/zh
Application granted granted Critical
Publication of CN102724062B publication Critical patent/CN102724062B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明公开了一种时钟同步系统的故障定位方法、装置及系统。其中,该方法包括:时钟同步系统的处理器确定该时钟同步系统中出现故障的一个或多个时钟传递节点;处理器获取各个时钟处理节点在时钟同步系统的当前时钟传递路径中的位置;处理器定位上述一个或多个时钟处理节点中在所述当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。通过本发明,实现了在时钟处理节点出现故障时及时、准确地定位故障的位置,降低了故障维护的成本。

Description

时钟同步系统的故障定位方法、装置及系统
技术领域
本发明涉及通信领域,具体而言,涉及一种时钟同步系统的故障定位方法、装置及系统。
背景技术
时钟同步系统是同步数字体系(Synchronous Digital Hierarchy,简称为SDH)、同步以太网等同步设备系统的重要组成部分,根据其承载的业务不同对时钟同步有不同的需求。
传统固网的时分复用(Time-division multiplexing,简称为TDM)业务主要是语音业务,如果承载网络两端的时钟不一致,长期积累会造成滑码。国际电信联盟远程通信标准化组织(International Telecommunication Union Telecommunication Standardization Sector,简称为ITUT)在G.823中定义了对固网TDM业务的需求和测试标准,称为TRAFFIC接口标准。
通讯网络对时钟频率同步要求较高的是无线通信,不同基站的频率必须同步在一定精度之内,否则基站切换会出现掉线。全球移动通讯系统(Global System of Mobile communication,简称为GSM)/宽带码分多址(Wideband Code Division Multiple Access,简称为WCDMA)代表的异步基站技术只需要做到频率同步,精度要求0.05ppm。而码分多址(Code DivisionMultiple Access,简称为CDMA)/CDMA2000代表的同步基站技术,需要做到时钟相位的同步(也称时间同步)。
在全网互联网协议(Internet Protocol,简称为IP)化的今天,时钟同步已经成为一个关键的技术瓶颈,如果在IP网上解决了同步问题,建设一个真正的基于IP的多业务融合网络就成为可能。
目前IP网络上传输时钟,主要有两类解决方案,以自适应算法代表的包时钟方案和以同步以太网为代表的物理层时钟方案,他们各自有缺点,所以目前在分组传送网(Packet TransportNetwork,简称为PTN)设备上同时兼容多种时钟同步方案,导致同步设备的时钟同步系统复杂,内部时钟传递节点多,一旦出现时钟故障,虽然系统有一套时钟保护机制,但是定位故障时,较难通过故障现象将故障定位在一个具体节点,导致设备在测试或现场运行时,故障维护成本较高。
发明内容
本发明提供了一种时钟同步系统的故障定位方法、装置及系统,以至少解决相关技术中无法准确定位时钟同步系统中出现故障的时钟处理节点的位置的问题。
根据本发明的一个方面,提供了一种时钟同步系统的故障定位方法,包括:时钟同步系统的处理器确定该时钟同步系统中出现故障的一个或多个时钟处理节点;所述处理器获取各个所述时钟处理节点在所述时钟同步系统的当前时钟传递路径中的位置;所述处理器定位所述一个或多个时钟处理节点中在所述当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。
优选地,时钟同步系统的处理器确定该时钟同步系统中出现故障的时钟处理节点之前,所述方法还包括:所述时钟同步系统中的时钟处理节点实时检测该时钟处理节点的时钟输出状态;所述时钟处理节点在检测到该时钟处理节点的时钟输出异常时,将该时钟处理节点的时钟输出状态指示为异常状态。
优选地,时钟同步系统的处理器确定时钟同步系统中出现故障的时钟处理节点,包括:所述处理器查询所述时钟同步系统中各个时钟处理节点检测到的时钟输出状态,并根据所述时钟处理各个节点返回的时钟输出状态,确定时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
优选地,在所述时钟处理节点检测到该时钟处理节点的时钟输出异常时,所述方法还包括:所述时钟处理节点向所述处理器上报该时钟处理节点的时钟输出状态;时钟同步系统的处理器确定该时钟同步系统中出现故障的一个或多个时钟处理节点,包括:所述处理器接收各个时钟处理节点在时钟输出异常时上报的时钟输出状态,确定上报所述时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
优选地,所述时钟同步系统中的时钟处理节点实时检测该时钟处理节点的时钟输出状态,包括:所述时钟处理节点通过检测该时钟处理节点是否有时钟输出来检测时钟处理节点的时钟输出状态,若是,则所述时钟处理节点的时钟输出状态为正常状态,否则,所述时钟处理节点的时钟输出状态为异常状态;或者,所述时钟处理节点通过检测该时钟处理节点的时钟输出是否达到预设精度来检测时钟处理节点的时钟输出状态,若是,则所述时钟处理节点的时钟输出状态为正常状态,否则,所述时钟处理节点的时钟输出状态为异常状态。
根据本发明的另一个方面,提供了一种时钟同步系统的故障定位装置,包括:确定模块,用于确定时钟同步系统中出现故障的一个或多个时钟处理节点;获取模块,用于获取各个所述时钟处理节点在所述时钟同步系统的当前时钟传递路径中的位置;定位模块,用于定位所述一个或多个时钟处理节点中在所述时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。
优选地,所述确定模块包括:查询单元,用于查询所述时钟同步系统中各个时钟处理节点检测到的时钟输出状态;第一确定单元,用于根据所述各个时钟处理节点返回的时钟输出状态,确定时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
优选地,所述确定模块包括:接收单元,用于各个时钟处理节点在时钟输出异常时上报的时钟输出状态;第二确定单元,用于确定上报所述时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
根据本发明的又一个方面,提供了一种时钟同步系统的故障定位系统,包括:故障检测装置,用于检测时钟处理节点的时钟输出状态,在检测到该时钟处理节点的时钟输出异常时,将该时钟处理节点的时钟输出状态指示为异常状态;故障定位装置,用于根据所述时故障测装置的检测结果确定时钟同步系统中出现故障的一个或多个时钟处理节点,获取各个所述时钟处理节点在所述时钟同步系统的当前时钟传递路径中的位置;以及,定位所述一个或多个时钟处理节点中在所述时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。
优选地,所述故障检测装置,还用于在检测到所述时钟处理节点的时钟输出异常时,向所述故障定位装置上报所述时钟处理节点的时钟输出状态信息;所述故障定位装置根据所述故障检测装置的检测结果确定时钟同步系统中出现故障的时钟处理节点,包括:所述处理器接收时钟处理节点在时钟输出异常时上报的所述警报信息,确定上报所述警报信息的时钟处理节点为出现故障的时钟处理节点。
通过本发明,处理器确定时钟同步系统中出现故障的一个或多个时钟处理节点,获取各个时钟处理节点在时钟同步系统的当前时钟传递路径中的位置,并定位上述一个或多个时钟处理节点中在时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。在复杂时钟同步系统中,实现了准确快速定位出现故障的源时钟处理节点,,从而降低同步设备的维护成本。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例一的时钟同步的故障定位系统的示意图;
图2是根据本发明实施例一优选的故障检测装置的示意图;
图3是根据本发明实施例一的时钟同步系统的故障定位装置的示意图;
图4是根据本发明实施例一优选的时钟同步系统的故障定位装置的示意图;
图5是根据本发明实施例一另一优选的时钟同步系统的故障定位装置的示意图;
图6是根据本发明实施例一的时钟同步系统的故障定位方法的流程图;
图7是根据本发明实施例二的时钟同步系统的示意图;
图8是根据本发明实施例二的时钟处理节点的示意图;
图9是根据本发明实施例二的时钟同步系统的故障定位方法的流程图。
具体实施方式
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本发明。
实施例一
根据本发明实施例,提供了一种时钟同步系统的故障定位系统,当时钟同步系统中的时钟处理节点出现故障时,时钟同步设备能迅速定位出现故障的时钟处理节点的位置。
图1是根据本发明实施例一的时钟同步的故障定位系统的示意图,如图1所示,该系统主要包括:故障检测装置10和故障定位装置20。其中,故障检测装置10,用于检测时钟处理节点的时钟输出状态,在检测到该时钟处理节点的时钟输出异常时,将该时钟处理节点的时钟输出状态指示为异常状态。故障定位装置20,用于根据故障检测装置10的检测结果确定时钟同步系统中出现故障的一个或多个时钟处理节点,获取各个时钟处理节点在时钟同步系统的当前时钟传递路径中的位置,定位上述一个或多个时钟处理节点中在时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。
通过本发明实施例,故障检测装置10检测时钟处理节点的时钟输出状态,故障定位装置20根据故障检测装置10的检测结果确定时钟同步系统中出现故障的时钟处理节点,获取各个时钟处理节点在时钟同步系统的当前时钟传递路径中的位置,准确快速定位出现故障的时钟处理节点中在时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点,从而降低同步设备的维护成本。
在实际应用中,可以根据系统的复杂度,确定时钟同步系统中时钟传递路径上需要监测的时钟处理节点,在需要时钟传输节点上配置一个故障检测装置10。也可以在时钟同步系统中时钟传递路径上的每一个时钟处理节点上都配置一个故障检测装置10,以提高故障检测的全面性。
在本发明实施例的一个优选实施方式中,故障检测装置10可以通过检测时钟处理节点是否有时钟输出来检测时钟处理节点的时钟输出状态,若是,则该时钟处理节点的时钟输出状态为正常状态,否则,该时钟处理节点的时钟输出状态为异常状态。或者,故障检测装置10也可以通过检测该时钟处理节点的时钟输出是否达到预设精度来检测时钟处理节点的时钟输出状态,若是,则该时钟处理节点的时钟输出状态为正常状态,否则,该时钟处理节点的时钟输出状态为异常状态。在实际应用中,对于时钟同步精度要求不高的时钟同步系统,可以仅检测时钟处理节点是否有时钟输出,而对于时钟同步精度要求较高的时钟同步系统,可以检测时钟输出的精度,以满足对时钟同步精度的要求。
在实际应用中,故障检测装置10可以通过软件实现,也可以通过硬件实现。硬件实现可以是通过可编程逻辑器件(Complex Programmable Logic Device,简称为CPLD)或可编程门阵列(Field-Programmable Gate Array,简称为FPGA),此外,根据需要也可通过专用电路实现。例如,时钟检测装置10可以由可编程逻辑器件CPLD实现,时钟检测装置10作为CPLD内部逻辑电路构成的一个功能模块。优选地,为了形成模块化并适应多个厂家的CPLD器件,时钟检测装置10可以由硬件描述语言Verilog或超高速集成电路硬件描述语言(Very HighSpeed Integrated Circuit Hardware Description Language,简称为VHDL)实现,以提高模块的可移植性。
在具体实施中,如图2所示,故障检测装置10可以包括:时钟检测模块102和时钟状态指示模块104。其中,时钟检测模块102,用于用本地的采样时钟对时钟处理节点上已处理的时钟进行检测,根据系统要求和成本考虑可以只检测时钟处理节点有无时钟输出,也可做较为复杂的精度检测,并将检测结果传递给时钟状态指示模块104。
在实际应用中,本地时钟和时钟处理节点上的时钟相互之间不是整数倍关系,故障检测时,可以用本地时钟对时钟处理节点上的时钟进行数据采样,在一定数目的时钟周期内比较采样值,如果采样值有不同则确定检测到时钟处理节点有时钟输出,若采样值全部相同则可以确定时钟处理节点无时钟输出。采样的周期可以根据本地时钟和时钟处理节点上的时钟之间频率差而定,本地时钟与时钟处理节点上的时钟之间频率差越大,则采样时钟周期数越少,本地时钟与时钟处理节点上的时钟之间频率差越小,则采样时钟周期数越多。
时钟状态指示模块104,主要将时钟检测模块102的检测结果提供给故障定位装置20,例如,在时钟检测模块102检测到时钟输出状态异常时,时钟状态指示模块104以中断方式向故障定位装置20上报时钟处理节点的时钟输出状态;或者,在故障定位装置20查询时钟处理节点的时钟输出状态时,将检测到的时钟处理节点的时钟输出状态反馈给在故障定位装置20。
故障定位装置20可以位于时钟同步系统的处理器中,可以根据故障检测装置10的检测结果确定时钟同步系统中出现故障的时钟处理节点,定位出现故障的时钟处理节点中在时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。故障定位装置20可以通过查询和中断两种方式确定时钟同步系统中出现故障的时钟处理节点。在本发明实施例的一个优选实施方式中,故障定位装置20可以周期性的查询时钟同步系统中各个时钟处理节点的检测到的时钟输出状态,并根据各个节点返回的时钟输出状态,确定时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
或者,在故障检测装置10检测到时钟处理节点的时钟输出异常时,故障检测装置10可以向所述处理器上报该时钟处理节点的时钟输出状态。因此,在本发明实施例的另一个优选实施方式中,故障定位装置20可以接收各个时钟处理节点的故障检测装置10在时钟输出异常时上报的时钟输出状态,确定上报时钟输出状态的时钟处理节点为出现故障的时钟处理节点。例如,故障检测装置10可以在检测到时钟处理节点的时钟输出异常时,以中断形式将该时钟处理节点的时钟输出状态上报给故障定位装置20。
在本发明实施例中,可以通过时钟同步系统的故障定位装置实现故障定位装置20的上述功能。
图3是根据本发明实施例一的时钟同步系统的故障定位装置的示意图,如图3所示,该装置主要包括:确定模块202、获取模块204和定位模块206。其中,确定模块202,用于确定时钟同步系统中出现故障的一个或多个时钟处理节点;获取模块204,与确定模块202相耦合,用于获取各个时钟处理节点在时钟同步系统的当前时钟传递路径中的位置;定位模块206,与获取模块204相耦合,用于定位上述一个或多个时钟处理节点中在时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。
通过本发明实施例,确定模块202确定时钟同步系统中出现故障的一个或多个时钟处理节点,获取模块204获取各个时钟处理节点在时钟同步系统的当前时钟传递路径中的位置,并由定位模块206定位上述一个或多个时钟处理节点中在时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。在复杂时钟同步系统中,实现了准确快速定位出现故障的源时钟处理节点,从而降低同步设备的维护成本。
图4是根据本发明实施例一优选的时钟同步系统的故障定位装置的示意图,在如图4所示的装置中,确定模块202可以包括:查询单元2022,用于查询时钟同步系统中各个时钟处理节点检测到的时钟输出状态;第一确定单元2024,与查询单元2022相耦合,用于根据上述各个时钟处理节点返回的时钟输出状态,确定时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
例如,查询单元2022可以从时钟同步系统的时钟传输路径的顶端,即从外部时钟源输入侧开始,依次查询各个时钟处理节点的时钟输出状态,第一确定单元2024,根据当前查询的时钟处理节点返回的时钟输出状态,确定时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点,如果第一确定单元2024确定当前时钟处理节点的时钟输出正常,则查询下一时钟处理节点。由于查询单元2022在查询过程中从时钟传输路径的顶端开始查询,所以检测到的出现故障的节点即为出现故障的原时钟处理节点,因此,定位模块206可以直接确定上述时钟处理节点为出现故障的源时钟处理节点。
图5是根据本发明实施例一另一优选的时钟同步系统的故障定位装置的示意图,在如图5所示的装置中,确定模块202可以包括:接收单元2026,用于各个时钟处理节点在时钟输出异常时上报的时钟输出状态;第二确定单元2028,用于确定上报时钟输出状态的时钟处理节点为出现故障的时钟处理节点。
在实际应用中,可以对时钟传输路径上的各个时钟处理节点依次编号,定位模块206定位出现故障的时钟处理节点中在时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点时,可以根据时钟处理节点的编号来确定故障源时钟处理节点,例如,从时钟传输路径的顶端开始从小到大编号,那么,出现故障的时钟处理节点中编号最小的时钟处理节点为故障源时钟处理节点。
根据本发明实施例,还提供了一种时钟同步系统的故障定位方法,可以通过本发明上述实施提供的系统或装置,实现快速定位时钟同步系统中出现故障的时钟处理节点的位置。
图6是根据本发明实施例一的时钟同步系统的故障定位方法的流程图,如图6所示,该方法主要包括以下几个步骤(步骤S602-步骤S606):
步骤S602,时钟同步系统的处理器确定该时钟同步系统中出现故障的一个或多个时钟传递节点;
步骤S604,处理器获取各个时钟处理节点在时钟同步系统的当前时钟传递路径中的位置;
步骤S606,处理器定位上述一个或多个时钟处理节点中在所述当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。
通过本发明实施例,处理器确定时钟同步系统中出现故障的一个或多个时钟处理节点,获取各个时钟处理节点在时钟同步系统的当前时钟传递路径中的位置,并定位上述一个或多个时钟处理节点中在时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点。在复杂时钟同步系统中,实现了准确快速定位出现故障的源时钟处理节点,从而降低同步设备的维护成本。
在本发明实施例的一个优选实施方式中,在处理器确定时钟同步系统中出现故障的时钟处理节点之前,时钟同步系统中的时钟处理节点可以实时检测该时钟处理节点的时钟输出状态,并在检测到该时钟处理节点的时钟输出异常时,将该时钟处理节点的时钟输出状态指示为异常状态。
进一步的,时钟同步系统中的时钟处理节点可以通过检测时钟处理节点是否有时钟输出来检测时钟处理节点的时钟输出状态,若是,则该时钟处理节点的时钟输出状态为正常状态,否则,该时钟处理节点的时钟输出状态为异常状态。或者,时钟同步系统中的时钟处理节点也可以通过检测该时钟处理节点的时钟输出是否达到预设精度来检测时钟处理节点的时钟输出状态,若是,则该时钟处理节点的时钟输出状态为正常状态,否则,该时钟处理节点的时钟输出状态为异常状态。
在本发明实施例的一个优选实施方式中,处理器确定时钟同步系统中出现故障的时钟处理节点时,可以查询时钟同步系统中各个时钟处理节点检测到的时钟输出状态,并根据各个节点返回的时钟输出状态,确定时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
在所述时钟处理节点检测到该时钟处理节点的时钟输出异常时,可以向所述处理器上报该时钟处理节点的时钟输出状态。因此,在本发明实施例的另一个优选实施方式中,时钟同步系统的处理器确定该时钟同步系统中出现故障的时钟处理节点时,可以接收各个时钟处理节点在时钟输出异常时上报的时钟输出状态,确定上报时钟输出状态的时钟处理节点为出现故障的时钟处理节点。
实施例二
对于较复杂的时钟同步系统,在同步时钟在传递过程中,在某个节点出现异常,导致设备故障。一旦发生故障,难以定位故障的具体位置。在本发明实施例中,通过实时检测时钟同步系统中各个时钟的状态,可以及时得知各个时钟是否异常,从而为故障定位提供有效的依据,出现故障时将故障定位在具体节点位置,实现了及时、准确地定位故障位置。
根据本发明实施例,在时钟同步系统各时钟传递物理单元(相当于时钟处理节点)的时钟输出位置增加一个时钟检测装置,能实时的检测当前时钟的状态,并将结果提供给时钟同步系统的处理器,在本发明实施例中为中央处理器(Central Processing Unit,简称为CPU),根据系统设计的差异,CPU可以在需要时查询各物理节点的状态,也可以是各时钟检测装置在出现异常时以中断形式上报给CPU。CPU通过对各时钟检测装置的监测,实现对故障的快速定位。
图7是根据本发明实施例二的时钟同步系统的示意图,在如图7所示的系统中,时钟传递路径上一共有5块硬件单板(即时钟处理节点),其中,从接口到核心时钟处理模块的传递路径为上行路径,时钟核心处理模块下发到接口的时钟传递路径为下行路径,整个完整路径共有5块硬件单板,每块单板上时钟处理模块对时钟有不同处理,可以是分频、选择、倍频等,在每块硬件单板的时钟处理模块输出位置都有一个时钟检测装置,检测装置和CPU之间通过总线接口通信。
图8是根据本发明实施例二的时钟处理节点的示意图,在如图8所示的时钟处理节点中,时钟处理节点主要包括:外时钟处理模块802,时钟检测装置804(相当于本发明上述实施例的故障检测装置10)和本地时钟发生装置806。其中,外时钟处理模块30,根据时钟处理节点的不同,实现的功能也不同,例如,分频,倍频,或多路选择等。时钟检测装置10,用于实时的检测时钟处理节点当前时钟输出的状态,在检测到该时钟处理节点的时钟输出异常时,将该时钟处理节点的时钟输出状态指示为异常状态;本地时钟发生装置40,用于产生采样时钟。根据单板时钟处理的复杂度不同,还可以把时钟处理模块细分为多个子模块,分别对其时钟进行诊断,本发明实例中只示出了其中的一个。
在本发明实例中,时钟检测装置804是由可编程逻辑器件(CPLD)实现的,此装置是CPLD内部逻辑电路构成的一个功能模块,实际应用中,为了形成模块化并适应多个厂家的CPLD器件,,此功能模块一般由硬件描述语言Verilog或VHDL实现,以提高模块的可移植性,如图所示,外时钟处理模块802输出的时钟,功能板的时钟输出接口,本地时钟发生装置806产生的采样时钟,CPU接口同时引入了CPLD内部的时钟检测装置。
在系统设计阶段,可以根据系统的复杂度,确定整个系统时钟传递路径上需要监测的时钟传输节点(即时钟处理节点),在需要时钟传输节点上配置一个时钟检测装置,将需要监测的节点(一般是以硬件单板为单位)上时钟处理模块输出的时钟,单板上的时钟输出接口,本地的采样时钟,CPU的通信接口,引到CPLD/FPGA,在其内部实现对该单板的时钟检测。CPU对各时钟节点状态的实时监控故障告警功能。监测节点输出的时钟状态,CPU和各时钟检测装置保持实时通信,可以采用查询或中断的方式,可结合不同系统的具体情况选择。
在实际应用中,时钟检测装置主要由时钟检测模块和时钟状态指示模块组成。
时钟检测模块用本地的采样时钟对功能板上已处理的时钟进行检测,可以结合具体需要检测的时钟频率,提供不同的采样时钟,采样的周期可以根据本地时钟和时钟处理节点上的时钟之间频率差而定,本地时钟与时钟处理节点上的时钟之间频率差越大,则采样时钟周期数越少,本地时钟与时钟处理节点上的时钟之间频率差越小,则采样时钟周期数越多。时钟检测模块的复杂度可以结合系统业务对时钟精度的要求和设计成本折中考虑,选择合适的检测精度。由于时钟同步系统中传递的时钟一般频率都不高,所以选用较高的采样时钟可以对被检时钟实现较高精度的检测,根据系统要求和成本考虑可以简单的只检测时钟有无,也可做较为复杂的精度检测,最终时钟检测模块将检测结果传递给时钟状态指示模块。
时钟状态指示模块主要将时钟检测的结果提供给CPU,实现方法也较为灵活,当使用查询方式时,结合时钟检测的复杂度,可以设置一个bit的寄存器位指示时钟有无,“0”代表有,“1”代表无,如果检测的是精度,可以设置一个字节的寄存器指示当前时钟精度,这些数据都和CPU接口相连,供CPU在需要时查询,当采用中断方式时,指示模块根据当前时钟检测结果,选择在时钟出现异常时触发中断,通知CPU。
图9是根据本发明实施例二的时钟同步系统的故障定位方法的流程图,如图9所示,该方法可以包括以下几个步骤(步骤S902-步骤S912):
步骤S902,CPU通过定期查询或中断方式实时获取各时钟传递节点上时钟监测装置状态;
步骤S904,系统中的时钟传递节点的时钟处理模块出现故障;
步骤S906,时钟检测装置检测到时钟异常,将对应时钟检测装置的检测标志位置为异常;
步骤S908,CPU收集传输路径上所有节点时钟检测装置状态;
步骤S910,CPU根据当前时钟传递的上下行路径,判断故障单板位置;
步骤S912,系统给出对应故障单板告警。
在上述步骤中,CPU通过定期查询或者中断方式实时获取各时钟传递节点上时钟监测装置状态,当某块单板上时钟处理模块出现故障,输出时钟异常时,对应单板上的时钟检测模块检测到时钟异常,将对应的时钟状态标志位置为异常告警状态,当采用查询方式时,CPU依次查询所有节点状态,获取异常节点信息,采用中断方式时,异常节点主动上报中断,CPU收集到所有异常节点状态后,根据当前时钟传输路径,判断故障单板的位置,在时钟传递方向上,一般一个时钟节点出现问题,会导致后面所有时钟节点的异常,所以要根据时钟传递的路径,找到源头报警节点,就能定位到故障单板的位置,根据单板的位置系统给出故障提示,更换硬件。
综上所述,根据本发明的上述实施例,时钟检测装置实时检测时钟处理节点的时钟输出状态,处理器根据时钟检测装置的检测结果,确定时钟同步系统中出现故障的一个或多个时钟处理节点,获取各个时钟处理节点在时钟同步系统的当前时钟传递路径中的位置,并定位上述一个或多个时钟处理节点中在时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点,从而降低同步设备的维护成本。并且该方案实现简单,并可以根据系统复杂度和成本要求可以对检测节点数量做增加或者裁减,灵活性强,检测装置通过可编程器件即可实现,成本低,可移植性好。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (9)

1.一种时钟同步系统的故障定位方法,其特征在于,包括:
时钟同步系统的处理器确定该时钟同步系统中出现故障的一个或多个时钟处理节点;
所述处理器获取各个所述时钟处理节点在所述时钟同步系统的当前时钟传递路径中的位置;
所述处理器定位所述一个或多个时钟处理节点中在所述当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点;
其中,时钟同步系统的处理器确定该时钟同步系统中出现故障的一个或多个时钟处理节点,包括:所述处理器接收各个时钟处理节点在时钟输出异常时上报的时钟输出状态,确定上报所述时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
2.根据权利要求1所述的方法,其特征在于,时钟同步系统的处理器确定该时钟同步系统中出现故障的时钟处理节点之前,所述方法还包括:
所述时钟同步系统中的时钟处理节点实时检测该时钟处理节点的时钟输出状态;
所述时钟处理节点在检测到该时钟处理节点的时钟输出异常时,将该时钟处理节点的时钟输出状态指示为异常状态。
3.根据权利要求2所述的方法,其特征在于,时钟同步系统的处理器确定时钟同步系统中出现故障的时钟处理节点,包括:
所述处理器查询所述时钟同步系统中各个时钟处理节点检测到的时钟输出状态,并根据所述各个时钟处理节点返回的时钟输出状态,确定时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
4.根据权利要求2所述的方法,其特征在于,
在所述时钟处理节点检测到该时钟处理节点的时钟输出异常时,所述方法还包括:所述时钟处理节点向所述处理器上报该时钟处理节点的时钟输出状态。
5.根据权利要求2至4中任一项所述的方法,其特征在于,所述时钟同步系统中的时钟处理节点实时检测该时钟处理节点的时钟输出状态,包括:
所述时钟处理节点通过检测该时钟处理节点是否有时钟输出来检测时钟处理节点的时钟输出状态,若是,则所述时钟处理节点的时钟输出状态为正常状态,否则,所述时钟处理节点的时钟输出状态为异常状态;或者
所述时钟处理节点通过检测该时钟处理节点的时钟输出是否达到预设精度来检测时钟处理节点的时钟输出状态,若是,则所述时钟处理节点的时钟输出状态为正常状态,否则,所述时钟处理节点的时钟输出状态为异常状态。
6.一种时钟同步系统的故障定位装置,其特征在于,包括:
确定模块,用于确定时钟同步系统中出现故障的一个或多个时钟处理节点;
获取模块,用于获取各个所述时钟处理节点在所述时钟同步系统的当前时钟传递路径中的位置;
定位模块,用于定位所述一个或多个时钟处理节点中在所述时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点;
其中,所述确定模块包括:
接收单元,用于接收各个时钟处理节点在时钟输出异常时上报的时钟输出状态;
第二确定单元,用于确定上报所述时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
7.根据权利要求6所述的装置,其特征在于,所述确定模块包括:
查询单元,用于查询所述时钟同步系统中各个时钟处理节点检测到的时钟输出状态;
第一确定单元,用于根据所述各个时钟处理节点返回的时钟输出状态,确定时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
8.一种时钟同步系统的故障定位系统,其特征在于,包括:
故障检测装置,用于检测时钟处理节点的时钟输出状态,在检测到该时钟处理节点的时钟输出异常时,将该时钟处理节点的时钟输出状态指示为异常状态;
故障定位装置,用于根据所述故障检测装置的检测结果确定时钟同步系统中出现故障的一个或多个时钟处理节点,获取各个所述时钟处理节点在所述时钟同步系统的当前时钟传递路径中的位置;以及,定位所述一个或多个时钟处理节点中在所述时钟同步系统当前时钟传递路径中最靠前的时钟处理节点为故障源时钟处理节点;
其中,所述故障定位装置根据所述故障检测装置的检测结果确定时钟同步系统中出现故障的时钟处理节点,包括:所述故障定位装置接收各个时钟处理节点的所述故障检测装置在时钟输出异常时上报的时钟输出状态,确定上报所述时钟输出状态为异常状态的时钟处理节点为出现故障的时钟处理节点。
9.根据权利要求8所述的系统,其特征在于,
所述故障检测装置,还用于在检测到所述时钟处理节点的时钟输出异常时,向所述故障定位装置上报所述时钟处理节点的时钟输出状态信息。
CN201210111212.8A 2012-04-16 2012-04-16 时钟同步系统的故障定位方法、装置及系统 Expired - Fee Related CN102724062B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210111212.8A CN102724062B (zh) 2012-04-16 2012-04-16 时钟同步系统的故障定位方法、装置及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210111212.8A CN102724062B (zh) 2012-04-16 2012-04-16 时钟同步系统的故障定位方法、装置及系统

Publications (2)

Publication Number Publication Date
CN102724062A CN102724062A (zh) 2012-10-10
CN102724062B true CN102724062B (zh) 2016-12-14

Family

ID=46949731

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210111212.8A Expired - Fee Related CN102724062B (zh) 2012-04-16 2012-04-16 时钟同步系统的故障定位方法、装置及系统

Country Status (1)

Country Link
CN (1) CN102724062B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105629107B (zh) * 2015-12-30 2018-08-31 北京四方继保自动化股份有限公司 一种厂站时钟同步故障在线监测方法
CN105847049B (zh) * 2016-03-22 2019-07-09 飞亚达(集团)股份有限公司 一种局域时间同步系统及其监控方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101252426A (zh) * 2007-09-11 2008-08-27 北京东土科技股份有限公司 一种高可靠性分布式冗余环网的实现方法
CN102404141A (zh) * 2011-11-04 2012-04-04 华为技术有限公司 一种告警抑制的方法及装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3605506B2 (ja) * 1998-01-13 2004-12-22 株式会社アドバンテスト クリティカルパス探索方式
CN102355683B (zh) * 2011-06-30 2014-08-06 大唐移动通信设备有限公司 基站信息查询方法和设备

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101252426A (zh) * 2007-09-11 2008-08-27 北京东土科技股份有限公司 一种高可靠性分布式冗余环网的实现方法
CN102404141A (zh) * 2011-11-04 2012-04-04 华为技术有限公司 一种告警抑制的方法及装置

Also Published As

Publication number Publication date
CN102724062A (zh) 2012-10-10

Similar Documents

Publication Publication Date Title
EP1422968B1 (en) Failure localization in a transmission network
US9876596B2 (en) Method and device for detecting fault in synchronization link
CN106451763B (zh) 一种无需全局同步系统的智能变电站站级总线网络系统
CN1489819B (zh) 确定获得电流测量值的时间的方法和电力网保护系统
CN100581164C (zh) 面向测量与控制的精确时间同步方法与系统
KR100893783B1 (ko) 동기식 광전송 네트워크에서 경보 상호관련성 분석 방법
EP2520040B1 (en) Method and apparatus for detecting communication channel delay asymmetry
CN103166750B (zh) 时钟时间同步源配置方法及装置
US6023775A (en) Fault information management system and fault information management method
CN101646185B (zh) 无线自组织网络调测设备及其使用方法
CN108540379A (zh) 基于ieee 1588v2的时间同步故障倒换方法、时间同步装置及系统
CN103888309B (zh) 同步状态监测方法及装置
CN105978652B (zh) 冗余以太网的同步对时设备、系统及方法
CN102724062B (zh) 时钟同步系统的故障定位方法、装置及系统
CN105790872B (zh) 一种网络时钟同步装置及其工作方法
CN101257361A (zh) 通过同步数字体系网络进行精确时间传送的方法及网元
US7843838B1 (en) Communication network route tracing
CN101895360B (zh) 结构化电路仿真系统及其时钟基准的选择方法和装置
Kurtz et al. Synchronized measurement concept for failure handling in software-defined smart grid communications
CN1302133A (zh) 一种同步时钟供给装置
Zhang et al. Research on Data Synchronization Method for Differential Protection of Distribution Network Based on 5G Communication
JPH03102933A (ja) 同期クロック選択回路
US20040145400A1 (en) Method for generating an internal clock pulse in an electric circuit and a corresponding electric circuit comprising a central clock-pulse generator
Grover et al. Precision time-transfer in transport networks using digital cross-connect systems
Janky et al. Time synchronization solution for FPGA-based distributed network monitoring

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20160927

Address after: 210012 Nanjing, Yuhuatai District, South Street, Bauhinia Road, No. 68

Applicant after: Nanjing Zhongxing Software Co., Ltd.

Address before: 518057 Nanshan District science and technology, Guangdong Province, South Road, No. 55, No.

Applicant before: ZTE Corporation

C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20180420

Address after: 518057 Nanshan District science and technology, Guangdong Province, South Road, No. 55, No.

Patentee after: ZTE Corporation

Address before: 210012 Nanjing, Yuhuatai District, South Street, Bauhinia Road, No. 68

Patentee before: Nanjing Zhongxing Software Co., Ltd.

TR01 Transfer of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20161214

Termination date: 20200416

CF01 Termination of patent right due to non-payment of annual fee