CN102693696A - 像素电路结构及驱动像素电路结构的方法 - Google Patents
像素电路结构及驱动像素电路结构的方法 Download PDFInfo
- Publication number
- CN102693696A CN102693696A CN2011100884615A CN201110088461A CN102693696A CN 102693696 A CN102693696 A CN 102693696A CN 2011100884615 A CN2011100884615 A CN 2011100884615A CN 201110088461 A CN201110088461 A CN 201110088461A CN 102693696 A CN102693696 A CN 102693696A
- Authority
- CN
- China
- Prior art keywords
- driving transistors
- signal terminal
- switching transistor
- circuit structure
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本发明提供一种像素电路结构及驱动像素电路结构的方法,涉及有机发光二极管领域。该像素电路结构包括第一开关晶体管,用于响应其栅极接收到的第一控制信号,断开/导通第一电压信号端子和驱动晶体管源极之间的连接;第四晶体管,用于响应其栅极处接收到的第二控制信号,断开/导通驱动晶体管漏极和第二电压信号端子之间的连接;在驱动晶体管的漏极和栅极之间连通时,断开驱动晶体管漏极和第二电压信号端子之间的连接,使驱动晶体管开始放电,直至驱动晶体管源极与栅极间的电压等于阈值电压。本发明实施例能够实现驱动电流的稳定,改善面板亮度的均匀性。本发明适用于有机发光二极管系统中。
Description
技术领域
本发明涉及OLED(Organic Light-Emitting Diode,有机发光二极管)领域,特别是指一种像素电路结构及驱动像素电路结构的方法。
背景技术
AMOLED(Active Matrix/Organic Light Emitting Diode,有源矩阵有机发光二极体面板)能够发光是由驱动TFT(Thin Film Transistor,薄膜场效应晶体管)在饱和状态时产生的电流所驱动,因为输入相同的灰阶电压时,不同的临界电压会产生不同的驱动电流,造成电流的不一致性。
传统的2T1C电路如图1所示,电路只含有两个TFT,T1用作开关,DTFT(驱动晶体管)用于像素驱动。电路操作也比较简单,时序图如图2所示,当扫描电平为低时,T1打开,data线上的灰阶电压对电容C充电,当扫描电平为高时,T1关闭,电容C用来保存灰阶电压。由于VDD(电源电压)电压较高,因此DTFT处于饱和状态,OLED的驱动电流I=K(Vsg-|Vth|)^2=K(VDD-Vdata-|Vth|)^2,其中,Vdata为数据电压,K是一个与晶体管尺寸和载流子迁移率有关的常数,一旦TFT尺寸和工艺确定,K确定。该电路的驱动电流公式中包含了Vth(晶体管阈值电压)。
由于LTPS(低温多晶硅)工艺的不成熟,同时Vth也有漂移,即便是同样的工艺参数,制作出来的不同位置的TFT的Vth也有较大差异,导致了同一灰阶电压下OLED的驱动电流不一样,因此该驱动方案下的面板不同位置亮度会有差异,亮度均一性差。
发明内容
本发明要解决的技术问题是提供一种像素电路结构及驱动像素电路结构的方法,能够实现显示器驱动电流的稳定,从而改善面板亮度的均匀性。
为解决上述技术问题,本发明的实施例提供技术方案如下:
一方面,提供一种像素电路结构,包括在第一电压信号端子和第二电压信号端子之间串联的发光器件和用于驱动所述发光器件的驱动晶体管,在所述第二电压信号端子和所述驱动晶体管的栅极之间的电容,所述驱动晶体管的源极用于接收数据信号和第一电压信号;
所述像素电路结构还包括:
在所述第一电压信号端子和所述驱动晶体管源极之间的第一开关晶体管,所述第一开关晶体管用于响应其栅极接收到的第一控制信号,断开/导通所述第一电压信号端子和所述驱动晶体管源极之间的连接;
在所述第二电压信号端子和所述驱动晶体管的漏极之间的第四开关晶体管,所述第四晶体管用于响应其栅极处接收到的第二控制信号,断开/导通驱动晶体管漏极和第二电压信号端子之间的连接;在所述驱动晶体管的漏极和栅极之间连通时,断开驱动晶体管漏极和第二电压信号端子之间的连接,使所述驱动晶体管开始放电,直至所述驱动晶体管源极与栅极间的电压等于阈值电压。
其中,所述像素电路结构还包括:
在数据信号端子和所述驱动晶体管源极之间的第二开关晶体管,所述第二开关晶体管用于响应其栅极处接收到的第一控制信号,导通/断开所述数据信号端子和所述驱动晶体管的源极之间的连接;
在所述驱动晶体管栅极和漏极之间的第三开关晶体管,所述第三开关晶体管用于响应其栅极处接收到的第一控制信号,导通/断开所述驱动晶体管栅极和漏极之间的连接;
其中,所述第二开关晶体管和所述第三开关晶体管具有与所述第一开关晶体管相反的沟道类型。
其中,所述发光器件串接在所述第一电压信号端子和所述第一开关晶体管之间。
其中,所述发光器件串接在所述第四开关晶体管和所述第二电压信号端子之间。
本发明实施例还提供了一种用于驱动像素电路结构的方法,所述像素电路结构包括在第一电压信号端子和第二电压信号端子之间串联的发光器件和用于驱动所述发光器件的驱动晶体管,在所述第二电压信号端子和所述驱动晶体管的栅极之间的电容,所述驱动晶体管的源极用于接收数据信号和第一电压信号,所述方法包括:
施加第一控制信号以使连接在所述第一电压信号端子和所述驱动晶体管源极之间的第一开关晶体管截止;
在所述驱动晶体管的漏极和栅极之间连通时,施加第二控制信号以使连接在所述第二电压信号端子和所述驱动晶体管的漏极之间的第四开关晶体管截止,以便所述驱动晶体管开始放电,直至所述驱动晶体管源极与栅极间的电压等于阈值电压。
其中,所述施加第二控制信号以使连接在所述第二电压信号端子和所述驱动晶体管的漏极之间的第四开关晶体管截止之前还包括:
施加第一控制信号以使连接在数据信号端子和所述驱动晶体管源极之间的第二开关晶体管导通;
施加第一控制信号以使连接在所述驱动晶体管栅极和漏极之间的第三开关晶体管导通;
其中,所述第二开关晶体管和所述第三开关晶体管具有与所述第一开关晶体管相反的沟道类型。
其中,所述施加第二控制信号以使连接在所述第二电压信号端子和所述驱动晶体管的漏极之间的第四开关晶体管截止之后还包括:
施加第一控制信号以使连接在数据信号端子和所述驱动晶体管源极之间的第二开关晶体管截止;
施加第一控制信号以使连接在所述驱动晶体管栅极和漏极之间的第三开关晶体管截止;
施加第一控制信号以使所述第一开关晶体管导通。
其中,所述施加第一控制信号以使所述第一开关晶体管导通之后还包括:
施加第二控制信号以使所述第四开关晶体管导通。
本发明的实施例具有以下有益效果:
上述方案中,从驱动晶体管的源极输入数据信号,在驱动晶体管的漏极和栅极之间连通时,断开驱动晶体管漏极和第二电压信号端子的连接,使驱动晶体管开始放电,以便驱动晶体管源极与栅极间的电压等于阈值电压,补偿了OLED的临界电压,从而能够使OLED的驱动电流与阈值电压无关,实现了OLED驱动电流的稳定,改善了面板亮度的均匀性。
附图说明
图1为现有技术中的像素电路的结构示意图;
图2为图1所示像素电路的时序图;
图3为本发明实施例的像素电路结构的示意图;
图4为图3所示像素电路结构的第一等效电路示意图;
图5为图3所示像素电路结构的第二等效电路示意图;
图6为图3所示像素电路结构的第三等效电路示意图;
图7为图3所示像素电路结构的第四等效电路示意图;
图8为本发明实施例的像素电路结构的时序图;
图9为本发明实施例的另一像素电路结构的示意图。
具体实施方式
为使本发明的实施例要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
本发明的实施例针对现有技术中面板亮度均一性差的问题,提供一种像素电路结构及驱动像素电路结构的方法,能够实现电流的均匀,从而改善面板亮度的均匀性。
本发明实施例提供了一种像素电路结构,包括在第一电压信号端子和第二电压信号端子之间串联的发光器件和用于驱动发光器件的驱动晶体管,在该第二电压信号端子和该驱动晶体管的栅极之间的电容,该驱动晶体管的源极用于接收数据信号和该第一电压信号;该像素电路结构还包括:
在该第一电压信号端子和该驱动晶体管源极之间的第一开关晶体管,该第一开关晶体管用于响应其栅极接收到的第一控制信号,断开该第一电压信号端子和该驱动晶体管源极之间的连接;
在该第二电压信号端子和该驱动晶体管的漏极之间的第四开关晶体管,该第四晶体管用于响应其栅极处接收到的第二控制信号,在该驱动晶体管的漏极和栅极之间连通时,断开驱动晶体管漏极和第二电压信号端子之间的连接,使该驱动晶体管开始放电,直至该驱动晶体管源极与栅极间的电压等于阈值电压。
进一步地,该像素电路结构还包括:
在数据信号端子和该驱动晶体管源极之间的第二开关晶体管,该第二开关晶体管用于响应其栅极处接收到的第一控制信号,导通数据信号端子和驱动晶体管的源极之间的连接;
在该驱动晶体管栅极和漏极之间的第三开关晶体管,该第三开关晶体管用于响应其栅极处接收到的第一控制信号,导通驱动晶体管栅极和漏极之间的连接;
其中,该第二开关晶体管和该第三开关晶体管具有与该第一开关晶体管相反的沟道类型。
本实施例的像素电路结构,从驱动晶体管的源极输入数据信号,在驱动晶体管的漏极和栅极之间连通时,断开驱动晶体管漏极和第二电压信号端子的连接,使驱动晶体管开始放电,以便驱动晶体管源极与栅极间的电压等于阈值电压,补偿了OLED的临界电压,从而能够使OLED的驱动电流与阈值电压无关,实现了OLED驱动电流的稳定,改善了面板亮度的均匀性。
本发明实施例还提供了一种用于驱动像素电路结构的方法,该像素电路结构包括在第一电压信号端子和第二电压信号端子之间串联的发光器件和用于驱动发光器件的驱动晶体管,在该第二电压信号端子和该驱动晶体管的栅极之间的电容,该驱动晶体管的源极用于接收数据信号和第一电压信号,该方法包括:
施加第一控制信号以使连接在该第一电压信号端子和该驱动晶体管源极之间的第一开关晶体管截止;
在该驱动晶体管的漏极和栅极之间连通时,施加第二控制信号以使连接在该第二电压信号端子和该驱动晶体管的漏极之间的第四开关晶体管截止,以便该驱动晶体管开始放电,直至该驱动晶体管源极与栅极间的电压等于阈值电压。
其中,该施加第二控制信号以使连接在该第二电压信号端子和该驱动晶体管的漏极之间的第四开关晶体管截止之前还包括:
施加第一控制信号以使连接在数据信号端子和该驱动晶体管源极之间的第二开关晶体管导通;
施加第一控制信号以使连接在该驱动晶体管栅极和漏极之间的第三开关晶体管导通;
其中,第二开关晶体管和第三开关晶体管具有与第一开关晶体管相反的沟道类型。
其中,该施加第二控制信号以使连接在该第二电压信号端子和该驱动晶体管的漏极之间的第四开关晶体管截止之后还包括:
施加第一控制信号以使连接在数据信号端子和该驱动晶体管源极之间的第二开关晶体管截止;
施加第一控制信号以使连接在该驱动晶体管栅极和漏极之间的第三开关晶体管截止;
施加第一控制信号以使该第一开关晶体管导通。
其中,该施加第一控制信号以使该第一开关晶体管导通之后还包括:
施加第二控制信号以使该第四开关晶体管导通。
本实施例的用于驱动像素电路结构的方法,从驱动晶体管的源极输入数据信号,在驱动晶体管的漏极和栅极之间连通时,断开驱动晶体管漏极和第二电压信号端子的连接,使驱动晶体管开始放电,以便驱动晶体管源极与栅极间的电压等于阈值电压,补偿了OLED的临界电压,从而能够使OLED的驱动电流与阈值电压无关,实现了OLED驱动电流的稳定,改善了面板亮度的均匀性。
图3为本发明实施例的像素电路结构的示意图,如图3所示,本实施例的像素电路结构含有5个TFT(Thin Film Transistor,薄膜场效应晶体管)和1个电容C,其中,T2、T3、T4、DTFT皆为P沟道晶体管,T1为N沟道晶体管,其中T1~T4为开关晶体管,DTFT为驱动晶体管。本实施例使用了两个控制信号,一个数据信号Vdata,两个电压信号VDD、VSS。
如图3所示,在第一电压信号VDD和第二电压信号VSS之间串联有发光器件和用于驱动发光器件的DTFT,电容C串接在第二电压信号VSS和DTFT的栅极之间,DTFT的源极用于接收数据信号Vdata和第一电压信号VDD;T1串接在第一电压信号VDD和DTFT源极之间,T1的栅极用于接收第一控制信号;T2串接在数据信号Vdata和DTFT源极之间,T2的栅极用于接收第一控制信号;T3串接在DTFT栅极和漏极之间,T3的栅极用于接收第一控制信号;T4串接在第二电压信号VSS和DTFT的漏极之间,T4的栅极用于接收第二控制信号。
下面结合图8所示的时序图,对图3所示的像素电路结构的工作流程进行详细介绍:
(1)在时序图所示的①阶段,第一控制信号由高电平变低,第二控制信号为低电平,数据信号为高电平,如图4所示为本实施例的像素电路结构此时的等效电路,T2~T4均导通,T1截止,数据信号Vdata由DTFT的源极输入,DTFT的作用相当于一个二极体,电流通过DTFT源极流向漏极,此时DTFT的栅极G点电压Vg=VSS,源极S点电压Vs=Vdata,DTFT源极与栅极之间的电压Vsg=Vdata-VSS,大于阈值电压Vth,DTFT导通;
(2)在时序图所示的②阶段,第一控制信号为低电平,第二控制信号为高电平,数据信号为高电平,如图5所示为本实施例的像素电路结构此时的等效电路,T1、T4截止,T2、T3导通,此时DTFT的作用相当于一个二极体,并开始放电,直至DTFT的Vsg达到临界值Vth,源极S点电压Vs=Vdata,此时G点电压Vg=Vdata-Vth,C两端电压VC=Vg-Vp=Vdata-Vth-VSS;
(3)在时序图所示的③阶段,第一控制信号为高电平,第二控制信号为高电平,数据信号为由高电平变为低电平,如图6所示为本实施例的像素电路结构此时的等效电路,T2、T3截止,T1导通,T4截止,此状态会保持一段时间与上一阶段做隔离,以避免开关瞬间影响电路操作;
(4)在时序图所示的④阶段,第一控制信号为高电平,第二控制信号为低电平,数据信号为低电平,如图7所示为本实施例的像素电路结构此时的等效电路,T2、T3截止,T1、T4导通,DTFT工作,此时源极S点电压Vs=VDD-Vth_oled,G点电压Vg=Vdata-Vth,OLED的驱动电流I=K(Vsg-Vth)^2=K(VDD-Vth_oled-(Vdata-Vth)-Vth)^2=K(VDD-Vth_oled-Vdata)^2,OLED开始发光,直到下一帧;
其中,Vth_oled为OLED发光时的跨压;Vth为DTFT的阈值电压,可以看出I和DTFT的Vth没有关系,这样OLED的驱动电流可以保持稳定,从而改善面板亮度的均匀性。
在图3所示的像素电路结构中,OLED与第一电压信号直接连接,进一步地,如图9所示,OLED还可设置与第二电压信号直接连接,下面结合图8所示的时序图,对图9所示的像素电路结构的工作流程进行详细介绍:
(1)在时序图所示的①阶段,第一控制信号由高电平变低,第二控制信号为低电平,数据信号为高电平,T2~T4均导通,T1截止,数据信号Vdata由DTFT的源极输入,DTFT的作用相当于一个二极体,电流通过DTFT源极流向漏极,此时DTFT的栅极G点电压Vg=VSS+Vth_oled,源极S点电压Vs=Vdata,DTFT源极与栅极之间的电压Vsg=Vdata-VSS-Vth_oled,大于阈值电压Vth,DTFT导通;
(2)在时序图所示的②阶段,第一控制信号为低电平,第二控制信号为高电平,数据信号为高电平,T1、T4截止,T2、T3导通,此时DTFT的作用相当于一个二极体,并开始放电,直至DTFT的Vsg达到临界值Vth,源极S点电压Vs=Vdata,此时G点电压Vg=Vdata-Vth,C两端电压VC=Vg-Vp=Vdata-Vth-VSS;
(3)在时序图所示的③阶段,第一控制信号为高电平,第二控制信号为高电平,数据信号为由高电平变为低电平,T2、T3截止,T1导通,T4截止,此状态会保持一段时间与上一阶段做隔离,以避免开关瞬间影响电路操作;
(4)在时序图所示的④阶段,第一控制信号为高电平,第二控制信号为低电平,数据信号为低电平,T2、T3截止,T1、T4导通,DTFT工作,此时源极S点电压Vs=VDD,G点电压Vg=Vdata-Vth,OLED的驱动电流I=K(Vsg-Vth)^2=K(VDD-(Vdata-Vth)-Vth)^2=K(VDD-Vdata)^2,OLED开始发光,直到下一帧;
与图3所示的像素电路结构相比,本实施例从顶发光变成了底发光,OLED的驱动电流I=K(VDD-Vdata)^2,与DTFT的Vth没有关系,与OLED跨压Vth_oled也没有关系,说明图9所示的像素电路结构中,OLED的驱动电流也不受OLED跨压的影响。
本实施例的像素电路结构,数据信号接入到DTFT的源极,利用二极体接法放电形成Vth,使得驱动管的驱动电流I和Vth无关,达到驱动电流的稳定,改善了面板亮度的均匀性。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (8)
1.一种像素电路结构,包括在第一电压信号端子和第二电压信号端子之间串联的发光器件和用于驱动所述发光器件的驱动晶体管,在所述第二电压信号端子和所述驱动晶体管的栅极之间的电容,其特征在于,所述驱动晶体管的源极用于接收数据信号和第一电压信号;
所述像素电路结构还包括:
在所述第一电压信号端子和所述驱动晶体管源极之间的第一开关晶体管,所述第一开关晶体管用于响应其栅极接收到的第一控制信号,断开/导通所述第一电压信号端子和所述驱动晶体管源极之间的连接;
在所述第二电压信号端子和所述驱动晶体管的漏极之间的第四开关晶体管,所述第四晶体管用于响应其栅极处接收到的第二控制信号,断开/导通驱动晶体管漏极和第二电压信号端子之间的连接;在所述驱动晶体管的漏极和栅极之间连通时,断开驱动晶体管漏极和第二电压信号端子之间的连接,使所述驱动晶体管开始放电,直至所述驱动晶体管源极与栅极间的电压等于阈值电压。
2.根据权利要求1所述的像素电路结构,其特征在于,还包括:
在数据信号端子和所述驱动晶体管源极之间的第二开关晶体管,所述第二开关晶体管用于响应其栅极处接收到的第一控制信号,导通/断开所述数据信号端子和所述驱动晶体管的源极之间的连接;
在所述驱动晶体管栅极和漏极之间的第三开关晶体管,所述第三开关晶体管用于响应其栅极处接收到的第一控制信号,导通/断开所述驱动晶体管栅极和漏极之间的连接;
其中,所述第二开关晶体管和所述第三开关晶体管具有与所述第一开关晶体管相反的沟道类型。
3.根据权利要求2所述的像素电路结构,其特征在于,所述发光器件串接在所述第一电压信号端子和所述第一开关晶体管之间。
4.根据权利要求2所述的像素电路结构,其特征在于,所述发光器件串接在所述第四开关晶体管和所述第二电压信号端子之间。
5.一种用于驱动像素电路结构的方法,所述像素电路结构包括在第一电压信号端子和第二电压信号端子之间串联的发光器件和用于驱动所述发光器件的驱动晶体管,在所述第二电压信号端子和所述驱动晶体管的栅极之间的电容,其特征在于,所述驱动晶体管的源极用于接收数据信号和第一电压信号,所述方法包括:
施加第一控制信号以使连接在所述第一电压信号端子和所述驱动晶体管源极之间的第一开关晶体管截止;
在所述驱动晶体管的漏极和栅极之间连通时,施加第二控制信号以使连接在所述第二电压信号端子和所述驱动晶体管的漏极之间的第四开关晶体管截止,以便所述驱动晶体管开始放电,直至所述驱动晶体管源极与栅极间的电压等于阈值电压。
6.根据权利要求5所述的用于驱动像素电路结构的方法,其特征在于,所述施加第二控制信号以使连接在所述第二电压信号端子和所述驱动晶体管的漏极之间的第四开关晶体管截止之前还包括:
施加第一控制信号以使连接在数据信号端子和所述驱动晶体管源极之间的第二开关晶体管导通;
施加第一控制信号以使连接在所述驱动晶体管栅极和漏极之间的第三开关晶体管导通;
其中,所述第二开关晶体管和所述第三开关晶体管具有与所述第一开关晶体管相反的沟道类型。
7.根据权利要求6所述的用于驱动像素电路结构的方法,其特征在于,所述施加第二控制信号以使连接在所述第二电压信号端子和所述驱动晶体管的漏极之间的第四开关晶体管截止之后还包括:
施加第一控制信号以使连接在数据信号端子和所述驱动晶体管源极之间的第二开关晶体管截止;
施加第一控制信号以使连接在所述驱动晶体管栅极和漏极之间的第三开关晶体管截止;
施加第一控制信号以使所述第一开关晶体管导通。
8.根据权利要求7所述的用于驱动像素电路结构的方法,其特征在于,所述施加第一控制信号以使所述第一开关晶体管导通之后还包括:
施加第二控制信号以使所述第四开关晶体管导通。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110088461.5A CN102693696B (zh) | 2011-04-08 | 2011-04-08 | 像素电路结构及驱动像素电路结构的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110088461.5A CN102693696B (zh) | 2011-04-08 | 2011-04-08 | 像素电路结构及驱动像素电路结构的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102693696A true CN102693696A (zh) | 2012-09-26 |
CN102693696B CN102693696B (zh) | 2016-08-03 |
Family
ID=46859085
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110088461.5A Active CN102693696B (zh) | 2011-04-08 | 2011-04-08 | 像素电路结构及驱动像素电路结构的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102693696B (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103198793A (zh) * | 2013-03-29 | 2013-07-10 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN103383836A (zh) * | 2013-07-02 | 2013-11-06 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN103927975A (zh) * | 2013-12-30 | 2014-07-16 | 上海天马微电子有限公司 | 一种有机发光显示器的像素补偿电路及方法 |
CN103985352A (zh) * | 2014-05-08 | 2014-08-13 | 京东方科技集团股份有限公司 | 补偿像素电路及显示装置 |
CN104680976A (zh) * | 2015-02-09 | 2015-06-03 | 京东方科技集团股份有限公司 | 像素补偿电路、显示装置及驱动方法 |
CN108694908A (zh) * | 2017-04-11 | 2018-10-23 | 三星电子株式会社 | 显示面板的像素电路和显示设备 |
CN109727577A (zh) * | 2017-10-31 | 2019-05-07 | 乐金显示有限公司 | 有机发光显示装置及其驱动方法 |
CN110767156A (zh) * | 2018-07-26 | 2020-02-07 | 联咏科技股份有限公司 | 功率管理装置、功率管理方法及像素电路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1691110A (zh) * | 2004-03-24 | 2005-11-02 | 三洋电机株式会社 | 抑制亮度不均、浓淡不均的显示装置和显示装置控制方法 |
CN101206832A (zh) * | 2006-12-15 | 2008-06-25 | 株式会社半导体能源研究所 | 半导体装置以及半导体装置的驱动方法 |
CN101373578A (zh) * | 2007-08-23 | 2009-02-25 | 三星Sdi株式会社 | 有机发光显示器及其驱动方法 |
CN101572055A (zh) * | 2008-05-01 | 2009-11-04 | 索尼株式会社 | 显示装置和显示装置驱动方法 |
-
2011
- 2011-04-08 CN CN201110088461.5A patent/CN102693696B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1691110A (zh) * | 2004-03-24 | 2005-11-02 | 三洋电机株式会社 | 抑制亮度不均、浓淡不均的显示装置和显示装置控制方法 |
CN101206832A (zh) * | 2006-12-15 | 2008-06-25 | 株式会社半导体能源研究所 | 半导体装置以及半导体装置的驱动方法 |
CN101373578A (zh) * | 2007-08-23 | 2009-02-25 | 三星Sdi株式会社 | 有机发光显示器及其驱动方法 |
CN101572055A (zh) * | 2008-05-01 | 2009-11-04 | 索尼株式会社 | 显示装置和显示装置驱动方法 |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103198793A (zh) * | 2013-03-29 | 2013-07-10 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN103383836A (zh) * | 2013-07-02 | 2013-11-06 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN103927975A (zh) * | 2013-12-30 | 2014-07-16 | 上海天马微电子有限公司 | 一种有机发光显示器的像素补偿电路及方法 |
CN103927975B (zh) * | 2013-12-30 | 2016-02-10 | 上海天马微电子有限公司 | 一种有机发光显示器的像素补偿电路及方法 |
CN103985352A (zh) * | 2014-05-08 | 2014-08-13 | 京东方科技集团股份有限公司 | 补偿像素电路及显示装置 |
US9478164B2 (en) | 2014-05-08 | 2016-10-25 | Boe Technology Group Co., Ltd. | Compensation pixel circuit and display apparatus |
CN104680976A (zh) * | 2015-02-09 | 2015-06-03 | 京东方科技集团股份有限公司 | 像素补偿电路、显示装置及驱动方法 |
CN108694908A (zh) * | 2017-04-11 | 2018-10-23 | 三星电子株式会社 | 显示面板的像素电路和显示设备 |
CN108694908B (zh) * | 2017-04-11 | 2022-08-05 | 三星电子株式会社 | 显示面板的像素电路和显示设备 |
CN109727577A (zh) * | 2017-10-31 | 2019-05-07 | 乐金显示有限公司 | 有机发光显示装置及其驱动方法 |
CN110767156A (zh) * | 2018-07-26 | 2020-02-07 | 联咏科技股份有限公司 | 功率管理装置、功率管理方法及像素电路 |
CN110767156B (zh) * | 2018-07-26 | 2021-04-20 | 联咏科技股份有限公司 | 功率管理装置、功率管理方法及像素电路 |
Also Published As
Publication number | Publication date |
---|---|
CN102693696B (zh) | 2016-08-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103218972B (zh) | 像素电路、像素电路驱动方法及显示装置 | |
CN103208255B (zh) | 像素电路、像素电路驱动方法及显示装置 | |
CN104680980B (zh) | 像素驱动电路及其驱动方法、显示装置 | |
US9262966B2 (en) | Pixel circuit, display panel and display apparatus | |
US9496293B2 (en) | Pixel circuit and method for driving the same, display panel and display apparatus | |
CN103198793B (zh) | 像素电路及其驱动方法、显示装置 | |
CN103165080B (zh) | 像素电路及其驱动方法、显示装置 | |
CN103400548B (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN102693696A (zh) | 像素电路结构及驱动像素电路结构的方法 | |
CN102651196B (zh) | 一种有源矩阵有机发光二极管的驱动电路及方法、显示装置 | |
CN104200777B (zh) | 像素电路及其驱动方法、显示面板、显示装置 | |
CN109410841A (zh) | 像素电路、显示装置和像素驱动方法 | |
CN104575392A (zh) | 像素驱动电路及其驱动方法 | |
CN102646386A (zh) | 一种像素单元电路、像素阵列、面板及面板驱动方法 | |
CN104637446B (zh) | 像素电路及其驱动方法和一种显示装置 | |
WO2015062322A1 (zh) | 交流驱动的像素电路、驱动方法及显示装置 | |
CN103474022A (zh) | 一种像素电路及其驱动方法、阵列基板和显示装置 | |
CN103000131A (zh) | 一种像素电路及其驱动方法、显示面板及显示装置 | |
CN105469744A (zh) | 像素补偿电路、方法、扫描驱动电路及平面显示装置 | |
CN104537983A (zh) | 像素电路及其驱动方法、显示装置 | |
CN105304020A (zh) | 有机发光二极管像素驱动电路、阵列基板及显示装置 | |
CN203242305U (zh) | 像素电路及显示装置 | |
CN105469745A (zh) | 像素补偿电路、方法、扫描驱动电路及平面显示装置 | |
CN101763807A (zh) | 发光元件的驱动装置 | |
CN103971643B (zh) | 一种有机发光二极管像素电路及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |