CN102625110B - 视频数据的缓存系统及缓存方法 - Google Patents

视频数据的缓存系统及缓存方法 Download PDF

Info

Publication number
CN102625110B
CN102625110B CN201210089774.7A CN201210089774A CN102625110B CN 102625110 B CN102625110 B CN 102625110B CN 201210089774 A CN201210089774 A CN 201210089774A CN 102625110 B CN102625110 B CN 102625110B
Authority
CN
China
Prior art keywords
video
data
signal
input
sequence number
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201210089774.7A
Other languages
English (en)
Other versions
CN102625110A (zh
Inventor
戴林
吴文旭
牟奎霖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TIANJIN TIANDI WEIYE THINGS TECHNOLOGY CO LTD
Original Assignee
TIANJIN TIANDI WEIYE THINGS TECHNOLOGY CO LTD
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TIANJIN TIANDI WEIYE THINGS TECHNOLOGY CO LTD filed Critical TIANJIN TIANDI WEIYE THINGS TECHNOLOGY CO LTD
Priority to CN201210089774.7A priority Critical patent/CN102625110B/zh
Publication of CN102625110A publication Critical patent/CN102625110A/zh
Application granted granted Critical
Publication of CN102625110B publication Critical patent/CN102625110B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Television Systems (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

一种视频数据的缓存系统和缓存方法中,视频数据缓存器连接设置在同步消隐信号分离模块和视频处理器之间,同步消隐信号分离模块和视频处理器分别与帧输入输出单元相连接,视频数据缓存器中设置三个视频缓存区,帧输入输出单元与视频数据缓存器相连接,并向视频数据缓存器分别发送输入缓存区序号选择信号、输出缓存区序号选择信号和控制信号的时钟。帧输入输出控制单元通过读写控制信号选择存储输入数据的视频缓存区和输出数据的视频缓存区的序号,在运行过程中保证输入数据的视频缓存区和输出数据的视频缓存区的序号互不相同,从而保证每次读取到的帧数据都来自一个完整帧,避免在视频缩放、拼接操作中出现周期性的横纹。

Description

视频数据的缓存系统及缓存方法
技术领域
本发明涉及视频监控的技术领域,具体说是一种保证每次读取到的帧数据都来自一个完整帧,从而避免视频缩放、拼接操作中出现横纹的视频数据的缓存系统及缓存方法。
背景技术
视频缩放和视频拼接是视频处理中的重要应用,视频处理操作的对象往往是一帧的数据,而一帧视频数据,尤其是高清视频,数据量很大,而信号的输入方式往往是串行,因为这个限制,视频处理器必须要等到一帧视频数据的最后一位都获取成功的时候,才能执行处理操作。而每一帧视频信号除了包含有效视频信号之外,还包含有同步信号和消隐信号,视频处理操作针对的往往只是有效视频信号,需要分离无关的信号。
目前一般的处理方式是在视频处理器和同步消隐信号分离模块之间建立一个视频数据缓存器,用来暂存一帧视频数据。
图1是现有技术中视频数据缓存系统的结构示意图。
如图1所示,现有技术中的视频数据的缓存系统,包括:同步消隐信号分离模块、视频处理器和视频数据缓存器,视频数据缓存器连接设置在同步消隐信号分离模块和视频处理器之间,视频信号输入Signal_in由同步消隐信号分离模块引入到系统内,有效帧数据输入Data_in和有效输入视频数据的时钟Clk_vd_in分别由同步消隐信号分离模块传输至视频数据缓存器中,视频数据缓存器接收由视频处理器发送的有效输出视频数据的时钟Clk_vd_out,同时向视频处理器发送有效帧数据输出Data_out,在视频数据缓存器中设置一个视频缓存区Buf,经视频处理器处理后的数据作为输出视频信号Signal_out向外输出。
但这样有一个问题,就是在实际中,输入信号的时钟和输出信号的时钟必然存在误差,这样从视频数据缓存器里读数据和向视频数据缓存器里写数据的速率就会有差异,当时间积累到一定阶段,两者的差距就会达到大于一帧的数据量,这时候监视器上就会出现横纹,而这种差异将一直存在,所以横纹就会周期性出现,对显示效果影响很大。
发明内容
本发明要解决的技术问题是提供一种保证每次读取到的帧数据都来自一个完整帧,从而避免视频缩放、拼接操作中出现横纹的视频数据的缓存系统及缓存方法。
本发明为解决公知技术中存在的技术问题所采取的技术方案是:
本发明的视频数据的缓存系统,包括:同步消隐信号分离模块、视频处理器和视频数据缓存器,视频数据缓存器连接设置在同步消隐信号分离模块和视频处理器之间,视频信号输入Signal_in由同步消隐信号分离模块引入到系统内,有效帧数据输入Data_in和有效输入视频数据的时钟Clk_vd_in分别由同步消隐信号分离模块传输至视频数据缓存器中,视频数据缓存器接收由视频处理器发送的有效输出视频数据的时钟Clk_vd_out,同时向视频处理器发送有效帧数据输出Data_out,经视频处理器处理后的数据作为输出视频信号Signal_out向外输出,上述视频数据的缓存系统中设置帧输入输出单元,同步消隐信号分离模块和视频处理器分别与帧输入输出单元相连接,并分别向帧输入输出单元发送输入数据请求信号Ap_in和输出数据请求信号Ap_out;视频数据缓存器中设置三个视频缓存区Buf_1、Buf_2、Buf_3,帧输入输出单元与视频数据缓存器相连接,并向视频数据缓存器分别发送输入缓存区序号选择信号P_frm_wr、输出缓存区序号选择信号P_frm_rd和控制信号的时钟Clk_ctrl_in。。
本发明的视频数据的缓存方法中,当视频信号输入Signal_in引入到系统时,系统接收到帧同步信号,同步消隐信号分离模块通过向帧输入输出单元发送输入请求Ap_in;帧输入输出单元通过发送输入缓存区序号选择信号P_frm_wr来选择视频数据缓存器内的目标视频缓存区的序号,将有效帧数据输入Data_in的视频数据按序号位存入目标视频缓存区,当一个视频缓存区存满后,在下一帧视频数据到来时,输入缓存区序号选择信号P_frm_wr会指向另一个视频缓存区;视频处理器向视频缓存器获取一整帧数据之前,向帧输入输出单元发送输出请求Ap_out;帧输入输出单元通过输出缓存区序号选择信号P_frm_rd选择目标视频缓存区的序号,并将该目标视频缓存区内的数据作为有效帧数据输出Data_out输出到视频处理器,视频处理器将处理后的数据作为输出视频信号Signal_out向外输出,当一个视频缓存区内的数据输出完毕后,下一次收到输出请求Ap_out的时候,输出缓存区序号选择信号P_frm_rd会指向另一个视频缓存区。
本发明还可以采用以下技术方案:
当系统启动的时,输出缓存区序号选择信号P_frm_rd指向视频缓存区Buf_3,然后依次按照Buf_3、Buf_1、Buf_2、Buf_3、Buf_1…的顺序读取数据;而输入缓存区序号选择信号P_frm_wr在启动时指向视频缓存区Buf_1,之后依次按照Buf_1、Buf_2、Buf_3、Buf_1、Buf_2…的顺序写入数据。
每次输入缓存区序号选择信号P_frm_rd将要指向下一目标视频缓存区时,判断此时的输出缓存区序号选择信号P_frm_wr是否也指向同一个视频缓存区,如果指向相同则不改变P_frm_rd当前指向的视频缓存区序号,即再次读取当前视频缓存区的数值;同样,输出缓存区序号选择信号P_frm_wr将要向下一目标视频缓存区写入数据时,判断此时的输入缓存区序号选择信号P_frm_rd是否也指向同一个视频缓存区,如果P_frm_rd也指向同一个视频缓存区,则不改变P_frm_wr当前指向的视频缓存区序号,即用当前帧数据覆盖当前的视频缓存区的数值。
本发明具有的优点和积极效果是:
本发明的视频数据的缓存系统及缓存方法中,包括帧输入输出控制单元和一个具有三个视频缓存区Buf_1、Buf_2、Buf_3的视频数据缓存器,所述帧输入输出控制单元通过读写控制信号选择存储输入数据的视频缓存区和输出数据的视频缓存区的序号,在运行过程中保证输入数据的视频缓存区和输出数据的视频缓存区的序号互不相同,从而保证每次读取到的帧数据都来自一个完整帧,相对于只有一个视频缓存区的视频数据缓存器,避免了因时钟速率存在差异而造成读取到的数据来自不同的两帧的现象,从而避免在视频缩放、拼接操作中出现周期性的横纹。
附图说明
图1是现有技术中视频数据缓存系统的结构示意图;
图2是本发明的视频数据缓存系统的结构示意图。
具体实施方式
以下参照附图及实施例对本发明进行详细的说明。
图2是本发明的视频数据缓存系统的结构示意图。
如图2所示,本发明的视频数据的缓存系统,包括:同步消隐信号分离模块、视频处理器和视频数据缓存器,视频数据缓存器连接设置在同步消隐信号分离模块和视频处理器之间,视频信号输入Signal_in由同步消隐信号分离模块引入到系统内,有效帧数据输入Data_in和有效输入视频数据的时钟Clk_vd_in分别由同步消隐信号分离模块传输至视频数据缓存器中,视频数据缓存器接收由视频处理器发送的有效输出视频数据的时钟Clk_vd_out,同时向视频处理器发送有效帧数据输出Data_out,经视频处理器处理后的数据作为输出视频信号Signal_out向外输出,上述视频数据的缓存系统中设置帧输入输出单元,同步消隐信号分离模块和视频处理器分别与帧输入输出单元相连接,并分别向帧输入输出单元发送输入数据请求信号Ap_in和输出数据请求信号Ap_out;视频数据缓存器中设置三个视频缓存区Buf_1、Buf_2、Buf_3,帧输入输出单元与视频数据缓存器相连接,并向视频数据缓存器分别发送输入缓存区序号选择信号P_frm_wr、输出缓存区序号选择信号P_frm_rd和控制信号的时钟Clk_ctrl_in。
本发明的视频数据的缓存方法中,当视频信号输入Signal_in引入到系统时,系统接收到帧同步信号,同步消隐信号分离模块通过向帧输入输出单元发送输入请求Ap_in;帧输入输出单元通过发送输入缓存区序号选择信号P_frm_wr来选择视频数据缓存器内的目标视频缓存区的序号,将有效帧数据输入Data_in的视频数据按序号位存入目标视频缓存区,当一个视频缓存区存满后,在下一帧视频数据到来时,输入缓存区序号选择信号P_frm_wr会指向另一个视频缓存区;视频处理器向视频缓存器获取一整帧数据之前,向帧输入输出单元发送输出请求Ap_out;帧输入输出单元通过输出缓存区序号选择信号P_frm_rd选择目标视频缓存区的序号,并将该目标视频缓存区内的数据作为有效帧数据输出Data_out输出到视频处理器,视频处理器将处理后的数据作为输出视频信号Signal_out向外输出,当一个视频缓存区内的数据输出完毕后,下一次收到输出请求Ap_out的时候,输出缓存区序号选择信号P_frm_rd会指向另一个视频缓存区。
当系统启动的时,输出缓存区序号选择信号P_frm_rd指向视频缓存区Buf_3,然后依次按照Buf_3、Buf_1、Buf_2、Buf_3、Buf_1…的顺序读取数据;而输入缓存区序号选择信号P_frm_wr在启动时指向视频缓存区Buf_1,之后依次按照Buf_1、Buf_2、Buf_3、Buf_1、Buf_2…的顺序写入数据。
每次输入缓存区序号选择信号P_frm_rd将要指向下一目标视频缓存区时,判断此时的输出缓存区序号选择信号P_frm_wr是否也指向同一个视频缓存区,如果指向相同则不改变P_frm_rd当前指向的视频缓存区序号,即再次读取当前视频缓存区的数值;同样,输出缓存区序号选择信号P_frm_wr将要向下一目标视频缓存区写入数据时,判断此时的输入缓存区序号选择信号P_frm_rd是否也指向同一个视频缓存区,如果P_frm_rd也指向同一个视频缓存区,则不改变P_frm_wr当前指向的视频缓存区序号,即用当前帧数据覆盖当前的视频缓存区的数值。
本发明的视频数据的缓存系统及缓存方法中,包括帧输入输出控制单元和一个具有三个视频缓存区Buf_1、Buf_2、Buf_3的视频数据缓存器,所述帧输入输出控制单元通过读写控制信号选择存储输入数据的视频缓存区和输出数据的视频缓存区的序号,在运行过程中保证输入数据的视频缓存区和输出数据的视频缓存区的序号互不相同,从而保证每次读取到的帧数据都来自一个完整帧,相对于只有一个视频缓存区的视频数据缓存器,避免了因时钟速率存在差异而造成读取到的数据来自不同的两帧的现象,从而避免在视频缩放、拼接操作中出现周期性的横纹。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例公开如上,然而,并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当然会利用揭示的技术内容作出些许更动或修饰,成为等同变化的等效实施例,但凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均属于本发明技术方案的范围内。

Claims (3)

1.一种视频数据的缓存系统,包括:同步消隐信号分离模块、视频处理器和视频数据缓存器,视频数据缓存器连接设置在同步消隐信号分离模块和视频处理器之间,视频信号输入Signal_in由同步消隐信号分离模块引入到系统内,有效帧数据输入Data_in和有效输入视频数据的时钟Clk_vd_in分别由同步消隐信号分离模块传输至视频数据缓存器中,视频数据缓存器接收由视频处理器发送的有效输出视频数据的时钟Clk_vd_out,同时向视频处理器发送有效帧数据输出Data_out,经视频处理器处理后的数据作为输出视频信号Signal_out向外输出,其特征在于:上述视频数据的缓存系统中设置帧输入输出单元,同步消隐信号分离模块和视频处理器分别与帧输入输出单元相连接,并分别向帧输入输出单元发送输入数据请求信号Ap_in和输出数据请求信号Ap_out;视频数据缓存器中设置三个视频缓存区Buf_1、Buf_2、Buf_3,帧输入输出单元与视频数据缓存器相连接,并向视频数据缓存器分别发送输入缓存区序号选择信号P_frm_wr、输出缓存区序号选择信号P_frm_rd和控制信号的时钟Clk_ctrl_in;当视频信号输入Signal_in引入到系统时,系统接收到帧同步信号,同步消隐信号分离模块向帧输入输出单元发送输入请求Ap_in;帧输入输出单元通过发送输入缓存区序号选择信号P_frm_wr来选择视频数据缓存器内的目标视频缓存区的序号,将有效帧数据输入Data_in的视频数据按序号位存入目标视频缓存区,当一个视频缓存区存满后,在下一帧视频数据到来时,输入缓存区序号选择信号P_frm_wr会指向另一个视频缓存区;视频处理器向视频缓存器获取一整帧数据之前,向帧输入输出单元发送输出请求Ap_out;帧输入输出单元通过输出缓存区序号选择信号P_frm_rd选择目标视频缓存区的序号,并将该目标视频缓存区内的数据作为有效帧数据输出Data_out输出到视频处理器,视频处理器将处理后的数据作为输出视频信号Signal_out向外输出,当一个视频缓存区内的数据输出完毕后,下一次收到输出请求Ap_out的时候,输出缓存区序号选择信号P_frm_rd会指向另一个视频缓存区。
2.根据权利要求1所述的视频数据的缓存系统,其特征在于:当系统启动时,输出缓存区序号选择信号P_frm_rd指向视频缓存区Buf_3,然后依次按照Buf_3、Buf_1、Buf_2、Buf_3、Buf_1…的顺序读取数据;而输入缓存区序号选择信号P_frm_wr在启动时指向视频缓存区Buf_1,之后依次按照Buf_1、Buf_2、Buf_3、Buf_1、Buf_2…的顺序写入数据。
3.根据权利要求2所述的视频数据的缓存系统,其特征在于:每次输入缓存区序号选择信号P_frm_rd将要指向下一目标视频缓存区时,判断此时的输出缓存区序号选择信号P_frm_wr是否也指向同一个视频缓存区,如果指向相同则不改变P_frm_rd当前指向的视频缓存区序号,即再次读取当前视频缓存区的数值;同样,输出缓存区序号选择信号P_frm_wr将要向下一目标视频缓存区写入数据时,判断此时的输入缓存区序号选择信号P_frm_rd是否也指向同一个视频缓存区,如果P_frm_rd也指向同一个视频缓存区,则不改变P_frm_wr当前指向的视频缓存区序号,即用当前帧数据覆盖当前的视频缓存区的数值。
CN201210089774.7A 2012-03-30 2012-03-30 视频数据的缓存系统及缓存方法 Expired - Fee Related CN102625110B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210089774.7A CN102625110B (zh) 2012-03-30 2012-03-30 视频数据的缓存系统及缓存方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210089774.7A CN102625110B (zh) 2012-03-30 2012-03-30 视频数据的缓存系统及缓存方法

Publications (2)

Publication Number Publication Date
CN102625110A CN102625110A (zh) 2012-08-01
CN102625110B true CN102625110B (zh) 2014-08-20

Family

ID=46564771

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210089774.7A Expired - Fee Related CN102625110B (zh) 2012-03-30 2012-03-30 视频数据的缓存系统及缓存方法

Country Status (1)

Country Link
CN (1) CN102625110B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103024363B (zh) * 2013-01-10 2019-01-01 深圳市长江力伟股份有限公司 一种多路视频拼接方法、系统及电子装置
CN103475691B (zh) * 2013-07-03 2017-02-08 广东迅通科技股份有限公司 一种视频分布式缓存中转系统
CN107948546B (zh) * 2017-11-09 2020-07-31 中国航空无线电电子研究所 一种低延迟视频混合装置
CN109803065B (zh) * 2019-01-28 2021-02-26 深兰人工智能芯片研究院(江苏)有限公司 一种数据处理方法及系统
CN116560566A (zh) * 2021-11-27 2023-08-08 深圳曦华科技有限公司 图像数据读写控制的方法及相关装置、存储介质和程序
CN114401436B (zh) * 2022-02-10 2023-06-23 长春理工大学 一种基于边缘计算的视频缓存整理方法
CN115203075B (zh) * 2022-06-27 2024-01-19 威胜能源技术股份有限公司 一种分布式动态映射缓存设计方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7881320B1 (en) * 2005-12-12 2011-02-01 Xilinx, Inc. Parsing data from multiple digital bitstreams
CN102117594A (zh) * 2009-12-30 2011-07-06 英特尔公司 用于对齐帧数据的技术

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8842111B2 (en) * 2010-09-20 2014-09-23 Intel Corporation Techniques for selectively changing display refresh rate

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7881320B1 (en) * 2005-12-12 2011-02-01 Xilinx, Inc. Parsing data from multiple digital bitstreams
CN102117594A (zh) * 2009-12-30 2011-07-06 英特尔公司 用于对齐帧数据的技术

Also Published As

Publication number Publication date
CN102625110A (zh) 2012-08-01

Similar Documents

Publication Publication Date Title
CN102625110B (zh) 视频数据的缓存系统及缓存方法
US9514511B2 (en) Timing controller to perform panel self-refresh using compressed data, method of operating the same, and data processing system including the same
CN108733344B (zh) 数据读写方法、装置以及环形队列
EP3535967B1 (en) Electronic device for the generation of videos containing frames obtained at high-speed frame rate.
RU2015105950A (ru) Способ и система передачи информации, соответствующее устройство и компьютерно-читаемый носитель записи
CN104932994B (zh) 一种数据处理方法及装置
US8549181B2 (en) Semiconductor memory device and method of operating the semiconductor memory device
CN103677701A (zh) 大屏同步显示的方法及系统
CN102263880A (zh) 一种图像缩放的方法和装置
CN104268113A (zh) Dpi接口的lcd控制器以及其自适应带宽的方法
JP7273975B2 (ja) データ処理の方法、装置、機器及び記憶媒体
JP2010009405A (ja) 物体検出制御装置、物体検出システム、物体検出制御方法およびプログラム
JP2007199816A (ja) バンクコントローラ、情報処理装置、撮像装置、および制御方法
CN102625086B (zh) 一种用于高清数字矩阵的ddr2存储方法和系统
US10191709B2 (en) Display apparatus configured to determine a processing mode to transfer image contents to another display apparatus
CN102103740B (zh) 一种写入地址和宽度不对齐图像的处理方法和处理电路
CN103596015A (zh) 图像处理方法和系统
CN103260017B (zh) 视频处理方法、视频处理装置及视频处理系统
CN103226457B (zh) 一种显示处理器的显示控制方法
CN203217927U (zh) 一种无发送卡的低成本的led同步显示控制系统
CN112911390B (zh) 一种视频数据的播放方法及终端设备
CN102750244B (zh) 分级缓冲的dma传送装置及传送方法
CN108174285A (zh) 一种接口转换方法及系统
CN204498285U (zh) 一种4g-wifi高清网络视频服务器
CN104980768A (zh) 一种基于Tilera众核处理器的视频处理方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140820

Termination date: 20170330