CN102480296B - 模拟数字转换器、声音处理装置、以及模拟数字转换方法 - Google Patents
模拟数字转换器、声音处理装置、以及模拟数字转换方法 Download PDFInfo
- Publication number
- CN102480296B CN102480296B CN201110369310.7A CN201110369310A CN102480296B CN 102480296 B CN102480296 B CN 102480296B CN 201110369310 A CN201110369310 A CN 201110369310A CN 102480296 B CN102480296 B CN 102480296B
- Authority
- CN
- China
- Prior art keywords
- signal
- analog
- digital audio
- audio signal
- digital
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R3/00—Circuits for transducers, loudspeakers or microphones
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/458—Analogue/digital converters using delta-sigma modulation as an intermediate step
- H03M3/466—Multiplexed conversion systems
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/412—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
- H03M3/422—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
- H03M3/43—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a single bit one
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R2410/00—Microphones
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Acoustics & Sound (AREA)
- Signal Processing (AREA)
- Analogue/Digital Conversion (AREA)
- Circuit For Audible Band Transducer (AREA)
Abstract
一种模拟数字转换器、声音处理装置、及模拟数字转换方法。模拟至数字转换器包括切换检测模块、第一数据处理模块、相位模块、第二数据处理模块、以及多工器。切换检测模块检测是否第一频道选择信号于逻辑低电位与逻辑高电位之间切换,产生控制信号。第一数据处理模块,处理第一频道选择信号产生第二频道选择信号。相位模块反转第二频道选择信号的相位产生第三频道选择信号。第二数据处理模块对第一声音信号进行模拟至数字转换产生第二声音信号。当时钟信号振荡至逻辑高电位时多工器输出第三频道选择信号的数据位作为模拟至数字转换器的输出信号,当时钟信号振荡至逻辑低电位时多工器输出第二频道选择信号的数据位作为模拟至数字转换器的输出信号。
Description
技术领域
本发明涉及声音处理,特别是涉及模拟至数字转换。
背景技术
图1为一声音处理装置150的区块图。于一实施例中,声音处理装置150包括多个麦克风151~15n,多个模拟至数字转换器161~16n,以及一数字信号处理器170。麦克风151~15n于不同位置检测声压以产生多个模拟声音信号Ka~Kn。模拟至数字转换器161~16n分别对多个模拟声音信号Ka~Kn进行模拟至数字转换以产生多个数字声音信号Da~Dn。数字信号处理器170接着接收并处理这些数字声音信号Da~Dn以产生输出声音信号I。
为了转换模拟声音信号Ka~Kn为数字声音信号Da~Dn,声音处理装置150需要包含模拟至数字转换器161~16n。具有有效率的功能设计的模拟至数字转换器161~16n可降低数字信号处理器170的数据处理负担。此外,具有良好的输出设计的模拟至数字转换器161~16n可简化模拟至数字转换器161~16n的输出端与数字信号处理器170的输入端之间的电路整合。因此,需要一种具良好设计的模拟至数字转换器。
发明内容
有鉴于此,本发明的目的在于提供一种模拟至数字转换器,以解决现有技术存在的问题。于一实施例中,该模拟至数字转换器自一麦克风接收一第一声音信号,并接收一第一频道选择信号及一时钟信号,包括一切换检测模块、一第一数据处理模块、一相位模块、一第二数据处理模块、以及一多工器。该切换检测模块检测是否该第一频道选择信号于一逻辑低电位与一逻辑高电位之间切换,以产生一控制信号。该第一数据处理模块,处理该第一频道选择信号以产生一第二频道选择信号。该相位模块反转该第二频道选择信号的相位以产生一第三频道选择信号。该第二数据处理模块对该第一声音信 号进行模拟至数字转换以产生一第二声音信号。若该控制信号表示该第一频道选择信号于该逻辑低电位与该逻辑高电位之间切换,当该时钟信号振荡至该逻辑高电位时该多工器输出该第三频道选择信号的数据位作为该模拟至数字转换器的一输出信号,当该时钟信号振荡至该逻辑低电位时该多工器输出该第二频道选择信号的数据位作为该模拟至数字转换器的该输出信号。
本发明还提供一种声音处理装置。于一实施例中,该声音处理装置包括一第一麦克风、一第一模拟至数字转换器、一第二麦克风、以及一第二模拟至数字转换器。该第一麦克风检测一第一声波以产生一第一模拟声音信号。该第一模拟至数字转换器将该第一模拟声音信号转换为一第一数字声音信号。该第二麦克风检测一第二声波以产生一第二模拟声音信号。该第二模拟至数字转换器接收该第一数字声音信号以及一时钟信号,反转该第一数字声音信号的相位以产生一第三数字声音信号,将该第二模拟声音信号转换为一第二数字声音信号,依据该第二数字声音信号编码一第四数字声音信号,当该时钟信号振荡至一逻辑低电位时输出该第三数字声音信号的数据位作为一输出信号,以及当该时钟信号振荡至一逻辑高电位时输出该第四数字声音信号的数据位作为该输出信号。
一种声音处理装置,接收一时钟信号,包括一第一麦克风、一第一模拟至数字转换器、一第二麦克风、以及一第二模拟至数字转换器。该第一麦克风检测一第一声波以产生一第一模拟声音信号。该第一模拟至数字转换器,将该第一模拟声音信号转换为一第一数字声音信号,依据该第一数字声音信号编码一第三数字声音信号,以及当该时钟信号振荡至一逻辑高电位时输出该第三数字声音信号的数据位作为一第一输出信号。该第二麦克风检测一第二声波以产生一第二模拟声音信号。该第二模拟至数字转换器将该第二模拟声音信号转换为一第二数字声音信号,依据该第二数字声音信号编码一第四数字声音信号,以及当该时钟信号振荡至一逻辑低电位时输出该第四数字声音信号的数据位作为一第二输出信号。其中该第一输出信号与该第二输出信号被合并为该声音处理装置的一输出信号。
本发明提供一种模拟至数字转换方法。于一实施例中,一模拟至数字转换器包括一切换检测模块、一第一数据处理模块、一相位模块、一第二数据处理模块、以及一多工器。首先,自一麦克风接收一第一声音信号。接着,接收一第一频道选择信号及一时钟信号。接着,以该切换检测模块检测是否 该第一频道选择信号于一逻辑低电位与一逻辑高电位之间切换,以产生一控制信号。接着,以该第一数据处理模块处理该第一频道选择信号以产生一第二频道选择信号。接着,以该相位模块反转该第二频道选择信号的相位以产生一第三频道选择信号。接着,以该第二数据处理模块对该第一声音信号进行模拟至数字转换以产生一第二声音信号。若该控制信号表示该第一频道选择信号于该逻辑低电位与该逻辑高电位之间切换,当该时钟信号振荡至该逻辑高电位时以该多工器输出该第三频道选择信号的数据位作为该模拟至数字转换器的一输出信号,当该时钟信号振荡至该逻辑低电位时以该多工器输出该第二频道选择信号的数据位作为该模拟至数字转换器的该输出信号。
为了使本发明的上述和其他目的、特征、和优点能更明显易懂,下文特举数个较佳实施例,并结合附图详细说明如下。
附图说明
图1为一声音处理装置的区块图;
图2为包括两麦克风的声音处理装置的示意图;
图3为依据本发明的模拟至数字转换器的区块图;
图4为依据本发明的模拟至数字转换器的输出信号的时序的示意图;
图5为依据本发明的模拟至数字转换器的区块图;
图6为依据本发明的模拟至数字转换器的输出数据与频道选择信号的值的关系示意图;
图7为依据本发明的声音处理装置的一实施例的区块图;
图8为依据本发明的声音处理装置的另一实施例的区块图。
附图符号说明
(图1)
151,152,15n~麦克风;
161,162,16n~模拟至数字转换器;
170~数字信号处理器;
(图2)
202,204~麦克风;
206,208~模拟至数字转换器;
212,222~前置放大器;
214,224~Δ∑调制器;
(图3)
302~麦克风;
304~模拟至数字转换器;
312~前置放大器;
314~一位Δ∑调制器;
316~编码选择模块;
318~信号编码模块;
(图5)
602~麦克风;
604~模拟至数字转换器;
612~前置放大器;
614~一位Δ∑调制器;
616~信号编码模块;
618~切换检测模块;
620~数据处理模块;
622~相位模块;
(图7)
802,804~麦克风;
806,808~模拟至数字转换器;
812,852~前置放大器;
814,854~一位Δ∑调制器;
816,856~信号编码模块;
818,858~切换检测模块;
820,860~数据处理模块;
822,852~相位模块;
(图8)
902,904~麦克风;
906,908~模拟至数字转换器;
912,952~前置放大器;
914,954~一位Δ∑调制器;
916,956~信号编码模块;
918,958~切换检测模块;
920,960~数据处理模块;
922,952~相位模块。
具体实施方式
图2为包括两麦克风202与204的声音处理装置200的示意图。除了麦克风202与204,声音处理装置200还包括两个模拟至数字转换器206及208。麦克风202检测声压以产生模拟声音信号Ya。模拟至数字转换器206接着对模拟声音信号Ya进行模拟至数字转换而得到数字声音信号Ya”。同样地,麦克风204检测声压以产生模拟声音信号Yb。模拟至数字转换器208接着对模拟声音信号Yb进行模拟至数字转换而得到数字声音信号Yb”。
于一实施例中,模拟至数字转换器206包括前置放大器212以及Δ∑调制器214。前置放大器212放大模拟声音信号Ya以得到放大声音信号Ya’,而Δ∑调制器214对放大声音信号Ya’进行模拟至数字转换而得到数字声音信号Ya”。模拟至数字转换器214还接收频道选择信号CS以及时钟信号CLK。时钟信号CLK于逻辑低电位以及逻辑高电位之间振荡。模拟至数字转换器206的频道选择信号耦接到地电位Vss,因此使模拟至数字转换器206于时钟信号振荡到逻辑低电位时输出数字声音信号Ya”的数据位。
同样地,模拟至数字转换器208包括前置放大器222以及Δ∑调制器224。前置放大器222放大模拟声音信号Yb以得到放大声音信号Yb’,而Δ∑调制器224对放大声音信号Yb’进行模拟至数字转换而得到数字声音信号Yb”。模拟至数字转换器224还接收频道选择信号CS以及时钟信号CLK。时钟信号CLK于逻辑低电位以及逻辑高电位之间振荡。模拟至数字转换器208的频道选择信号耦接到高电位Vdd,因此使模拟至数字转换器208于时钟信号振荡到逻辑高电位时输出数字声音信号Yb”的数据位。由于模拟至数字转换器206与模拟至数字转换器208分别于时钟信号CLK振荡到逻辑低电位与逻辑高电位时输出信号Ya”与Yb”的数据位,因此信号Ya”与Yb”的数据位被混和为一输出数据串。
图3为依据本发明的模拟至数字转换器304的区块图。模拟至数字转换 器304具有4个输入端及一个输出端。模式输入端及频道选择输入端。模式输入端及频道选择输入端可被耦接至电压源Vdd或地电位Vss。因此,模拟至数字转换器304可分别经由模式输入端及频道选择输入端接收一模式信号及一频道选择信号。当模式输入端被耦接至电压源Vdd,模式信号便位于逻辑高电位,以表示一编码模式被选取。当模式输入端被耦接至地电压Vss,模式信号便位于逻辑低电位,以表示编码模式未被选取。模拟至数字转换器304的一时钟输入端接收周期性地震荡于逻辑高电位与逻辑低电位之间的一时钟信号。麦克风302检测声压以产生一模拟声音信号Sa。模拟至数字转换器304接着自麦克风302接收声音信号Sa并依据模式信号处理模拟声音信号Sa以产生一数字声音信号。模拟至数字转换器304接着依据频道选择信号及时钟信号产生数字声音信号的输出数据以输出至输出端。
于一实施例中,模拟至数字转换器304包括前置放大器312、一位Δ∑调制器314、信号编码模块318、以及编码选择模块316。前置放大器312放大模拟声音信号Sa以得到一放大声音信号Sa’。一位Δ∑调制器314接着对放大声音信号Sa’进行模拟至数字转换以得到一数字声音信号Sa”。编码选择模块316接收模式信号及频道选择信号并依据模式信号及频道选择信号产生一控制信号。控制信号接着被送至信号编码模块318。当控制信号表示一编码模式被选择时,信号编码模块318依据数字声音信号Sa”编码一编码声音信号以作为模拟至数字转换器304的输出信号。当控制信号表示编码模式未被选择时,信号编码模块318直接将一位Δ∑调制器314所产生的数字声音信号Sa”作为模拟至数字转换器304的输出信号。
频道选择信号决定模拟至数字转换器304的输出信号的格式。当频道选择输入端耦接至地电位Vss而使频道选择信号维持于逻辑低电位时,模拟至数字转换器304仅于时钟信号震荡至逻辑低电位时输出输出信号的数据位,并于时钟信号震荡至逻辑高电位时停止输出信号。换句话说,当时钟信号震荡至逻辑高电位时,模拟至数字转换器304的输出端切换至高阻抗(high-impedance)状态,如图4中的Z所示。当频道选择输入端耦接至电位源Vdd而使频道选择信号维持于逻辑高电位时,模拟至数字转换器304仅于时钟信号震荡至逻辑高电位时输出输出信号的数据位,并于时钟信号震荡至逻辑低电位时停止输出信号。换句话说,当时钟信号震荡至逻辑低电位时,模拟至数字转换器304的输出端切换至高阻抗状态,如图4中的Z所示。
图4为依据本发明的模拟至数字转换器304的输出信号的时序的示意图。当模式信号位于逻辑低电位时,编码模式未被选取,因此一位Δ∑调制器产生的数字声音信号Sa”未经过编码而被直接当作模拟至数字转换器304的输出信号。若频道选择信号位于逻辑低电位,模拟至数字转换器304于时钟选择信号位于逻辑低电位时送出数字声音信号Sa”的数据位。若频道选择信号位于逻辑高电位,模拟至数字转换器304于时钟选择信号位于逻辑高电位时送出数字声音信号Sa”的数据位。当模式信号位于逻辑高电位时,编码模式被选取,因此信号编码模块308将数字声音信号Sa”编码而得到编码声音信号Sb或Sc以作为模拟至数字转换器304的输出信号。若频道选择信号位于逻辑低电位,模拟至数字转换器304于时钟选择信号位于逻辑低电位时送出编码声音信号Sb的数据位。若频道选择信号位于逻辑高电位,模拟至数字转换器304于时钟选择信号位于逻辑高电位时送出编码声音信号Sc的数据位。信号编码模块308于频道选择信号位于不同电位时亦具有不同的编码方式以产生不同的编码声音信号Sb或Sc。
信号编码模块318以不同方式进行编码,例如加上直流偏压值、增益调整、相位调整、以及延迟。于一实施例中,信号编码模块318于频道选择信号位于逻辑低电位时将一正偏移值加至数字声音信号Sa”以得到编码声音信号,而信号编码模块318于频道选择信号位于逻辑高电位时将一负偏移值加至数字声音信号Sa”以得到编码声音信号。于另一实施例中,信号编码模块318于频道选择信号位于逻辑低电位时将数字声音信号Sa”乘上一第一乘数以得到编码声音信号,而信号编码模块318于频道选择信号位于逻辑高电位时将数字声音信号Sa”乘上一第二乘数以得到编码声音信号,其中第一乘数大于一而第二乘数小于一。
于另一实施例中,信号编码模块318于频道选择信号位于逻辑低电位时不改变数字声音信号Sa”以得到编码声音信号,而信号编码模块318于频道选择信号位于逻辑高电位时反转数字声音信号Sa”的相位以得到编码声音信号。于另一实施例中,信号编码模块318于频道选择信号位于逻辑低电位时延迟数字声音信号Sa”以得到编码声音信号,而信号编码模块318于频道选择信号位于逻辑高电位时不延迟数字声音信号Sa”而得到编码声音信号。
图5为依据本发明的模拟至数字转换器604的区块图。模拟至数字转换器604共有3个输入端。频道选择信号输入端可耦接至电压源Vdd或地电位 Vss。频道选择信号输入端亦可接收于逻辑高电位与逻辑低电位间切换的一数字数据信号。时钟信号输入端接收于逻辑高电位与逻辑低电位间振动的一时钟信号。麦克风602检测声波以产生一模拟声音信号Sa。模拟至数字转换器604接着将模拟声音信号Sa进行模拟至数字转换并进行处理。
于一实施例中,模拟至数字转换器604包括切换检测模块618、两个数据处理模块620及624、相位模块622、以及多工器626。自频道选择信号输入端接收的频道选择信号被送至切换检测模块618及数据处理模块620。切换检测模块618决定是否频道选择信号于一逻辑低电位与一逻辑高电位之间切换以产生一控制信号Ctrl。若频道选择信号的电位于逻辑低电位与逻辑高电位之间切换的频率高于一界限值,切换检测模块618决定频道选择信号正在切换。因此,若频道选择信号输入端被耦接至地电位Vss或电压源Vdd,频道选择信号的电位会维持于逻辑低电位或逻辑高电位,因此切换检测模块618决定频道选择信号未切换。当频道选择信号为一数字数据信号,频道选择信号的电位会随着其位值于于逻辑低电位与逻辑高电位之间切换,因此切换检测模块618决定频道选择信号正在切换。
数据处理模块620处理频道选择信号以产生一频道选择信号CS’。相位模块622反转频道选择信号CS’的相位以得到相位反转的频道选择信号CS”。数据处理模块624自麦克风602接收模拟声音信号Sa并将模拟声音信号Sa`转换为数字声音信号Da。于一实施例中,数据处理模块624包括前置放大器612、一位Δ∑调制器614、以及信号编码模块616。前置放大器612放大模拟声音信号Sa以得到放大声音信号Sa’。一位Δ∑调制器614对放大声音信号Sa”进行模拟至数字转换以产生一数字声音信号Sa”。信号编码模块616依据数字声音信号Sa”编码一编码声音信号Da。
信号编码模块616依据数字声音信号Sa”编码一编码声音信号Da或是直接将数字声音信号Sa”作为编码声音信号Da。当频道选择信号的电位维持于逻辑低电位Vss或逻辑高电位Vdd,信号编码模块616直接将数字声音信号Sa”输出作为编码声音信号Da。当切换检测模块618决定频道选择信号的电位于逻辑低电位Vss或逻辑高电位Vdd之间切换,信号编码模块616依据数字声音信号Sa”编码一编码声音信号Da。信号编码模块616可用多种不同方式产生编码声音信号Da。于一实施例中,信号编码模块616将一直流补偿值加至数字声音信号Sa”以得到编码声音信号Da。于另一实施例中,信号 编码模块624将数字声音信号Sa”乘上一乘数以得到编码声音信号Da。于另一实施例中,信号编码模块624将数字声音信号Sa”延迟一延迟时间以得到编码声音信号Da。
多工器626接着依据控制信号Ctrl产生模拟至数字转换器604的输出信号。图6为依据本发明的模拟至数字转换器604的输出数据与频道选择信号的值的关系示意图。若控制信号Ctrl表示频道选择信号的电位维持于于逻辑低电位,当时钟信号振荡至逻辑低电位时多工器626输出编码声音信号Da的数据位作为模拟至数字转换器604的输出数据。当时钟信号振荡至逻辑高电位时,多工器624不输出编码声音信号Da的数据位,而模拟至数字转换器604的输出端被切换为高阻抗状态。相反地,若控制信号Ctrl表示频道选择信号的电位维持于于逻辑高电位,当时钟信号振荡至逻辑高电位时多工器626输出编码声音信号Da的数据位作为模拟至数字转换器604的输出数据。当时钟信号振荡至逻辑低电位时,多工器624不输出编码声音信号Da的数据位,而模拟至数字转换器604的输出端被切换为高阻抗状态。若控制信号Ctr1表示频道选择信号于逻辑低电位与逻辑高电位之间切换,当时钟信号振荡至逻辑低电位时多工器626输出反相的频道选择信号CS”的数据位作为模拟至数字转换器604的输出信号,当时钟信号振荡至逻辑高电位时多工器626输出编码声音信号Da的数据位作为模拟至数字转换器604的输出信号。
图7为依据本发明的声音处理装置800的一实施例的区块图。于一实施例中,声音处理装置800包括两个麦克风802及804以及两个模拟至数字转换器806及808。模拟至数字转换器806及808的电路结构与图5的模拟至数字转换器604相同。此外,模拟至数字转换器806及808是串联。麦克风802检测声波以产生模拟声音信号Sb。前置放大器812放大模拟声音信号Sb以产生放大声音信号Sb’。一位Δ∑调制器814将放大声音信号Sb’转换为数字声音信号Sb”。信号编码模块816依据数字声音信号Sb”编码一编码声音信号Db。由于模拟至数字转换器806的频道选择信号输入端耦接至电压源Vdd,切换检测模块818决定频道选择信号未切换,因此多工器826于时钟逻辑高电位时输出编码声音信号Db的数据位作为模拟至数字转换器806的输出信号。
麦克风804检测声波以产生模拟声音信号Sa。前置放大器852放大模拟声音信号Sa以产生放大声音信号Sa’。一位Δ∑调制器854将放大声音信 号Sa’转换为数字声音信号Sa”。信号编码模块856依据数字声音信号Sa”编码一编码声音信号Da。模拟至数字转换器808的频道选择信号输入端接收模拟至数字转换器806的输出信号Db,数据处理模块860处理输出信号Db以得到频道选择信号Db’,而相位模块862反转频道选择信号Db’的相位以得到频道选择信号Db”。由于模拟至数字转换器808的切换检测模块858决定频道选择信号Db是切换状态,因此多工器866于时钟信号振荡至逻辑低电位时输出模拟至数字转换器806的输出信号Db的数据位作为模拟至数字转换器808的输出信号,并于时钟信号振荡至逻辑高电位时输出编码声音信号Da的数据位作为模拟至数字转换器808的输出信号。换句话说,模拟至数字转换器808的输出信号包含了分别自模拟声音信号Sa与Sb转换得到的数字声音信号Da与Db”的数据位。模拟至数字转换器808的输出信号接着被作为声音处理装置800的输出。
图8为依据本发明的声音处理装置900的另一实施例的区块图。于一实施例中,声音处理装置900包括两个麦克风902及904以及两个模拟至数字转换器906及908。模拟至数字转换器906及908的电路结构与图5的模拟至数字转换器604相同。此外,模拟至数字转换器906及908是并联。麦克风902检测声波以产生模拟声音信号Sb。前置放大器912放大模拟声音信号Sb以产生放大声音信号Sb’。一位Δ∑调制器914将放大声音信号Sb’转换为数字声音信号Sb”。信号编码模块916依据数字声音信号Sb”编码一编码声音信号Db。由于模拟至数字转换器906的频道选择信号输入端耦接至电压源Vdd,切换检测模块918决定频道选择信号未切换,因此多工器926于时钟逻辑高电位时输出编码声音信号Db的数据位作为模拟至数字转换器906的输出信号。
麦克风904检测声波以产生模拟声音信号Sa。前置放大器952放大模拟声音信号Sa以产生放大声音信号Sa’。一位Δ∑调制器954将放大声音信号Sa’转换为数字声音信号Sa”。信号编码模块956依据数字声音信号Sa”编码一编码声音信号Da。由于模拟至数字转换器908的频道选择信号输入端耦接至地电压Vss,切换检测模块958决定频道选择信号未切换,因此多工器966于时钟逻辑低电位时输出编码声音信号Da的数据位作为模拟至数字转换器908的输出信号。模拟至数字转换器908的输出信号Da接着与模拟至数字转换器906的输出信号Db合并以形成声音处理装置900的输出信号。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,本领域的技术人员,在不脱离本发明的精神和范围的前提下,可作若干的更动与润饰,因此本发明的保护范围是以本发明的权利要求为准。
Claims (19)
1.一种模拟至数字转换器,自一麦克风接收一第一声音信号,并接收一第一频道选择信号及一时钟信号,包括:
一切换检测模块,检测是否该第一频道选择信号于一逻辑低电位与一逻辑高电位之间切换,以产生一控制信号;
一第一数据处理模块,处理该第一频道选择信号以产生一第二频道选择信号;
一相位模块,反转该第二频道选择信号的相位以产生一第三频道选择信号;
一第二数据处理模块,对该第一声音信号进行模拟至数字转换以产生一第二声音信号;以及
一多工器,若该控制信号表示该第一频道选择信号于该逻辑低电位与该逻辑高电位之间切换,当该时钟信号振荡至该逻辑高电位时输出该第三频道选择信号的数据位作为该模拟至数字转换器的一输出信号,当该时钟信号振荡至该逻辑低电位时输出该第二频道选择信号的数据位作为该模拟至数字转换器的该输出信号。
2.如权利要求1所述的模拟至数字转换器,其中该第二数据处理模块包括:
一前置放大器,放大该第一声音信号以得到第三声音信号;
一一位ΔΣ调制器,对该第三声音信号进行模拟至数字转换以产生一第四声音信号;以及
一信号编码模块,当该控制信号指示该第一频道选择信号是于该逻辑低电位与该逻辑高电位之间切换时依据该第四声音信号编码该第二声音信号,且当该控制信号指示该第一频道选择信号维持于该逻辑低电位或该逻辑高电位时将该第四声音信号直接输出作为该第二声音信号。
3.如权利要求1所述的模拟至数字转换器,其中若该控制信号指示该第一频道选择信号维持于该逻辑低电位,当该时钟信号振荡至该逻辑低电位时该多工器输出该第二声音信号的数据位作为该模拟至数字转换器的该输出信号,当该时钟信号振荡至该逻辑高电位时该模拟至数字转换器的输出端被切换至一高阻抗状态。
4.如权利要求1所述的模拟至数字转换器,其中若该控制信号指示该第一频道选择信号维持于该逻辑高电位,当该时钟信号振荡至该逻辑高电位时该多工器输出该第二声音信号的数据位作为该模拟至数字转换器的该输出信号,当该时钟信号振荡至该逻辑低电位时该模拟至数字转换器的输出端被切换至一高阻抗状态。
5.如权利要求2所述的模拟至数字转换器,其中该信号编码模块将一直流补偿值加至该第四声音信号以得到该第二声音信号。
6.如权利要求2所述的模拟至数字转换器,其中该信号编码模块将该第四声音信号乘上一乘数以得到该第二声音信号。
7.如权利要求2所述的模拟至数字转换器,其中该信号编码模块将该第四声音信号延迟一延迟时间以得到该第二声音信号。
8.一种声音处理装置,包括:
一第一麦克风,检测一第一声波以产生一第一模拟声音信号;
一第一模拟至数字转换器,将该第一模拟声音信号转换为一第一数字声音信号;
一第二麦克风,检测一第二声波以产生一第二模拟声音信号;以及
一第二模拟至数字转换器,接收该第一数字声音信号以及一时钟信号,反转该第一数字声音信号的相位以产生一第三数字声音信号,将该第二模拟声音信号转换为一第二数字声音信号,依据该第二数字声音信号编码一第四数字声音信号,当该时钟信号振荡至一逻辑低电位时输出该第三数字声音信号的数据位作为一输出信号,以及当该时钟信号振荡至一逻辑高电位时输出该第四数字声音信号的数据位作为该输出信号,其中该第二模拟至数字转换器包括:第一切换检测模块,检测是否该第一数字声音信号于该逻辑低电位与该逻辑高电位之间切换,以产生一控制信号;第一数据处理模块,处理该第一数字声音信号以产生第五数字声音信号;相位模块,反转该第五数字声音信号的相位以产生该第三数字声音信号;第二数据处理模块,对该第二模拟声音信号进行模拟至数字转换以产生该第二数字声音信号,并依据该第二数字声音信号编码该第四数字声音信号;以及多工器,若该控制信号表示该第一数字声音信号于该逻辑低电位与该逻辑高电位之间切换,当该时钟信号振荡至该逻辑低电位时输出该第三数字声音信号的数据位作为该输出信号,当该时钟信号振荡至该逻辑高电位时输出该第四数字声音信号的数据位作为该输出信号。
9.如权利要求8所述的声音处理装置,其中该第二数据处理模块包括:
一前置放大器,放大该第二模拟声音信号以得到第三模拟声音信号;
一一位ΔΣ调制器,对该第三模拟声音信号进行模拟至数字转换以产生该第二数字声音信号;以及
一信号编码模块,依据该第二数字声音信号编码该第四数字声音信号。
10.如权利要求8所述的声音处理装置,其中该第二模拟至数字转换器将一直流补偿值加至该第二数字声音信号以得到该第四数字声音信号。
11.如权利要求8所述的声音处理装置,其中该第二模拟至数字转换器将该第二数字声音信号乘上一乘数以得到该第四数字声音信号。
12.如权利要求8所述的声音处理装置,其中该第二模拟至数字转换器将该第二数字声音信号延迟一延迟时间以得到该第四数字声音信号。
13.一种声音处理装置,接收时钟信号,包括:
一第一麦克风,检测一第一声波以产生一第一模拟声音信号;
一第一模拟至数字转换器,将该第一模拟声音信号转换为一第一数字声音信号,依据该第一数字声音信号编码一第三数字声音信号,以及当该时钟信号振荡至一逻辑高电位时输出该第三数字声音信号的数据位作为一第一输出信号,其中该第一模拟至数字转换器自第一麦克风接收一第一模拟声音信号,并接收一第一频道选择信号及第一时钟信号,包括:第一切换检测模块,检测是否该第一频道选择信号于一逻辑低电位与一逻辑高电位之间切换,以产生第一控制信号;第一数据处理模块,处理该第一频道选择信号以产生一第二频道选择信号;第一相位模块,反转该第二频道选择信号的相位以产生一第三频道选择信号;第二数据处理模块,对该第一模拟声音信号进行模拟至数字转换以产生一第一数字声音信号;以及第一多工器,若该第一控制信号表示该第一频道选择信号于该逻辑低电位与该逻辑高电位之间切换,当该第一时钟信号振荡至该逻辑高电位时输出该第三频道选择信号的数据位作为该第一模拟至数字转换器的一输出信号,当该第一时钟信号振荡至该逻辑低电位时输出该第二频道选择信号的数据位作为该第一模拟至数字转换器的该输出信号;
一第二麦克风,检测一第二声波以产生一第二模拟声音信号;以及
一第二模拟至数字转换器,将该第二模拟声音信号转换为一第二数字声音信号,依据该第二数字声音信号编码一第四数字声音信号,以及当该时钟信号振荡至一逻辑低电位时输出该第四数字声音信号的数据位作为一第二输出信号,其中该第二模拟至数字转换器自第二麦克风接收一第二模拟声音信号,并接收一第四频道选择信号及第二时钟信号,包括:第二切换检测模块,检测是否该第二频道选择信号于一逻辑低电位与一逻辑高电位之间切换,以产生第二控制信号;第三数据处理模块,处理该第四频道选择信号以产生一第五频道选择信号;第二相位模块,反转该第五频道选择信号的相位以产生一第六频道选择信号;第四数据处理模块,对该第二模拟声音信号进行模拟至数字转换以产生一第二数字声音信号;以及第二多工器,若该第二控制信号表示该第四频道选择信号于该逻辑低电位与该逻辑高电位之间切换,当该第二时钟信号振荡至该逻辑高电位时输出该第六频道选择信号的数据位作为该第二模拟至数字转换器的一输出信号,当该第二时钟信号振荡至该逻辑低电位时输出该第五频道选择信号的数据位作为该第二模拟至数字转换器的该输出信号;
其中该第一输出信号与该第二输出信号被合并为该声音处理装置的一输出信号。
14.如权利要求13所述的声音处理装置,其中该第一模拟至数字转换器包括:
一第一前置放大器,放大该第一模拟声音信号以得到一第三模拟声音信号;
一第一一位ΔΣ调制器,对该第三模拟声音信号进行模拟至数字转换以产生该第一数字声音信号;以及
一第一信号编码模块,依据该第一数字声音信号编码该第三数字声音信号。
15.如权利要求13所述的声音处理装置,其中该第二模拟至数字转换器包括:
一第二前置放大器,放大该第二模拟声音信号以得到一第四模拟声音信号;
一第二一位ΔΣ调制器,对该第四模拟声音信号进行模拟至数字转换以产生该第二数字声音信号;以及
一第二信号编码模块,依据该第二数字声音信号编码该第四数字声音信号。
16.如权利要求13所述的声音处理装置,其中该第一模拟至数字转换器借着将一直流补偿值加至该第一数字声音信号以得到该第三数字声音信号,而该第二模拟至数字转换器借着将该直流补偿值加至该第二数字声音信号以得到该第四数字声音信号。
17.如权利要求13所述的声音处理装置,其中该第一模拟至数字转换器借着将该第一数字声音信号乘上一乘数以得到该第三数字声音信号,而该第二模拟至数字转换器借着将该第二数字声音信号乘上该乘数以得到该第四数字声音信号。
18.如权利要求13所述的声音处理装置,其中该第一模拟至数字转换器借着将该第一数字声音信号延迟一延迟时间以得到该第三数字声音信号,而该第二模拟至数字转换器借着将该第二数字声音信号延迟该延迟时间以得到该第四数字声音信号。
19.一种模拟至数字转换方法,其中一模拟至数字转换器包括一切换检测模块、一第一数据处理模块、一相位模块、一第二数据处理模块、以及一多工器,包括:
自一麦克风接收一第一声音信号;
接收一第一频道选择信号及一时钟信号;
以该切换检测模块检测是否该第一频道选择信号于一逻辑低电位与一逻辑高电位之间切换,以产生一控制信号;
以该第一数据处理模块处理该第一频道选择信号以产生一第二频道选择信号;
以该相位模块反转该第二频道选择信号的相位以产生一第三频道选择信号;
以该第二数据处理模块对该第一声音信号进行模拟至数字转换以产生一第二声音信号;以及
若该控制信号表示该第一频道选择信号于该逻辑低电位与该逻辑高电位之间切换,当该时钟信号振荡至该逻辑高电位时以该多工器输出该第三频道选择信号的数据位作为该模拟至数字转换器的一输出信号,当该时钟信号振荡至该逻辑低电位时以该多工器输出该第二频道选择信号的数据位作为该模拟至数字转换器的该输出信号。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/950,021 | 2010-11-19 | ||
US12/950,021 US8670572B2 (en) | 2010-11-19 | 2010-11-19 | Analog-to-digital converter and analog-to-digital conversion method |
US13/017,446 US8670853B2 (en) | 2010-11-19 | 2011-01-31 | Analog-to-digital converter, sound processing device, and analog-to-digital conversion method |
US13/017,446 | 2011-01-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102480296A CN102480296A (zh) | 2012-05-30 |
CN102480296B true CN102480296B (zh) | 2014-09-10 |
Family
ID=46065068
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110369310.7A Active CN102480296B (zh) | 2010-11-19 | 2011-11-18 | 模拟数字转换器、声音处理装置、以及模拟数字转换方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8670853B2 (zh) |
CN (1) | CN102480296B (zh) |
TW (1) | TW201223168A (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012159396A (ja) * | 2011-02-01 | 2012-08-23 | Toshiba Corp | 角度検出装置 |
CN103813239B (zh) * | 2012-11-12 | 2017-07-11 | 雅马哈株式会社 | 信号处理系统和信号处理方法 |
SE1750657A1 (en) * | 2016-05-26 | 2017-11-27 | Tymphany Hk Ltd | Pre-amplifier circuit including microphone pre-amplifier stage |
US11616501B2 (en) * | 2017-10-28 | 2023-03-28 | Solos Technology Limited | Programmable fractional time delay in digitally oversampled microphone systems, circuits, and methods |
TWI672915B (zh) | 2018-08-17 | 2019-09-21 | 瑞昱半導體股份有限公司 | 雙路徑類比前端電路與雙路徑訊號接收器 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1308412A (zh) * | 2000-01-21 | 2001-08-15 | 三洋电机株式会社 | Ad转换电路 |
CN1561001A (zh) * | 2004-03-11 | 2005-01-05 | 中国电子科技集团公司第二十四研究所 | 12折叠插入结构a/d转换器 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100536595B1 (ko) * | 2003-01-07 | 2005-12-14 | 삼성전자주식회사 | 지에스엠/더블유씨디엠에이 모드에 따라 동작 가능한 다중모드 통신 시스템 |
US7295141B1 (en) | 2006-07-17 | 2007-11-13 | Fortemedia, Inc. | Method for mixing signals with an analog-to-digital converter |
US7515083B2 (en) * | 2006-12-18 | 2009-04-07 | Industrial Technology Research Institute | Analog-to-digital converting system |
US7991168B2 (en) | 2007-05-15 | 2011-08-02 | Fortemedia, Inc. | Serially connected microphones |
US20090319279A1 (en) * | 2008-06-19 | 2009-12-24 | Hongwei Kong | Method and system for audio transmit loopback processing in an audio codec |
US8319674B2 (en) * | 2010-09-11 | 2012-11-27 | Dialog Semiconductor Gmbh | Compensation of loop-delay quantizer in continuous-time and hybrid sigma-delta analog-to-digital modulators |
-
2011
- 2011-01-31 US US13/017,446 patent/US8670853B2/en active Active
- 2011-11-11 TW TW100141204A patent/TW201223168A/zh unknown
- 2011-11-18 CN CN201110369310.7A patent/CN102480296B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1308412A (zh) * | 2000-01-21 | 2001-08-15 | 三洋电机株式会社 | Ad转换电路 |
CN1561001A (zh) * | 2004-03-11 | 2005-01-05 | 中国电子科技集团公司第二十四研究所 | 12折叠插入结构a/d转换器 |
Also Published As
Publication number | Publication date |
---|---|
US20120130517A1 (en) | 2012-05-24 |
CN102480296A (zh) | 2012-05-30 |
TW201223168A (en) | 2012-06-01 |
US8670853B2 (en) | 2014-03-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102480665B (zh) | 模拟至数字转换器、声音处理装置及模拟至数字转换方法 | |
CN102480296B (zh) | 模拟数字转换器、声音处理装置、以及模拟数字转换方法 | |
US8742841B2 (en) | PWM re-clocking scheme to reject accumulated asynchronous jitter | |
US8443022B2 (en) | Apparatus and method for generating random number | |
TWI511443B (zh) | 三階半橋接脈波寬度調變放大器及其驅動方法 | |
CN107251576B (zh) | 麦克风和在麦克风中实现的方法 | |
US9467774B2 (en) | System and method for a PCM interface for a capacitive signal source | |
JP5759581B2 (ja) | サンプリング回路のタイミング不整合を減少させるための装置および方法 | |
CN102340722B (zh) | 数模混合麦克风 | |
TW200636670A (en) | Signal driving circuits, and the related electronic devices and methods of outputting a driving voltage | |
CN101715628A (zh) | 低功率数模转换器 | |
CN102480294B (zh) | 模拟至数字转换器及模拟至数字转换方法 | |
CN114598969A (zh) | 一种数字扬声器音量控制方法、装置、设备及介质 | |
CN101667836B (zh) | 信息处理设备、解码处理设备和信号传输方法 | |
CN110310635B (zh) | 语音处理电路及电子设备 | |
CN108141222B (zh) | 用于麦克风的电子电路和麦克风 | |
US20240333295A1 (en) | Discrete time amplified charge or voltage sampler with adjustable gain | |
CN102480295A (zh) | 模拟至数字转换器及模拟至数字转换方法 | |
US12101611B2 (en) | Digital PDM microphone interface | |
US11239857B2 (en) | Calibration of digital-to-analog converter with low pin count | |
WO2003023970A2 (en) | Serial data interface with reduced power consumption | |
CN114745632A (zh) | 一种数字发声的音量控制方法、装置、设备及介质 | |
KR20230060265A (ko) | 아날로그-디지털 변환기 | |
US6263304B1 (en) | Simplified digitization of PC beep signal for audio codec | |
JP5993665B2 (ja) | シリアルデータの受信回路および受信方法、オーディオ信号処理回路、電子機器、オーディオシステム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |