CN102439570A - 针对多步长非一致性内存访问numa架构的内存管理方法及装置 - Google Patents
针对多步长非一致性内存访问numa架构的内存管理方法及装置 Download PDFInfo
- Publication number
- CN102439570A CN102439570A CN2011800021962A CN201180002196A CN102439570A CN 102439570 A CN102439570 A CN 102439570A CN 2011800021962 A CN2011800021962 A CN 2011800021962A CN 201180002196 A CN201180002196 A CN 201180002196A CN 102439570 A CN102439570 A CN 102439570A
- Authority
- CN
- China
- Prior art keywords
- nodes
- memory
- node
- groups
- allocation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 title claims abstract description 175
- 238000007726 management method Methods 0.000 title abstract 3
- 238000000034 method Methods 0.000 claims abstract description 30
- 230000006399 behavior Effects 0.000 claims description 39
- 230000003111 delayed effect Effects 0.000 claims description 9
- 238000012544 monitoring process Methods 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 4
- PCTMTFRHKVHKIS-BMFZQQSSSA-N (1s,3r,4e,6e,8e,10e,12e,14e,16e,18s,19r,20r,21s,25r,27r,30r,31r,33s,35r,37s,38r)-3-[(2r,3s,4s,5s,6r)-4-amino-3,5-dihydroxy-6-methyloxan-2-yl]oxy-19,25,27,30,31,33,35,37-octahydroxy-18,20,21-trimethyl-23-oxo-22,39-dioxabicyclo[33.3.1]nonatriaconta-4,6,8,10 Chemical compound C1C=C2C[C@@H](OS(O)(=O)=O)CC[C@]2(C)[C@@H]2[C@@H]1[C@@H]1CC[C@H]([C@H](C)CCCC(C)C)[C@@]1(C)CC2.O[C@H]1[C@@H](N)[C@H](O)[C@@H](C)O[C@H]1O[C@H]1/C=C/C=C/C=C/C=C/C=C/C=C/C=C/[C@H](C)[C@@H](O)[C@@H](C)[C@H](C)OC(=O)C[C@H](O)C[C@H](O)CC[C@@H](O)[C@H](O)C[C@H](O)C[C@](O)(C[C@H](O)[C@H]2C(O)=O)O[C@H]2C1 PCTMTFRHKVHKIS-BMFZQQSSSA-N 0.000 description 3
- 238000009826 distribution Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000009827 uniform distribution Methods 0.000 description 2
- 230000004069 differentiation Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0646—Configuration or reconfiguration
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/25—Using a specific main memory architecture
- G06F2212/254—Distributed memory
- G06F2212/2542—Non-uniform memory access [NUMA] architecture
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
一种针对多步长非一致性内存访问NUMA架构的内存管理方法及装置,所述方法包括:在系统初始化时,根据各节点的内存访问延时信息及用户配置信息,确定节点组;获取各个节点组及组内节点的内存使用状况,所述内存使用状况包括内存使用比例和空闲状态指示;当系统发起节点内存分配请求时,根据各个节点组的内存使用状况,选择在内存访问延迟最小的空闲节点组上分配内存;在所选择的节点组内,根据所述节点组内节点的内存使用状况,将内存分配到所述节点组内的节点上。通过该方法,就能够利用多步长非一致性内存访问架构的特点,有效兼顾效率和带宽,提高了系统的内存管理性能。
Description
技术领域
本发明涉及内存管理技术领域,尤其涉及一种针对多步长非一致性内存访问NUMA架构的内存管理方法及装置。
背景技术
目前,非一致性内存访问(Non-Uniform Memory Access,NUMA)架构已经成为服务器领域的主流系统架构,为了解决Numa架构下远近端内存访问开销差别大的问题,新型的多步长层次型NUMA架构的应用越来越广泛。现有技术中,内存层级结构在系统初始化时根据基础输入输出系统BIOS中的内存拓扑结构来确定,内存分配前先确定分配原则,即就近原则(效率优先)或均匀分配原则(带宽优先);若采取就近原则,则优先在访问延迟最小的节点上分配内存,若该节点内存已满,先尝试释放内存,若释放后仍达不到要求,再尝试在访问延迟第二小的节点上分配内存,直至成功分配内存;若采取平均分配的原则,则在所有的节点上平均分配内存。
在多步长Multi-hop的内存架构下,内存访问延迟是非均匀分布的,假设访问延迟分别为:100ns,140ns,500ns,900ns,1040ns。现有技术方案中,若对每一步长均设置一个节点,则单纯的使用就近分配或平均分配原则就无法兼顾效率和带宽的现状,也就是说:若效率优先,采用就近分配原则,首先在100ns节点分配内存失败,需先尝试释放内存,再在140ns延迟节点分配内存,而100ns延迟和140ns延迟的差别对性能影响并不大,这样就使得分配开销大且仅能利用单节点带宽;若带宽优先,采用均匀分配原则,则需要大量的跨节点访问,影响了系统效率。
发明内容
本发明的目的是针对多步长非一致性内存访问NUMA架构的内存管理方法及装置,能够利用多步长非一致性内存访问架构的特点,有效兼顾效率和带宽,提高了系统的内存管理性能。
一种针对多步长非一致性内存访问NUMA架构的内存管理方法,所述方法包括:
在系统初始化时,根据各节点的内存访问延时信息及用户配置信息,确定节点组;
获取各个节点组及组内节点的内存使用状况,所述内存使用状况包括内存使用比例和空闲状态指示;
当系统发起节点内存分配请求时,根据各个节点组的内存使用状况,选择在内存访问延迟最小的空闲节点组上分配内存;
在所选择的节点组内,根据所述节点组内节点的内存使用状况,将内存分配到所述节点组内的节点上。
一种针对多步长非一致性内存访问NUMA架构的内存管理装置,所述装置包括:
节点组设置模块,用于在系统初始化时,根据各节点的内存访问延时信息及用户配置信息,确定节点组;
内存使用监控模块,用于获取各个节点组及组内节点的内存使用状况,所述内存使用状况包括内存使用比例和空闲状态指示;
节点组选择模块,用于当系统发起节点内存分配请求时,根据各个节点组的内存使用状况,选择在内存访问延迟最小的空闲节点组上分配内存;
内存分配模块,用于在所选择的节点组内,根据所述节点组内节点的内存使用状况,将内存分配到所述节点组内的节点上。
由上述所提供的技术方案可以看出,所述方法包括:在系统初始化时,根据各节点的内存访问延时信息及用户配置信息,确定节点组;获取各个节点组及组内节点的内存使用状况,所述内存使用状况包括内存使用比例和空闲状态指示;当系统发起节点内存分配请求时,根据各个节点组的内存使用状况,选择在内存访问延迟最小的空闲节点组上分配内存;在所选择的节点组内,根据所述节点组内节点的内存使用状况,将内存分配到所述节点组内的节点上。通过该方法,就能够利用多步长非一致性内存访问架构的特点,有效兼顾效率和带宽,提高了系统的内存管理性能。
附图说明
图1为本发明实施例所提供的针对多步长非一致性内存访问NUMA架构的内存管理方法的流程示意图;
图2为本发明实施例所举出的具体实例中原有内存拓扑结构的示意图;
图3为本发明实施例所举出的具体实例中改进的节点组拓扑结构示意图;
图4为本发明实施例所举出的具体实例中改进的节点组拓扑另一结构示意图;
图5为本发明实施例所提供的内存管理装置的结构示意图。
具体实施方式
本发明实施方式提供了一种针对多步长非一致性内存访问NUMA架构的内存管理方法及装置,通过该方法及装置能够利用多步长非一致性内存访问架构的特点,有效兼顾效率和带宽,提高了系统的内存管理性能。
下面结合附图来对本发明的具体实施例进行详细说明,如图1所示为本发明实施例所提供的针对多步长非一致性内存访问NUMA架构的内存管理方法的流程示意图,所述方法包括:
步骤11:在系统初始化时,根据各节点的内存访问延时信息及用户配置信息,确定节点组。
在该步骤中,在操作系统初始化时,根据各节点的内存访问延时信息及用户配置信息设置,确定节点组Node Group结构,具体来说:
由于内存硬件所处位置的不同,CPU访问不同内存的延迟是不同的,不同的访问延迟就会独立出一个节点。首先获取各节点的内存延迟信息,然后根据用户的配置策略,将延迟差别相近的节点合并为一个节点组,例如可以将延迟差别小于50%的节点合并为一个节点组。
下面以具体的实例来进行说明,如图2所示为本发明实施例所举出的具体实例中原有内存拓扑结构的示意图:
若多步长Multi-hop架构下的原内存拓扑如图2所示,若Node A,Node B…Node H节点内访问延迟为100ns;Node Group AB,Node Group CD,Node GroupEF,Node Group GH内访问延迟为140ns;Node Group ABCD,Node Group EFGH内访问延迟为900ns;Node Group ABCDEFGH内访问延迟为1040ns;现有技术中,不同的访问延迟就会独立出一个节点,这样就会生成如图2所示的原有内存拓扑结构。这里100ns和140ns,900ns和1040ns的访问延迟差别并不大,原有过于复杂的层级结构影响了分配效率,和管理复杂度。
实例1:本发明实施例的方案可通过配置策略(Config用户配置或系统初始化自动配置),生成优化后的Node Group拓扑结构1,图3所示为本发明实施例所举出的具体实例中改进的节点组拓扑结构示意图,假如我们在Config用户配置或系统初始化策略里制定规则:将访问延迟差距在50%以内的合并为一个节点组。首先获得内存访问延迟分别为100ns,140ns,900ns,1040ns;再根据以上的策略规则,将100ns和140ns的节点合并为一个节点,将900ns和1040ns的节点合并为一个节点,从而生成如图3所示的拓扑结构,图3中:Node GroupAB,Node Group CD,Node Group EF,Node Group GH内延迟为小于140ns,NodeGroup ABCDEFGH内延迟为小于1040ns。
在举一个例子,若Node A,Node B…Node H节点内访问延迟为100ns;NodeGroup AB,Node Group CD,Node Group EF,Node Group GH内访问延迟为140ns;Node Group ABCD,Node Group EFGH内访问延迟为300ns;Node Group ABCDEFGH内访问延迟为1040ns。
实例2:同案例一,本发明实施例可根据配置策略生成优化后的拓扑结构2,如图4所示为本发明实施例所举出的具体实例中改进的节点组拓扑另一结构示意图,假如制定的配置策略为:将延迟差别小于3倍以内的节点合并成一个节点组。系统内存延迟分别为100ns,140ns,300ns,1040ns。那么根据以上的配置策略,将100ns,140ns,300ns的节点合并成一个节点组,从而生成如图4所示的拓扑结构,图4中:Node Group ABCD,Node Group EFGH内延迟小于300ns,NodeGroup ABCDEFGH内延迟小于1040ns。
步骤12:获取各个节点组及组内节点的内存使用状况。
在该步骤中,可以通过在内存管理架构中设置内存使用状况监控模块,通过该内存使用状况监控模块来监控各个节点组Node Group和节点组内各个Node的内存使用情况,所述内存使用状况包括内存使用比例和空闲状态指示,例如如下表1所示的监控状态:
表1
步骤13:当系统发起节点内存分配请求时,根据各个节点组的内存使用状况,选择在内存访问延迟最小的空闲节点组上分配内存。
在该步骤中,当系统发起节点内存分配请求,需要将内存分配到系统内节点时,首先根据各个节点组的内存使用状况,先选择相应的节点组,即选择在内存访问延迟最小的空闲节点组上分配内存,然后在所选择的节点组内进行后继的操作。
步骤14:在所选择的节点组内,根据所述节点组内节点的内存使用状况,将内存分配到所述节点组内的节点上。
在该步骤中,在进行上述步骤13的操作之后,就可以在所选择的节点组内,根据所述节点组内节点的内存使用状况,选择相应的内存分配策略将内存分配到所述节点组内的节点上。
具体来说,可以包括以下几种情况:
若选择的内存分配策略为带宽优先,则根据所选择的节点组内各节点的内存使用状况,将内存平均分配在各个节点上;
若选择的内存分配策略为延迟优先,则将内存分配在所选择的节点组内延迟最小的节点上;
若选择的内存分配策略为默认Default,则将内存在所选择的节点组内随机分配到节点上。
通过上述技术方案的实施,就可以利用多步长非一致性内存访问架构的特点,有效兼顾效率和带宽,提高了系统的内存管理性能。
本发明实施方式还提供了一种针对多步长非一致性内存访问NUMA架构的内存管理装置,如图5所示为本发明实施例所提供的内存管理装置的结构示意图,所述装置包括:
节点组设置模块,用于在系统初始化时,根据各节点的内存访问延时信息及用户配置信息,确定节点组,具体实现方式见以上方法实施例中所述。
内存使用监控模块,用于获取各个节点组及组内节点的内存使用状况,所述内存使用状况包括内存使用比例和空闲状态指示,具体实现方式见以上方法实施例中所述。
节点组选择模块,用于当系统发起节点内存分配请求时,根据各个节点组的内存使用状况,选择在内存访问延迟最小的空闲节点组上分配内存,具体实现方式见以上方法实施例中所述。
内存分配模块,用于在所选择的节点组内,根据所述节点组内节点的内存使用状况,将内存分配到所述节点组内的节点上,具体实现方式见以上方法实施例中所述。
另外,在具体实现过程中,所述内存分配模块还可以包括:
带宽优先分配模块,用于当所选择的内存分配策略为带宽优先时,根据所选择的节点组内各节点的内存使用状况,将内存平均分配在各个节点上。
或,延迟优先分配模块,用于当所选择的内存分配策略为延迟优先时,将内存分配在所选择的节点组内延迟最小的节点上。
或,默认分配模块,用于当所选择的内存分配策略为默认Default时,将内存在所选择的节点组内随机分配到节点上。
值得注意的是,上述装置实施例中,所包括的各个模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
另外,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分步骤是可以通过程序来指令相关的硬件完成,相应的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
综上所述,通过该方法及装置就能够利用多步长非一致性内存访问架构的特点,有效兼顾效率和带宽,提高了系统的内存管理性能。
以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明实施例揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应该以权利要求的保护范围为准。
Claims (10)
1.一种针对多步长非一致性内存访问NUMA架构的内存管理方法,其特征在于,所述方法包括:
在系统初始化时,根据各节点的内存访问延时信息及用户配置信息,确定节点组;
获取各个节点组及组内节点的内存使用状况,所述内存使用状况包括内存使用比例和空闲状态指示;
当系统发起节点内存分配请求时,根据各个节点组的内存使用状况,选择在内存访问延迟最小的空闲节点组上分配内存;
在所选择的节点组内,根据所述节点组内节点的内存使用状况,将内存分配到所述节点组内的节点上。
2.根据权利要求1所述的方法,其特征在于,所述在所选择的节点组内,根据所述节点组内节点的内存使用状况,将内存分配到所述节点组内的节点上,具体包括:
若选择的内存分配策略为带宽优先,则根据所选择的节点组内各节点的内存使用状况,将内存平均分配在各个节点上;
若选择的内存分配策略为延迟优先,则将内存分配在所选择的节点组内延迟最小的节点上;
若选择的内存分配策略为默认Default,则将内存在所选择的节点组内随机分配到节点上。
3.根据权利要求1所述的方法,其特征在于,所述空闲节点组为内存分配为空的节点组。
4.根据权利要求1所述的方法,其特征在于,所述根据各节点的内存访问延时信息及用户配置信息,确定节点组,具体包括:
获取各节点的内存访问延迟信息,将内存访问延迟差别相近的节点合并为一个节点组。
5.根据权利要求1所述的方法,其特征在于,所述获取各个节点组及组内节点的内存使用状况,具体包括:
通过在系统中所设置的内存使用监控模块来获取各个节点组及组内节点的内存使用状况。
6.根据权利要求1所述的方法,其特征在于,所述节点内存分配请求具体为:
将内存分配到系统内节点的请求。
7.一种针对多步长非一致性内存访问NUMA架构的内存管理装置,其特征在于,所述装置包括:
节点组设置模块,用于在系统初始化时,根据各节点的内存访问延时信息及用户配置信息,确定节点组;
内存使用监控模块,用于获取各个节点组及组内节点的内存使用状况,所述内存使用状况包括内存使用比例和空闲状态指示;
节点组选择模块,用于当系统发起节点内存分配请求时,根据各个节点组的内存使用状况,选择在内存访问延迟最小的空闲节点组上分配内存;
内存分配模块,用于在所选择的节点组内,根据所述节点组内节点的内存使用状况,将内存分配到所述节点组内的节点上。
8.如权利要求7所述的内存管理装置,其特征在于,所述内存分配模块包括:
带宽优先分配模块,用于当所选择的内存分配策略为带宽优先时,根据所选择的节点组内各节点的内存使用状况,将内存平均分配在各个节点上。
9.如权利要求7所述的内存管理装置,其特征在于,所述内存分配模块包括:
延迟优先分配模块,用于当所选择的内存分配策略为延迟优先时,将内存分配在所选择的节点组内延迟最小的节点上。
10.如权利要求7所述的内存管理装置,其特征在于,所述内存分配模块包括:
默认分配模块,用于当所选择的内存分配策略为默认Default时,将内存在所选择的节点组内随机分配到节点上。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2011/081440 WO2012163024A1 (zh) | 2011-10-27 | 2011-10-27 | 针对多步长非一致性内存访问numa架构的内存管理方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102439570A true CN102439570A (zh) | 2012-05-02 |
Family
ID=45986239
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011800021962A Pending CN102439570A (zh) | 2011-10-27 | 2011-10-27 | 针对多步长非一致性内存访问numa架构的内存管理方法及装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN102439570A (zh) |
WO (1) | WO2012163024A1 (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103136110A (zh) * | 2013-02-18 | 2013-06-05 | 华为技术有限公司 | 内存管理方法、内存管理装置及numa系统 |
CN103365784A (zh) * | 2013-06-27 | 2013-10-23 | 华为技术有限公司 | 内存回收与分配的方法及装置 |
CN104166596A (zh) * | 2013-05-17 | 2014-11-26 | 华为技术有限公司 | 一种内存分配方法及节点 |
CN105389211A (zh) * | 2015-10-22 | 2016-03-09 | 北京航空航天大学 | 一种适用于numa架构内多节点间访存延时平衡的内存分配方法及延时感知-内存分配装置 |
CN105959176A (zh) * | 2016-04-25 | 2016-09-21 | 浪潮(北京)电子信息产业有限公司 | 基于Gem5模拟器的一致性协议测试方法和系统 |
CN110245135A (zh) * | 2019-05-05 | 2019-09-17 | 华中科技大学 | 一种基于numa架构的大规模流式图数据更新方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5345575A (en) * | 1991-09-26 | 1994-09-06 | Hewlett-Packard Company | Write optimized disk storage device |
US20040243660A1 (en) * | 2003-05-27 | 2004-12-02 | Jonathan Chew | Method and system for managing resource allocation in non-uniform resource access computer systems |
CN102112967A (zh) * | 2008-08-04 | 2011-06-29 | 富士通株式会社 | 多处理器系统、多处理器系统用管理装置、以及记录有多处理器系统用管理程序的计算机可读的记录介质 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100382048C (zh) * | 2005-11-08 | 2008-04-16 | 中兴通讯股份有限公司 | 一种内存管理方法 |
JP4702127B2 (ja) * | 2006-03-22 | 2011-06-15 | 日本電気株式会社 | 仮想計算機システム及びその物理リソース再構成方法並びにプログラム |
CN100489815C (zh) * | 2007-10-25 | 2009-05-20 | 中国科学院计算技术研究所 | 一种内存共享的系统和装置及方法 |
-
2011
- 2011-10-27 CN CN2011800021962A patent/CN102439570A/zh active Pending
- 2011-10-27 WO PCT/CN2011/081440 patent/WO2012163024A1/zh active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5345575A (en) * | 1991-09-26 | 1994-09-06 | Hewlett-Packard Company | Write optimized disk storage device |
US20040243660A1 (en) * | 2003-05-27 | 2004-12-02 | Jonathan Chew | Method and system for managing resource allocation in non-uniform resource access computer systems |
CN102112967A (zh) * | 2008-08-04 | 2011-06-29 | 富士通株式会社 | 多处理器系统、多处理器系统用管理装置、以及记录有多处理器系统用管理程序的计算机可读的记录介质 |
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8806169B1 (en) | 2013-02-18 | 2014-08-12 | Huawei Technologies Co., Ltd. | Memory management method, memory management apparatus and NUMA system |
WO2014124576A1 (zh) * | 2013-02-18 | 2014-08-21 | 华为技术有限公司 | 内存管理方法、内存管理装置及numa系统 |
US9026766B2 (en) | 2013-02-18 | 2015-05-05 | Huawei Technologies Co., Ltd. | Memory management method, memory management apparatus and NUMA system |
CN103136110A (zh) * | 2013-02-18 | 2013-06-05 | 华为技术有限公司 | 内存管理方法、内存管理装置及numa系统 |
CN103136110B (zh) * | 2013-02-18 | 2016-03-30 | 华为技术有限公司 | 内存管理方法、内存管理装置及numa系统 |
CN104166596B (zh) * | 2013-05-17 | 2018-06-26 | 华为技术有限公司 | 一种内存分配方法及节点 |
CN104166596A (zh) * | 2013-05-17 | 2014-11-26 | 华为技术有限公司 | 一种内存分配方法及节点 |
CN103365784A (zh) * | 2013-06-27 | 2013-10-23 | 华为技术有限公司 | 内存回收与分配的方法及装置 |
CN103365784B (zh) * | 2013-06-27 | 2016-03-30 | 华为技术有限公司 | 内存回收与分配的方法及装置 |
CN105389211A (zh) * | 2015-10-22 | 2016-03-09 | 北京航空航天大学 | 一种适用于numa架构内多节点间访存延时平衡的内存分配方法及延时感知-内存分配装置 |
CN105389211B (zh) * | 2015-10-22 | 2018-10-30 | 北京航空航天大学 | 适用于numa架构的内存分配方法及延时感知-内存分配装置 |
CN105959176A (zh) * | 2016-04-25 | 2016-09-21 | 浪潮(北京)电子信息产业有限公司 | 基于Gem5模拟器的一致性协议测试方法和系统 |
CN105959176B (zh) * | 2016-04-25 | 2019-05-28 | 浪潮(北京)电子信息产业有限公司 | 基于Gem5模拟器的一致性协议测试方法和系统 |
CN110245135A (zh) * | 2019-05-05 | 2019-09-17 | 华中科技大学 | 一种基于numa架构的大规模流式图数据更新方法 |
CN110245135B (zh) * | 2019-05-05 | 2021-05-18 | 华中科技大学 | 一种基于numa架构的大规模流式图数据更新方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2012163024A1 (zh) | 2012-12-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108965485B (zh) | 容器资源的管理方法、装置和云平台 | |
CN102439570A (zh) | 针对多步长非一致性内存访问numa架构的内存管理方法及装置 | |
CN107066319B (zh) | 一种面向异构资源的多维调度系统 | |
CN107924383B (zh) | 用于网络功能虚拟化资源管理的系统和方法 | |
KR101781063B1 (ko) | 동적 자원 관리를 위한 2단계 자원 관리 방법 및 장치 | |
WO2018119901A1 (zh) | 存储系统和固态硬盘 | |
US20120331147A1 (en) | Hierarchical defragmentation of resources in data centers | |
JP2005309644A (ja) | リソース制御方法及びそのシステム | |
CN101847127B (zh) | 一种内存管理方法及装置 | |
CN105159775A (zh) | 基于负载均衡器的云计算数据中心的管理系统和管理方法 | |
KR20170056350A (ko) | Nfv 자원 할당 검증 장치 | |
CN102833352A (zh) | 分布式缓存管理系统和实现分布式缓存管理的方法 | |
CN105094751A (zh) | 一种用于流式数据并行处理的内存管理方法 | |
KR20150011250A (ko) | 클라우드 센터 관리 방법 및 그 시스템 | |
US20200050479A1 (en) | Blockchain network and task scheduling method therefor | |
CN103534687A (zh) | 聚簇数据格网中的可扩展集中动态资源分配 | |
JP2009110347A (ja) | 資源管理システム、資源管理装置およびその方法 | |
KR102389334B1 (ko) | 클라우드 서비스를 위한 가상 머신 프로비저닝 시스템 및 방법 | |
CN103297499A (zh) | 一种基于云平台的调度方法及系统 | |
US7961620B2 (en) | Network scheduler for selectively supporting work conserving mode and network scheduling method thereof | |
CN103581325B (zh) | 一种云计算资源池系统及其实现方法 | |
US20160164828A1 (en) | Adjusting virtual machine resources | |
Tran et al. | Optimal mapping of virtual networks considering reactive reconfiguration | |
JP2008003907A (ja) | 情報処理振分制御方法およびそのコンピュータ | |
CN106164888A (zh) | 用于最小化工作负荷空闲时间和工作负荷间干扰的网络和存储i/o请求的排序方案 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20120502 |