显示器、时序控制器及其操作方法
技术领域
本发明是有关于一种控制器及其操作方法,且特别是有关于一种显示器、时序控制器及其操作方法。
背景技术
薄膜晶体管液晶显示器(Thin Film Transistor Liquid Crystal Display,简称TFT-LCD)近来已被广泛地使用,并取代阴极射线管显示器(Cathode Ray Tube, CRT)成为下一代显示器的主流之一。随着半导体技术的改良,使得TFT-LCD具有低的消耗电功率、薄型量轻、分辨率高、色彩饱和度高、寿命长...等优点,因而广泛地应用在计算机的液晶屏幕及液晶电视(LCD TV)等与生活息息相关的电子产品上。
一般而言,液晶显示器包括时序控制器、源极驱动器、闸极驱动器及液晶显示面板。时序控制器在接收到影像数据后,会依据影像数据产生显示数据、频率信号、极性信号及闩锁信号到源极驱动器,而源极驱动器依据所接收到的显示数据、频率信号、极性信号及闩锁信号输出对应的画素电压至液晶显示面板。而闸极驱动器输出扫描信号至液晶显示面板,以开启液晶显示面板的画素,而开启的画素会接收画素电压,进而显示画面。依据上述,时序控制器在持续接收影像数据后,会不断输出显示数据、频率信号、极性信号及闩锁信号到源极驱动器,以致于时序控制器的电耗无法降低。
发明内容
本发明提供一种显示器、时序控制器及其操作方法,在依序接收的第一列影像数据与第二列影像数据相同时,则不输出依据第二列影像数据产生的列显示数据及水平频率信号,以降低时序控制器的电耗。
本发明提出一种显示器,包括显示面板、时序控制器、闸极驱动器及源极驱动器。时序控制器接收第一列影像数据及第二列影像数据,用以依据第一列影像数据或第二列影像数据产生列显示数据、极性控制信号及闩锁信号。在第一列影像数据等于第二列影像数据时,时序控制器停止输出依据第二列影像数据产生的列显示数据。闸极驱动器耦接时序控制器及显示面板,用以输出多个扫描信号至显示面板。源极驱动器耦接时序控制器及显示面板,用以依据列显示数据、极性控制信号及闩锁信号输出多个画素电压至显示面板。
本发明提出一种时序控制器,包括线缓冲器、数据处理单元及数据比较单元。线缓冲器依序接收第一列影像数据及第二列影像数据。数据处理单元耦接线缓冲器,用以依据第一列影像数据或第二列影像数据产生列显示数据。数据比较单元耦接线缓冲器,用以比较第一列影像数据及第二列影像数据,并输出一比较结果至数据处理单元。在第一列影像数据等于第二列影像数据时,数据处理单元依据比较结果停止输出依据第二列影像数据产生的列显示数据。
在本发明的一实施例中,时序控制器更包括数据输入闩锁耦接线缓冲器,用以控制第一列影像数据及第二列影像数据是否输入线缓冲器。
在本发明的一实施例中,第一列影像数据、第二列影像数据及列显示数据为透过差动信号来传输。
在本发明的一实施例中,时序控制器更包括差动信号接收器及差动信号传送器。差动信号接收器接收差动信号型态的第一列影像数据及第二列影像数据,并输出第一列影像数据及第二列影像数据至线缓冲器。差动信号传送器自数据处理单元接收列显示数据,并输出水平频率信号及差动信号型态的列显示数据。差动信号接收器依据影像频率信号依序接收第一列影像数据及第二列影像数据。
在本发明的一实施例中,时序控制器更包括控制信号产生单元,耦接数据处理单元,并受控于数据处理单元产生闩锁信号及极性控制信号。
本发明提出一种时序控制器的操作方法,包括下列步骤。依序接收第一列影像数据及第二列影像数据。依据第一列影像数据输出列显示数据及水平频率信号。比较第一列影像数据及第二列影像数据。当第一列影像数据相同于第二列影像数据时,停止输出依据第二列影像数据产生的列显示数据及水平频率信号。当第一列影像数据不同于第二列影像数据时,输出依据第二列影像数据产生的列显示数据及水平频率信号。
在本发明的一实施例中,时序控制器的操作方法更包括:依据第一列影像数据及第二列影像数据产生闩锁信号及极性控制信号。
在本发明的一实施例中,依序接收第一列影像数据及第二列影像数据的步骤包括:依据影像频率信号依序接收第一列影像数据及第二列影像数据。
基于上述,本发明实施例的显示器、时序控制器及其操作方法,在第二列影像数据相同于第一列影像数据时,时序控制器不会输出依据第二列影像数据所产生的列显示数据,藉此可降低时序控制器的电力消耗。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
附图说明
图1A为依据本发明一实施例的显示器的系统示意图。
图1B为图1A依据本发明一实施例的时序控制器的系统示意图。
图2为图1A依据本发明一实施例的时序控制器的时序示意图。
图3为依据本发明一实施例的时序控制器的操作方法的流程图。
【主要组件符号说明】
100:显示器
110:时序控制器
111:差动信号接收器
112:数据输入闩锁
113:线缓冲器
114:数据处理单元
115:数据比较单元
116:控制信号产生单元
117:差动信号传送器
120:源极驱动器
130:闸极驱动器
140:显示面板
hCLK:水平频率信号
iCLK:影像频率信号
LAT:闩锁信号
POL:极性控制信号
RID1、RID1’、RID2、RID2’、RIDa~RIDi:列影像数据
RDD1、RDD1’、RDD2、RDD2’、RDDa~RDDd:列显示数据
SC:扫描信号
VP:画素电压
S310、S320、S330、S340、S350:步骤
具体实施方式
为使本发明的目的、技术方案及优点更加清楚明白,以下将通过具体实施例和相关附图,对本发明作进一步详细说明。
图1A为依据本发明一实施例的显示器的系统示意图。请参照图1A,在本实施例中,显示器100包括时序控制器110、源极驱动器120、闸极驱动器130及显示面板140。源极驱动器120耦接时序控制器110及显示面板140。闸极驱动器130耦接时序控制器110及显示面板140。闸极驱动器130受控于时序控制器110输出多个扫描号SC至显示面板140,而开启显示面板140中的部分画素(未绘示)。在本实施例中,假设列影像数据及列显示数据为透过一差动信号来传输。
当时序控制器110接收依据影像频率信号iCLK接收差动信号型态的第一列影像数据(即,列影像数据RID1’)时,会依据列影像数据RID1’产生差动信号型态的第一列显示数据(即,列显示数据RDD1’),并输出水平频率信号hCLK、极性控制信号POL及闩锁信号LAT至源极驱动器120。源极驱动器120会依据水平频率信号hCLK接收列显示数据RDD1’,并依据列显示数据RDD1’、极性控制信号POL及闩锁信号LAT输出多个画素电压VP至显示面板130,以将画素电压VP写入至开启的画素中,其中极性控制信号POL用以控制画素电压VP的极性。
当时序控制器110接收依据影像频率信号iCLK接收差动信号型态的第二列影像数据(即,列影像数据RID2'’)时,会比较列影像数据RID1’及RID2’。当列影像数据RID1’等于列影像数据RID2’时,代表列影像数据RID1’及RID2’的显示效果相同,亦即列影像数据RID1’及RID2’的数据内容相同。此时,时序控制器110会停止输出依据列影像数据RID2’产生差动信号型态的第二列显示数据(即,列显示数据RDD2’)及水平频率信号hCLK,但会输出极性控制信号POL及闩锁信号LAT至源极驱动器120。由于源极驱动器120不需要更新画素电压VP,因此时序控制器110不会输出水平频率信号hCLK及列显示数据RDD2’,但源极驱动器120需要极性控制信号POL及闩锁信号LAT才能输出正确的画素电压VP。因此时序控制器110仍会依据列影像数据RID2’输出极性控制信号POL及闩锁信号LAT,以使源极驱动器120输出依据列显示数据RDD1’产生的画素电压VP至显示面板130,将画素电压VP写入至开启的画素中。藉此,可节省时序控制器110输出列显示数据RDD2’及水平频率信号hCLK的电力消耗。
当列影像数据RID1’不等于列影像数据RID2’时,会输出列显示数据RDD2’、水平频率信号hCLK、极性控制信号POL及闩锁信号LAT至源极驱动器120。源极驱动器120会依据水平频率信号hCLK接收列显示数据RDD2’,并依据列显示数据RDD2’、极性控制信号POL及闩锁信号LAT输出多个画素电压VP至显示面板130,以将画素电压VP写入至开启的画素中。
图1B为图1A依据本发明一实施例的时序控制器的系统示意图。请参照图1A,在本实施例中,时序控制器110包括差动信号接收器111、数据输入闩锁112、线缓冲器113、数据处理单元114、数据比较单元115、控制信号产生单元116及差动信号传送器117。差动信号接收器111耦接数据输入闩锁112。数据输入闩锁112耦接线缓冲器113。线缓冲器113耦接数据处理单元114及数据比较单元115。数据处理单元114耦接数据比较单元115、控制信号产生单元116及差动信号传送器117。
差动信号接收器111依据影像频率信号iCLK依序接收列影像数据RID1’及RID2’,并依序输出列影像数据RID1及RID2至数据输入闩锁112,其中列影像数据RID1及RID2可以是内部整合电路(Inter Integrated Circuit, I2C)信号型态或通用型的输入输出(General Purpose Input Output, GPIO)信号型态。
数据输入闩锁112用以控制列影像数据RID1及RID2是否输入至线缓冲器113。换言之,当数据输入闩锁112关闭时,列影像数据RID1及RID2不会传送到线缓冲器113。当数据输入闩锁112开启时,列影像数据RID1及RID2会传送到线缓冲器113。而线缓冲器113会将列影像数据RID1及RID2传送至数据处理单元114及数据比较单元115。当数据比较单元接收到列影像数据RID1及RID2时,会比较列影像数据RID1及RID2,并且输出比较结果CR至数据比较单元114。
当数据处理单元114接收到列影像数据RID1时,会依据列影像数据RID1产生列显示数据RDD1,并且控制信号产生单元116产生极性控制信号POL及闩锁信号LAT。当数据处理单元114接收到列影像数据RID2时,会依据列影像数据RID2控制信号产生单元116产生极性控制信号POL及闩锁信号LAT。此时,在比较结果CR表示列影像数据RID1及RID2为相同时,数据处理单元114不会依据列影像数据RID2产生列显示数据RDD2;在比较结果CR表示列影像数据RID1及RID2为不相同时,数据处理单元114则会依据列影像数据RID2产生列显示数据RDD2。
当差动信号传送器117接收来自数据处理单元的列显示数据RDD1时,会输出水平频率信号hCLK及差动信号型态的列显示数据(即列显示数据RDD1’),以传送列显示数据RDD1’至源极驱动器120。当差动信号传送器117接收来自数据处理单元的列显示数据RDD2时,会输出水平频率信号hCLK及差动信号型态的列显示数据(即列显示数据RDD2’),以传送列显示数据RDD2’至源极驱动器120。
图2为图1A依据本发明一实施例的时序控制器的时序示意图。请参照图1A及图2,在此假设列影像数据RIDa为第一笔数据,因此不会有比较结果,并且假设列影像数据RIDa~RIDd为相同,列影像数据RIDe~RIDg为相同。当时序控制器110依据影像频率信号iCLK接收列影像数据RIDa时,会依据列影像数据RIDa输出水平频率信号hCLK及列显示数据RDDa,并且输出极性控制信号POL及闩锁信号LAT。当时序控制器110依据影像频率信号iCLK接收列影像数据RIDb~RIDd时,由于列影像数据RIDb~RIDd相同于列影像数据RIDa,因此时序控制器110会输出极性控制信号POL及闩锁信号LAT,但不会输出水平频率信号hCLK及列显示数据。
当时序控制器110依据影像频率信号iCLK接收列影像数据RIDe时,由于列影像数据RIDe不同于列影像数据RIDd,因此时序控制器110会依据列影像数据RIDe输出水平频率信号hCLK及列显示数据RDDb,并且输出极性控制信号POL及闩锁信号LAT。当时序控制器110依据影像频率信号iCLK接收列影像数据RIDf及RIDg时,由于列影像数据RIDf~RIDg相同于列影像数据RIDe,因此时序控制器110会输出极性控制信号POL及闩锁信号LAT,但不会输出水平频率信号hCLK及列显示数据。
当时序控制器110依据影像频率信号iCLK接收列影像数据RIDh时,由于列影像数据RIDh不同于列影像数据RIDg,因此时序控制器110会依据列影像数据RIDh输出水平频率信号hCLK及列显示数据RDDc,并且输出极性控制信号POL及闩锁信号LAT。当时序控制器110依据影像频率信号iCLK接收列影像数据RIDi时,由于列影像数据RIDi不同于列影像数据RIDh,因此时序控制器110会依据列影像数据RIDi输出水平频率信号hCLK及列显示数据RDDd,并且输出极性控制信号POL及闩锁信号LAT。
依据上述,在列影像数据相同于前一笔列影像数据时,时序控制器110不会输出水平频率信号hCLK及列显示数据(如RDDa~RDDd),藉此可降低时序控制器110的电力消耗。
图3为依据本发明一实施例的时序控制器的操作方法的流程图。请参照图3,在本实施例中,会依据影像频率信号依序接收第一列影像数据及第二列影像数据(步骤S310)。并且,依据第一列影像数据输出列显示数据、水平频率信号、闩锁信号及极性控制信号(步骤S320)。接着,比较第一列影像数据及第二列影像数据是否相同(步骤S330)。当第一列影像数据相同于第二列影像数据时,亦即步骤S330的判断结果为“是”,依据第二列影像数据产生闩锁信号及极性控制信号,并停止输出依据第二列影像数据产生的列显示数据及水平频率信号(步骤S340);当第一列影像数据不同于第二列影像数据时,亦即步骤S330的判断结果为“否”,依据第二列影像数据产生闩锁信号及极性控制信号,并输出依据第二列影像数据产生的列显示数据及水平频率信号(步骤S350)。其中,上述步骤的细节可参照图1A、图1B及图2的实施例,在此则不再赘述。
综上所述,本发明实施例的显示器、时序控制器及其操作方法,在当下列影像数据相同于前一笔列影像数据时,时序控制器不会依据当下列影像数据输出水平频率信号及列显示数据。藉此,可降低时序控制器的电力消耗。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明之精神和范围内,当可作些许之更动与润饰,故本发明之保护范围当视后附之申请专利范围所界定者为准。