CN102421186B - 一种冲击响应定时调整方法及装置 - Google Patents

一种冲击响应定时调整方法及装置 Download PDF

Info

Publication number
CN102421186B
CN102421186B CN201110025123.7A CN201110025123A CN102421186B CN 102421186 B CN102421186 B CN 102421186B CN 201110025123 A CN201110025123 A CN 201110025123A CN 102421186 B CN102421186 B CN 102421186B
Authority
CN
China
Prior art keywords
time slot
level time
integer
response timing
impulse response
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110025123.7A
Other languages
English (en)
Other versions
CN102421186A (zh
Inventor
刘威鑫
董霄剑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Spreadtrum Communications Shanghai Co Ltd
Original Assignee
Spreadtrum Communications Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Spreadtrum Communications Shanghai Co Ltd filed Critical Spreadtrum Communications Shanghai Co Ltd
Priority to CN201110025123.7A priority Critical patent/CN102421186B/zh
Publication of CN102421186A publication Critical patent/CN102421186A/zh
Application granted granted Critical
Publication of CN102421186B publication Critical patent/CN102421186B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Mobile Radio Communication Systems (AREA)

Abstract

本发明公开了一种冲击响应定时调整方法及装置,旨在提供一种TD-SCDMA终端在非连续发送或者信号极弱的情况下,调整冲击响应定时,从而避免冲击响应定时调整出窗的技术。本发明首先获取冲击响应定时估计值,对多帧冲击响应定时估计值的整数级时隙和分数级时隙分别进行统计,将多帧分数级时隙中方差最小的作为本次分数级时隙,而根据整数级时隙的符号及等于0的个数来调整本次整数级时隙,并将两者相加得到本次冲击响应定时值。本发明通过对冲击响应定时整数级时隙进行约束,以避免冲击响应定时调整出窗;在信号恢复的时候,对冲击响应定时整数级时隙进行限制,以避免信号恢复后出现失步掉话的现象;它不但适用于弱信号,也适用于强信号。

Description

一种冲击响应定时调整方法及装置
技术领域
本发明涉及一种冲击响应定时调整方法及装置,尤其是在TD-SCDMA终端在非连续发送或者信号极弱的情况下,调整冲击响应定时,从而避免冲击响应定时调整出窗的技术。
背景技术
3GPP25.102(V7.9)协议对于非连续发送的最低需求做了相关规定,在非连续发送过程中,在某段时间内会出现信号非常弱,或者基站根本不发送的情况下,需要终端确保在信号恢复时能够正确快速同步。如图1所示为3GPP25.102(V7.9)协议中给出的一个非连续发送过程中移动终端在1.28Mcps TDD传输情况下的终端需求示意图。在此例中,对终端的具体要求为:
1.在A至B中,不能失步(在160ms内至少检测一个正确的CRC或者一个SB);
2.BC内终端要关闭其发射机;
3.C至E内,终端不能打开其发射机;
4.在EF之内,终端要打开其发射机;
5.F点之后,要能正常同步和接收。
然而,在TD-SCDMA终端接收信号的过程中,在B至E时间段内,由于信号太弱,在进行冲击响应定时(Impulse Response Timing,IRT)估计时如果不进行约束,就容易出现乱调整。其后果是信道估计(ChannelEstimation,CHE)出窗,一旦出窗,在E以后的阶段,就无法正确同步,从而导致掉话。针对目前的TD-SCDMA终端的情况,没有文献或者专利对上述问题进行阐述,一旦IRT出窗,就只有失步或者掉话,不可能自动恢复到失步前的状态。
发明内容
为了克服一旦信道估计出窗,就只有失步或者掉话,本发明提供一种冲击响应定时调整方法及装置,对IRT整数级时隙(chip)进行约束,以避免IRT调整出窗;在信号恢复的时候,对IRT整数级chip进行限制,以避免信号恢复后出现失步掉话的现象。
本发明的一种冲击响应定时调整方法,该方法首先获取IRT估计值,然后对IRT估计值的整数级chip和分数级chip分别进行调整,得到本次整数级chip和本次分数级chip,最后将两者相加得到本次IRT值。
较佳地,所述的分数级chip调整先通过对N个子帧的分数级chip,进行统计,求方差最小的分数级chip,之后将本次分数级chip,
Figure GDA0000438707450000022
设置为方差最小的分数级chip,其中
Figure GDA0000438707450000023
为第i个子帧的IRT估计值中的分数级chip。
较佳地,所述的整数级chip调整通过如下方法实现:
对N个子帧的整数级chip进行统计;并根据N个整数级chip的符号及等于0的个数进行调整,其具体调整方案是:
(1)如果N个整数级chip的符号相同,且其中等于0的个数大于等于N/2,
那么将本次整数级chip设置为0;
(2)如果N个整数级chip的符号相同,且其中等于0的个数小于N/2,那
么将本次整数级chip设置为N个子帧的整数级chip中除零之外,最接近零
的值;
(3)如果N个整数级chip的符号不相同,那么将本次整数级chip设置为0;
上述判断条件中,如果N个整数级chip中有些为0,其余符号相同,则认为N个整数级chip的符号相同。
可选地,所述的N个子帧是连续的。或者,所述的N个子帧通过在多个子帧中间隔抽取得到。或者所述的N个子帧通过将多个子帧分成N组,在组内取平均得到。
本发明的一种冲击响应定时调整装置,包括IRT估计模块,获取IRT估计值;分数级chip调整模块和整数级chip调整模块,用以对IRT估计值的分数级chip和整数级chip分别进行调整;相加模块,将本次整数级chip和本次分数级chip相加得到本次IRT值。
较佳地,其中分数级chip调整模块先对N个子帧的分数级chip进行统计,求方差最小的分数级chip,之后将本次IRT调整的分数级chip设置为方差最小的分数级chip,而整数级chip调整模块通过对N个子帧的整数级chip,
Figure GDA0000438707450000032
进行统计,并根据N个整数级chip的符号及等于0的个数进行调整,得到本次整数级chip,
Figure GDA0000438707450000031
较佳地,所述的整数级chip调整模块的具体调整方案是:
(1)如果N个整数级chip的符号相同,且其中等于0的个数大于等于N/2,那么将本次整数级chip设置为0;
(2)如果N个整数级chip的符号相同,且其中等于0的个数小于N/2,那么将本次整数级chip设置为N个子帧的整数级chip中除零之外,最接近零的值;
(3)如果N个整数级chip的符号不相同,那么将本次整数级chip设置为0;
在上述3个条件中,如果N个整数级chip中有些为0,其余符号相同,则认为N个整数级chip的符号相同。
可选地,在分数级chip调整模块和整数级chip调整模块中,可对连续N个子帧进行统计;或者在多个子帧中间隔抽取N个子帧进行统计;或者将多个子帧分成N组,在组内取平均,然后进行统计。
与现有技术相比较,本发明通过对IRT整数级别chip进行约束及限制,避免IRT调整出窗的同时,避免信号恢复后出现失步掉话的现象,该方法不但适用于弱信号,也适用于强信号。
附图说明
图1是非连续发送过程中移动终端在1.28Mcps TDD传输情况下的终端需求示意图。
图2是终端下行IRT估计示意图。
图3是实施本发明的冲击响应定时调整方法的流程图。
图4是实施本发明的冲击响应定时调整装置的组成框架图。
具体实施方式
以下结合附图对本发明具体实施方式进行说明。
请参图2所示,是终端下行IRT估计示意图,具体包括如下过程:
首先射频信号经过低噪声放大器(LAN),然后经过I/O解调单元,放大低通滤波器,模数转换器进行采样,经过有限冲击响应(FIR)滤波器滤波后的数据,其训练序列(midamble码)进入信道估计器(Channel Estimation,CHE)进行信道估计,然后进行IRT估计,并把对多帧IRT估计值的统计结果反馈给模数转换器。
在IRT估计中,比较简单的方法是在信道估计结果最大径附近先进行2倍插值,然后在最大径附近进行4倍插值,获得IRT的估计值。由于进行了8倍过采样,得到1/8chip的精度,可把每个IRT估计值分为整数级chip和分数级chip,然后统计多帧IRT估计值,对整数级chip和分数级chip分别取均值,然后相加得到一个完整的IRT值。其中分数级的chip会影响整个接收级的性能,但是不会出现出窗的现象,而整数级的chip如果出现连续调整,在极弱信号下或者DTX情况下,很容易出窗。基于整数级的chip和分数级的chip对出窗的影响特点,本发明在现有技术基础上,对整数级的chip进行约束,以避免IRT调整出窗;在信号恢复的时候,对IRT整数级chip进行限制,以避免信号恢复后出现失步掉话的现象。
请参阅图3所示,为实施本发明的一种冲级响应定时调整方法的流程图,具体包括如下步骤:
步骤S301,获取IRT估计结果:对每个子帧的信道估计结果,先2倍插值,后4倍插值,然后进行IRT估计,其结果分为整数级chip和分数级chip,分别执行步骤S302,S305对整数级chip和分数级chip进行处理,令第i个子帧的IRT结果的整数级chip为
Figure GDA0000438707450000051
分数级chip为
Figure GDA0000438707450000052
步骤S302,对N个子帧的分数级chip,
Figure GDA0000438707450000053
进行统计。
步骤S303,求方差最小的分数级chip。
步骤S304,将本次IRT调整的分数级chip,
Figure GDA0000438707450000054
设置为方差最小的分数级chip,并转至步骤S310。
步骤S305,对N个子帧的整数级chip,
Figure GDA0000438707450000055
进行统计。
步骤S306,判断N个整数级chip的符号是否相同,若是,则执行S307;若否,则执行步骤S308。
步骤S307,判断N个整数级chip中等于0的个数是否大于等于N/2,若是,则执行步骤S308;若否,则执行步骤S309。
步骤S308,将本次整数级chip,
Figure GDA0000438707450000056
设置为0。
步骤S309,将本次整数级chip,
Figure GDA0000438707450000057
设置为N个子帧的整数级chip,
Figure GDA0000438707450000058
中除零之外,最接近零的值。
步骤S310,将本次整数级chip,与本次IRT调整的分数级
Figure GDA00004387074500000510
相加得到本次IRT结果Irtnow
在步骤S302和S305中,可对连续N个子帧进行统计,或者在多个子帧中间隔抽取N个子帧进行统计,或者将多个子帧分成N组,在组内取平均,然后进行统计。如果N取8,且间隔抽取,那么可在16个子帧中抽取8个子帧;如果分8组,每组2或者3帧,那么可将16或者24帧分成8组。
在步骤S306中,如果N个整数级chip中有些为0,其余符号相同,则认为N个整数级chip的符号相同。
本发明通过对IRT整数级别chip进行严格约束,以保证IRT调整的稳健性,避免IRT调整出窗。在信号恢复的时候,能够快速同步。在存在噪声或者弱信号的时候,IRT的整数级chip有很大概率出现符号相异的情况,所以必须对整数级别的IRT进行约束;另外,如果出现至少一半的IRT为零,IRT整数级chip不应该调整,也就是,对IRT调整的整数级的chip采用更加稳健的控制,以避免IRT调整出窗。
请参阅图4所示,为实施本发明的一种冲级响应定时调整装置4的组成框架图,具体是图2中多帧统计模块的内部结构示意图,它包括:
IRT估计模块404,获取IRT估计值;
分数级chip调整模块401和整数级chip调整模块402,用以对IRT估计值的分数级chip和整数级chip分别进行调整;其是分数级chip调整模块401先对N个子帧的分数级chip,
Figure GDA0000438707450000061
进行统计,求方差最小的分数级chip,之后将本次IRT调整的分数级chip,设置为方差最小的分数级chip。而整数级chip调整模块402先对N个子帧的整数级chip,进行统计,并根据N个整数级chip的符号及等于0的个数进行调整,其具体调整方案是:(1)如果N个整数级chip的符号相同,且其中等于0的个数大于等于N/2,那么将本次整数级chip,
Figure GDA0000438707450000064
设置为0;(2)如果N个整数级chip的符号相同,且其中等于0的个数小于N/2,那么将本次整数级chip,
Figure GDA0000438707450000065
设置为N个子帧的整数级chip,
Figure GDA0000438707450000066
中除零之外,最接近零的值;(3)如果N个整数级chip的符号不相同,那么将本次整数级chip,设置为0。在上述3个条件中,如果N个整数级chip中有些为0,其余符号相同,则认为N个整数级chip的符号相同;
相加模块403:将本次整数级chip,
Figure GDA0000438707450000071
与本次IRT调整的分数级
Figure GDA0000438707450000072
相加得到本次IRT结果Irtnow
在分数级chip调整模块401和整数级chip调整模块402中,可对连续N个子帧进行统计,或者在多个子帧中间隔抽取N个子帧进行统计,或者将多个子帧分成N组,在组内取平均,然后进行统计。
与现有技术相比较,本发明通过对IRT整数级别chip进行约束及限制,避免IRT调整出窗的同时,避免信号恢复后出现失步掉话的现象,该方法不但适用于弱信号,也适用于强信号。
可以理解的是,对本领域普通技术人员来说,可以根据本发明的技术方案及其发明构思加以等同替换或改变,而所有这些改变或替换都应属于本发明所附的权利要求的保护范围。

Claims (13)

1.一种冲击响应定时调整方法,其特征在于,该方法首先获取冲击响应定时估计值,然后对冲击响应定时估计值的整数级时隙和分数级时隙分别进行调整,得到本次冲击响应定时的整数级时隙和本次冲击响应定时的分数级时隙,最后将两者相加得到本次冲击响应定时值;其中,所述的整数级时隙调整通过如下方法实现:对N个子帧的整数级时隙进行统计;并根据N个整数级时隙的符号及等于0的个数进行调整,包括:如果N个整数级时隙的符号相同,且其中等于0的个数大于等于N/2,那么将本次整数级时隙设置为0;如果N个整数级时隙的符号相同,且其中等于0的个数小于N/2,那么将本次整数级时隙设置为N个子帧的整数级时隙中除零之外,最接近零的值;如果N个整数级时隙的符号不相同,那么将本次整数级时隙设置为0。
2.如权利要求1所述的冲击响应定时调整方法,其特征在于,所述的冲击响应定时估计值通过对每个子帧的信道估计结果,先2倍插值,后4倍插值,然后进行冲击响应定时估计得到。
3.如权利要求1所述的冲击响应定时调整方法,其特征在于,所述的分数级时隙调整通过如下方法实现:
对N个子帧的分数级时隙进行统计;求方差最小的分数级时隙;将本次分数级时隙设置为方差最小的分数级时隙。
4.如权利要求1所述的冲击响应定时调整方法,其特征在于,确定所述N个整数级时隙的符号是否相同包括:如果N个整数级时隙中除0之外的所有符号相同,则认为N个整数级时隙的符号相同。
5.如权利要求1或3所述的冲击响应定时调整方法,其特征在于,所述的N个子帧是连续的。
6.如权利要求1或3所述的冲击响应定时调整方法,其特征在于,所述的N个子帧通过在多个子帧中间隔抽取得到。
7.如权利要求1或3所述的冲击响应定时调整方法,其特征在于,所述的N个子帧通过将多个子帧分成N组,在组内取平均得到。
8.一种冲击响应定时调整装置,其特征在于,它包括:
冲击响应定时估计模块,获取冲击响应定时估计值;
分数级时隙调整模块和整数级时隙调整模块,用以对冲击响应定时估计值的分数级时隙和整数级时隙分别进行调整;其中,所述的整数级时隙调整模块,用于对N个子帧的整数级时隙进行统计,并根据N个整数级时隙的符号及等于0的个数进行调整,得到本次整数级时隙,包括:如果N个整数级时隙的符号相同,且其中等于0的个数大于等于N/2,那么将本次整数级时隙设置为0;如果N个整数级时隙的符号相同,且其中等于0的个数小于N/2,那么将本次整数级时隙设置为N个子帧的整数级时隙中除零之外,最接近零的值;如果N个整数级时隙的符号不相同,那么将本次整数级时隙设置为0;
相加模块,将本次整数级时隙和本次分数级时隙相加得到本次冲击响应定时的值。
9.如权利要求8所述的冲击响应定时调整装置,其特征在于,所述的分数级时隙调整模块对N个子帧的分数级时隙进行统计,求方差最小的分数级时隙,并将本次分数级时隙设置为方差最小的分数级时隙。
10.如权利要求8所述的冲击响应定时调整装置,其特征在于,所述在整数级时隙调整模块中,确定N个整数级时隙的符号是否相同包括:如果N个整数级时隙中除0之外的所有符号相同,则认为N个整数级时隙的符号相同。
11.如权利要求8或9所述的冲击响应定时调整装置,其特征在于,在分数级时隙调整模块和整数级时隙调整模块中,对连续N个子帧进行统计。
12.如权利要求8或9所述的冲击响应定时调整装置,其特征在于,在分数级时隙调整模块和整数级时隙调整模块中,在多个子帧中间隔抽取N个子帧进行统计。
13.如权利要求8或9所述的冲击响应定时调整装置,其特征在于,在分数级时隙调整模块和整数级时隙调整模块中,将多个子帧分成N组,在组内取平均,然后进行统计。
CN201110025123.7A 2011-01-24 2011-01-24 一种冲击响应定时调整方法及装置 Active CN102421186B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110025123.7A CN102421186B (zh) 2011-01-24 2011-01-24 一种冲击响应定时调整方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110025123.7A CN102421186B (zh) 2011-01-24 2011-01-24 一种冲击响应定时调整方法及装置

Publications (2)

Publication Number Publication Date
CN102421186A CN102421186A (zh) 2012-04-18
CN102421186B true CN102421186B (zh) 2014-04-02

Family

ID=45945353

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110025123.7A Active CN102421186B (zh) 2011-01-24 2011-01-24 一种冲击响应定时调整方法及装置

Country Status (1)

Country Link
CN (1) CN102421186B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101378378A (zh) * 2008-05-07 2009-03-04 维布络技术中心(新加坡)私人有限公司 估计及补偿采样时钟偏移的装置与方法
CN101489238A (zh) * 2008-01-14 2009-07-22 大唐移动通信设备有限公司 一种时间差的测量方法、系统及装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1107471B1 (en) * 1999-12-10 2006-03-08 Lucent Technologies Inc. Time division multiplexed rake finger for W-CDMA
US7733983B2 (en) * 2005-11-14 2010-06-08 Ibiquity Digital Corporation Symbol tracking for AM in-band on-channel radio receivers

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101489238A (zh) * 2008-01-14 2009-07-22 大唐移动通信设备有限公司 一种时间差的测量方法、系统及装置
CN101378378A (zh) * 2008-05-07 2009-03-04 维布络技术中心(新加坡)私人有限公司 估计及补偿采样时钟偏移的装置与方法

Also Published As

Publication number Publication date
CN102421186A (zh) 2012-04-18

Similar Documents

Publication Publication Date Title
US9107158B2 (en) Robust downlink timing synchronization method in LTE system
CN1392698A (zh) 采样相位同步装置及所用的双向最大似然序列估计方式
CN101478510B (zh) 一种自适应均衡器及使用该均衡器的接收机系统
CN101267419B (zh) 一种用于ofdm符号定时的时间提前量调节方法及装置
EP2876837B1 (en) Method and device of frame synchronization of wireless system and wireless system
CN107171982A (zh) 使用抽头相关频率偏移估计的增强信道估计的系统和方法
CN102546509A (zh) 基于chirp训练序列的载波频偏估计算法
CN101621493B (zh) Ofdm的频率偏移估计的判决方法
CN103379077A (zh) 无线通信系统中的帧同步与符号同步方法和装置
US20020173286A1 (en) Radiocommunication employing selected synchronization technique
CN102868422A (zh) 一种基于神经网络的mmse-bdfe多用户检测系统及其工作方法
CN102421186B (zh) 一种冲击响应定时调整方法及装置
CN101867543B (zh) 一种基于信噪比估计的帧到达检测方法
US20130279492A1 (en) Multicarrier packet synchronisation
CN109039968B (zh) 一种基于窄带物联网终端的数据接收方法及装置
WO2011127728A1 (zh) 一种子帧粗同步的方法及装置
CN101729486B (zh) 一种单载波频域均衡系统中双天线接收分集方法及系统
CN111885696B (zh) 5g nr时钟频率同步方法及装置
CN114126033A (zh) 一种室分基站空口同步方法及系统
CN108848526B (zh) 一种td-lte中基于pusch的场强测量设备及方法
CN1571289A (zh) 移动终端的下行同步监测装置与方法及其应用
CN112600784A (zh) 一种基于二次差分相关的大频偏位同步方法
US20160050087A1 (en) Channel equalization method and apparatus, and receiver
CN103297362B (zh) 一种基于误差更新的信道估计系统及方法
WO2009124568A1 (en) Method and circuit device for correlation and reshaping based channel estimation in a dtmb receiver

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant