CN102420763A - Dma发送方法 - Google Patents
Dma发送方法 Download PDFInfo
- Publication number
- CN102420763A CN102420763A CN2011104042122A CN201110404212A CN102420763A CN 102420763 A CN102420763 A CN 102420763A CN 2011104042122 A CN2011104042122 A CN 2011104042122A CN 201110404212 A CN201110404212 A CN 201110404212A CN 102420763 A CN102420763 A CN 102420763A
- Authority
- CN
- China
- Prior art keywords
- descriptor
- dma
- packet
- link layer
- sending method
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
本发明公开一种DMA发送方法,其包括以下步骤:步骤301,根据应用层确定每个周期发送数据包长度和个数;步骤302,为每个数据包创建描述符;步骤303,判断是否为第一个描述符;步骤304,把当前描述符作为新描述符队列的首尾;步骤305,把上下文控制寄存器中的RUN位清零;步骤306,根据上下文控制寄存器中的有效位来查看上一步骤执行的结果;步骤307,把描述符地址写入链路层命令指针寄存器中;步骤308,把上下文控制寄存器中的RUN位置“1”;步骤309,判断N个数据包是否发送完成;步骤310,集中准备DMA发送描述符;还有步骤311至步骤314。本发明实现连续发送多个数据包,实现大容量数据的传输。
Description
技术领域
本发明涉及一种通信技术,特别是涉及一种DMA(Direct MemoryAccess,直接存储器存取)发送方法。
背景技术
随着航空电子系统架构的不断升级,计算机技术的飞速发展,单板计算机的处理能力大幅提高,系统的通信瓶颈将不再是处理模块,而是模块与模块间、系统与系统之间的数据通信带宽。航空电子总线技术正越来越被大家所关注。IEEE 1394B等一些高速串行总线正被逐渐应用到先进的航空电子系统设计中,它具有高速(最高支持3.2Gbps)、热插拔、点对点传输、易扩展、传输距离远等显著优点。
根据在军事和航空交通领域中的应用,在IEEE 1394B总线的基础上,SAE(Society of Automotive Engineers,美国机动车工程师学会)于2004年12月制定了AS5643标准,规范了1394B数据总线网络在军事和航空飞行器领域中的应用,定义了相关操作方式和信息流格式。AS5643标准定义了CC(Control Computer,控制计算机)节点和REMOTE(远程)节点。CC节点以固定的频率发送帧开始包(STOF,Start Of Frame)作为网络中所有节点收发数据的时间基准。其他的REMOTE节点以STOF包为时间基准,按照CC节点规定的发送偏移和接收偏移来时间触发该节点的收发操作。原有的模块间数据传输模式(如ARINC629总线传输速度2Mbps和1553B总线传输速度1Mbps,ARINC429总线传输速度100Kbps)存在速度慢、耗费系统资源和不易扩展的不足。
发明内容
本发明所要解决的技术问题是提供一种DMA发送方法,其实现了连续发送多个数据包,按照AS5643标准,实现AS5643网络的大容量数据的传输,并确保系统的确定性、实时性和可靠性。
本发明是通过下述技术方案来解决上述技术问题的:一种DMA发送方法,其特征在于,其包括以下步骤:
步骤301,根据应用层确定每个周期发送数据包长度和个数,个数记为N;
步骤302,为每个数据包创建描述符;
步骤303,判断是否为第一个描述符,是则转至步骤304,否则转至步骤311;
步骤304,把当前描述符作为新描述符队列的首尾;
步骤305,把链路层上下文控制寄存器中的RUN位清零,表示结束对描述符的处理;
步骤306,根据链路层上下文控制寄存器中的有效位来查看上一步骤执行的结果,表示是否已经结束描述符的处理,“1”表示正在处理,要继续等待,“0”表示已经结束处理,一直等到描述符处理结束;
步骤307,把描述符地址写入链路层命令指针寄存器中,用于通知DMA控制器首个描述符的地址;
步骤308,把链路层上下文控制寄存器中的RUN位置“1”,表示开始对描述符进行处理;
步骤309,判断N个数据包是否发送完成,是则转至步骤314直接退出,否则转至步骤310;
步骤310,集中准备DMA发送描述符,不再等待DMA发送完成中断;直接转至步骤302为下一个数据包准备描述符;
步骤311,如果不是第一个描述符,则把当前描述符添加到描述符队列中,作为描述符队列的尾;
步骤312,把描述符地址写入链路层命令指针寄存器中,用于通知DMA控制器描述符的地址;
步骤313,由于不是第一个描述符,把链路层上下文控制寄存器中的WAKE位置“1”,通知DMA控制器可以继续处理描述符;
步骤314,完成发送N个数据包,退出。
优选地,所述步骤301之前就对数据包长度进行优化。
优选地,所述步骤302将数据包地址赋给描述符。
优选地,所述每个数据包的发送都要调用链路层中的DMA控制器。
本发明的积极进步效果在于:本发明利用IEEE1394B总线构建的网络基础上,以异步数据流包为载体,按照AS5643标准实现协议的过程中采用DMA收发机制,实现AS5643网络的大容量数据的传输,并突出系统的确定性、实时性和可靠性。本发明在异步发送DMA实现过程中,为实现数据包连续无间隔的发送,采用在每周期的发送时间槽内集中准备描述符列表,不等待DMA发送完成中断,再由DMA控制器连续地发送大容量数据包,保证确定性和实时性;同时,本发明对发送数据包长度进行了优化,并采用每周期集中对接收数据包进行解析处理,再释放接收缓冲区的方法,为实现连续数据包的完整可靠地接收。基于以上对DMA收发机制的改进和优化,提高了网络传输速度和带宽利用率,从而提高整个系统的传输和处理能力。
附图说明
图1为本发明AS5643网络节点的协议层结构示意图;
图2为本发明AS5643数据帧格式定义的示意图;
图3为本发明连续发送N个数据包的DMA发送流程图;
图4为本发明物理层修改协商速度流程图;
图5为本发明整个DMA收发验证结构图。
具体实施方式
下面结合附图给出本发明较佳实施例,以详细说明本发明的技术方案。
要实现大容量数据在AS5643网络中确定、实时、可靠地传输,如图1所示,按照数据包从应用层、事务层、链路层到物理层的数据流向顺序,由上到下分别对DMA收发进行改进和优化。以下方式对CC节点和REMOTE节点都适用。
一、应用层数据包长度优化包括以下内容:
为了减少丢包率,增加带宽利用率,本发明从发送节点的应用层就对数据包长度进行优化。AS5643协议的帧格式如图2所示,假设有效消息长度为M Bytes(根据AS5643标准规定M最小为8Bytes,以下单位都为Bytes),则AS5643协议包长A=M+16(ASM包头)+16(包尾)+4(健康状态字)+4(心跳计数器)=M+40,1394B协议包长=A+8(1394包头)+4(1394CRC)=A+12=M+52,在400Mbps速度模式下,异步包最长2048,即A不能大于2048,M不能大于2008。中断接收每个包的时间(单位为μs)如下式(1):
Tr=Tint+T1394bHeadDecode+TAS5643HeadDecode+TAS5643MDecode ………………式(1)
其中,Tint表示中断机制本身处理时间,包括上下文保存切换、查找中断源以及调用处理函数等,T1394bHeadDecode表示对1394B数据包头解析的时间,TAS5643HeadDecode表示对AS5643包头解析的时间,TAS5643MDecode表示对AS5643有效消息解析的时间。
在Tr中,TAS5643MDecode与包的大小M有关,假设记接收节点处理器端数据包的处理能力系数为K,K越大表示处理能力越弱,则TAS5643MDecode=MK,Tint+T1394bHeadDecode+TAS5643HeadDecode为固定值记为Tf。而每个数据包的发送时间Ts=(M+52)*8/400,也只与包大小M有关。则要使Tr≤Ts,即Tf+MK≤(M+52)*8/400,计算得:(1-50K)M≥(50Tf-52),最后得到M值的范围分两种情况:如果处理器处理能力弱,则K大,即当(1-50K)<0时,则M的范围为如下式(2):
8≤M≤(50Tf-52)/(1-50K)………………………式(2)
如果处理器处理能力强,则K小,即当(1-50K)>0时,则M的范围为如下式(3):
(50Tf-52)/(1-50K)≤M≤2008………………………式(3)
基于以上分析,要提高带宽利用率,保证数据包不丢失,本发明按照以上分析做了以下优化。
a.不管接收节点处理能力强或弱,在满足式(2)和式(3)前提下保证不丢包,发送节点尽量用大包。这样减少了等时接收DMA中断次数,也提高了有效消息在整个1394B数据包中的比例,提高带宽利用率。如图2所示,1394B协议包长=M+52,例如有效消息长度M为52,其实际的带宽利用率最大只能到50%。
b.如果接收节点处理器端处理能力弱,或者数据解析复杂,如式(2)中,(50Tf-52)/(1-50K)很小甚至小于8(AS5643标准规定M最小值),发送节点已经不能改进,则根据AS5643标准中固定帧周期的特性,在每个周期该通道所有数据包接收完成后再对接收数据包进行集中解析,然后释放接收缓冲区,不占用接收DMA中断的时间,即式(1)改进为Tr=Tint。
二、事务层DMA发送流程优化包括以下内容:
为了缩短发送包与包之间的时间间隔,提高带宽利用率,本发明从事务层对发送流程进行优化。
每次发送一个数据包都要调用链路层中的DMA控制器,在协议初始化中已经申请一组描述符,用于满足为每个数据包申请一个DMA描述符。图3是本发明连续发送N个数据包的DMA发送流程图。本发明包括以下主要步骤:
步骤S301,根据应用层确定每个周期发送数据包长度和个数,个数记为N;在步骤301之前就对数据包长度进行优化。
步骤S302,为每个数据包创建描述符,其中把数据包地址赋给描述符;
步骤S303,判断是否为第一个描述符,是则转至步骤S304,否则转至步骤S311;
步骤S304,把当前描述符作为新描述符队列的首尾;
步骤S305,把链路层ContextControl(上下文控制)寄存器中的RUN位清零,表示结束对描述符的处理;
步骤S306,根据ContextControl寄存器中的ACTIVE(有效)位来查看上一步骤执行的结果,表示是否已经结束描述符的处理,“1”表示正在处理,要继续等待,“0”表示已经结束处理,一直等到描述符处理结束;
步骤S307,把描述符地址写入链路层CommandPtr(命令指针)寄存器中,用于通知DMA控制器首个描述符的地址;
步骤S308,把链路层ContextControl寄存器中的RUN位置“1”,表示开始对描述符进行处理;
步骤S309,判断N个数据包是否发送完成,是则转至步骤S314直接退出,否则转至步骤S310;
步骤S310,虚线为优化前流程,每发送一个包要等待DMA发送完成中断,导致整个网络带宽利用率低下,本发明集中准备DMA发送描述符,不再等待DMA发送完成中断,即采用不等待DMA发送完成中断,而是直接转至步骤S302为下一个数据包准备描述符;
步骤S311,如果不是第一个描述符,则把当前描述符添加到描述符队列中,作为描述符队列的尾;
步骤S312,把描述符地址写入链路层CommandPtr寄存器中,用于通知DMA控制器描述符的地址;
步骤S313,由于不是第一个描述符,把链路层ContextControl寄存器中的WAKE位置“1”,通知DMA控制器可以继续处理描述符;
步骤S314,完成发送N个数据包,退出。
以上步骤实现了连续发送多个数据包,极大地缩短了数据包与数据包的间隔。
三、链路层DMA类型选择包括以下内容:
本发明采用1394B异步数据流模式作为数据包载体,该数据包的特性介于异步数据包和等时数据包之间。它拥有等时数据包相同的格式和特性,也一样需要得到一个通道号,但它与异步数据包一样是在公平间隔内发送,而等时数据包是在等时总线间隔期内发送。因此异步数据流包具有了以下优点:
a.消除了每次等时传输开始时,必须向等时资源管理器申请所需带宽的要求。
b.突破了等时传输中在一个等时间隔(125μs)内一个通道只能发送一个数据包的限制,确保大容量数据包的连续发送;
c.规避了异步传输时请求——响应——确认复杂过程,确保实时性。
针对以上异步数据流包的特点,采用异步发送DMA,发挥它与异步数据包发送一样在公平间隔内发送的优势,实现连续发送,大幅提高带宽利用率。考虑到格式与等时数据包一样,不需要向请求节点发送响应包,因此采用等时接收DMA来接收异步数据流包。
四、物理层速度设置包括以下内容:
要实现DMA控制器正常工作,充分发挥DMA的优势,还必须还要有物理层硬件上的支持。
AS5643标准规定了网络的端口最大速度为400Mbps,如果是800Mbps或以上,有可能影响数据包的完整性。如图4所示,设置端口速度的步骤如下:
步骤S401,设置物理层寄存器中的端口状态寄存器,设置Max_port_speed(最大端口速度)为S400,即400Mbps;
步骤S402,要使端口重新协商速度,端口复位不能采用上下电节点复位的方式,本发明采用的方法是先设置端口状态寄存器中的Dis为1,禁止端口;
步骤S403,把端口状态寄存器中的Dis位清零,重新使能该端口;
步骤S404,激活该端口后,端口间的速度重新协商,以两个端口最大端口速度的小值作为新的协商速度,即S400。
同时在DMA由IEEE 1394B链路层控制器来发起,通过PCI总线与主机端直接存储器访问,主机端PCI空间必须开启预取功能,对其读写速度至少要达到400Mbps,如图1所示,避免PCI速度成为整个系统传输速度的瓶颈。
为了验证在AS5643协议中的采用本发明对DMA发送方法优化后的效果,整个DMA收发验证结构图如图5所示,DMA收发验证结构是根据AS5643标准构建的网络,由一个CC节点、四个REMOTE节点和一个FireSpy3810总线协议分析仪组成。每个节点的硬件条件都相同,为:CPU为内核频率320MHz的MPC8270处理器,PCI的参数为33MHz和32bit,SDRAM的参数为64MB和64bit,1394B物理层芯片的型号为TSB81BA3型,1394B链路层芯片的型号为TSB82AA2型。
首先验证事务层发送DMA流程改进效果。STOF帧周期设为20ms,CC节点每个周期连续发送32个有效消息长度为M(Bytes)的包,这里固定为2008Bytes,由REMOTE节点1接收。利用FireSpy3810总线协议分析仪来验证性能和效果。
结果及分析见表1。其中的速度理论值400Mbps为AS5643标准规定的端口协商速度,包间隔理论值2060*8/400=41.2μs,即数据包实际在线上占用的传输时间,实际包间隔是从FireSpy3810总线协议分析仪时序图中所得。
表1异步发送DMA流程优化前后对比
比较其中的占空比,很明显,用以上异步DMA发送机制及其优化来实现AS5643协议的发送,极大的提高了整个网络的数据传输速度,已经能够接近理论带宽,大大提高了带宽利用率,很好满足了AS5643标准中规定的实时性和确定性。
其次,验证应用层发送DMA数据包长度优化进行验证测试。具体地,通过REMOTE NODE1对来自CC NODE连续发送的32个AS5643协议包进行接收,以发送包大小M为参数,通过发送时间Ts(FireSpy3810获取)和接收Tr时间(主处理器端定时器测定,包括数据解析时间,如数据包校验及拷贝)的对比,以及Nr(接收到的包个数)来测试验证。
表2异步发送DMA数据包长度优化对比
M(Bytes) | 100 | 200 | 300 | 400 | 500 | 600 | 1000 | 2008 |
Ts(μs) | 3.04 | 5.04 | 7.04 | 9.04 | 11.04 | 13.04 | 21.04 | 41.2 |
Tr(μs) | 8.4 | 8.8 | 9.7 | 10.6 | 11.5 | 12.6 | 17.9 | 27.8 |
Nr | 18 | 23 | 27 | 29 | 30 | 32 | 32 | 32 |
结果如表2,对比Ts和Tr,当M>600Bytes时,Ts>Tr,完整接收到32个包。可以得出,要保证连续发送M为最大2008字节的时候也能完整地接收,尽量选择处理能力强的处理器。
虽然以上描述了本发明的具体实施方式,但是本领域的技术人员应当理解,这些仅是举例说明,在不背离本发明的原理和实质的前提下,可以对这些实施方式做出多种变更或修改。因此,本发明的保护范围由所附权利要求书限定。
Claims (4)
1.一种DMA发送方法,其特征在于,其包括以下步骤:
步骤301,根据应用层确定每个周期发送数据包长度和个数,个数记为N;
步骤302,为每个数据包创建描述符;
步骤303,判断是否为第一个描述符,是则转至步骤304,否则转至步骤311;
步骤304,把当前描述符作为新描述符队列的首尾;
步骤305,把链路层上下文控制寄存器中的RUN位清零,表示结束对描述符的处理;
步骤306,根据链路层上下文控制寄存器中的有效位来查看上一步骤执行的结果,表示是否已经结束描述符的处理,“1”表示正在处理,要继续等待,“0”表示已经结束处理,一直等到描述符处理结束;
步骤307,把描述符地址写入链路层命令指针寄存器中,用于通知DMA控制器首个描述符的地址;
步骤308,把链路层上下文控制寄存器中的RUN位置“1”,表示开始对描述符进行处理;
步骤309,判断N个数据包是否发送完成,是则转至步骤314直接退出,否则转至步骤310;
步骤310,集中准备DMA发送描述符,不再等待DMA发送完成中断;直接转至步骤302为下一个数据包准备描述符;
步骤311,如果不是第一个描述符,则把当前描述符添加到描述符队列中,作为描述符队列的尾;
步骤312,把描述符地址写入链路层命令指针寄存器中,用于通知DMA控制器描述符的地址;
步骤313,由于不是第一个描述符,把链路层上下文控制寄存器中的WAKE位置“1”,通知DMA控制器可以继续处理描述符;
步骤314,完成发送N个数据包,退出。
2.如权利要求1所述的DMA发送方法,其特征在于,所述步骤301之前就对数据包长度进行优化。
3.如权利要求1所述的DMA发送方法,其特征在于,所述步骤302将数据包地址赋给描述符。
4.如权利要求1所述的DMA发送方法,其特征在于,所述每个数据包的发送都要调用链路层中的DMA控制器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110404212.2A CN102420763B (zh) | 2011-12-07 | 2011-12-07 | Dma发送方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110404212.2A CN102420763B (zh) | 2011-12-07 | 2011-12-07 | Dma发送方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102420763A true CN102420763A (zh) | 2012-04-18 |
CN102420763B CN102420763B (zh) | 2014-05-07 |
Family
ID=45945003
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110404212.2A Active CN102420763B (zh) | 2011-12-07 | 2011-12-07 | Dma发送方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102420763B (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103441914A (zh) * | 2013-09-05 | 2013-12-11 | 中国电子科技集团公司第十研究所 | As5643总线中包含等时数据包的传输方法 |
CN103560975A (zh) * | 2013-11-01 | 2014-02-05 | 烽火通信科技股份有限公司 | 一种触发数据帧产生的装置和方法 |
CN104461969A (zh) * | 2014-12-09 | 2015-03-25 | 中国航空工业集团公司第六三一研究所 | 一种单个逻辑芯片内多通道同步及通道偏移可控电路 |
CN105550153A (zh) * | 2015-12-12 | 2016-05-04 | 中国航空工业集团公司西安航空计算技术研究所 | 一种1394总线多通道流数据并行拆包方法 |
CN108183835A (zh) * | 2017-12-08 | 2018-06-19 | 中国航空工业集团公司成都飞机设计研究所 | 一种分布式系统军用1394总线数据完整性监控方法 |
CN113766017A (zh) * | 2021-08-30 | 2021-12-07 | 西安微电子技术研究所 | 一种基于请求响应式实时以太网载荷数据传输控制系统和方法 |
CN114356813A (zh) * | 2021-12-15 | 2022-04-15 | 中国航空工业集团公司成都飞机设计研究所 | 一种基于消息块dma的总线数据高效io方法 |
CN115543877A (zh) * | 2022-11-29 | 2022-12-30 | 苏州浪潮智能科技有限公司 | 一种pcie数据传输方法及相关装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20010044861A1 (en) * | 2000-05-16 | 2001-11-22 | Yoshikatsu Niwa | Information processing apparatus, information processing method and bridge utilizing the same |
CN101937406A (zh) * | 2009-06-29 | 2011-01-05 | 研祥智能科技股份有限公司 | 一种VxWorks操作系统中实现驱动1394设备的方法和系统 |
-
2011
- 2011-12-07 CN CN201110404212.2A patent/CN102420763B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20010044861A1 (en) * | 2000-05-16 | 2001-11-22 | Yoshikatsu Niwa | Information processing apparatus, information processing method and bridge utilizing the same |
CN101937406A (zh) * | 2009-06-29 | 2011-01-05 | 研祥智能科技股份有限公司 | 一种VxWorks操作系统中实现驱动1394设备的方法和系统 |
Non-Patent Citations (2)
Title |
---|
张伟: "基于IEEE1394总线数控系统实时通信的DMA方式实现", 《中国优秀硕士学位论文全文数据库(电子期刊)》 * |
马进等: "基于DMA的1394总线告诉数据传输实现", 《计算机工程与设计》 * |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103441914B (zh) * | 2013-09-05 | 2016-04-27 | 中国电子科技集团公司第十研究所 | As5643总线中包含等时数据包的传输方法 |
CN103441914A (zh) * | 2013-09-05 | 2013-12-11 | 中国电子科技集团公司第十研究所 | As5643总线中包含等时数据包的传输方法 |
CN103560975B (zh) * | 2013-11-01 | 2016-05-25 | 烽火通信科技股份有限公司 | 一种触发数据帧产生的装置和方法 |
CN103560975A (zh) * | 2013-11-01 | 2014-02-05 | 烽火通信科技股份有限公司 | 一种触发数据帧产生的装置和方法 |
CN104461969A (zh) * | 2014-12-09 | 2015-03-25 | 中国航空工业集团公司第六三一研究所 | 一种单个逻辑芯片内多通道同步及通道偏移可控电路 |
CN105550153B (zh) * | 2015-12-12 | 2018-04-20 | 中国航空工业集团公司西安航空计算技术研究所 | 一种1394总线多通道流数据并行拆包方法 |
CN105550153A (zh) * | 2015-12-12 | 2016-05-04 | 中国航空工业集团公司西安航空计算技术研究所 | 一种1394总线多通道流数据并行拆包方法 |
CN108183835A (zh) * | 2017-12-08 | 2018-06-19 | 中国航空工业集团公司成都飞机设计研究所 | 一种分布式系统军用1394总线数据完整性监控方法 |
CN108183835B (zh) * | 2017-12-08 | 2021-05-07 | 中国航空工业集团公司成都飞机设计研究所 | 一种分布式系统军用1394总线数据完整性监控方法 |
CN113766017A (zh) * | 2021-08-30 | 2021-12-07 | 西安微电子技术研究所 | 一种基于请求响应式实时以太网载荷数据传输控制系统和方法 |
CN113766017B (zh) * | 2021-08-30 | 2023-09-19 | 西安微电子技术研究所 | 一种基于请求响应式实时以太网载荷数据传输控制系统和方法 |
CN114356813A (zh) * | 2021-12-15 | 2022-04-15 | 中国航空工业集团公司成都飞机设计研究所 | 一种基于消息块dma的总线数据高效io方法 |
CN115543877A (zh) * | 2022-11-29 | 2022-12-30 | 苏州浪潮智能科技有限公司 | 一种pcie数据传输方法及相关装置 |
Also Published As
Publication number | Publication date |
---|---|
CN102420763B (zh) | 2014-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102420763A (zh) | Dma发送方法 | |
US6757768B1 (en) | Apparatus and technique for maintaining order among requests issued over an external bus of an intermediate network node | |
CN110213143B (zh) | 一种1553b总线ip核及监视系统 | |
US7155554B2 (en) | Methods and apparatuses for generating a single request for block transactions over a communication fabric | |
CN105187227B (zh) | 一种应用rmap协议实现can总线设备即插即用的装置 | |
US6832279B1 (en) | Apparatus and technique for maintaining order among requests directed to a same address on an external bus of an intermediate network node | |
KR101298862B1 (ko) | Pci 익스프레스를 통해 ⅰd 기반 스트림을 가능하게 하는 방법 및 장치 | |
CN106953853B (zh) | 一种片上网络千兆以太网资源节点及其工作方法 | |
CN111327603B (zh) | 数据传输方法、装置和系统 | |
US20140068134A1 (en) | Data transmission apparatus, system, and method | |
US20080043742A1 (en) | Transmission using multiple physical interface | |
CN102065569B (zh) | 一种适用于wlan的以太网mac子层控制器 | |
US7277975B2 (en) | Methods and apparatuses for decoupling a request from one or more solicited responses | |
CN110471872A (zh) | 一种基于zynq芯片实现m-lvds总线数据交互系统和方法 | |
CN109117386B (zh) | 一种网络远程读写二级存储的系统及方法 | |
EP4195760A1 (en) | Roce network congestion control method and related apparatus | |
WO2020122988A1 (en) | Memory request chaining on bus | |
CN104598430A (zh) | 一种cpu互联扩展系统的网络接口互联设计与控制系统 | |
CN116795763A (zh) | 基于axi协议的数据分组传输的方法、片上系统和芯片 | |
CN102420749A (zh) | 一种网卡发包功能的实现装置和方法 | |
CN113162906B (zh) | 一种NoC传输方法 | |
CN102790663A (zh) | 一种应用于vlbi硬件相关处理机的全硬件网络接口 | |
US6779054B2 (en) | Method and apparatus for operating a network controller | |
CN107317773B (zh) | 一种片上网络通信接口及通信方法 | |
CN117556754B (zh) | PCIe交换机芯片硅前仿真系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |