CN102339122B - 可实现节电的数通设备及其节电控制装置和方法 - Google Patents
可实现节电的数通设备及其节电控制装置和方法 Download PDFInfo
- Publication number
- CN102339122B CN102339122B CN 201010238621 CN201010238621A CN102339122B CN 102339122 B CN102339122 B CN 102339122B CN 201010238621 CN201010238621 CN 201010238621 CN 201010238621 A CN201010238621 A CN 201010238621A CN 102339122 B CN102339122 B CN 102339122B
- Authority
- CN
- China
- Prior art keywords
- interface
- state
- module
- downstream
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Power Sources (AREA)
Abstract
本发明公开了一种可实现节电的数通设备及其节电控制装置和方法。本发明划分出针对不同接口的多个接口模块,当任意接口模块所对应的接口均配置为下行接口并均持续Down状态后,可以控制该接口模块进入节电状态,以实现数通设备“非满配接入”的节电效果;而当数通设备的所有下行接口均持续Down状态后,还可以控制对应接口配置为上行接口的接口模块进入节电状态,以实现“非全时接入”的节电效果;进而,上行接口在其对应的接口模块进入节电状态后不会再处于Up状态,因而不会影响上级设备实施节电措施,从而还能够支持网络级别的节电控制。
Description
技术领域
本发明涉及节电技术,特别涉及一种可实现节电的数通设备、以及一种节电控制装置和一种节电控制方法。
背景技术
数通设备(例如交换机、路由器等)作为网络架构的结点设备,组成了小到家庭式SOHO网络、大到Internet等各种数字通信网络,由于数字通信网络分布广、范围大,因而对数通设备实现有效的节电措施能够产生非常好的规模效应,从而较为显著地减少能耗、进而通过减少能耗而产生较为可观的经济效益。
现有技术中,数通设备的芯片级节电措施已经得到实际的应用,例如,数通设备的CPU芯片具有降频或者休眠模式,当CPU芯片处于不忙碌的状态时,可以进行降频或者进入休眠模式,从而有效减少该CPU芯片的耗电量。
此外,为了产生更优的节电效果,现有技术中还提供了数通设备的设备级节电措施,如图1所示,该数通设备包括一CPU模块(或称之为CPU小系统)、一接口模块、一物理层(PHY)模块、以及若干接口,其中,CPU模块中的CPU芯片作为数通设备的节电控制中枢,通过接口模块从物理层(PHY)模块监控各接口的状态,当各接口所连接的设备均关闭、即各接口均处于Down状态时,CPU芯片向接口模块发出节电控制信号,使接口模块进入休眠状态;CPU芯片还会根据各接口的情况选择降频或者进入休眠模式、并同时对其所在的CPU模块中的RAM芯片和ROM芯片发出节电控制信号,从而减少数通设备的耗电量、并降低数通设备运行时所产生的热能,同时还可延长数通设备的生命周期。
然而,现有技术中的上述设备级节电措施虽然能够产生一定程度的节电效果,但却存在如下问题:
1、上述设备级的节电措施仅适用于下行接口、而未针对上行接口产生节电效果。具体说,数通设备的各接口中,连接例如交换机、PC机等下级设备的接口为下行接口,连接例如交换机、路由器等上级设备的接口为上行接口,只要上级设备不关闭,则即便所有下行接口连接的下级设备均关闭,上行接口也仍然会处于Up状态、以实时准备作为IP接入口为连接下行接口的下级设备提供数据流量服务,由此就会产生不必要的耗电量、而且对CPU的节电效果也有一定的影响,从而使设备级节电措施不能达到最佳的设备级节电效果;此外,数通设备的上行接口持续处在Up状态,还会影响其上级设备实施节电措施,进而无法实现网络级别的节电控制,如图2所示,当交换机的所有下行接口所连接的PC机均关闭时,其连接路由器的上行接口仍处于Up状态,因而使得路由器的相应下行接口也处于Up状态、无法针对该相应下行接口采取节电措施,从而对路由器来说也无法达到最佳的节电效果。
2、作为节电控制中枢的CPU芯片无论是降频或者是进入休眠状态,都必须保持上电和监控,而CPU芯片本身的耗电量占到数通设备总耗电量的较大比例,因而现有技术中以CPU作为节电控制中枢的设备级节电措施不能达到最佳的设备级节电效果。
发明内容
有鉴于此,本发明提供了一种可实现节电的数通设备、以及一种节电控制装置和一种节电控制方法,能够提高节电效果。
本发明提供的一种可实现节电的数通设备,包括:
若干接口模块,每个接口模块分别通过对应的物理层模块连接该接口模块所对应的若干上行接口和/或若干下行接口;
CPU模块,该CPU模块中的CPU芯片通过总线连接所有接口模块;
以及,逻辑芯片,其通过对各物理层模块的自动检测获取各下行接口的状态;当任意接口模块所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块进入节电状态;当数通设备的所有下行接口均持续Down状态后,控制上行接口所对应的接口模块进入节电状态、使上行接口被强置为Down状态;当任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入节电状态的接口模块进入工作状态,并控制上行接口所对应的已进入节电状态的接口模块进入工作状态;
其中,所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和/或断电,上行接口对应的接口模块的节电状态包括休眠模式和/或断电。
逻辑芯片进一步在数通设备的所有下行接口均持续Down状态后,控制CPU模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的CPU模块进入工作状态;
其中,CPU模块的节电状态包括休眠模式和/或断电。
该数通设备进一步包括:可对CPU模块中CPU芯片散热的风扇模块;
且,逻辑芯片进一步在数通设备的所有下行接口均持续Down状态后,控制风扇模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的风扇模块进入工作状态;
其中,风扇模块的节电状态包括休眠模式和/或断电。
所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和断电,上行接口对应的接口模块的节电状态包括断电;
且,逻辑芯片在任意接口模块所对应的所有接口均为下行接口并持续Down状态后,先控制该接口模块进入休眠模式,待进入休眠模式的该接口模块所对应的所有下行接口仍均持续Down状态后再控制该接口模块断电;在数通设备的所有下行接口均持续Down状态、且所有对应接口均为下行接口的接口模块均持续断电后,控制上行接口所对应的接口模块断电、使上行接口被强置为Down状态;当数通设备中任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入休眠模式或已断电的接口模块进入工作状态,并控制上行接口所对应的已断电的接口模块进入工作状态。
逻辑芯片进一步在其内置寄存器中记录各接口模块所对应的所有下行接口和/或上行接口状态、以及各接口模块的状态,并可供CPU芯片通过数据总线获取。
逻辑芯片进一步在检测到任意Up状态的下行接口变为Down状态时将内置寄存器中该下行接口的状态记录为Down;在检测到任意Down状态的下行接口变为Up状态时将内置寄存器中该下行接口的状态记录为Up,并在控制该下行接口所对应的接口模块进入工作状态的同时,将内置寄存器中该接口模块的状态记录为工作状态;
逻辑芯片进一步在任意接口模块的所有对应接口均为下行接口、且内置寄存器中所记录的该接口模块的所有对应下行接口均为Down状态时,对该接口模块所有下行接口的Down状态计时;
逻辑芯片进一步在对所述任意接口模块所有下行接口的Down状态的计时到达时,从对应的物理层模块主动获取该接口模块的所有对应下行接口的状态,如果所获取的所有对应下行接口的状态均为Down状态,则在控制该接口模块进入休眠模式的同时将其内置寄存器中该接口模块的状态记录为休眠模式、并对该接口模块的休眠模式计时;
逻辑芯片进一步在对所述任意接口模块的休眠模式计时到达时,从对应的物理层模块主动获取该接口模块所对应的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在控制该接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
逻辑芯片进一步在所述任意接口模块断电后,读取内置寄存器中所有下行接口的状态、以及所有接口模块的状态;在所读取的所有下行接口均为Down状态、且所有接口均为下行接口的各接口模块的状态均为断电时,对数通设备的所有下行接口的Down状态计时;
逻辑芯片进一步在对数通设备的所有下行接口的Down状态计时到达时,从对应的物理层模块主动获取数通设备的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在控制上行接口所对应的接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
逻辑芯片进一步在有任意下行接口在上行接口所对应的接口模块断电后变为Up状态时,控制上行接口所对应的接口模块进入工作状态的同时,将前述寄存器中对应接口模块的状态记录为工作状态。
逻辑芯片在数通设备的所有下行接口均持续Down状态后,控制CPU模块进入休眠模式;
逻辑芯片进一步在上行接口所对应的接口模块断电的同时或之后控制CPU模块断电;以及,进一步在任意Down状态的下行接口恢复Up状态后,控制已进入休眠模式或断电的CPU模块进入工作状态。
逻辑芯片进一步在上行接口所对应的接口模块断电后、执行所述控制CPU模块断电的操作之前,向CPU模块中的CPU芯片发送断电请求信号,待CPU芯片完成对数通设备当前配置的保存并回应允许断电的应答后再执行所述控制CPU模块断电的操作
该数通设备进一步包括:可对CPU模块中CPU芯片散热的风扇模块;
且,逻辑芯片进一步在控制CPU模块进入休眠状态的同时控制风扇模块断电;并进一步在控制已进入休眠模式或断电的CPU模块进入工作状态的同时,控制已断电的风扇模块进入工作状态。
逻辑芯片进一步依据CPU模块中的CPU芯片所产生的使能信号触发。
本发明提供的一种节电控制装置,该数通设备包括若干接口模块,每个接口模块分别通过对应的物理层模块连接该接口模块所对应的若干上行接口和/或若干下行接口;且,该节电控制装置包括:
监控控制单元,其通过对数通设备中各物理层模块的自动检测获取数通设备中各下行接口的状态;
节电控制单元,当数通设备中任意接口模块所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块进入节电状态;当数通设备的所有下行接口均持续Down状态后,控制数通设备中上行接口所对应的接口模块进入节电状态、使上行接口被强置为Down状态;当数通设备中任意Down状态的下行接口恢复Up状态后,控制数通设备中该下行接口所对应的已进入节电状态的接口模块进入工作状态,并控制数通设备中上行接口所对应的已进入节电状态的接口模块进入工作状态;
其中,所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和/或断电,上行接口对应的接口模块的节电状态包括休眠模式和/或断电。
节电控制单元进一步在数通设备的所有下行接口均持续Down状态后,控制数通设备中的CPU模块进入节电状态;并进一步在数通设备中任意Down状态的下行接口恢复Up状态后,控制数通设备中已进入节电状态的CPU模块进入工作状态;
其中,CPU模块的节电状态包括休眠模式和/或断电。
节电控制单元进一步在数通设备的所有下行接口均持续Down状态后,控制数通设备中可对CPU模块中CPU芯片散热的风扇模块进入节电状态;并进一步在数通设备中任意Down状态的下行接口恢复Up状态后,控制数通设备中已进入节电状态的风扇模块进入工作状态;
其中,风扇模块的节电状态包括休眠模式和/或断电。
所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和断电,上行接口对应的接口模块的节电状态包括断电;
且,节电控制单元在任意接口模块所对应的所有接口均为下行接口并持续Down状态后,先控制该接口模块进入休眠模式,待进入休眠模式的该接口模块所对应的所有下行接口仍均持续Down状态后再控制该接口模块断电;在数通设备的所有下行接口均持续Down状态、且所有对应接口均为下行接口的接口模块均持续断电后,控制上行接口所对应的接口模块断电、使上行接口被强置为Down状态;当数通设备中任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入休眠模式或已断电的接口模块进入工作状态,并控制上行接口所对应的已断电的接口模块进入工作状态。
节电控制装置中进一步包括一内置寄存器,其中记录各接口模块所对应的所有下行接口和/或上行接口的状态、以及各接口模块的状态,并可供数通设备CPU模块中的CPU芯片通过数据总线获取。
节电控制装置中进一步包括计时单元;
监控控制单元进一步Up状态的下行接口变为Down状态时将内置寄存器中该下行接口的状态记录为Down;在检测到任意Down状态的下行接口变为Up状态时将内置寄存器中该下行接口的状态记录为Up,并在控制该下行接口所对应的接口模块进入工作状态的同时,将内置寄存器中该接口模块的状态记录为工作状态;
监控控制单元进一步在任意接口模块的所有对应接口均为下行接口、且内置寄存器中所记录的该接口模块的所有对应下行接口均为Down状态时,利用计时单元对该接口模块所有下行接口的Down状态计时;
监控控制单元进一步在对所述任意接口模块所有下行接口的Down状态的计时到达时,从对应的物理层模块主动获取该接口模块的所有对应下行接口的状态,如果所获取的所有对应下行接口的状态均为Down状态,则在节电控制单元控制该接口模块进入休眠模式的同时将其内置寄存器中该接口模块的状态记录为休眠模式、并利用计时单元对该接口模块的休眠模式计时;
监控控制单元进一步在对所述任意接口模块的休眠模式计时到达时,从对应的物理层模块主动获取该接口模块所对应的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在节电控制单元控制该接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
监控控制单元进一步在所述任意接口模块断电后,读取内置寄存器中所有下行接口的状态、以及所有接口模块的状态;在所读取的所有下行接口均为Down状态、且所有接口均为下行接口的各接口模块的状态均为断电时,利用计时单元对数通设备的所有下行接口的Down状态计时;
监控控制单元进一步在对数通设备的所有下行接口的Down状态计时到达时,从对应的物理层模块主动获取数通设备的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在节电控制单元控制上行接口所对应的接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
监控控制单元进一步在有任意下行接口在上行接口所对应的接口模块断电后变为Up状态时,控制上行接口所对应的接口模块进入工作状态的同时,将前述寄存器中对应接口模块的状态记录为工作状态。
节电控制单元在数通设备的所有下行接口均持续Down状态后,控制CPU模块进入休眠模式;
节电控制单元进一步在上行接口所对应的接口模块断电的同时或之后控制CPU模块断电;以及,进一步在任意Down状态的下行接口恢复Up状态后,控制已进入休眠模式或断电的CPU模块进入工作状态。
监控控制单元进一步在上行接口所对应的接口模块断电后、触发节电控制单元执行所述控制CPU模块断电的操作之前,向CPU模块中的CPU芯片发送断电请求信号,待CPU芯片完成对数通设备当前配置的保存并回应允许断电的应答后再触发节电控制单元执行所述控制CPU模块断电的操作。
节电控制单元进一步在控制数通设备中的CPU模块进入休眠状态的同时,控制数通设备中可对CPU模块中的CPU芯片散热的风扇模块断电;并进一步在控制已进入休眠模式或断电的CPU模块进入工作状态的同时,控制已断电的风扇模块进入工作状态。
监控控制单元进一步依据CPU模块中的CPU芯片所产生的使能信号触发。
本发明提供的一种节电控制方法,所述的数通设备包括若干接口模块,每个接口模块分别通过对应的物理层模块连接该接口模块所对应的若干上行接口和/或若干下行接口;且,该节电控制方法包括:
通过对各物理层模块的自动检测获取各下行接口的状态;
当任意接口模块所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块进入节电状态;
当数通设备的所有下行接口均持续Down状态后,控制上行接口所对应的接口模块进入节电状态、使上行接口被强置为Down状态;
当任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入节电状态的接口模块进入工作状态,并控制上行接口所对应的已进入节电状态的接口模块进入工作状态;
其中,所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和/或断电,上行接口对应的接口模块的节电状态包括休眠模式和/或断电。
该节电控制方法进一步在数通设备的所有下行接口均持续Down状态后、和/或上行接口所对应的接口模块进入节电状态后,控制CPU模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的CPU模块进入工作状态;
其中,CPU模块的节电状态包括休眠模式和/或断电。
该节电控制方法进一步包括:在数通设备的所有下行接口均持续Down状态后,控制数通设备中可对CPU模块中的CPU芯片降温的风扇模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的风扇模块进入工作状态;
其中,风扇模块的节电状态包括休眠模式和/或断电。
所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和断电,上行接口对应的接口模块的节电状态包括断电;
当任意接口模块所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块进入节电状态包括:在任意接口模块所对应的所有接口均为下行接口并持续Down状态后,先控制该接口模块进入休眠模式,待进入休眠模式的该接口模块所对应的所有下行接口仍均持续Down状态后再控制该接口模块断电;
当数通设备的所有下行接口均持续Down状态后,控制上行接口所对应的接口模块进入节电状态、使上行接口被强置为Down状态包括:在数通设备的所有下行接口均持续Down状态、且所有对应接口均为下行接口的接口模块均持续断电后,控制上行接口所对应的接口模块断电、使上行接口被强置为Down状态;
当数通设备中任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入节电状态的接口模块进入工作状态,并控制上行接口所对应的已进入节电状态的接口模块进入工作状态包括:在任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入休眠模式或已断电的接口模块进入工作状态,并控制上行接口所对应的已断电的接口模块进入工作状态。
该节电控制方法进一步在一寄存器中记录各接口模块所对应的所有接口状态、以及各接口模块的状态,并可供数通设备CPU模块中的CPU芯片通过数据总线获取。
该节电控制方法进一步在检测到任意Up状态的下行接口变为Down状态时将内置寄存器中该下行接口的状态记录为Down;在检测到任意Down状态的下行接口变为Up状态时将内置寄存器中该下行接口的状态记录为Up,并在控制该下行接口所对应的接口模块进入工作状态的同时,将内置寄存器中该接口模块的状态记录为工作状态;
该节电控制方法进一步在任意接口模块的所有对应接口均为下行接口、且内置寄存器中所记录的该接口模块的所有对应下行接口均为Down状态时,对该接口模块所有下行接口的Down状态计时;
该节电控制方法进一步在对所述任意接口模块所有下行接口的Down状态的计时到达时,从对应的物理层模块主动获取该接口模块的所有对应下行接口的状态,如果所获取的所有对应下行接口的状态均为Down状态,则在控制该接口模块进入休眠模式的同时将其内置寄存器中该接口模块的状态记录为休眠模式、并对该接口模块的休眠模式计时;
该节电控制方法进一步在对所述任意接口模块的休眠模式计时到达时,从对应的物理层模块主动获取该接口模块所对应的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在控制该接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
该节电控制方法进一步在所述任意接口模块断电后,读取内置寄存器中所有下行接口的状态、以及所有接口模块的状态;在所读取的所有下行接口均为Down状态、且所有接口均为下行接口的各接口模块的状态均为断电时,对数通设备的所有下行接口的Down状态计时;
该节电控制方法进一步在对数通设备的所有下行接口的Down状态计时到达时,从对应的物理层模块主动获取数通设备的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在控制上行接口所对应的接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
该节电控制方法进一步在有任意下行接口在上行接口所对应的接口模块断电后变为Up状态时,控制上行接口所对应的接口模块进入工作状态的同时,将前述寄存器中对应接口模块的状态记录为工作状态。
该节电控制方法在数通设备的所有下行接口均持续Down状态后,控制CPU模块进入休眠模式;
该节电控制方法进一步在上行接口所对应的接口模块断电的同时或之后控制CPU模块断电;以及,进一步在任意Down状态的下行接口恢复Up状态后,控制已进入休眠模式或断电的CPU模块进入工作状态。
该节电控制方法进一步在上行接口所对应的接口模块断电后、执行所述控制CPU模块断电的操作之前,向CPU模块中的CPU芯片发送断电请求信号,待CPU芯片完成对数通设备当前配置的保存并回应允许断电的应答后再执行所述控制CPU模块断电的操作。
该节电控制方法在控制CPU模块进入休眠状态的同时,进一步控制数通设备中可对CPU模块中的CPU芯片降温的风扇模块断电;并进一步在控制已进入休眠模式或断电的CPU模块进入工作状态的同时,控制已断电的风扇模块进入工作状态。
该节电控制方法进一步依据CPU模块中的CPU芯片所产生的使能信号触发各物理层模块的自动检测。
由上述技术方案可见,本发明划分出针对不同接口的多个接口模块,当任意接口模块所对应的接口均配置为下行接口并均持续Down状态后,可以控制该接口模块进入节电状态,以实现数通设备“非满配接入”的节电效果;而当数通设备的所有下行接口均持续Down状态后,还可以控制对应接口配置为上行接口的接口模块进入节电状态,以实现“非全时接入”的节电效果。如此一来,本发明不但针对各下行接口对相应的接口模块分别进行节电控制,还能够利用各下行接口的状态对上行接口所对应接口模块进行节电控制,从而能够提高设备级节电效果;进而,上行接口在其对应的接口模块进入节电状态后不会再处于Up状态,因而不会影响上级设备实施节电措施,从而还能够支持网络级别的节电控制。
而且,本发明利用逻辑芯片作为节电控制中枢、而非CPU芯片来作为节电控制中枢,即由逻辑芯片实现接口的检测、以及对接口模块的节电控制,因而无须CPU芯片在任何情况下均保持上电和监控,从而进一步提高设备级节电效果;
进而,还可利用逻辑芯片在所有接口模块进入节电状态后,控制CPU芯片所在的CPU模块进入节电状态,因而能够再进一步地提高设备级节电效果。
附图说明
图1为现有技术中可实现设备级节电的数通设备结构示意图;
图2为现有技术中的数通设备组网示意图;
图3a和图3b为本发明实施例中采用不同接口配置方式的数通设备结构示意图;
图4为本发明实施例如图3a和图3b所示数通设备中作为节电控制装置的逻辑芯片的内部结构示意图;
图5为本实施例如图4所示的作为节电控制装置的逻辑芯片中接口模块工作状态指示寄存器的内部示意图;
图6为本发明实施例中节电控制方法的示例性流程示意图;
图7a和图7b为本发明实施例中节电控制方法的一较佳流程示意图;
图8为本发明实施例所能够实现的网络级节电的应用场景示意图。
具体实施方式
为使本发明的目的、技术方案及优点更加清楚明白,以下参照附图并举实施例,对本发明进一步详细说明。
在本实施例中,针对多个接口划分出若干对应的接口模块,即,可以看作是将接口划分为若干接口组(每个接口组包括至少一个接口、且各接口组的数量可以相同也可以互不相同),每个接口组对应一个接口模块,以便于以接口组为节电粒度分别实现不同对应接口模块的节电措施,其中:
每个接口可以配置为下行接口、或是配置为上行接口,由于每一接口组中的接口均可以随意配置,因而,同一接口组可能全部为下行接口、或全部为上行接口、或同时包含上行接口和下行接口;存在一种特例,每个接口组只包括一个接口,即,每个下行接口、以及每个上行接口分别对应一个接口模块,如此可实现更小的节电粒度、但会造成一定程度的硬件资源浪费;
那么对于所有对应接口均配置为下行接口的每个接口模块来说,可依据该接口模块所对应的所有下行接口的状态是否均持续为Down状态来决定是否控制该接口模块进入节电状态,从而只要有所有对应接口均配置为下行接口的任意接口模块进入节电状态,即可看作是数通设备的部分下行接口空闲,从而实现了数通设备的“非满配接入”节电效果;
而对于至少一个对应接口配置为上行接口的每个接口模块(该接口模块有可能存在配置为下行接口的其他接口、也有可能仅存在配置为上行接口的至少一个接口)来说,则需要参考数通设备的所有下行接口是否均持续为Down状态来决定是否控制该接口模块进入节电状态,当至少一个对应接口配置为上行接口的接口模块进入节电状态、使上行接口被强置为Down状态时,数通设备与其接入的上级设备之间的连接可看作是暂时断开,即实现了数通设备的“非全时接入”节电效果;进而,如果上行接口也就不再处于Up状态、而是被强置为Down状态,则上级设备对应的下行接口自然也就会从Up状态切换为Down状态,即使得上级设备不会由于下行接口持续Up状态而无法实施节电措施,由此即可实现网络级别的节电控制。
实际应用中,接口模块的节电状态可以为:休眠模式的单级节电状态,或断电的单级节电状态,或先进入休眠模式、后断电的两级节电状态。
下面,对本实施例中可实现设备级和网络级节电的数通设备进行详细说明。
图3a为本发明实施例中可实现设备级和网络级节电的数通设备结构示意图。如图3a所示,以为每一接口模块所对应的接口全部配置为下行接口或全部为上行接口例,本实施例中可实现设备级和网络级节电的数通设备包括:
CPU模块,该CPU模块又包括CPU芯片、以及通过总线与CPU芯片相连的RAM和ROM(CPU模块中还可包括其他器件、图3a中未一一示出);
风扇模块,其主要用于CPU模块中CPU芯片的散热;
接口模块1~N(N为大于1的正整数)和PHY层模块1~N,每个接口模块i(i大于等于1、且小于等于N)分别通过对应的PHY层模块i连接对应的接口;在图3a中,接口模块1对应的一个接口配置为上行接口,而接口模块2~N所分别对应的所有接口均配置为下行接口;
电源模块,其可为CPU模块、风扇模块、接口模块1~N、以及PHY层模块1~N供电;
逻辑芯片,其可从CPU芯片获取可识别上行接口和下行接口的接口配置信息,从而能够获知每个接口是配置为下行接口还是上行接口(具体获取方式可以由本领域技术人员按照现有方式来实现),并通过对接口模块2~N所分别对应的PHY层模块2~N的自动检测,获取接口模块2~N所分别对应的各下行接口状态,例如,如果检测到PHY层模块2~N自动上报的对应下行接口的链路(Link)信号则获知对应下行接口处于Up状态,如果检测到PHY层模块2~N自动上报的对应下行接口的Link中断信号则获知对应下行接口处于Down状态;而对于上行接口所对应的PHY层模块1则无需自动检测;
逻辑芯片还依据获取的下行接口状态执行如下的节电策略(以针对下行接口采取先进入休眠模式后断电的两级节电状态、针对上行接口采取直接断电的单级节电状态为例):
接口模块2~N所分别对应的PHY层模块2~N、即连接的接口全部为下行接口的PHY层模块2~N,在数通设备开机运行的时间内始终处于上电状态,以便于对下行接口状态的自动检测;
当任意接口模块j(j大于等于2、且小于等于N)的所有对应下行接口持续预定时间T1的Down状态后,控制该接口模块j进入休眠模式,例如直接向接口模块j产生可被接口模块j所识别的休眠控制信号;
当进入休眠模式的接口模块j的所有对应下行接口继续持续预定时间T2的Down状态后,控制该接口模块j断电,例如向接口模块j与电源模块之间的开关产生电源控制信号、以使该开关断开;
当接口模块2~N均断电并持续预定时间T3后,即,数通设备的所有下行接口均持续Down状态至少T1+T2+T3的时间后,控制接口模块1断电、使接口模块1所对应的上行接口被强置为Down状态,例如向接口模块1与电源模块之间的开关产生电源控制信号、以使该开关断开;进一步可选地,由于无需对PHY层模块1所连接的上行接口自动检测,因而也可控制PHY层模块1断电(图3a中未示出PHY层模块1与电源模块之间的开关);
当进入休眠模式的接口模块j的至少一个对应下行接口恢复Up状态后,控制该接口模块j恢复工作状态,例如向CPU芯片产生模块恢复信号、令CPU对接口模块j进行初始化后进入工作状态;
当已断电的接口模块j的至少一个对应下行接口恢复Up状态后,控制该接口模块j上电并进入工作状态,例如向接口模块j与电源模块之间的开关产生电源控制信号、以使该开关闭合,如果此时,接口模块1也已断电,则同时控制该接口模块1上电并进入工作状态,例如向接口模块1与电源模块之间的开关产生电源控制信号、以使该开关闭合。
需要说明的是,基于上述针对下行接口的两级节电状态,逻辑芯片并不是在对应下行接口均持续Down状态后直接控制接口模块j断电,而是先令其进入休眠状态、以实现短期节电控制,这样有利于接口模块j在有对应下行接口短期内恢复Up状态时尽快恢复工作状态,而只有对应下行接口在时间T1+T2的长时间内均持续Down状态,逻辑芯片才控制接口模块j断电,以避免接口模块j由于频繁断电、上电所可能造成的损害。
也就是说,先进入休眠模式、后断电的两级节电状态仅仅是一种较佳的节电措施,而对于仅进入休眠模式、或直接断电的节电措施,也同样能够产生优于现有技术的节电效果。
例如,如果针对下行接口和上行接口均采取仅休眠的单级节电状态,则:
当任意接口模块j的所有对应下行接口持续预定时间T1’的Down状态后,逻辑芯片控制该接口模块j进入休眠模式;
当所有接口模块2~N持续休眠模式预定时间T2’后,即,数通设备的所有下行接口均持续Down状态至少T1’+T2’的时间后,逻辑芯片控制接口模块1进入休眠模式、使接口模块1所对应的上行接口被强置为Down状态;
当已进入休眠模式的接口模块j的至少一个对应下行接口恢复Up状态后,逻辑芯片控制该接口模块j恢复工作状态,如果此时,接口模块1也已进入休眠模式,则同时控制该接口模块1恢复工作状态。
再例如,如果针对下行接口和上行接口均采取直接断电的单级节电状态,则:
当任意接口模块j的所有对应下行接口持续预定时间T1”的Down状态后,逻辑芯片控制该接口模块j断电;
当所有接口模块2~N持续断电预定时间T2”后,即,数通设备的所有下行接口均持续Down状态至少T1”+T2”的时间后,逻辑芯片控制接口模块1断电、使接口模块1所对应的上行接口被强置为Down状态;
当已断电的接口模块j的至少一个对应下行接口恢复Up状态后,逻辑芯片控制该接口模块j上电并进入工作状态,如果此时,接口模块1也已断电,则同时控制该接口模块1上电并进入工作状态。
此外,逻辑芯片还可对CPU模块及风扇模块实施节电措施,即,在数通设备的所有下行接口均持续Down状态后,控制CPU模块和风扇模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的CPU模块和风扇模块进入工作状态。
实际应用中,CPU模块及风扇模块的节电状态也可以为:休眠模式的单级节电状态,或断电的单级节电状态,或先进入休眠模式、后断电的两级节电状态。
那么,如果针对下行接口采取先进入休眠模式后断电的两级节电状态、针对上行接口采取直接断电的单级节电状态,则还可以在所有对应接口均为下行接口的接口模块2~N均进入节电状态后控制CPU模块进入休眠模式,例如向CPU模块中的CPU芯片产生可使CPU模块进入休眠模式的休眠控制信号,并同时控制风扇模块断电,例如向风扇模块与电源模块之间的开关产生电源控制信号、以使该开关断开;以及,在上行接口所对应的接口模块1断电后控制CPU模块断电,例如向CPU模块与电源模块之间的开关产生电源控制信号、以使该开关断开。而当任意下行接口从Down状态恢复为Up状态后,则对于已进入休眠模式的CPU模块,需要控制其进入工作状态,例如向已进入休眠模式的CPU模块中的CPU芯片产生可触发CPU模块进入工作状态的CPU恢复信号,而对于已断电的CPU模块,需要控制其上电并进入工作状态,例如向CPU模块与电源模块之间的开关产生电源控制信号、以使该开关闭合,上电后的CPU模块可直接进入工作状态。
较佳地,逻辑芯片可以在需要控制CPU模块断电时,先向CPU模块中的CPU芯片发送断电请求,待CPU芯片完成对数通设备当前配置的保存、并回复允许断电的应答后,逻辑芯片再向CPU模块与电源模块之间的开关产生使该开关断开的电源控制信号;相应地,在CPU模块重新上电后,CPU芯片即可对其保存的配置进行恢复(本领域技术人员能够想到各种保存并恢复配置的实现方式),从而能够使数通设备的节电措施对用户透明。
进一步为了便于用户选择是否需要采取节电措施,逻辑芯片可以依据CPU模块中的CPU芯片所产生的使能信号触发。
图3b为本发明实施例中可实现设备级和网络级节电的数通设备结构示意图。如图3b所示的数通设备结构与如图3a相同,区别仅在于接口配置方式不同图3a,具体为:
接口模块1对应的一个接口配置为上行接口,接口模块2~N-1所分别对应的所有接口均配置为下行接口,接口模块N所对应的两个接口中,一个配置为上行接口、另一个配置为下行接口;
逻辑芯片可从CPU芯片获取可识别上行接口和下行接口的接口配置信息,从而能够获知每个接口是配置为下行接口还是上行接口(具体获取方式可以由本领域技术人员按照现有方式来实现),并通过对接口模块2~N-1所分别对应的PHY层模块2~N-1的自动检测,获取接口模块2~N-1所分别对应的各下行接口状态;虽然接口模块N也对应有上行接口,但由于其还对应一个下行接口,因而逻辑芯片还需要通过对接口模块N所对应的PHY层模块N的自动检测,获取接口模块N所对应的下行接口状态,但对于接口模块N所对应的上行接口,则可以无需检测。实际应用中,具体检测的方式可以为:如果检测到PHY层模块2~N自动上报的对应下行接口的Link信号则获知对应下行接口处于Up状态,如果检测到PHY层模块2~N自动上报的对应下行接口的Link中断信号则获知对应下行接口处于Down状态。
此外,逻辑芯片还依据获取的下行接口状态执行如下的节电策略(以针对下行接口采取先进入休眠模式后断电的两级节电状态、针对上行接口采取直接断电的单级节电状态为例):
接口模块2~N-1所分别对应的PHY层模块2~N-1、即连接的接口全部为下行接口的PHY层模块2~N-1,在数通设备开机运行的时间内始终处于上电状态,以便于对下行接口状态的自动检测;且,由于接口模块N也对应有需要自动检测的下行接口,因而PHY层模块N也在数通设备开机运行的时间内始终处于上电状态;
当任意接口模块k(k大于等于2、且小于等于N-1)的所有对应下行接口持续预定时间T1的Down状态后,控制该接口模块k进入休眠模式,例如直接向接口模块k产生可被接口模块j所识别的休眠控制信号;但如果当接口模块N的所有对应下行接口也持续预定时间T1的Down状态,则由于该接口模块N还对应有需要保持Up状态的上行接口,因而不能控制接口模块N进入休眠模式;
当进入休眠模式的接口模块k的所有对应下行接口继续持续预定时间T2的Down状态后,控制该接口模块k断电,例如向接口模块k与电源模块之间的开关产生电源控制信号、以使该开关断开;由于接口模块N不会进入休眠模式,因而此处的断电策略不适用接口模块N;
当接口模块2~N-1均断电并持续预定时间T3时,即,数通设备的所有下行接口均持续Down状态至少T1+T2+T3的时间后,对应上行接口的接口模块1没有对应的下行接口、且如果上行接口对应的接口模块N所对应的下行接口均持续Down状态至少T5(T5可以等于T1+T2+T3、也可以不同于T1+T2+T3)的时间,即、对应上行接口的各接口模块没有对应的下行接口或对应的下行接口均持续Down状态,则控制接口模块1和接口模块N断电、使接口模块1和接口模块N所对应的上行接口被强置为Down状态,例如向接口模块1和接口模块N与电源模块之间的开关产生电源控制信号、以使该开关断开;进一步可选地,由于无需对PHY层模块1所连接的上行接口自动检测,因而也可控制PHY层模块1断电(图3b中未示出PHY层模块1与电源模块之间的开关),但仍需保持PHY层模块N的上电状态;
当进入休眠模式的接口模块k的至少一个对应下行接口恢复Up状态后,控制该下行的接口模块k恢复工作状态,例如向CPU芯片产生模块恢复信号、令CPU对接口模块k进行初始化后进入工作状态;
当已断电的接口模块k的至少一个对应下行接口、或已断电的接口模块N的对应下行接口恢复Up状态后,控制该下行的接口模块k、或接口模块N上电并进入工作状态,例如向接口模块k或接口模块N与电源模块之间的开关产生电源控制信号、以使该开关闭合,如果此时,接口模块1也已断电,则同时控制该接口模块1上电并进入工作状态,例如向接口模块1与电源模块之间的开关产生电源控制信号、以使该开关闭合。
需要说明的是,与如图3a所示的接口配置方式同理,对于如图3b所示接口配置方式,上述针对下行接口的两级节电状态也仅仅是一种较佳的节电措施,而对于仅进入休眠模式、或直接断电的节电措施,也同样能够产生优于现有技术的节电效果。
例如,如果针对下行接口和上行接口均采取仅休眠的单级节电状态,则:
当任意接口模块k的所有对应下行接口持续预定时间T1’的Down状态后,逻辑芯片控制该接口模块k进入休眠模式;
当所有接口模块2~N-1持续休眠模式预定时间T2’后,即,数通设备中接口模块2~N-1对应的所有下行接口均持续Down状态至少T1’+T2’的时间、接口模块N对应的下行接口持续Down状态至少T5’(T5’可以等于T1’+T2’、也可以不同于T1’+T2’)的时间后,逻辑芯片控制接口模块1和接口模块N进入休眠模式、使接口模块1和接口模块N所对应的上行接口被强置为Down状态;
当已进入休眠模式的接口模块k的至少一个对应下行接口恢复Up状态、或已进入休眠模式的接口模块N的对应下行接口恢复Up状态后,逻辑芯片控制该接口模块k恢复工作状态,如果此时,接口模块1和接口模块N也已进入休眠模式,则同时控制该接口模块1和接口模块N恢复工作状态。
再例如,如果针对下行接口和上行接口均采取直接断电的单级节电状态,则:
当任意接口模块k的所有对应下行接口持续预定时间T1”的Down状态后,逻辑芯片控制该接口模块k断电;
当所有接口模块2~N-1持续休眠模式预定时间T2”后,即,数通设备中接口模块2~N-1对应的所有下行接口均持续Down状态至少T1”+T2”的时间、接口模块N对应的下行接口持续Down状态至少T5”(T5”可以等于T1”+T2”、也可以不同于T1”+T2”)的时间后,逻辑芯片控制接口模块1和接口模块N断电、使接口模块1和接口模块N所对应的上行接口被强置为Down状态;
当已断电的接口模块k的至少一个对应下行接口恢复Up状态、或已断电的接口模块N的对应下行接口恢复Up状态后,逻辑芯片控制该接口模块k上电、并进入工作状态,如果此时,接口模块1和接口模块N也已断电,则同时控制该接口模块1和接口模块N上电、并进入工作状态。
此外,图3b中的逻辑芯片也可对CPU模块及风扇模块实施节电措施,即,在数通设备的所有下行接口均持续Down状态后,控制CPU模块和风扇模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的CPU模块和风扇模块进入工作状态。
实际应用中,CPU模块及风扇模块的节电状态也可以为:休眠模式的单级节电状态,或断电的单级节电状态,或先进入休眠模式、后断电的两级节电状态。
那么,如果针对下行接口采取先进入休眠模式后断电的两级节电状态、针对上行接口采取直接断电的单级节电状态,则还可以在所有对应接口均为下行接口的接口模块2~N-1均进入节电状态后控制CPU模块进入休眠模式,例如向CPU模块中的CPU芯片产生可使CPU模块进入休眠模式的休眠控制信号,并同时控制风扇模块断电,例如向风扇模块与电源模块之间的开关产生电源控制信号、以使该开关断开;以及,在上行接口所对应的接口模块1和接口模块N断电后控制CPU模块断电,例如向CPU模块与电源模块之间的开关产生电源控制信号、以使该开关断开。而当任意下行接口从Down状态恢复为Up状态后,则对于已进入休眠模式的CPU模块,需要控制其进入工作状态,例如向已进入休眠模式的CPU模块中的CPU芯片产生可触发CPU模块进入工作状态的CPU恢复信号,而对于已断电的CPU模块,需要控制其上电并进入工作状态,例如向CPU模块与电源模块之间的开关产生电源控制信号、以使该开关闭合,上电后的CPU模块可直接进入工作状态。
较佳地,与如图3a同理,逻辑芯片可以在需要控制CPU模块断电时,先向CPU模块中的CPU芯片发送断电请求,待CPU芯片完成对数通设备当前配置的保存、并回复允许断电的应答后,逻辑芯片再向CPU模块与电源模块之间的开关产生使该开关断开的电源控制信号,以使得CPU模块重新上电后,CPU芯片即可对其保存的配置进行恢复,从而能够使数通设备的节电措施对用户透明。
针对如图3a和如图3b的不同接口配置方式,除了上述的节电策略之外,本实施例还可以采用其他的节电策略,本文就不再一一列举。
图4为本发明实施例中如图3a和图3b所示的作为节电控制装置的逻辑芯片内部结构示意图。如图4所示,逻辑芯片可以包括:
监控控制单元,其通过对数通设备中各PHY层模块2~N的自动检测获取数通设备中各下行接口的状态、并维护各接口模块1~N的状态;
节电控制单元,当数通设备中任意接口模块(对图3a为j、对图3b为k)所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块(对图3a为j、对图3b为k)进入节电状态;当数通设备的所有下行接口(对图3a和图3b均为接口模块2~N所对应的所有下行接口)均持续Down状态后,控制数通设备中上行接口所对应的接口模块(对图3a为1、对图3b为1和N)进入节电状态、使上行接口被强置为Down状态;当数通设备中任意Down状态的下行接口恢复Up状态后,控制数通设备中该下行接口所对应的已进入节电状态的接口模块(对图3a为j、对图3b为k或N)进入工作状态,并控制数通设备中上行接口所对应的已进入节电状态的接口模块(对图3a为1、对图3b为1和N)进入工作状态。
如果以针对下行接口采取先进入休眠模式后断电的两级节电状态、针对上行接口采取直接断电的单级节电状态为例,则节电控制单元可按照如下节电策略控制数通设备:
在任意接口模块(对图3a为j、对图3b为k)所对应的所有接口均为下行接口并持续Down状态后,先控制该接口模块(对图3a为j、对图3b为k)进入休眠模式,待进入休眠模式的该接口模块(对图3a为j、对图3b为k)所对应的所有下行接口仍均持续Down状态后再控制该接口模块(对图3a为j、对图3b为k)断电;在数通设备的所有下行接口(对图3a和图3b均为接口模块2~N所对应的所有下行接口)均持续Down状态、且所有对应接口均为下行接口的接口模块(对图3a为2~N、对图3b为2~N-1)均持续断电后,控制上行接口所对应的接口模块断电(对图3a为1、对图3b为1和N)、使上行接口被强置为Down状态;当数通设备中任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入休眠模式的接口模块(对图3a为j、对图3b为k)或已断电的接口模块(对图3a为j、对图3b为k或N)进入工作状态,并控制上行接口所对应的已断电的接口模块(对图3a为1、对图3b为1和N)进入工作状态。
实际应用中,监控控制单元可以依据前文记载的Link信号、Link中断信号实现对下行接口状态的自动检测;节电控制单元可以参照前文中记载的逻辑芯片所产生的休眠控制信号、电源控制信号、以及模块恢复信号,实现对休眠模式、断电的控制。
如果针对下行接口和上行接口均采取仅休眠模式的单级节电状态、或采取直接断电的单级节电状态,则仍可由节电控制单元执行相应的节电策略(参见前文中所记载的逻辑芯片所执行的节电策略)。
参见图4并结合图5,本实施例中作为节电控制装置的逻辑芯片中,还可以进一步包括接口模块工作状态指示寄存器,该接口模块工作指示寄存器中记录(由监控控制单元维护)有各接口模块1~N的状态信息,每个接口模块i的状态信息又分别包括该接口模块i每个对应接口的配置类型(上行接口或下行接口)、每个对应接口的状态(Up或Down)、以及该接口模块i的自身状态(工作状态或休眠模式或断电),并可供数通设备CPU模块中的CPU芯片通过数据总线获取。
仍参见图4,本实施例中作为节电控制装置的逻辑芯片中,还可以进一步包括计时单元。这种情况下:
监控控制单元进一步在检测到任意下行接口变为Down状态时,将内置寄存器中该下行接口的状态记录为Down;
监控控制单元进一步在任意接口模块(对图3a为j、对图3b为k)的所有对应接口均为下行接口、且内置寄存器中所记录的该接口模块的所有对应下行接口均为Down状态时,利用计时单元对该接口模块(对图3a为j、对图3b为k)所有下行接口的Down状态计时;
监控控制单元进一步在对任意接口模块(对图3a为j、对图3b为k)所有下行接口的Down状态的计时到达时,从对应的PHY层模块(对图3a为j、对图3b为k)主动获取该接口模块(对图3a为j、对图3b为k)的所有对应下行接口的状态,如果所获取的所有对应下行接口的状态均为Down状态,则监控控制单元在节电控制单元控制该接口模块(对图3a为j、对图3b为k)进入休眠模式的同时,将其内置寄存器中该接口模块(对图3a为j、对图3b为k)的状态记录为休眠模式、并利用计时单元对该接口模块(对图3a为j、对图3b为k)的休眠模式计时;否则,将内置寄存器中对应的已变化为Up的下行接口状态记录为Up状态;
监控控制单元进一步在对任意接口模块(对图3a为j、对图3b为k)的休眠模式计时到达时,从对应的PHY层模块(对图3a为j、对图3b为k)主动获取该接口模块(对图3a为j、对图3b为k)所对应的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则监控控制单元在节电控制单元控制该接口模块(对图3a为j、对图3b为k)断电的同时,将内置寄存器中该接口模块(对图3a为j、对图3b为k)的状态记录为断电,否则监控控制单元将内置寄存器中对应的已变化为Up的下行接口状态记录为Up状态、并在节电控制单元控制该接口模块进入工作状态的同时将内置寄存器中该接口模块(对图3a为j、对图3b为k)的状态记录为工作状态;
监控控制单元进一步在任意接口模块(对图3a为j、对图3b为k)断电后,读取内置寄存器中所有下行接口(对图3a为和图3b均为接口模块2~N所对应的所有下行接口)的状态、以及所有接口模块(对图3a为和图3b均为1~N)的状态;监控控制单元在所读取的所有下行接口均为Down状态、即对应上行接口的各接口模块(对图3a和图3b均为1)没有对应的下行接口、或对应上行接口的各接口模块(对图3b均为N)所对应的下行接口均为Down状态,且所有接口均为下行接口的各接口模块(对图3a为2~N、对图3b为2~N-1)的状态均为断电时,利用计时单元对数通设备的所有下行接口的Down状态计时;
监控控制单元进一步在对数通设备的所有下行接口的Down状态计时到达时,从对应的PHY层模块(对图3a为2~N、对图3b为2~N-1)主动获取数通设备的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则监控控制单元在节电控制单元控制上行接口所对应的接口模块(对图3a为1、对图3b为1和N)断电的同时,将内置寄存器中上行接口所对应的该接口模块(对图3a为1、对图3b为1和N)的状态记录为断电,否则将内置寄存器中变化为Up的对应的下行接口状态记录为Up状态、并在节电控制单元控制该下行接口所对应的接口模块(对图3a为j、对图3b为k或N)进入工作状态的同时,将内置寄存器中该接口模块(对图3a为j、对图3b为k或N)的状态记录为工作状态;
监控控制单元进一步在有任意下行接口在上行接口所对应的接口模块(对图3a为1、对图3b为1和N)断电后变为Up状态时,控制该下行接口所对应的接口模块(对图3a为j、对图3b为k或N)、以及上行接口所对应的接口模块(对图3a为1、对图3b为1和N)进入工作状态的同时,将前述寄存器中对应接口模块的状态记录为工作状态。
作为节电控制装置的逻辑芯片中,还可以由节电控制单元在所有对应接口均为下行接口的接口模块(对图3a为2~N、对图3b为2~N-1)均持续断电后控制CPU模块进入休眠状态、并在上行接口所对应的接口模块断电(对图3a为1、对图3b为1和N)的同时或之后控制CPU模块断电;以及,进一步在任意Down状态的下行接口恢复Up状态后,控制已进入休眠模式或断电的CPU模块进入工作状态。
进一步地,节电控制单元还可以在控制数通设备中的CPU模块进入休眠状态的同时,控制数通设备中可对CPU模块中的CPU芯片散热的风扇模块断电;并进一步在控制已进入休眠模式或断电的CPU模块进入工作状态的同时,控制已断电的风扇模块进入工作状态。
其中,监控控制单元在上行接口所对应的接口模块断电后、触发节电控制单元执行所述控制CPU模块断电的操作之前,可以先向CPU模块中的CPU芯片发送断电请求信号,待CPU芯片完成对数通设备当前配置的保存并回应允许断电的应答后再触发节电控制单元执行所述控制CPU模块断电的操作。
当然,也可以针对CPU模块下行接口和上行接口均采取仅休眠模式的单级节电状态、或采取直接断电的单级节电状态,则仍可由节电控制单元执行相应的节电策略(参见前文中所记载的逻辑芯片所执行的节电策略)。
而为了便于用户选择是否采取节电措施而设置的由CPU芯片产生的使能信号,则可以连接于监控控制单元,由监控控制单元依据CPU模块中的CPU芯片所产生的使能信号触发,当监控控制单元未被触发时,逻辑芯片中的其他单元也不会工作。
以上是对本实施例中可实现设备级和网络级节电的数通设备、以及数通设备的节电控制装置的详细说明。下面,再对本实施例中数通设备的节电控制方法进行详细说明。
图6为本发明实施例中节电控制方法的示例性流程示意图。如图6所示,本实施例中的节电控制方法可以包括如下步骤:
步骤601,通过对各PHY层模块的自动检测获取各下行接口的状态;
步骤602,当任意接口模块所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块进入节电状态;
步骤603,当数通设备的所有下行接口均持续Down状态后,控制上行接口所对应的接口模块进入节电状态、使上行接口被强置为Down状态;
步骤604,当任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入节电状态的接口模块进入工作状态,并控制上行接口所对应的已进入节电状态的接口模块进入工作状态。
至此,上述流程结束。但需要说明的是,在实现上述流程时,上述流程中的各步骤之间并不是简单的串行关系,而是可以针对不同接口、针对不同接口模块并串交错地执行。
而且,在上述流程的步骤603中,如果数通设备的所有下行接口均持续Down状态,还可控制CPU模块和/或风扇模块进入节电状态;并进一步在步骤604的同时或之后,控制已进入节电状态的CPU模块和/或风扇模块进入工作状态。
图7a和图7b为本发明实施例中节电控制方法的一较佳流程示意图。如图7a和图7b所示,以针对下行接口采取先进入休眠模式后断电的两级节电状态、针对上行接口采取直接断电的单级节电状态、并包括对CPU模块和风扇模块的节电措施为例,该节电控制方法针对每一对应有下行接口的接口模块的具体实现流程包括如下步骤:
步骤700,对该接口模块对应的PHY层模块的自动检测,获取该接口模块各下行接口的状态,并在检测到任意下行接口的状态变化后执行步骤701。
即,本步骤中第一次检测到任意下行接口的状态变化时,即触发了由步骤701开始的流程。
步骤701,判断下行接口的变化为Down还是Up,如果为Down则执行步骤702,否则执行步骤720。
如果预先设置了记录各接口模块所对应的所有接口状态、以及各接口模块的状态的寄存器,则在本步骤中,每次检测到任意下行接口变为Down状态时,可以将该寄存器中对应下行接口的状态记录为Down状态;每次检测到任意下行接口变为Up状态时,可以将该寄存器中对应下行接口的状态记录为Up状态。
步骤702,判断该接口模块的所有对应接口是否均为Down,即判断该接口模块的所有对应接口是否均为下行接口、且所有下行接口是否均为Down,如果是,则针对该接口模块所有下行接口的Down状态进行时长为T1的计时、并在计时到达后执行步骤703(由于未返回步骤700、因而相当于暂停对该接口模块所对应的PHY层模块的自动检测),否则返回步骤700(即相当于继续对该接口模块所对应的PHY层模块的自动检测)。
本步骤中,可以依据寄存器中所记录的该接口模块的对应接口来判断该接口模块的所有对应接口是否均为下行接口,以及,依据寄存器中记录的该接口模块的所有对应下行接口的状态来判断该接口模块的所有对应下行接口是否均为Down。
而且,经过本步骤,如果本流程所针对的接口模块还对应有上行接口,则不可能执行后续步骤703~步骤715的处理过程进入休眠状态和断电,而是等待针对其他的所有对应接口均为下行接口的接口模块所执行的流程来控制本流程所针对的接口模块断电。
步骤703,从该接口模块对应的PHY层模块主动获取该接口模块的所有对应下行接口的状态,并判断所获取的该接口模块的所有对应下行接口的状态是否均为Down状态,如果是则表示该接口模块的所有对应下行接口持续Down状态、并执行步骤704,否则返回步骤700(即相当于恢复对该接口模块所对应的PHY层模块的自动检测)。
本步骤中,还可将内置寄存器中对应的变化为Up的下行接口状态记录为Up状态。
步骤704,控制该接口模块进入休眠模式,并针对该接口模块的休眠模式进行时长为T2的计时、然后在计时到达后执行步骤705。
本步骤中,还可将内置寄存器中该接口模块的状态记录为休眠模式。
步骤705,从该接口模块对应的PHY层模块主动获取该接口模块的所有对应下行接口的状态,并判断所获取的该接口模块的所有对应下行接口的状态是否均为Down状态,如果是则表示该接口模块的所有对应下行接口仍持续Down状态、并执行步骤706,否则直接跳转至步骤723予以处理后再返回步骤700,或者,返回至步骤700、并经步骤701判断后执行步骤723予以处理。
本步骤中,还可将内置寄存器中对应的变化为Up的下行接口状态记录为Up状态、并将内置寄存器中该接口模块的状态记录为工作状态。
步骤706,控制该接口模块断电,然后执行步骤707。
本步骤中,还可将内置寄存器中该接口模块的状态记录为断电。
步骤707,判断数通设备的所有下行接口的状态是否均为Down状态、以及所有对应接口均为下行接口的各接口模块的状态是否均为断电,如果均是,则表示本流程所针对的所有对应接口均为下行接口的接口模块,是最后一个断电的所有对应接口均为下行接口的接口模块,并针对数通设备的所有下行接口的Down状态进行时长为T3的计时,然后在计时到达后执行步骤708,否则返回步骤700(即相当于恢复对该接口模块所对应的PHY层模块的自动检测)。
本步骤中,可以先读取寄存器中所记录的数通设备的所有下行接口的状态、以及所有其他接口模块的状态,然后再依据所读取的内容进行判断。
步骤708,从对应的PHY层模块主动获取数通设备的所有下行接口的状态,并判断所获取的数通设备的所有对应下行接口的状态是否均为Down状态,如果是则执行步骤709,否则返回步骤700(即相当于恢复对该接口模块所对应的PHY层模块的自动检测,如果处于Up的下行接口不属于该接口模块则由针对其所属接口模块的流程予以处理、而如果处于Up的下行接口属于该接口模块则可经下文中记载的步骤720~723予以处理)。
步骤709,控制CPU模块进入休眠状态,然后对CPU模块的休眠状态进行时长为T4的计时,并在计时到达后执行步骤710。
步骤710,从对应的PHY层模块主动获取数通设备的所有下行接口的状态,并判断所获取的数通设备的所有对应下行接口的状态是否均为Down状态,如果是则执行步骤711,否则由于此时的CPU模块已进入休眠状态,因而需要跳转至步骤721,然后再从步骤721返回步骤700(即相当于恢复对该接口模块所对应的PHY层模块的自动检测,但对于处于Up的下行接口来说,如果处于Up的该下行接口不属于该接口模块则由针对其所属接口模块的流程予以处理、而如果处于Up的该下行接口属于该接口模块则可经下文中记载的步骤720~723予以处理)。
步骤711,控制数通设备中所有上行接口对应的接口模块、以及CPU模块和风扇模块断电,然后返回步骤700(即相当于恢复对该接口模块所对应的PHY层模块的自动检测,此后,在有任意下行接口在上行接口所对应的接口模块断电后变为Up状态时,即可通过下文中记载的步骤720~723予以处理)。
本步骤可以先控制数通设备中所有上行接口对应的接口模块断电,然后再控制CPU模块和风扇模块断电;且可选地,在上行接口所对应的接口模块断电后、执行所述控制CPU模块断电的操作之前,向CPU模块中的CPU芯片发送断电请求信号,待CPU芯片完成对数通设备当前配置的保存并回应允许断电的应答后再执行所述控制CPU模块断电的操作。
本步骤中,还可将内置寄存器中对应上行接口的各接口模块的状态记录为断电。
步骤720,判断CPU模块是否处于非工作状态,如果CPU模块进入休眠状态则执行步骤721,如果CPU模块已断电(此时的上行接口对应的接口模块也已断电)则执行步骤722,否则执行步骤723。
步骤721,唤醒CPU模块和风扇模块、使CPU模块和风扇模块进入工作状态,然后执行步骤723。
步骤722,控制CPU模块和风扇模块、以及上行接口所对应的接口模块上电并进入工作状态,并执行步骤723。
本步骤中,可以将内置寄存器中上行接口对应的接口模块的状态记录为工作状态。
步骤723,控制CPU模块恢复本流程所针对的接口模块的工作状态,然后返回步骤700(即相当于继续对该接口模块所对应的PHY层模块的自动检测)。
本步骤中,可以将该接口模块的状态记录为工作状态。
至此,针对一个接口模块的流程结束。
上述流程中包含有对CPU模块和风扇模块的节电控制,如果不考虑对CPU模块和风扇模块的节电控制,则:
在步骤708之后可以跳过步骤709直接执行步骤711;
在步骤711只需控制数通设备中所有上行接口对应的接口模块断电;
在步骤720中无需判断CPU状态、而仅判断上行接口所对应的接口模块是否已断电,并在判断结果为“是”时执行步骤722、且执行步骤722时只需控制上行接口所对应的接口模块上电并进入工作状态,而在判断结果为“否”时可执行步骤733。
另需要说明的是,上述流程仅仅是基于本实施例中基本的节电策略下的一种可选的具体实现方式,实际应用中,本领域技术人员可基于上述流程进行任意调整,本文中对于可能的调整后的其他具体实现方式的流程不再一一予以赘述。
基于本实施例中的数通设备及其节电控制装置和方法,除了能够提高数通设备的节电效果之外,还能够实现网络级的节电,下面举一实例对网络级的节电予以说明。
参见图8:
交换机1的接口0~2配置为下行接口、并分别连接PC机,接口3配置为上行接口连接路由器;
交换机2的接口0~2配置为下行接口、并分别连接PC机,接口3配置为上行接口连接路由器;
路由器的接口0配置为下行接口、并连接交换机1配置为上行接口的接口3,路由器的接口1和2配置为下行接口、并分别连接PC机,路由器的接口3配置为下行接口、并连接交换机2配置为上行接口的接口3,路由器的接口4和5配置为上行接口并与上级设备(图8中未示出)相连。
基于上述配置方式:
当交换机1配置为下行接口的接口0~2、以及交换机2配置为下行接口的接口0~2均持续Down状态后,交换机1和交换机2中对应接口0~2的接口模块均会进入例如断电等节电状态,且交换机1和交换机2中对应配置为上行接口的接口3的接口模块也会进入例如断电等节电状态、使得交换机1和交换机2中配置为上行接口的接口3被强置为Down状态,从而使得路由器配置为下行接口的接口0和3也变为Down状态,进而使得路由器中对应接口0和3的接口模块可以进入例如断电等节电状态;
尔后,当路由器配置为下行接口的接口1和2持续Down状态后,路由器中对应接口1和2接口模块也可以进入例如断电等节电状态,从而使得路由器中配置为上行接口的接口4和5所对应的接口模块也进入例如断电等节电状态,进而使得上级设备(图8中未示出)的相应下行接口变为Down状态;
如此向上级设备的逐级节电,即可实现网络级节电。
以上所述仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内,所作的任何修改、等同替换以及改进等,均应包含在本发明的保护范围之内。
Claims (30)
1.一种数通设备,其特征在于,包括:
若干接口模块,每个接口模块分别通过对应的物理层模块连接该接口模块所对应的若干上行接口和/或若干下行接口;
CPU模块,该CPU模块中的CPU芯片通过总线连接所有接口模块;
以及,逻辑芯片,其通过对各物理层模块的自动检测获取各下行接口的状态;当任意接口模块所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块进入节电状态;当数通设备的所有下行接口均持续Down状态后,控制上行接口所对应的接口模块进入节电状态、使上行接口被强置为Down状态;当任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入节电状态的接口模块进入工作状态,并控制上行接口所对应的已进入节电状态的接口模块进入工作状态;
其中,所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和/或断电,上行接口对应的接口模块的节电状态包括休眠模式和/或断电。
2.如权利要求1所述的数通设备,其特征在于,逻辑芯片进一步在数通设备的所有下行接口均持续Down状态后,控制CPU模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的CPU模块进入工作状态;
其中,CPU模块的节电状态包括休眠模式和/或断电。
3.如权利要求2所述的数通设备,其特征在于,该数通设备进一步包括:可对CPU模块中CPU芯片散热的风扇模块;
且,逻辑芯片进一步在数通设备的所有下行接口均持续Down状态后,控制风扇模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的风扇模块进入工作状态;
其中,风扇模块的节电状态包括休眠模式和/或断电。
4.如权利要求1所述的数通设备,其特征在于,所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和断电,上行接口对应的接口模块的节电状态包括断电;
且,逻辑芯片在任意接口模块所对应的所有接口均为下行接口并持续Down状态后,先控制该接口模块进入休眠模式,待进入休眠模式的该接口模块所对应的所有下行接口仍均持续Down状态后再控制该接口模块断电;在数通设备的所有下行接口均持续Down状态、且所有对应接口均为下行接口的接口模块均持续断电后,控制上行接口所对应的接口模块断电、使上行接口被强置为Down状态;当数通设备中任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入休眠模式或已断电的接口模块进入工作状态,并控制上行接口所对应的已断电的接口模块进入工作状态。
5.如权利要求4所述的数通设备,其特征在于,逻辑芯片进一步在其内置寄存器中记录各接口模块所对应的所有下行接口和/或上行接口状态、以及各接口模块的状态,并可供CPU芯片通过数据总线获取。
6.如权利要求5所述的数通设备,其特征在于,
逻辑芯片进一步在检测到任意Up状态的下行接口变为Down状态时将内置寄存器中该下行接口的状态记录为Down;在检测到任意Down状态的下行接口变为Up状态时将内置寄存器中该下行接口的状态记录为Up,并在控制该下行接口所对应的接口模块进入工作状态的同时,将内置寄存器中该接口模块的状态记录为工作状态;
逻辑芯片进一步在任意接口模块的所有对应接口均为下行接口、且内置寄存器中所记录的该接口模块的所有对应下行接口均为Down状态时,对该接口模块所有下行接口的Down状态计时;
逻辑芯片进一步在对所述任意接口模块所有下行接口的Down状态的计时到达时,从对应的物理层模块主动获取该接口模块的所有对应下行接口的状态,如果所获取的所有对应下行接口的状态均为Down状态,则在控制该接口模块进入休眠模式的同时将其内置寄存器中该接口模块的状态记录为休眠模式、并对该接口模块的休眠模式计时;
逻辑芯片进一步在对所述任意接口模块的休眠模式计时到达时,从对应的物理层模块主动获取该接口模块所对应的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在控制该接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
逻辑芯片进一步在所述任意接口模块断电后,读取内置寄存器中所有下行接口的状态、以及所有接口模块的状态;在所读取的所有下行接口均为Down状态、且所有接口均为下行接口的各接口模块的状态均为断电时,对数通设备的所有下行接口的Down状态计时;
逻辑芯片进一步在对数通设备的所有下行接口的Down状态计时到达时,从对应的物理层模块主动获取数通设备的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在控制上行接口所对应的接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
逻辑芯片进一步在有任意下行接口在上行接口所对应的接口模块断电后变为Up状态时,控制上行接口所对应的接口模块进入工作状态的同时,将前述寄存器中对应接口模块的状态记录为工作状态。
7.如权利要求4至6中任一项所述的数通设备,其特征在于,逻辑芯片在数通设备的所有下行接口均持续Down状态后,控制CPU模块进入休眠模式;逻辑芯片进一步在上行接口所对应的接口模块断电的同时或之后控制CPU模块断电;以及,进一步在任意Down状态的下行接口恢复Up状态后,控制已进入休眠模式或断电的CPU模块进入工作状态。
8.如权利要求7所述的数通设备,其特征在于,逻辑芯片进一步在上行接口所对应的接口模块断电后、执行所述控制CPU模块断电的操作之前,向CPU模块中的CPU芯片发送断电请求信号,待CPU芯片完成对数通设备当前配置的保存并回应允许断电的应答后再执行所述控制CPU模块断电的操作。
9.如权利要求7所述的数通设备,其特征在于,该数通设备进一步包括:可对CPU模块中CPU芯片散热的风扇模块;
且,逻辑芯片进一步在控制CPU模块进入休眠状态的同时控制风扇模块断电;并进一步在控制已进入休眠模式或断电的CPU模块进入工作状态的同时,控制已断电的风扇模块进入工作状态。
10.如权利要求1所述的数通设备,其特征在于,逻辑芯片进一步依据CPU模块中的CPU芯片所产生的使能信号触发。
11.一种数通设备的节电控制装置,其特征在于,该数通设备包括若干接口模块,每个接口模块分别通过对应的物理层模块连接该接口模块所对应的若干上行接口和/或若干下行接口;且,该节电控制装置包括:
监控控制单元,其通过对数通设备中各物理层模块的自动检测获取数通设备中各下行接口的状态;
节电控制单元,当数通设备中任意接口模块所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块进入节电状态;当数通设备的所有下行接口均持续Down状态后,控制数通设备中上行接口所对应的接口模块进入节电状态、使上行接口被强置为Down状态;当数通设备中任意Down状态的下行接口恢复Up状态后,控制数通设备中该下行接口所对应的已进入节电状态的接口模块进入工作状态,并控制数通设备中上行接口所对应的已进入节电状态的接口模块进入工作状态;
其中,所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和/或断电,上行接口对应的接口模块的节电状态包括休眠模式和/或断电。
12.如权利要求11所述的节电控制装置,其特征在于,节电控制单元进一步在数通设备的所有下行接口均持续Down状态后,控制数通设备中的CPU模块进入节电状态;并进一步在数通设备中任意Down状态的下行接口恢复Up状态后,控制数通设备中已进入节电状态的CPU模块进入工作状态;
其中,CPU模块的节电状态包括休眠模式和/或断电。
13.如权利要求12所述的节电控制装置,其特征在于,节电控制单元进一步在数通设备的所有下行接口均持续Down状态后,控制数通设备中可对CPU模块中CPU芯片散热的风扇模块进入节电状态;并进一步在数通设备中任意Down状态的下行接口恢复Up状态后,控制数通设备中已进入节电状态的风扇模块进入工作状态。
14.如权利要求11所述的节电控制装置,其特征在于,所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和断电,上行接口对应的接口模块的节电状态包括断电;
且,节电控制单元在任意接口模块所对应的所有接口均为下行接口并持续Down状态后,先控制该接口模块进入休眠模式,待进入休眠模式的该接口模块所对应的所有下行接口仍均持续Down状态后再控制该接口模块断电;在数通设备的所有下行接口均持续Down状态、且所有对应接口均为下行接口的接口模块均持续断电后,控制上行接口所对应的接口模块断电、使上行接口被强置为Down状态;当数通设备中任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入休眠模式或已断电的接口模块进入工作状态,并控制上行接口所对应的已断电的接口模块进入工作状态。
15.如权利要求14所述的节电控制装置,其特征在于,节电控制装置中进一步包括一内置寄存器,其中记录各接口模块所对应的所有下行接口和/或上行接口的状态、以及各接口模块的状态,并可供数通设备CPU模块中的CPU芯片通过数据总线获取。
16.如权利要求15所述的节电控制装置,其特征在于,节电控制装置中进一步包括计时单元;
监控控制单元进一步Up状态的下行接口变为Down状态时将内置寄存器中该下行接口的状态记录为Down;在检测到任意Down状态的下行接口变为Up状态时将内置寄存器中该下行接口的状态记录为Up,并在控制该下行接口所对应的接口模块进入工作状态的同时,将内置寄存器中该接口模块的状态记录为工作状态;
监控控制单元进一步在任意接口模块的所有对应接口均为下行接口、且内置寄存器中所记录的该接口模块的所有对应下行接口均为Down状态时,利用计时单元对该接口模块所有下行接口的Down状态计时;
监控控制单元进一步在对所述任意接口模块所有下行接口的Down状态的计时到达时,从对应的物理层模块主动获取该接口模块的所有对应下行接口的状态,如果所获取的所有对应下行接口的状态均为Down状态,则在节电控制单元控制该接口模块进入休眠模式的同时将其内置寄存器中该接口模块的状态记录为休眠模式、并利用计时单元对该接口模块的休眠模式计时;
监控控制单元进一步在对所述任意接口模块的休眠模式计时到达时,从对应的物理层模块主动获取该接口模块所对应的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在节电控制单元控制该接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
监控控制单元进一步在所述任意接口模块断电后,读取内置寄存器中所有下行接口的状态、以及所有接口模块的状态;在所读取的所有下行接口均为Down状态、且所有接口均为下行接口的各接口模块的状态均为断电时,利用计时单元对数通设备的所有下行接口的Down状态计时;
监控控制单元进一步在对数通设备的所有下行接口的Down状态计时到达时,从对应的物理层模块主动获取数通设备的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在节电控制单元控制上行接口所对应的接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
监控控制单元进一步在有任意下行接口在上行接口所对应的接口模块断电后变为Up状态时,控制上行接口所对应的接口模块进入工作状态的同时,将前述寄存器中对应接口模块的状态记录为工作状态。
17.如权利要求14至16中任一项所述的节电控制装置,其特征在于,节电控制单元在数通设备的所有下行接口均持续Down状态后,控制CPU模块进入休眠模式;节电控制单元进一步在上行接口所对应的接口模块断电的同时或之后控制CPU模块断电;以及,进一步在任意Down状态的下行接口恢复Up状态后,控制已进入休眠模式或断电的CPU模块进入工作状态。
18.如权利要求17所述的节电控制装置,其特征在于,监控控制单元进一步在上行接口所对应的接口模块断电后、触发节电控制单元执行所述控制CPU模块断电的操作之前,向CPU模块中的CPU芯片发送断电请求信号,待CPU芯片完成对数通设备当前配置的保存并回应允许断电的应答后再触发节电控制单元执行所述控制CPU模块断电的操作。
19.如权利要求17所述的节电控制装置,其特征在于,节电控制单元进一步在控制数通设备中的CPU模块进入休眠状态的同时,控制数通设备中可对CPU模块中的CPU芯片散热的风扇模块断电;并进一步在控制已进入休眠模式或断电的CPU模块进入工作状态的同时,控制已断电的风扇模块进入工作状态。
20.如权利要求11所述的节电控制装置,其特征在于,监控控制单元进一步依据CPU模块中的CPU芯片所产生的使能信号触发。
21.一种数通设备的节电控制方法,其特征在于,所述的数通设备包括若干接口模块,每个接口模块分别通过对应的物理层模块连接该接口模块所对应的若干上行接口和/或若干下行接口;且,该节电控制方法包括:
通过对各物理层模块的自动检测获取各下行接口的状态;
当任意接口模块所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块进入节电状态;
当数通设备的所有下行接口均持续Down状态后,控制上行接口所对应的接口模块进入节电状态、使上行接口被强置为Down状态;
当任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入节电状态的接口模块进入工作状态,并控制上行接口所对应的已进入节电状态的接口模块进入工作状态;
其中,所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和/或断电,上行接口对应的接口模块的节电状态包括休眠模式和/或断电。
22.如权利要求21所述的节电控制方法,其特征在于,该节电控制方法进一步在数通设备的所有下行接口均持续Down状态后、和/或上行接口所对应的接口模块进入节电状态后,控制CPU模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的CPU模块进入工作状态;
其中,CPU模块的节电状态包括休眠模式和/或断电。
23.如权利要求22所述的节电控制方法,其特征在于,该节电控制方法进一步包括:在数通设备的所有下行接口均持续Down状态后,控制数通设备中可对CPU模块中的CPU芯片降温的风扇模块进入节电状态;并进一步在任意Down状态的下行接口恢复Up状态后,控制已进入节电状态的风扇模块进入工作状态。
24.如权利要求21所述的节电控制方法,其特征在于,所有对应接口均为下行接口的接口模块的节电状态包括休眠模式和断电,上行接口对应的接口模块的节电状态包括断电;
当任意接口模块所对应的所有接口均为下行接口并持续Down状态后,控制该接口模块进入节电状态包括:在任意接口模块所对应的所有接口均为下行接口并持续Down状态后,先控制该接口模块进入休眠模式,待进入休眠模式的该接口模块所对应的所有下行接口仍均持续Down状态后再控制该接口模块断电;
当数通设备的所有下行接口均持续Down状态后,控制上行接口所对应的接口模块进入节电状态、使上行接口被强置为Down状态包括:在数通设备的所有下行接口均持续Down状态、且所有对应接口均为下行接口的接口模块均持续断电后,控制上行接口所对应的接口模块断电、使上行接口被强置为Down状态;
当数通设备中任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入节电状态的接口模块进入工作状态,并控制上行接口所对应的已进入节电状态的接口模块进入工作状态包括:在任意Down状态的下行接口恢复Up状态后,控制该下行接口所对应的已进入休眠模式或已断电的接口模块进入工作状态,并控制上行接口所对应的已断电的接口模块进入工作状态。
25.如权利要求24所述的节电控制方法,其特征在于,该节电控制方法进一步在一寄存器中记录各接口模块所对应的所有接口状态、以及各接口模块的状态,并可供数通设备CPU模块中的CPU芯片通过数据总线获取。
26.如权利要求25所述的节电控制方法,其特征在于,
该节电控制方法进一步在检测到任意Up状态的下行接口变为Down状态时将内置寄存器中该下行接口的状态记录为Down;在检测到任意Down状态的下行接口变为Up状态时将内置寄存器中该下行接口的状态记录为Up,并在控制该下行接口所对应的接口模块进入工作状态的同时,将内置寄存器中该接口模块的状态记录为工作状态;
该节电控制方法进一步在任意接口模块的所有对应接口均为下行接口、且内置寄存器中所记录的该接口模块的所有对应下行接口均为Down状态时,对该接口模块所有下行接口的Down状态计时;
该节电控制方法进一步在对所述任意接口模块所有下行接口的Down状态的计时到达时,从对应的物理层模块主动获取该接口模块的所有对应下行接口的状态,如果所获取的所有对应下行接口的状态均为Down状态,则在控制该接口模块进入休眠模式的同时将其内置寄存器中该接口模块的状态记录为休眠模式、并对该接口模块的休眠模式计时;
该节电控制方法进一步在对所述任意接口模块的休眠模式计时到达时,从对应的物理层模块主动获取该接口模块所对应的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在控制该接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
该节电控制方法进一步在所述任意接口模块断电后,读取内置寄存器中所有下行接口的状态、以及所有接口模块的状态;在所读取的所有下行接口均为Down状态、且所有接口均为下行接口的各接口模块的状态均为断电时,对数通设备的所有下行接口的Down状态计时;
该节电控制方法进一步在对数通设备的所有下行接口的Down状态计时到达时,从对应的物理层模块主动获取数通设备的所有下行接口的状态,如果所获取的所有下行接口的状态仍为Down状态,则在控制上行接口所对应的接口模块断电的同时将内置寄存器中该接口模块的状态记录为断电;
该节电控制方法进一步在有任意下行接口在上行接口所对应的接口模块断电后变为Up状态时,控制上行接口所对应的接口模块进入工作状态的同时,将前述寄存器中对应接口模块的状态记录为工作状态。
27.如权利要求24至26中任一项所述的节电控制方法,其特征在于,该节电控制方法在数通设备的所有下行接口均持续Down状态后,控制CPU模块进入休眠模式;该节电控制方法进一步在上行接口所对应的接口模块断电的同时或之后控制CPU模块断电;以及,进一步在任意Down状态的下行接口恢复Up状态后,控制已进入休眠模式或断电的CPU模块进入工作状态。
28.如权利要求27所述的节电控制方法,其特征在于,该节电控制方法进一步在上行接口所对应的接口模块断电后、执行所述控制CPU模块断电的操作之前,向CPU模块中的CPU芯片发送断电请求信号,待CPU芯片完成对数通设备当前配置的保存并回应允许断电的应答后再执行所述控制CPU模块断电的操作。
29.如权利要求27所述的节电控制方法,其特征在于,该节电控制方法在控制CPU模块进入休眠状态的同时,进一步控制数通设备中可对CPU模块中的CPU芯片降温的风扇模块断电;并进一步在控制已进入休眠模式或断电的CPU模块进入工作状态的同时,控制已断电的风扇模块进入工作状态。
30.如权利要求21所述的节电控制方法,其特征在于,该节电控制方法进一步依据CPU模块中的CPU芯片所产生的使能信号触发各物理层模块的自动检测。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201010238621 CN102339122B (zh) | 2010-07-23 | 2010-07-23 | 可实现节电的数通设备及其节电控制装置和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201010238621 CN102339122B (zh) | 2010-07-23 | 2010-07-23 | 可实现节电的数通设备及其节电控制装置和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102339122A CN102339122A (zh) | 2012-02-01 |
CN102339122B true CN102339122B (zh) | 2013-03-27 |
Family
ID=45514890
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201010238621 Expired - Fee Related CN102339122B (zh) | 2010-07-23 | 2010-07-23 | 可实现节电的数通设备及其节电控制装置和方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102339122B (zh) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102571367B (zh) * | 2012-02-06 | 2014-07-02 | 北京星网锐捷网络技术有限公司 | 网络设备的节能方法、装置及设备 |
CN104052665B (zh) * | 2014-06-03 | 2019-03-15 | 新华三技术有限公司 | 一种流量转发路径的确定方法和设备 |
CN105429904A (zh) * | 2015-12-22 | 2016-03-23 | 宋志新 | 一种具有休眠模式的网络交换机及其控制方法 |
CN105611409B (zh) * | 2016-01-04 | 2019-12-27 | 京东方科技集团股份有限公司 | 一种广告机控制系统及其控制方法和广告机 |
CN105790959A (zh) * | 2016-02-22 | 2016-07-20 | 上海斐讯数据通信技术有限公司 | 一种交换机的节电检测方法及系统 |
CN105871559A (zh) * | 2016-05-24 | 2016-08-17 | 上海斐讯数据通信技术有限公司 | 交换机供电控制方法及控制装置 |
CN106209692A (zh) * | 2016-08-31 | 2016-12-07 | 国家电网公司 | 降低智能电网变电站内工业控制网络交换机失效率的方法 |
CN108055139B (zh) * | 2017-12-05 | 2020-10-09 | 安徽皖通邮电股份有限公司 | 一种降低闲置状态下通讯设备端口功耗方法 |
CN108446010A (zh) * | 2018-03-30 | 2018-08-24 | 联想(北京)有限公司 | 信息处理方法及电子设备 |
CN111752362B (zh) * | 2019-03-29 | 2022-08-19 | 北京小米移动软件有限公司 | 防止接口被腐蚀的方法、装置及存储介质 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101494602A (zh) * | 2009-02-18 | 2009-07-29 | 杭州华三通信技术有限公司 | 一种通信设备的节能方法和装置 |
CN101727418A (zh) * | 2008-10-14 | 2010-06-09 | 安国国际科技股份有限公司 | 一种具省电功能的桥接装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3763903B2 (ja) * | 1996-10-29 | 2006-04-05 | 株式会社日立製作所 | 情報処理装置 |
-
2010
- 2010-07-23 CN CN 201010238621 patent/CN102339122B/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101727418A (zh) * | 2008-10-14 | 2010-06-09 | 安国国际科技股份有限公司 | 一种具省电功能的桥接装置 |
CN101494602A (zh) * | 2009-02-18 | 2009-07-29 | 杭州华三通信技术有限公司 | 一种通信设备的节能方法和装置 |
Also Published As
Publication number | Publication date |
---|---|
CN102339122A (zh) | 2012-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102339122B (zh) | 可实现节电的数通设备及其节电控制装置和方法 | |
US8977876B2 (en) | Method and apparatus for implementing low power consumption for data switching device, and data switching device thereof | |
CN100405260C (zh) | 减少在联网电池供电设备中的空载功率开销 | |
KR101259221B1 (ko) | 시스템 정보 블록 스케줄링에 기초한 슬립 최적화 | |
CN102577233B (zh) | 用于网络交换机的深度休眠模式管理 | |
CN101087220A (zh) | 无线传感器网络mac层监听休眠方法 | |
CN105763338A (zh) | 链路唤醒 | |
CN101159649B (zh) | 一种pci快速总线系统及其能量管理方法 | |
CN103402176A (zh) | 动态调整定位周期的方法及装置 | |
CN102869077A (zh) | 基于ZigBee协议的无线传感网络的数据采集传输方法 | |
CN102231780B (zh) | 移动终端和控制方法 | |
CN101193016A (zh) | 一种无线网状网络介质访问控制层节能方法 | |
CN102695257A (zh) | 终端和终端功耗优化方法 | |
CN101064650A (zh) | 用以控制无线装置的方法及无线装置 | |
CN102970149A (zh) | 具有低功耗激活空闲传输模式的能效以太网 | |
TW201324175A (zh) | 具有省電管理功能之通用序列匯流排裝置以及省電管理方法 | |
CN105955444A (zh) | 对齐唤醒方法及装置 | |
CN102457851B (zh) | 低耗电网络装置与其通讯方法 | |
CN101145829A (zh) | 休眠与唤醒的同步方法、接入终端及接入网 | |
CN107484232A (zh) | 消息发送方法、系统、网络设备和可读存储介质 | |
CN102026344B (zh) | 一种动态管理电源的方法和移动终端 | |
CN103973466B (zh) | 一种唤醒休眠链路的方法及装置 | |
CN102402272A (zh) | 具有网络连接功能的电子装置及应用于该电子装置的方法 | |
CN101478487A (zh) | 以太网交换设备工作速率的控制方法及装置 | |
CN101163305B (zh) | 一种节电方法及节电的移动终端 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: 310052 Binjiang District Changhe Road, Zhejiang, China, No. 466, No. Patentee after: Xinhua three Technology Co., Ltd. Address before: 310053 Hangzhou hi tech Industrial Development Zone, Zhejiang province science and Technology Industrial Park, No. 310 and No. six road, HUAWEI, Hangzhou production base Patentee before: Huasan Communication Technology Co., Ltd. |
|
CP03 | Change of name, title or address | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130327 Termination date: 20200723 |
|
CF01 | Termination of patent right due to non-payment of annual fee |