CN102306480A - 镜像比自选的led显示屏恒流驱动电路 - Google Patents

镜像比自选的led显示屏恒流驱动电路 Download PDF

Info

Publication number
CN102306480A
CN102306480A CN201110301641A CN201110301641A CN102306480A CN 102306480 A CN102306480 A CN 102306480A CN 201110301641 A CN201110301641 A CN 201110301641A CN 201110301641 A CN201110301641 A CN 201110301641A CN 102306480 A CN102306480 A CN 102306480A
Authority
CN
China
Prior art keywords
circuit
current mirror
current
display frame
data processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201110301641A
Other languages
English (en)
Other versions
CN102306480B (zh
Inventor
王晓蕾
茅俊虎
郑皓
蒋飞飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HEFEI GONGDA XIANXING MICROELECTRONIC TECHNOLOGY Co Ltd
Hefei University of Technology
Original Assignee
HEFEI GONGDA XIANXING MICROELECTRONIC TECHNOLOGY Co Ltd
Hefei University of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HEFEI GONGDA XIANXING MICROELECTRONIC TECHNOLOGY Co Ltd, Hefei University of Technology filed Critical HEFEI GONGDA XIANXING MICROELECTRONIC TECHNOLOGY Co Ltd
Priority to CN2011103016417A priority Critical patent/CN102306480B/zh
Publication of CN102306480A publication Critical patent/CN102306480A/zh
Application granted granted Critical
Publication of CN102306480B publication Critical patent/CN102306480B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种镜像比自选的LED显示屏恒流驱动电路,包括基准电压源电路、恒流调节电路、电压采样电路、电流镜像比自调电路、电流镜电路及显示帧数据处理电路。基准电压源电路包括七级环路振荡器和带隙基准电路;恒流调节电路包括比较器、电流偏置管和外置接地电阻;电压采样电路包括差分比较器和逻辑处理电路;电流镜像比自调电路包括多个逻辑和时序电路;电流镜电路包括多个电流镜像管;显示帧数据处理电路包括多个显示帧数据处理单元;电路的输出驱动通道端口设置有13V耐压电路,包括两个NMOS管。本发明的驱动电路,具有可增多LED显示屏灰度层次和加大亮度对比度、以较低成本解决输出驱动通道端口的耐压问题等优点。

Description

镜像比自选的LED显示屏恒流驱动电路
技术领域
本发明涉及一种驱动电路,尤其是一种镜像比自选的LED显示屏恒流驱动电路。
背景技术
发光二极管是一种电流控制器件,具有亮度高、体积小、功耗低、单色性好、响应速度快、使用寿命长等优点。由发光二极管阵列构成大、中、小型LED显示屏,可以用来显示文字、图形、图像、动画、行情、视频等各种各样的信息,而由红色、绿色和蓝色三基色的发光二极管组成的全彩色LED显示屏,更是能显示细腻的彩色图像。在全彩LED显示屏中,为了提高显示屏的显示质量,使之适应白天、夜晚、阴天、晴朗等各种光线环境,以及大山、楼宇、天空等不同显示背景,人们需要建立不同的亮度和灰度对应关系,使观看者获得适合人眼特性的最佳图像灰度层次和亮度对比关系。
现有技术一般采用扫描控制的方式,建立不同的图像灰度层次和亮度对比关系。这种控控制技术的原理是在扫描周期内对发光二极管的亮度进行时间量化,分为M个时间亮度单元,在扫描周期内亮N(N≤M)次;当时间亮度单元的扫描频率大于人眼可分辨频率时,就能得到个发光二极管亮度的显示效果,再将三种颜色的
Figure BDA0000095766170000013
Figure BDA0000095766170000014
进行调制,从而得到一个图像灰度层次和亮度对比关系的系统。这里的M的值越大,能够实现的灰度层次就越多,亮度对比度就越大,可显示的信息就越丰富,图像也就越细腻。但由于发光二极管的亮度是由驱动它的电流大小决定的,所以M的取值会受到驱动电流恒流精度以及不同电流驱动通道之间电流一致性的制约,因而很难建立十分精确的更多灰度层次和亮度对比关系的系统,进而影响整个全彩LED显示屏的显示质量。
另外,为了提高LED显示屏的整体亮度,适应光线较强的环境,部分LED显示屏在设计生产时,会将几个LED串在一起增加亮度,但这样的方案会增大整个系统的供电电压,同时也要求LED驱动电路的输出驱动通道端口具有耐压能力可提升的特性。为使得LED驱动电路的输出驱动通道端口具有耐压能力可提升的特性,主要的解决的方式是改用更高耐压的加工工艺或是每个数据输出端口通过一个耐压驱动管去驱动LED串,但这两种方案都会增加整个系统的成本。
发明内容
本发明是为避免上述已有技术中存在的不足之处,提供一种镜像比自选的LED显示屏恒流驱动电路,以增多LED显示屏灰度层次和加大亮度对比度,并解决LED驱动电路的输出驱动通道端口的耐压问题。
本发明为解决技术问题采用以下技术方案。
镜像比自选的LED显示屏恒流驱动电路,其结构特点是,包括基准电压源电路、恒流调节电路、电压采样电路、电流镜像比自调电路、镜像比可调的第一级电流镜、镜像比可调的第二级电流镜组及显示帧数据处理电路;所述基准电压源电路分别与恒流调节电路和电压采样电路相连接,用于产生基准电压U0,并将基准电压U0分别输入至恒流调节电路和电压采样电路;所述恒流调节电路与第一级电流镜相连接,用于依据所述基准电压源电路产生的基准电压U0,产生一个恒定电流I0,并将恒定电流I0传输至第一级电流镜;第一级电流镜分别与第二级电流镜组和电压采样电路相连接,并将恒定电流I0镜像以后获得的电流I1分别传输给第二级电流镜组,同时将电压信号
Figure BDA0000095766170000021
输出至电压采样电路;所述电压采样电路与电流镜像比自调电路相连接,用于根据基准电压U0和电压信号
Figure BDA0000095766170000022
得到a26和a32两个信号,并将信号a26和a32输入电流镜像比自调电路;所述电流镜像比自调电路分别与第一级电流镜和第二级电流镜组相连接,根据电压采样电路的输出的信号a26和a32,获得电流镜像比控制信号d08和d09并输出至第一级电流镜,获得电流镜像比控制信号a27和a31并输出至第二级电流镜组;第一级电流镜,根据电流镜像比自调电路的输出控制信号d08和d09,调整不同的电流镜像管导通方式,实现镜像比的调整;第二级电流镜组,根据电流镜像比自调电路的输出控制信号a27和a31,调整不同的电流镜像管导通方式,实现镜像比的调整;所述显示帧数据处理电路,包括多个显示帧数据处理单元;所述显示帧数据处理单元的输出端分别连接至第二级电流镜组的输入端;输出驱动通道端口设置有耐压电路,所述耐压电路包括两个NMOS管:M1和M2;其中,M1的源端和M2的漏端链接在一起,M2的源端接地,M1的漏端接数据输出压焊点。
本发明的镜像比自选的LED显示屏恒流驱动电路的结构特点也在于:
所述基准电压源电路包括七级环路振荡器和带隙基准电路;其中,所述的七级环路振荡器产生一组互为反向振荡信号作为带隙基准电路的启动信号;所述带隙基准电路用于产生的基准电压U0,分别输入到恒流调节电路和电压采样电路。
所述恒流调节电路包括一个比较器、一个电流偏置管和一个外置接地电阻,通过调节外置接地电阻的大小调节恒定电流I0;其中,所述比较器的一个输入端接基准电压源电路提供的基准电压U0;所述比较器另一个输入端与外置接地电阻的非接地端及电流偏置管的源端三者连接在一起;所述比较器的输出端接电流偏置管的栅端,电流偏置管的漏端作为恒定电流I0的输出端。
所述电压采样电路包括两个差分比较器和一个逻辑处理电路;两个差分比较器的一个输入端均接从第一级电流镜输出的电压信号
Figure BDA0000095766170000031
两个差分比较器的另一个输入端分别接基准电压源电路输出的基准电压U0和电源电压分压得到的电压,两个差分比较器的输出端的信号经过逻辑处理电路处理,得到a26和a32两个信号,输入电流镜像比自调电路。
所述电流镜像比自调电路包括多个逻辑和时序电路,根据电压采样电路的采样结果信号a26和a32,自动选择对应状态的电流镜像比控制信号输出,即输出电流镜像比控制信号d08和d09到第一级电流镜,同时输出电流镜像比控制信号a27和a31到第二级电流镜组。
所述第一级电流镜包括多个电流镜像管,根据电流镜像比自调电路的输出控制信号d08和d09,调整不同的电流镜像管导通方式,实现1∶1、1∶2和1∶4三种镜像比的调整;所述第二级镜像比可调的电流镜电路包括多个电流镜像管,根据电流镜像比自调电路的输出控制信号a27和a31,调整不同的电流镜像管导通方式,实现1∶15、1∶7.5和1∶3.75三种镜像比的调整;所述第一级电流镜的镜像比:1∶1、1∶2和1∶4,与第二级电流镜像电路的镜像比1∶15、1∶7.5和1∶3.75是一一对应关系,即可合成为:1∶1∶15;1∶2∶7.5;1∶4∶3.75三种镜像比。
所述显示帧数据处理电路包括多个显示帧数据处理单元;每个显示帧数据处理单元包括一个1位数据寄存器、一个1位数据锁存器和一个二输入与非门组成;所述1位数据锁存器D端接1位数据寄存器Q端,1位数据锁存器Q端接二输入与非门的一个输入端;所述所有显示帧数据处理单元中的二输入与非门另一输入端设置统一的数据输出开关信号,每个二输入与非门的输出端对应第二级电流镜组的输入端;所述第一个显示帧数据处理单元中的1位数据寄存器D端输入显示帧数据串,最后一个显示帧数据处理单元中的1位数据寄存器Q端通过电路输出到芯片引脚,其余显示帧数据处理单元中的1位数据寄存器D端接上一个显示帧数据处理单元中的1位数据寄存器Q端,显示帧数据处理单元中的1位数据寄存器Q端接下一个显示帧数据处理单元中的1位数据寄存器D端;所述所有显示帧数据处理单元中的1位数据寄存器的时钟信号相同;所述所有显示帧数据处理单元中的1位数据锁存器的时钟信号相同;所述所有显示帧数据处理单元中的1位数据寄存器和1位数据锁存器清零信号相同。
与已有技术相比,本发明有益效果体现在:
(1)应用运算放大电路构成的恒流调节电路,使恒流调节电路输出的电流只与基准电压和定值调流电阻相关,再利用带隙基准电压技术,提高了芯片的恒流精度;
(2)根据第一级电流镜输出偏置管的电压采样结果,选择合适的电流镜像比,避免第二级电流镜的原始电流过大或是过小,保证了第二级电流镜的镜像精度,;
(3)芯片共用了第一级镜像比可调的电流镜电路,在提高芯片性能的同时,减少了芯片中重复单元的面积,有效的降低了芯片成本、工作功耗以及不同输出驱动通道之间的电流误差;
(4)芯片的输出驱动通道端口设置耐压电路,在串行LED提高显示屏亮度的方案中,可以直接驱动LED串,不会增加整个系统的成本。
本发明的LED显示屏恒流驱动电路,能够提高现有LED显示屏芯片的驱动电流恒流精度和减小不同电流驱动通道之间的电流误差,增多LED显示屏灰度层次和加大亮度对比度,从而实现提升LED显示屏显示质量的目的,并以较低成本解决输出驱动通道端口的耐压问题。
附图说明
图1是本发明一实施实例中整体电路框图。
图2是本发明一实施实例中恒流调节电路。
图3是本发明一实施实例中第一级电流镜。
图4是本发明一实施实例中第二级电流镜组中的单个电流镜电路。
图5是本发明一实施实例中显示帧数据处理电路。
图6是本发明一实施实例中13V耐压电路。
以下通过具体实施方式,并结合附图对本发明作进一步说明。
具体实施方式
参见图1~图6,镜像比自选的LED显示屏恒流驱动电路,包括基准电压源电路、恒流调节电路、电压采样电路、电流镜像比自调电路、镜像比可调的第一级电流镜、镜像比可调的第二级电流镜组及显示帧数据处理电路;所述基准电压源电路分别与恒流调节电路和电压采样电路相连接,用于产生基准电压U0,并将基准电压U0分别输入至恒流调节电路和电压采样电路;所述恒流调节电路与第一级电流镜相连接,用于依据所述基准电压源电路产生的基准电压U0,产生一个恒定电流I0,并将恒定电流I0传输至第一级电流镜;第一级电流镜分别与第二级电流镜组和电压采样电路相连接,并将恒定电流I0镜像以后获得的电流I1分别传输给第二级电流镜组,同时将电压信号
Figure BDA0000095766170000041
输出至电压采样电路;所述电压采样电路与电流镜像比自调电路相连接,用于根据基准电压U0和电压信号得到a26和a32两个信号,并将信号a26和a32输入电流镜像比自调电路;所述电流镜像比自调电路分别与第一级电流镜和第二级电流镜组相连接,根据电压采样电路的输出的信号a26和a32,获得电流镜像比控制信号d08和d09并输出至第一级电流镜,获得电流镜像比控制信号a27和a31并输出至第二级电流镜组;第一级电流镜,根据电流镜像比自调电路的输出控制信号d08和d09,调整不同的电流镜像管导通方式,实现镜像比的调整;第二级电流镜组,根据电流镜像比自调电路的输出控制信号a27和a31,调整不同的电流镜像管导通方式,实现镜像比的调整;所述显示帧数据处理电路,包括多个显示帧数据处理单元;所述显示帧数据处理单元的输出端分别连接至第二级电流镜组的输入端;输出驱动通道端口设置有耐压电路,所述耐压电路包括两个NMOS管:M1和M2;其中,M1的源端和M2的漏端链接在一起,M2的源端接地,M1的漏端接数据输出压焊点。
所述基准电压源电路包括七级环路振荡器和带隙基准电路;其中,所述的七级环路振荡器产生一组互为反向振荡信号作为带隙基准电路的启动信号;所述带隙基准电路用于产生的基准电压U0,分别输入到恒流调节电路和电压采样电路。
所述恒流调节电路包括一个比较器、一个电流偏置管和一个外置接地电阻,通过调节外置接地电阻的大小调节恒定电流I0;其中,所述比较器的一个输入端接基准电压源电路提供的基准电压U0;所述比较器另一个输入端与外置接地电阻的非接地端及电流偏置管的源端三者连接在一起;所述比较器的输出端接电流偏置管的栅端,电流偏置管的漏端作为恒定电流I0的输出端。
所述电压采样电路包括两个差分比较器和一个逻辑处理电路;两个差分比较器的一个输入端均接从第一级电流镜输出的电压信号
Figure BDA0000095766170000051
两个差分比较器的另一个输入端分别接基准电压源电路输出的基准电压U0和电源电压分压得到的电压,两个差分比较器的输出端的信号经过逻辑处理电路处理,得到a26和a32两个信号,输入电流镜像比自调电路。
所述电流镜像比自调电路包括多个逻辑和时序电路,根据电压采样电路的采样结果信号a26和a32,自动选择对应状态的电流镜像比控制信号输出,即输出电流镜像比控制信号d08和d09到第一级电流镜,同时输出电流镜像比控制信号a27和a31到第二级电流镜组。
所述第一级电流镜包括多个电流镜像管,根据电流镜像比自调电路的输出控制信号d08和d09,调整不同的电流镜像管导通方式,实现1∶1、1∶2和1∶4三种镜像比的调整;所述第二级镜像比可调的电流镜电路包括多个电流镜像管,根据电流镜像比自调电路的输出控制信号a27和a31,调整不同的电流镜像管导通方式,实现1∶15、1∶7.5和1∶3.75三种镜像比的调整;所述第一级电流镜的镜像比:1∶1、1∶2和1∶4,与第二级电流镜像电路的镜像比1∶15、1∶7.5和1∶3.75是一一对应关系,即可合成为:1∶1∶15;1∶2∶7.5;1∶4∶3.75三种镜像比。
所述显示帧数据处理电路包括多个显示帧数据处理单元;每个显示帧数据处理单元包括一个1位数据寄存器、一个1位数据锁存器和一个二输入与非门组成;所述1位数据锁存器D端接1位数据寄存器Q端,1位数据锁存器Q端接二输入与非门的一个输入端;所述所有显示帧数据处理单元中的二输入与非门另一输入端设置统一的数据输出开关信号,每个二输入与非门的输出端对应第二级电流镜组的输入端;所述第一个显示帧数据处理单元中的1位数据寄存器D端输入显示帧数据串,最后一个显示帧数据处理单元中的1位数据寄存器Q端通过电路输出到芯片引脚,其余显示帧数据处理单元中的1位数据寄存器D端接上一个显示帧数据处理单元中的1位数据寄存器Q端,显示帧数据处理单元中的1位数据寄存器Q端接下一个显示帧数据处理单元中的1位数据寄存器D端;所述所有显示帧数据处理单元中的1位数据寄存器的时钟信号相同;所述所有显示帧数据处理单元中的1位数据锁存器的时钟信号相同;所述所有显示帧数据处理单元中的1位数据寄存器和1位数据锁存器清零信号相同。
图1中,箭头方向为信号的流向,基准电压源电路输出基准电压U0到恒流调节电路和电压采样电路;恒流调节电路根据基准电压U0和外置设定电阻Re xt的大小,输出初级镜像电流I0;电压采样电路根据基准电压U0和第一级电流镜的电流偏置管栅端采样得到的电压
Figure BDA0000095766170000061
输出采样结果信号a26和a32;电流镜像比自调电路根据采样结果信号a26和a32,输出电流镜像比设置信号d08和d09到第一级电流镜,输出电流镜像比设置信号a27和a31到第二级电流镜组;第一级电流镜按电流镜像比设置信号d08和d09设置的镜像比和初级镜像电流I0输出对应的次级镜像电流I1;显示帧数据处理电路将输入的显示帧数据串中的每一个位数据都对应一个显示帧数据处理单元,显示帧数据处理电路共输出16个位数据和一个显示帧数据级联数据,每一个位数据对应输入一个第二级电流镜组;每一个第二级电流镜按电流镜像比设置信号a27和a31设置的镜像比和次级镜像电流I1输出对应的驱动电流IOUT,每一个与之对应的位数据作为输出电流IOUT的开关信号;
基准电压源电路由一个七级环路振荡器和一个带隙基准电路构成,其中,所述的七级环路振荡器产生一组互为反向振荡信号作为带隙基准电路的启动信号,再由带隙基准电路产生U0到恒流调节电路和电压采样电路;
图2示出的是恒流调节电路,其中a25为偏置信号,差分对管M8和M5分别接基准电压U0和外置设定电阻Re xt的非接地端,通过比较电路的输出端对M1进行调节,将设定电阻Re xt的非接地端的电压钳到基准电压U0一样大小,则流经初级镜像电流I0对应的电流偏置管M12的电流大小为U0/Rext
电压采样电路包括两个差分比较器和一个逻辑处理电路,两个差分比较器的一个输入端均接从第一级电流镜的电流偏置管栅端采样得到的电压
Figure BDA0000095766170000071
两个差分比较器的另一个输入端分别接基准电压源电路输出的基准电压U0和电源电压分压得到的电压,两个差分比较器的输出端的信号经过逻辑处理电路处理,得到a26和a32两个信号,输入电流镜像比自调电路;
电流镜像比自调电路包括一系列的逻辑和时序电路,根据电压采样电路的采样结果信号a26和a32,自动选择对应状态的电流镜像比控制信号输出,即输出电流镜像比控制信号d08和d09到第一级镜像比可调的电流镜电路,d08和d09低电平工作时驱动电流与初级镜像电流I0大小相同;同时输出电流镜像比控制信号a27和a31到第二级镜像比可调的电流镜电路,a27和a31高电平工作时驱动电流与次级镜像电流I1大小相同;
图3示出的是第一级电流镜,图中a25为偏置信号,M14、M15和M16为电流镜像管,其中m=20(或10)表示有20(或10)个相同的电流镜像管并联,电路里两级间的电流镜像管的长和宽是对应相同的。图2中I0对应的电流偏置管M12的m参数为10,根据电流镜像原理,可得M14、M15和M16对应的电流镜像比分别为:1∶2;1∶1;1∶1,通过组合方式可以得到电流镜像比:1∶1;1∶2;1∶4。图3中,流经次级镜像电流I1对应的电流偏置管M18的电流大小为对应的镜像倍数与U0/Rext的乘积;
图4示出的是第二级电流镜组中的单个电流镜电路。图4中a25为偏置信号;D_OUT为显示帧数据处理电路输出的位数据信号;M21、M20和M19为电流镜像管,m参数分别为15;15;30,图3中的I1对应的电流偏置管M18的m参数为4,由于电路里两级间的电流镜像管的长和宽是对应相同,根据电流镜像原理,可得M21、M20和M19对应的电流镜像比分别为:1∶3.75;1∶3.75;1∶7.5,通过组合方式可以得到电流镜像比:1∶15;1∶7.5;1∶3.75。图4中,输出电流I_out的电流为两次电流镜像倍数乘积再乘上U0/Rext。由于电路设计时第一级电流镜和第二级电流镜的镜像比存在对应关系,两级电流镜像比可以合成为:1∶1∶15;1∶2∶7.5;1∶4∶3.75,则两级电流镜的镜像倍数乘积始终是15,即输出电流始终是15(U0/Rext);
图5示出的是显示帧数据处理电路。图中示出,显示帧数据处理电路由16个相同的显示帧数据处理单元级联而成。每一个显示帧数据处理单元由一个1位数据寄存器fd01、一个1位数据锁存器fd02和一个二输入与非门组成;所述1位数据锁存器fd02的D端接1位数据寄存器Q端,1位数据锁存器fd02的Q端接二输入与非门的a输入端;所述所有显示帧数据处理单元中的二输入与非门b输入端设置统一的数据输出开关信号switch,每个二输入与非门的输出端z作为D_out输出端,输出到第二级电流镜组中的对应单元;所述第一个显示帧数据处理单元中的1位数据寄存器fd01的D端输入显示帧数据串frame,最后一个显示帧数据处理单元中的1位数据寄存器fd01的Q端作为F_out端,通过电路输出到芯片引脚,其余显示帧数据处理单元中的1位数据寄存器fd01的D端接上一个显示帧数据处理单元中的1位数据寄存器fd01的Q端,显示帧数据处理单元中的1位数据寄存器fd01的Q端接下一个显示帧数据处理单元中的fd01的1位数据寄存器D端;所述所有显示帧数据处理单元中的1位数据寄存器fd01的时钟信号都为clk;所述所有显示帧数据处理单元中的1位数据锁存器fd02的时钟信号都为lock;所述所有显示帧数据处理单元中的1位数据寄存器fd01和1位数据锁存器fd02的清零信号都为clr;
图6示出的是,芯片的输出驱动通道端口设置的13V耐压电路。图中的耐压电路包括两个NMOS管:M1和M2,其中,M1的源端和M2的漏端链接在一起,M2的源端接地,M1的漏端接数据输出压焊点,图中A、B是控制M1和M2开关的信号;当OUT端口有电流输出时:经限流电阻R限流后,OUT端口的电压限为(0.4V~1.0V),此时M1与M2都导通,则VDS1与VDS2都小于1V;当OUT端口没有电流输出时:假设OUT端的电压为13V,M1与M2都截止,因为M1与M2的宽长相差不是很大,在两个数量级之内,M1和M2可以近似相当于如图中虚线中所示的两个电阻值很大并且相近的电阻R1和R2串联,则Z点电压约为13/2=6.5V。此时M1与M2的VDS都约为6.5V,在正常的NMOS管的工艺耐压值之内。

Claims (7)

1.镜像比自选的LED显示屏恒流驱动电路,其特征是,包括基准电压源电路、恒流调节电路、电压采样电路、电流镜像比自调电路、镜像比可调的第一级电流镜、镜像比可调的第二级电流镜组及显示帧数据处理电路;
所述基准电压源电路分别与恒流调节电路和电压采样电路相连接,用于产生基准电压U0,并将基准电压U0分别输入至恒流调节电路和电压采样电路;
所述恒流调节电路与第一级电流镜相连接,用于依据所述基准电压源电路产生的基准电压U0,产生一个恒定电流I0,并将恒定电流I0传输至第一级电流镜;
第一级电流镜分别与第二级电流镜组和电压采样电路相连接,并将恒定电流I0镜像以后获得的电流I1分别传输给第二级电流镜组,同时将电压信号
Figure FDA0000095766160000011
输出至电压采样电路;
所述电压采样电路与电流镜像比自调电路相连接,用于根据基准电压U0和电压信号
Figure FDA0000095766160000012
得到a26和a32两个信号,并将信号a26和a32输入电流镜像比自调电路;
所述电流镜像比自调电路分别与第一级电流镜和第二级电流镜组相连接,根据电压采样电路的输出的信号a26和a32,获得电流镜像比控制信号d08和d09并输出至第一级电流镜,获得电流镜像比控制信号a27和a31并输出至第二级电流镜组;
第一级电流镜,根据电流镜像比自调电路的输出控制信号d08和d09,调整不同的电流镜像管导通方式,实现镜像比的调整;
第二级电流镜组,根据电流镜像比自调电路的输出控制信号a27和a31,调整不同的电流镜像管导通方式,实现镜像比的调整;
所述显示帧数据处理电路,包括多个显示帧数据处理单元;所述显示帧数据处理单元的输出端分别连接至第二级电流镜组的输入端;
输出驱动通道端口设置有耐压电路,所述耐压电路包括两个NMOS管:M1和M2;其中,M1的源端和M2的漏端链接在一起,M2的源端接地,M1的漏端接数据输出压焊点。
2.根据权利要求1所述的镜像比自选的LED显示屏恒流驱动电路,其特征是,所述基准电压源电路包括七级环路振荡器和带隙基准电路;其中,所述的七级环路振荡器产生一组互为反向振荡信号作为带隙基准电路的启动信号;所述带隙基准电路用于产生的基准电压U0,分别输入到恒流调节电路和电压采样电路。
3.根据权利要求1所述的镜像比自选的LED显示屏恒流驱动电路,其特征是,所述恒流调节电路包括一个比较器、一个电流偏置管和一个外置接地电阻,通过调节外置接地电阻的大小调节恒定电流I0;其中,所述比较器的一个输入端接基准电压源电路提供的基准电压U0;所述比较器另一个输入端与外置接地电阻的非接地端及电流偏置管的源端三者连接在一起;所述比较器的输出端接电流偏置管的栅端,电流偏置管的漏端作为恒定电流I0的输出端。
4.根据权利要求1所述的镜像比自选的LED显示屏恒流驱动电路,其特征是,所述电压采样电路包括两个差分比较器和一个逻辑处理电路;两个差分比较器的一个输入端均接从第一级电流镜输出的电压信号
Figure FDA0000095766160000021
两个差分比较器的另一个输入端分别接基准电压源电路输出的基准电压U0和电源电压分压得到的电压,两个差分比较器的输出端的信号经过逻辑处理电路处理,得到a26和a32两个信号,输入电流镜像比自调电路。
5.根据权利要求1所述的镜像比自选的LED显示屏恒流驱动电路,其特征是,所述电流镜像比自调电路包括多个逻辑和时序电路,根据电压采样电路的采样结果信号a26和a32,自动选择对应状态的电流镜像比控制信号输出,即输出电流镜像比控制信号d08和d09到第一级电流镜,同时输出电流镜像比控制信号a27和a31到第二级电流镜组。
6.根据权利要求1所述的镜像比自选的LED显示屏恒流驱动电路,其特征是,所述第一级电流镜包括多个电流镜像管,根据电流镜像比自调电路的输出控制信号d08和d09,调整不同的电流镜像管导通方式,实现1∶1、1∶2和1∶4三种镜像比的调整;所述第二级镜像比可调的电流镜电路包括多个电流镜像管,根据电流镜像比自调电路的输出控制信号a27和a31,调整不同的电流镜像管导通方式,实现1∶15、1∶7.5和1∶3.75三种镜像比的调整;所述第一级电流镜的镜像比:1∶1、1∶2和1∶4,与第二级电流镜像电路的镜像比1∶15、1∶7.5和1∶3.75是一一对应关系,即可合成为:1∶1∶15;1∶2∶7.5;1∶4∶3.75三种镜像比。
7.根据权利要求1所述的镜像比自选的LED显示屏恒流驱动电路,其特征是,所述显示帧数据处理电路包括多个显示帧数据处理单元;每个显示帧数据处理单元包括一个1位数据寄存器、一个1位数据锁存器和一个二输入与非门组成;所述1位数据锁存器D端接1位数据寄存器Q端,1位数据锁存器Q端接二输入与非门的一个输入端;所述所有显示帧数据处理单元中的二输入与非门另一输入端设置统一的数据输出开关信号,每个二输入与非门的输出端对应第二级电流镜组的输入端;所述第一个显示帧数据处理单元中的1位数据寄存器D端输入显示帧数据串,最后一个显示帧数据处理单元中的1位数据寄存器Q端通过电路输出到芯片引脚,其余显示帧数据处理单元中的1位数据寄存器D端接上一个显示帧数据处理单元中的1位数据寄存器Q端,显示帧数据处理单元中的1位数据寄存器Q端接下一个显示帧数据处理单元中的1位数据寄存器D端;所述所有显示帧数据处理单元中的1位数据寄存器的时钟信号相同;所述所有显示帧数据处理单元中的1位数据锁存器的时钟信号相同;所述所有显示帧数据处理单元中的1位数据寄存器和1位数据锁存器清零信号相同。
CN2011103016417A 2011-09-28 2011-09-28 镜像比自选的led显示屏恒流驱动电路 Active CN102306480B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2011103016417A CN102306480B (zh) 2011-09-28 2011-09-28 镜像比自选的led显示屏恒流驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2011103016417A CN102306480B (zh) 2011-09-28 2011-09-28 镜像比自选的led显示屏恒流驱动电路

Related Child Applications (2)

Application Number Title Priority Date Filing Date
CN201310080453.5A Division CN103198789B (zh) 2011-09-28 2011-09-28 具有高恒流精度的led显示屏恒流驱动电路
CN201310080466.2A Division CN103150990B (zh) 2011-09-28 2011-09-28 具有多种镜像比的led显示屏恒流驱动电路

Publications (2)

Publication Number Publication Date
CN102306480A true CN102306480A (zh) 2012-01-04
CN102306480B CN102306480B (zh) 2013-07-31

Family

ID=45380331

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011103016417A Active CN102306480B (zh) 2011-09-28 2011-09-28 镜像比自选的led显示屏恒流驱动电路

Country Status (1)

Country Link
CN (1) CN102306480B (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104238614A (zh) * 2014-09-03 2014-12-24 李倩 一种基准电压电路
CN107808628A (zh) * 2016-09-08 2018-03-16 英飞凌科技股份有限公司 用于驱动若干个光源的方法及装置和计算机可读介质
CN109152156A (zh) * 2018-10-23 2019-01-04 上海艾为电子技术股份有限公司 一种恒流源驱动电路
CN113851078A (zh) * 2020-09-03 2021-12-28 成都利普芯微电子有限公司 一种led显示屏恒流源分段模组及控制方法
CN116343659A (zh) * 2023-05-24 2023-06-27 成都利普芯微电子有限公司 一种信号传输芯片、显示模组及显示屏
CN116795165A (zh) * 2023-07-25 2023-09-22 南京米乐为微电子科技有限公司 一种ptat的输出调节电路
CN117783648A (zh) * 2024-02-26 2024-03-29 珠海电科星拓科技有限公司 一种基于斜率补偿的过零检测电路
CN117783648B (zh) * 2024-02-26 2024-05-28 珠海电科星拓科技有限公司 一种基于斜率补偿的过零检测电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0876869A (ja) * 1994-09-05 1996-03-22 Fuji Electric Co Ltd 多出力の電流出力回路装置
GB2371429A (en) * 2001-01-18 2002-07-24 Sunplus Technology Co Ltd A constant current OLED array driver with an auto-clamped precharge circuit
CN101572984A (zh) * 2009-06-04 2009-11-04 吉林大学 驱动多路发光二极管的镜像比例恒流源电路
CN202210399U (zh) * 2011-09-28 2012-05-02 合肥工业大学 镜像比自选的led显示屏恒流驱动电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0876869A (ja) * 1994-09-05 1996-03-22 Fuji Electric Co Ltd 多出力の電流出力回路装置
GB2371429A (en) * 2001-01-18 2002-07-24 Sunplus Technology Co Ltd A constant current OLED array driver with an auto-clamped precharge circuit
CN101572984A (zh) * 2009-06-04 2009-11-04 吉林大学 驱动多路发光二极管的镜像比例恒流源电路
CN202210399U (zh) * 2011-09-28 2012-05-02 合肥工业大学 镜像比自选的led显示屏恒流驱动电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
任美辉,赵玉梅,梁原华: "镜像电流源原理及其应用电路", 《电测与仪表》, vol. 43, no. 484, 30 April 2006 (2006-04-30), pages 34 - 36 *

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104238614A (zh) * 2014-09-03 2014-12-24 李倩 一种基准电压电路
CN107808628A (zh) * 2016-09-08 2018-03-16 英飞凌科技股份有限公司 用于驱动若干个光源的方法及装置和计算机可读介质
CN109152156A (zh) * 2018-10-23 2019-01-04 上海艾为电子技术股份有限公司 一种恒流源驱动电路
CN109152156B (zh) * 2018-10-23 2024-02-02 上海艾为电子技术股份有限公司 一种恒流源驱动电路
CN113851078A (zh) * 2020-09-03 2021-12-28 成都利普芯微电子有限公司 一种led显示屏恒流源分段模组及控制方法
CN116343659A (zh) * 2023-05-24 2023-06-27 成都利普芯微电子有限公司 一种信号传输芯片、显示模组及显示屏
CN116343659B (zh) * 2023-05-24 2023-09-12 成都利普芯微电子有限公司 一种信号传输芯片、显示模组及显示屏
CN116795165A (zh) * 2023-07-25 2023-09-22 南京米乐为微电子科技有限公司 一种ptat的输出调节电路
CN116795165B (zh) * 2023-07-25 2024-04-05 南京米乐为微电子科技股份有限公司 一种ptat电流源的输出调节电路
CN117783648A (zh) * 2024-02-26 2024-03-29 珠海电科星拓科技有限公司 一种基于斜率补偿的过零检测电路
CN117783648B (zh) * 2024-02-26 2024-05-28 珠海电科星拓科技有限公司 一种基于斜率补偿的过零检测电路

Also Published As

Publication number Publication date
CN102306480B (zh) 2013-07-31

Similar Documents

Publication Publication Date Title
CN102306480B (zh) 镜像比自选的led显示屏恒流驱动电路
CN202210399U (zh) 镜像比自选的led显示屏恒流驱动电路
CN105139801B (zh) 阵列基板行驱动电路、移位寄存器、阵列基板及显示器
CN103857106B (zh) Led驱动电路及控制系统
CN103632635B (zh) 功率管分组混合驱动电路
CN104347033A (zh) 一种led显示屏驱动电路
CN107680536B (zh) 像素电路、其驱动方法及有机发光显示面板、显示装置
CN106448564B (zh) 一种oled像素电路及其驱动方法、显示装置
CN107424555A (zh) 一种像素电路、驱动方法及显示器
CN104347032A (zh) 一种户外led显示屏驱动电路
CN104347034A (zh) 一种双电源led显示屏驱动电路
CN103000143B (zh) 全彩led阵列灰度调节方法及电路
CN201984781U (zh) 一种led恒流驱动电路
CN105261327A (zh) 数字方式可调恒流驱动电路
CN204145814U (zh) 一种多段控制的线性恒流驱动电路
CN110415641A (zh) 一种双线级联led驱动电路
CN103150990B (zh) 具有多种镜像比的led显示屏恒流驱动电路
CN103198789B (zh) 具有高恒流精度的led显示屏恒流驱动电路
CN203378116U (zh) 动态配置分段led驱动装置和led照明装置
CN103295529B (zh) Oled像素驱动方法及用于该方法的oled像素驱动电路
CN202454226U (zh) 一种亮度控制电路、芯片及装置
CN111145683B (zh) 一种led显示屏的恒流驱动自适应调节电路
CN1913736A (zh) 一种一路参考电流驱动多路并联led的电流源电路
CN107230449A (zh) 像素单元电路、驱动方法、像素电路和显示装置
CN106057129B (zh) 一种amoled显示驱动电路及其驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant