CN102298544A - 计算机系统的除错方法 - Google Patents

计算机系统的除错方法 Download PDF

Info

Publication number
CN102298544A
CN102298544A CN2010102199948A CN201010219994A CN102298544A CN 102298544 A CN102298544 A CN 102298544A CN 2010102199948 A CN2010102199948 A CN 2010102199948A CN 201010219994 A CN201010219994 A CN 201010219994A CN 102298544 A CN102298544 A CN 102298544A
Authority
CN
China
Prior art keywords
debug
controller
data
index value
memory block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2010102199948A
Other languages
English (en)
Inventor
游春杰
吕俊毅
陈钰辉
郭志宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Quanta Computer Inc
Original Assignee
Quanta Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Quanta Computer Inc filed Critical Quanta Computer Inc
Priority to CN2010102199948A priority Critical patent/CN102298544A/zh
Publication of CN102298544A publication Critical patent/CN102298544A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Stored Programmes (AREA)

Abstract

一种计算机系统的除错方法包括:递增第一索引值;通过控制器的除错端口(Debug Port)接收第1笔除错数据至第j笔除错数据;根据控制器的第二索引值将第1笔除错数据至第j笔除错数据依序储存至控制器的储存单元的第一存储区块;于控制器的工作电源移除前,根据递增后的第一索引值将第i+1笔除错数据至第j笔除错数据由第一存储区块复制至第二存储区块;以及执行应用程序,并根据第一索引值读取第二存储区块;其中,i及j为整数。

Description

计算机系统的除错方法
技术领域
本发明是有关于一种计算机系统的除错方法,且特别是有关于一种不需使用除错卡的计算机系统的除错方法。
背景技术
在计算机开机程序中,是由中央处理器先读取基本输入输出系统(BasicInput/Output System,BIOS)以执行计算机外围硬件(如硬盘、光驱等)的初始设定和测试,而在确认计算机外围硬件元件均正常运作之后,接着计算机的中央处理器就会开始读取储存于硬盘中的开机操作系统数据,藉以加载计算机中各个软硬件元件的控制与运算。然而,若是在上述的开机程序中有出现硬件设定异常或是软件运算错误等问题,则会使计算机无法顺利地启动,甚至会产生当机的现象,此时,就需要使用除错卡来进行计算机运作检测,以辅助使用者顺利地找出问题所在,进而排除开机错误。
一般常见的除错卡是利用单个或多个以上的七段显示器(7-segmentdisplay),藉以显示计算机开机时所传来的除错数据。请参阅图1,图1绘示为传统计算机通过除错卡进行除错的示意图。传统计算机1包括中央处理器12及主机板11。中央处理器12被安装于主机板11上,而除错卡13是通过安装于主机板11上与中央处理器12耦接。
除错卡13包括总线传输接口132、微处理芯片134及七段显示器136,且微处理芯片134电连接于总线传输接口132及七段显示器136。微处理芯片134用来经由总线传输接口132读取中央处理器12执行基本输入输出系统时所传来的除错数据,如开机自我测试(Power On Self Test,POST)码。微处理芯片134并控制七段显示器136显示除错数据,以作为开机程序除错之用。
然而,此种作法不仅需额外购置除错卡,且必须先打开计算机机壳才能安装除错卡。倘若有多台计算机需进行开机程序除错,则必须于各计算机反复地插入及移除除错卡以进行开机,不仅耗时费力且相当不便。
发明内容
本发明是有关于一种计算机系统的除错方法,不仅不需要额外购置除错卡且不需打开计算机机壳安装除错卡,大幅地提高使用上的便利性。
根据本发明的一方面,提出一种计算机系统的除错方法。计算机系统的除错方法包括:递增第一索引值;通过控制器的除错端口(Debug Port)接收第1笔除错数据至第j笔除错数据;根据控制器的第二索引值将第1笔除错数据至第j笔除错数据依序储存至控制器的储存单元的第一存储区块;于控制器的工作电源移除前,根据递增后的第一索引值将第i+1笔除错数据至第j笔除错数据由第一存储区块复制至储存单元的第二存储区块;以及执行应用程序,并根据第一索引值读取第二存储区块;其中,i及j为整数。
为让本发明的上述内容能更明显易懂,下文特举一较佳实施例,并配合所附图式,作详细说明如下。
附图说明
图1绘示为传统计算机通过除错卡进行除错的示意图。
图2绘示为一种计算机系统的方块图。
图3绘示为一种计算机系统的除错方法的流程图。
[主要元件标号说明]
1:传统计算机          2:依照本发明实施例的计算机系统
11:中央处理器         12:主机板
13:除错卡             21:中央处理器
22:控制器             132:总线传输接口
134:微处理芯片        136:七段显示器
222:除错端口          224:储存单元
224a:第一存储区块    224b:第二存储区块
310、320、330、340、350、360:步骤
Index X、I ndex 1~M:第一索引值
Index Y:第二索引值
具体实施方式
为了改善传统开机程序除错必需使用除错卡的不便,下述实施例揭露一种计算机系统的除错方法,且包括如下步骤:递增第一索引值;通过控制器的除错端口(Debug Port)接收第1笔除错数据至第j笔除错数据;根据控制器的第二索引值将第1笔除错数据至第j笔除错数据依序储存至控制器的储存单元的第一存储区块;于控制器的工作电源移除前,根据递增后的第一索引值将第i+1笔除错数据至第j笔除错数据由第一存储区块复制至储存单元的第二存储区块;以及执行应用程序,并根据第一索引值读取第二存储区块;其中,i及j为整数。
请同时参照图2及图3,图2绘示为一种计算机系统的方块图,图3绘示为一种计算机系统的除错方法的流程图。计算机系统2例如为笔记本型计算机或桌上型计算机,且计算机系统2包括中央处理器21及控制器22。控制器22例如为嵌入式控制器(Embedded Controller,EC)或键盘控制器(Keyboard Controller,KBC),且控制器22包括除错端口(Debug Port)222及储存单元224。除错端口222例如为输入输出端口80h(I/O port 80h),且除错端口222用以接收中央处理器21执行基本输入输出系统(BasicInput/Output System)后所输出的第1笔除错数据至第j笔除错数据。第1笔除错数据至第j笔除错数据例如为除错码(Debug Code)或称为开机自我测试(Power On Self Test,POST)码。
储存单元224例如为嵌入式控制器(Embedded Controller,EC)随机存取存储器(Random Access Memory,RAM)或实时时钟(Real Time Clock,RTC)随机存取存储器(Random Access Memory,RAM)。储存单元224包括第一存储区块224a及第二存储区块224b。第一存储区块224a储存第二索引值Index Y及除错端口222所接收的第1笔除错数据至第j笔除错数据,而第二存储区块224b储存第一索引值Index X及由第一存储区块224a复制的第i+1笔除错数据至第j笔除错数据。其中,X例如是由0至M,而i及j为整数。前述i例如是等于0或大于0。换言之,第二存储区块224b可以复制第一存储区块224a中的所有除错数据或是最后几笔除错数据。
计算机系统1的除错方法包括如下步骤:首先如步骤310所示,控制器22于电源启动时递增第一索引值Index X。举例来说,第一索引值Index X由Index 0递增为Index 1。接着如步骤320,中央处理器21执行基本输入输出系统(Basic Input/Output System),以产生第1笔除错数据至第j笔除错数据。接着如步骤330所示,通过控制器22的除错端口接收第1笔除错数据至第j笔除错数据。然后如步骤340所示,根据控制器22的第二索引值Index Y将第1笔除错数据至第j笔除错数据依序储存至控制器22的储存单元224的第一存储区块224a。
若计算机系统2于开机过程中发生当机情况,使用者会按下电源键强制关机。若电源键被按下后将如步骤350所示,于控制器22的工作电源移除前,根据递增后的第一索引值index X将第i+1笔除错数据至第j笔除错数据由第一存储区块224a复制至储存单元224的第二存储区块224b。之后,当使用者欲查看除错数据时,则可如步骤360所示,中央处理器21执行应用程序,并根据第一索引值Index X读取第二存储区块224b。前述应用程序例如被储存于可携式储存装置,如通用序列总线(Universal Serial Bus,USB)随身盘,以方便使用者随身携带。
前述计算机系统2的除错方法不仅不需要额外购置除错卡且不需打开计算机机壳安装除错卡,大幅地提高使用上的便利性。除此之外,由于每次电源启动时控制器22都会递增第一索引值Index X,因此第二存储区块224b可以保留先前发生多次当机所产生的除错数据。如此一来,程序设计者可以彻底地根据先前多次当机所产生的除错数据进行较完整彻底的除错工作。
综上所述,虽然本发明已以一较佳实施例揭露如上,然其并非用以限定本发明。本发明所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰。因此,本发明的保护范围当视所附的权利要求范围所界定者为准。

Claims (7)

1.一种计算机系统的除错方法,包括:
递增一第一索引值;
通过一控制器的一除错端口接收一第1笔除错数据至一第j笔除错数据;
根据该控制器的一第二索引值将该第1笔除错数据至该第j笔除错数据依序储存至该控制器的一储存单元的一第一存储区块;
于该控制器的工作电源移除前,根据递增后的该第一索引值将一第i+1笔除错数据至该第j笔除错数据由该第一存储区块复制至该储存单元的一第二存储区块;以及
执行一应用程序,并根据该第一索引值读取该第二存储区块;
其中,i及j为整数。
2.根据权利要求1所述的除错方法,其中i等于0。
3.根据权利要求1所述的除错方法,其中i大于0。
4.根据权利要求1所述的除错方法,还包括:
执行一基本输入输出系统,以产生该第1笔除错数据至该第j笔除错数据。
5.根据权利要求1所述的除错方法,其中该控制器为嵌入式控制器。
6.根据权利要求1所述的除错方法,其中该控制器为键盘控制器。
7.根据权利要求1所述的除错方法,其中该应用程序被储存于一可携式储存装置。
CN2010102199948A 2010-06-25 2010-06-25 计算机系统的除错方法 Pending CN102298544A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010102199948A CN102298544A (zh) 2010-06-25 2010-06-25 计算机系统的除错方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010102199948A CN102298544A (zh) 2010-06-25 2010-06-25 计算机系统的除错方法

Publications (1)

Publication Number Publication Date
CN102298544A true CN102298544A (zh) 2011-12-28

Family

ID=45358977

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010102199948A Pending CN102298544A (zh) 2010-06-25 2010-06-25 计算机系统的除错方法

Country Status (1)

Country Link
CN (1) CN102298544A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103514133A (zh) * 2013-10-12 2014-01-15 江苏华丽网络工程有限公司 一种用于pcie高速链路管理的方法
CN104063290A (zh) * 2013-03-15 2014-09-24 英特尔公司 处理超时的系统、方法和装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060277443A1 (en) * 2005-06-03 2006-12-07 Hon Hai Precision Industry Co., Ltd. Method and system for acquiring definitions of debug code of a basic input/output system
CN1983179A (zh) * 2005-12-15 2007-06-20 英业达股份有限公司 开机自我测试除错系统及方法
CN1991754A (zh) * 2005-12-30 2007-07-04 英业达股份有限公司 信息显示系统及方法
CN101000558A (zh) * 2006-01-13 2007-07-18 英业达股份有限公司 动态更新资源配置状态的方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060277443A1 (en) * 2005-06-03 2006-12-07 Hon Hai Precision Industry Co., Ltd. Method and system for acquiring definitions of debug code of a basic input/output system
CN1983179A (zh) * 2005-12-15 2007-06-20 英业达股份有限公司 开机自我测试除错系统及方法
CN1991754A (zh) * 2005-12-30 2007-07-04 英业达股份有限公司 信息显示系统及方法
CN101000558A (zh) * 2006-01-13 2007-07-18 英业达股份有限公司 动态更新资源配置状态的方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104063290A (zh) * 2013-03-15 2014-09-24 英特尔公司 处理超时的系统、方法和装置
CN104063290B (zh) * 2013-03-15 2018-02-16 英特尔公司 处理超时的系统、方法和装置
CN103514133A (zh) * 2013-10-12 2014-01-15 江苏华丽网络工程有限公司 一种用于pcie高速链路管理的方法
CN103514133B (zh) * 2013-10-12 2017-05-24 丁贤根 一种用于pcie高速链路管理的方法

Similar Documents

Publication Publication Date Title
CN103970560B (zh) 开机方法与电子装置
TWI599877B (zh) 作業系統發生核心崩潰情況下讀取完整核心日誌之方法
US20150186161A1 (en) Platform system, method for changing support hardware configuration of universal extensible firmware interface basic input output system and computer program product
CN101634960A (zh) 一种修改bios参数及重新生成校验和的方法
US10866881B1 (en) Firmware debug trace capture
US20150067223A1 (en) Hot swappable memory motherboard
US10642678B1 (en) PCI/PCIe-non-compliance-vulnerability detection apparatus and method
CN102087604A (zh) 可获取硬件配置信息的计算机及其方法
CN104156234A (zh) 启动多核处理器、bootloader大小端模式自适应的方法及装置
CN106909349A (zh) 一种基于服务器的uefi固件实现方法
US8719637B2 (en) System and method for acquiring basic input/output system debug codes
US7849300B2 (en) Method for changing booting sources of a computer system and a related backup/restore method thereof
CN1244864C (zh) 具有开机除错功能的信息处理系统及其开机除错方法
CN102298544A (zh) 计算机系统的除错方法
US20200349312A1 (en) Core-Only System Management Interrupt
CN106909400A (zh) 一种基于笔记本计算机的uefi固件实现方法
CN1427338A (zh) 系统开机自我检查装置以及方法
CN104035844A (zh) 一种故障测试方法及电子设备
CN105159773A (zh) 一种信息处理方法及电子设备
TWI414936B (zh) 電腦系統之除錯方法
US10372661B1 (en) Firmware debug trace capture using serial peripheral interface
CN100416502C (zh) 启动计算机系统的方法
US11244055B1 (en) Management controller to bios root of trust bypass implant detection and remediation
RU2804258C1 (ru) Сервер
CN102495770B (zh) 一种用于计算机内存故障分析的方法及系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20111228