CN102214258B - 一种针对图像处理类ip电路的验证平台 - Google Patents

一种针对图像处理类ip电路的验证平台 Download PDF

Info

Publication number
CN102214258B
CN102214258B CN 201110163093 CN201110163093A CN102214258B CN 102214258 B CN102214258 B CN 102214258B CN 201110163093 CN201110163093 CN 201110163093 CN 201110163093 A CN201110163093 A CN 201110163093A CN 102214258 B CN102214258 B CN 102214258B
Authority
CN
China
Prior art keywords
bus
configuration
data
model
image processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN 201110163093
Other languages
English (en)
Other versions
CN102214258A (zh
Inventor
廖裕民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rockchip Electronics Co Ltd
Original Assignee
Fuzhou Rockchip Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuzhou Rockchip Electronics Co Ltd filed Critical Fuzhou Rockchip Electronics Co Ltd
Priority to CN 201110163093 priority Critical patent/CN102214258B/zh
Publication of CN102214258A publication Critical patent/CN102214258A/zh
Application granted granted Critical
Publication of CN102214258B publication Critical patent/CN102214258B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明提供一种针对图像处理类IP电路的验证平台,包括激励数据文件单元、结果数据文件单元、存储器模型单元、总线slave接口模型库、数据总线模型库、总线行为配置文件单元、IP配置文件单元、配置总线master模型库、APB转接桥模型库以及配置总线模型库;当进行图像处理类IP电路的验证时;通过上述模块的协作处理,将激励数据文件单元中的源图像数据经图像处理类IP电路处理后将结果数据写回到结果数据文件单元中,来完成图像处理类IP电路的验证。本发明能自动将待处理源图像数据导入存储器模型单元,处理后结果数据自动导出到结果文件单元,所有总线类型可配置,包括数据总线和配置总线,不需要修改验证平台环境。

Description

一种针对图像处理类IP电路的验证平台
【技术领域】
本发明涉及集成电路IP验证领域,尤其涉及一种针对图像处理类IP电路的验证平台。
【背景技术】
随着微电子技术的飞速发展,集成电路规模按照摩尔定律(微芯片上集成的晶体管数目每18个月翻一番)飞速提高,片上系统(System On Chip,简称SOC)技术成为国际超大规模集成电路的发展趋势。在SOC系统设计中,为了能够快速、稳定的形成产品,IP(intellectual property)核积累和复用技术逐渐成为各个芯片厂商的首选。其IP核是指用于产品应用专用集成电路(ASIC)或者可编辑逻辑器件(FPGA)的逻辑块或数据块。将一些在数字电路中常用但比较复杂的功能块,如FIR(有限长单位冲激响应)滤波器,SDRAM(同步动态存储)控制器,PCI(外设部件互连标准)接口等等设计成可修改参数的模块,让其他用户可以直接调用这些模块,这样就大大减轻了工程师的负担,避免重复劳动。在这样的背景下,IP复用技术成为了集成电路设计的一个重要分支,很多设计厂商在购买其它公司的IP核的同时,也越来越重视本公司的IP核设计和积累。
在IP累积过程中,设计和验证是最重要的两个部分,而随着IP电路设计功能和结构的日益复杂,验证的工作量和难度更是以几何级数的速度上升。验证就是通过各种仿真,数据比较等手段来证明设计的正确性的过程,由于要在验证过程中需要证明设计在定义的所有的工作条件范围内不能出现错误,所以验证的工作量相对于设计来说更加巨大。在部分复杂IP的研发过程中,验证的时间甚至占到了总时间的80%以上。
图像处理类的IP属于实现难度较高,规模较大的IP。由于其包含算法复杂,数据量大而且对传输带宽和效率要求高,所以验证图像处理类IP通常需要搭建复杂的验证环境。
由于当前没有针对图像处理类IP的验证平台,在验证每个IP时都要重新搭建一个新的验证平台,其验证平台中总线行为不可配置;而且不同的总线协议接口验证切换复杂,需要修改大量的环境内容和环境代码;这样大大提升了工程师的工作量和验证开发周期,而且每次重新搭建环境,都需要承担新环境出错的风险。
所以如何使图像处理类IP的验证环境平台化,可配置化,减少开发周期和风险,同时提高验证的效率是当前一个富有挑战性的难题。
【发明内容】
本发明要解决的技术问题,在于提供一种针对图像处理类IP电路的验证平台,在其验证平台中所有总线类型可配置,包括数据总线和配置总线,不需要修改验证平台环境;所有总线行为可配置,可模拟复杂总线情况下的IP功能正确性和性能表现。
本发明是这样实现的:一种针对图像处理类IP电路的验证平台,包括激励数据文件单元、结果数据文件单元、存储器模型单元、总线slave(从)接口模型库、数据总线模型库、总线行为配置文件单元、IP配置文件单元、配置总线master(主)模型库、APB转接桥模型库以及配置总线模型库;
所述激励数据文件单元存放待处理的源图像数据;
所述结果数据文件单元存放图像处理类IP电路处理任务完成后经所述存储器模型单元导出生成的结果数据;
所述存储器模型单元开设有激励数据存放地址区域和结果数据存放地址区域,其负责存储源图像数据和结果数据,并且通过所述总线slave接口模型库与所述数据总线模型库为图像处理类IP电路读取数据或者写入数据;
所述总线slave接口模型库为存储器是包括AHB(全称Advanced Highperformance Bus为系统总线)总线slave接口和AXI(全称为AdvancedeXtensible Interface是一种面向高性能、高带宽、低延迟的片内总线)总线slave接口的选择库,其选择库中的接口需和所述数据总线模型库的总线类型相匹配;
所述数据总线模型库是包括AHB总线和AXI总线的数据总线类型选择库,其数据总线类型的选择取决于所述图像处理类IP电路;
所述总线行为配置文件单元负责所述数据总线模型库的总线配置行为,能模拟多种复杂总线环境的行为;
所述IP配置文件单元为所述图像处理类IP电路工作所需配置信息的图像处理IP配置文件,其通过所述配置总线master模型库与所述配置总线模型库为所述图像处理类IP电路工作提供所需配置信息;
所述配置总线master模型库是包括AHB总线master和AXI总线master的选择库,其在所述图像处理类IP电路开始验证时,自动导入所述IP配置文件单元的数据,其配置总线master的选择取决于所述配置总线模型库中的配置总线类型;
所述APB转接桥模型库是包括AHB总线master转APB桥电路模型和AXI总线master转APB桥电路模型的桥接库,其当所述配置总线模型库选择APB总线时,将所述配置总线master模型库中的AHB总线master或者AXI总线master分别通过AHB总线master转APB桥电路模型、AXI总线master转APB桥电路模型转为APB总线;如果所述配置总线模型库没有选择APB总线,则不需要任何转接桥电路模型,直接将对应的配置总线master和配置总线相连;
所述配置总线模型库是包括AHB总线、AXI总线以及APB(全称Advanced Peripheral Bus为外围总线)总线的配置总线类型选择库,其该配置总线类型的选择取决于所述图像处理类IP电路。
进一步的,所述图像处理类IP电路包括依次连接的数据总线master接口、图形图像处理电路以及配置总线slave接口。
本发明具有如下优点:本发明图像处理类IP电路的验证平台,包括激励数据文件单元、结果数据文件单元、存储器模型单元、总线slave接口模型库、数据总线模型库、总线行为配置文件单元、IP配置文件单元、配置总线master模型库、APB转接桥模型库以及配置总线模型库;当进行图像处理类IP电路的验证时,通过上述模块的协作处理,将激励数据文件单元中的源图像数据经图像处理类IP电路处理后将结果数据写回到结果数据文件单元中,来完成图像处理类IP电路的验证。本发明图像处理类IP电路的验证平台能自动将待处理源图像数据导入存储器模型单元,处理后结果数据自动导出到结果文件单元,而且可自动通过配置总线模型库导入IP配置文件来配置IP;在其验证平台中所有总线行为可配置,可模拟复杂总线情况下的IP功能正确性和性能表现。所有总线类型可配置,包括数据总线和配置总线,不需要修改验证平台环境。其减少了开发周期和风险,同时提高验证的效率。
【附图说明】
图1为本发明的图像处理类IP电路的验证平台框架图。
【具体实施方式】
请参阅图1所示,一种针对图像处理类IP电路的验证平台,包括激励数据文件单元、结果数据文件单元、存储器模型单元、总线slave接口模型库、数据总线模型库、总线行为配置文件单元、IP配置文件单元、配置总线master模型库、APB转接桥模型库以及配置总线模型库;
所述激励数据文件单元存放待处理的源图像数据;
所述结果数据文件单元存放图像处理类IP电路处理任务完成后经所述存储器模型单元导出生成的结果数据;
所述存储器模型单元开设有激励数据存放地址区域和结果数据存放地址区域,其负责存储源图像数据和结果数据,并且通过所述总线slave接口模型库与所述数据总线模型库为图像处理类IP电路读取数据或者写入数据;
所述总线slave接口模型库为存储器是包括AHB总线slave接口和AXI总线slave接口的选择库,其选择库中的接口需和所述数据总线模型库的总线类型相匹配;
所述数据总线模型库是包括AHB总线和AXI总线的数据总线类型选择库,其数据总线类型的选择取决于所述图像处理类IP电路;
所述总线行为配置文件单元负责所述数据总线模型库的总线配置行为,能模拟多种复杂总线环境的行为;
所述IP配置文件为所述图像处理类IP电路工作所需配置信息的图像处理IP配置文件,其通过所述配置总线master模型库与所述配置总线模型库为所述图像处理类IP电路工作提供所需配置信息;
所述配置总线master模型库是包括AHB总线master和AXI总线master的选择库,其在所述图像处理类IP电路开始验证时,自动导入所述IP配置文件单元的数据,其总线master的选择取决于所述配置总线模型库中的总线类型;
所述APB转接桥模型库是包括AHB总线master转APB桥电路模型和AXI总线master转APB桥电路模型的桥接库,其当所述配置总线模型库选择APB总线时,将所述配置总线master模型库中的AHB总线master或者AXI总线master分别通过AHB总线master转APB桥电路模型、AXI总线master转APB桥电路模型转为APB总线;如果所述配置总线模型库没有选择APB总线,则不需要任何转接桥电路模型,直接将对应的配置总线master和配置总线相连;
所述配置总线模型库是包括AHB总线、AXI总线以及APB总线的配置总线类型选择库,其该配置总线类型的选择取决于所述图像处理类IP电路。
在本实施例中,所述图像处理类IP电路包括依次连接的数据总线master接口、图形图像处理电路以及配置总线slave接口。
图像处理类IP电路的验证平台的搭建准备流程:
1.在得到图像处理类IP电路的验证需求后,首先根据图像处理类IP电路中的数据总线master接口和配置总线slave接口的协议类型在所述数据总线模型库中进行选择对应的数据总线类型和在所述配置总线模型库中进行选择对应的配置总线类型;
2.在总线类型选择完毕后,需要在存储器总线slalve接口模型库中选择与所述数据总线模型库对应的存储器接口类型,同时在总线master接口模型库中选择与所述配置总线模型库对应的配置总线master的类型;如果配置总线模型库选择的配置总线是APB总线,则平台会根据总线master接口模型库中选择的总线master接口类型自动选择APB转接桥模型库中的APB转接桥电路模型,将总线master接口类型进行桥转接后再连接到APB总线;
3.根据需要验证的总线行为,生成总线行为配置文件存储于总线行为配置文件单元中。
图像处理类IP电路的验证平台搭建好后的流程描述:
当验证平台搭建好后,开始验证时步骤如下:
1、首先存储器模型单元将激励数据文件单元的源图像数据自动导入存储器模型单元中;
2、配置总线master模型库自动导入IP配置文件单元中的数据,并通过配置总线将配置内容配置进入待验证的图像处理IP电路中;
3、图像处理类IP电路接收到配置信息后,根据配置信息通过数据总线模型库中的总线类型到存储器模型单元中读取源图像数据;
4、读取源图像数据后,经过图像处理类IP电路的处理,并在处理完成后,又通过数据总线模型库中的总线类型将处理完毕的数据写回存储器模型单元;
5、在整个配置信息的任务完成后,存储器模型单元自动将存储于存储器模型单元中的结果数据导出存储于结果数据文件单元,以供比较其正确性。
本发明的图像处理类IP电路的验证平台能自动将待处理源图像数据导入存储器模型单元,处理后结果数据自动导出到结果文件单元,而且可自动通过配置总线模型库导入IP配置文件来配置IP;在其验证平台中所有总线行为可配置,可模拟复杂总线情况下的IP功能正确性和性能表现。所有总线类型可配置,包括数据总线和配置总线,不需要修改验证平台环境。其减少了开发周期和风险,同时提高验证的效率。
以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (2)

1.一种针对图像处理类IP电路的验证平台,其特征在于:包括激励数据文件单元、结果数据文件单元、存储器模型单元、总线slave接口模型库、数据总线模型库、总线行为配置文件单元、IP配置文件单元、配置总线master模型库、APB转接桥模型库以及配置总线模型库;
所述激励数据文件单元存放待处理的源图像数据;
所述结果数据文件单元存放图像处理类IP电路处理任务完成后经所述存储器模型单元导出生成的结果数据;
所述存储器模型单元开设有激励数据存放地址区域和结果数据存放地址区域,其负责存储源图像数据和结果数据,并且通过所述总线slave接口模型库与所述数据总线模型库为图像处理类IP电路读取数据或者写入数据;
所述总线slave接口模型库为存储器是包括AHB总线slave接口和AXI总线slave接口的选择库,其选择库中的接口需和所述数据总线模型库的总线类型相匹配;
所述数据总线模型库是包括AHB总线和AXI总线的数据总线类型选择库,其数据总线类型的选择取决于所述图像处理类IP电路;
所述总线行为配置文件单元负责所述数据总线模型库的总线配置行为,能模拟多种复杂总线环境的行为;
所述IP配置文件单元为所述图像处理类IP电路工作所需配置信息的图像处理IP配置文件,其通过所述配置总线master模型库与所述配置总线模型库为所述图像处理类IP电路工作提供所需配置信息;
所述配置总线master模型库是包括AHB总线master和AXI总线master的选择库,其在所述图像处理类IP电路开始验证时,自动导入所述IP配置文件单元的数据,其配置总线master的选择取决于所述配置总线模型库中的配置总线类型;
所述APB转接桥模型库是包括AHB总线master转APB桥电路模型和AXI总线master转APB桥电路模型的桥接库,其当所述配置总线模型库选择APB总线时,将所述配置总线master模型库中的AHB总线master或者AXI总线master分别通过AHB总线master转APB桥电路模型、AXI总线master转APB桥电路模型转为APB总线;如果所述配置总线模型库没有选择APB总线,则不需要任何转接桥电路模型,直接将对应的配置总线master和配置总线相连;
所述配置总线模型库是包括AHB总线、AXI总线以及APB总线的配置总线类型选择库,其该配置总线类型的选择取决于所述图像处理类IP电路。
2.根据权利要求1所述的一种针对图像处理类IP电路的验证平台,其特征在于:所述图像处理类IP电路包括依次连接的数据总线master接口、图形图像处理电路以及配置总线slave接口。
CN 201110163093 2011-06-15 2011-06-15 一种针对图像处理类ip电路的验证平台 Active CN102214258B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201110163093 CN102214258B (zh) 2011-06-15 2011-06-15 一种针对图像处理类ip电路的验证平台

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201110163093 CN102214258B (zh) 2011-06-15 2011-06-15 一种针对图像处理类ip电路的验证平台

Publications (2)

Publication Number Publication Date
CN102214258A CN102214258A (zh) 2011-10-12
CN102214258B true CN102214258B (zh) 2013-03-06

Family

ID=44745564

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201110163093 Active CN102214258B (zh) 2011-06-15 2011-06-15 一种针对图像处理类ip电路的验证平台

Country Status (1)

Country Link
CN (1) CN102214258B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104615537B (zh) * 2015-02-02 2018-03-27 福州瑞芯微电子股份有限公司 一种图像处理类ip的可约束随机验证方法和装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0998100A2 (de) * 1998-10-26 2000-05-03 Elsa AG Verfahren zum Einrichten eines Internet-Protokoll Netzwerkes
CN1725188A (zh) * 2004-07-22 2006-01-25 华为技术有限公司 逻辑验证系统及方法
CN1818912A (zh) * 2005-02-11 2006-08-16 思尔芯(上海)信息科技有限公司 可扩展可重配置的原型系统及方法
CN101118788A (zh) * 2007-07-19 2008-02-06 中兴通讯股份有限公司 一种存储器控制器自动化测试方法及装置
CN102053894A (zh) * 2010-12-17 2011-05-11 福州瑞芯微电子有限公司 一种多人协同验证复杂ip的验证平台的方法及结构

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0998100A2 (de) * 1998-10-26 2000-05-03 Elsa AG Verfahren zum Einrichten eines Internet-Protokoll Netzwerkes
CN1725188A (zh) * 2004-07-22 2006-01-25 华为技术有限公司 逻辑验证系统及方法
CN1818912A (zh) * 2005-02-11 2006-08-16 思尔芯(上海)信息科技有限公司 可扩展可重配置的原型系统及方法
CN101118788A (zh) * 2007-07-19 2008-02-06 中兴通讯股份有限公司 一种存储器控制器自动化测试方法及装置
CN102053894A (zh) * 2010-12-17 2011-05-11 福州瑞芯微电子有限公司 一种多人协同验证复杂ip的验证平台的方法及结构

Also Published As

Publication number Publication date
CN102214258A (zh) 2011-10-12

Similar Documents

Publication Publication Date Title
US7587687B2 (en) System and method for incremental synthesis
US20170115969A1 (en) System and method for automatically generating device drivers for run time environments
TWI450117B (zh) 客製化電路板的硬體描述語言產生系統及方法
US11675613B2 (en) Flexible physical function and virtual function mapping
CN109783340B (zh) SoC的测试代码烧写方法、IP测试方法及装置
CN105468797A (zh) 一种信息处理方法及装置
CN102201022A (zh) 用于fpga验证的方法和装置
US8645897B1 (en) Integrated circuit design verification system
CN115470748A (zh) 一种芯片仿真加速方法、装置、电子设备及存储介质
CN108920825A (zh) 一种基于IP核的SoC可视化设计方法
CN112417800B (zh) 集成电路处理方法、集成电路验证方法、装置及电子设备
US20050144436A1 (en) Multitasking system level platform for HW/SW co-verification
CN102214258B (zh) 一种针对图像处理类ip电路的验证平台
US9507741B2 (en) System-on-chip design structure
CN106709116B (zh) 一种生成rtl级ip核方法及装置
CN101916305A (zh) 一种复杂管脚芯片的验证方法
CN114912397A (zh) 可编程逻辑器件、原型验证系统、方法、设备及存储介质
Kutzer et al. Automatic generation of system-level virtual prototypes from streaming application models
US7962796B2 (en) State testing device and methods thereof
CN102609571A (zh) 一种自动化ip验证平台
Corre et al. Fast template-based heterogeneous mpsoc synthesis on fpga
CN110312990A (zh) 配置方法及系统
JP5545054B2 (ja) デバッグ回路及びデバッグシステム
CN113177020A (zh) 数据处理方法及装置
Jianping et al. High-speed FPGA-based SOPC application for currency sorting system

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee
CP01 Change in the name or title of a patent holder

Address after: 350000 Fuzhou Gulou District, Fujian, software Avenue, building 89, No. 18

Patentee after: FUZHOU ROCKCHIP ELECTRONICS CO., LTD.

Address before: 350000 Fuzhou Gulou District, Fujian, software Avenue, building 89, No. 18

Patentee before: Fuzhou Rockchip Semiconductor Co., Ltd.

CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 350000 building, No. 89, software Avenue, Gulou District, Fujian, Fuzhou 18, China

Patentee after: Ruixin Microelectronics Co., Ltd

Address before: 350000 building, No. 89, software Avenue, Gulou District, Fujian, Fuzhou 18, China

Patentee before: Fuzhou Rockchips Electronics Co.,Ltd.