CN102087335B - 一种电路信号检测装置 - Google Patents
一种电路信号检测装置 Download PDFInfo
- Publication number
- CN102087335B CN102087335B CN 201010536757 CN201010536757A CN102087335B CN 102087335 B CN102087335 B CN 102087335B CN 201010536757 CN201010536757 CN 201010536757 CN 201010536757 A CN201010536757 A CN 201010536757A CN 102087335 B CN102087335 B CN 102087335B
- Authority
- CN
- China
- Prior art keywords
- circuit
- output
- trigger
- signal
- comparer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
本发明涉及对电信号检测的一种电路信号检测装置。该装置由时序产生电路、提前信号输出检测电路、尖峰脉冲检测电路、逻辑错误检测电路、数据处理电路组成。通过对标准电路和被测电路同时施加相同的测试条件且并行工作,利用对被测电路和标准电路的输出时序的调整,进行标准电路与被测电路输出信号的对比测试和对比测试控制;通过装置上提前信号输出检测电路、尖峰脉冲检测电路、逻辑错误检测电路、低电平参数漂移检测电路及数据处理电路,检测被测电路是否存在提前信号输出、尖峰脉冲输出、逻辑错误输出、低电平参数漂移及零电平输出,从而检查出输出信号的正确性。
Description
技术领域
本发明涉及电信号检测的一种电路信号检测装置。
背景技术
电路信号测试有多种方法,有的繁琐,有的需要功能强大的设备,在一些场合对电路的正确性要求很高,而许多测试是针对特定输入条件下的特定输出的测试,没有全面地测试信号的正确性。
发明内容
本发明针对电路的提前信号输出、尖峰脉冲、逻辑错误、参数漂移问题提供了一种简易的信号正确性检测装置。
本发明的技术方案是:电路信号检测装置由时序产生电路、提前信号输出检测电路、尖峰脉冲检测电路、逻辑错误检测电路、数据处理电路组成,将与被测电路共同设计、结构相同的标准电路输入端和被测电路的输入端连接,标准电路、被测电路的输出与时序产生电路连接,时序产生电路的输出与提前信号输出检测电路、尖峰脉冲检测电路、逻辑错误检测电路、数据处理电路分别连接,提前信号输出检测电路、尖峰脉冲检测电路、逻辑错误检测电路的输出与数据处理电路相连。
提前信号输出检测电路由第一采样保持电路、第一比较器、第一触发器构成,第一采样保持电路的输出接第一比较器的同相输入端,第一比较器的反相输入端接基准电压:高电平允许最小电压,第一比较器的输出端与第一触发器的输入端连接,第一触发器的输出接数据处理电路。
尖峰脉冲检测电路由第二采样保持电路、第三比较器、第三触发器组成,第二采样保持电路的输出接第三比较器的同相输入端,第三比较器的反相输入端接基准电压:高电平允许最大电压,第三比较器的输出端与第三触发器的输入端连接,第三触发器的输出接数据处理电路。
逻辑错误检测电路由第五、第六比较器、第三、第四采样保持电路、第五、第六触发器构成,第五、第六比较器的输出分别接第三、第四采样保持电路的输入端,第三、第四采样保持电路的输出分别与第五、第六触发器的输入端连接,第五、第六触发器的输出接数据处理电路。
为了信号检测的完整性和充分利用元器件,检测装置上还设有低电平参数漂移检测电路、零电平检测电路。低电平参数漂移检测电路、零电平检测电路的输入端和控制端与时序产生电路相连,输出端与数据处理电路连接。
低电平参数漂移检测电路由第一采样保持电路、第二比较器、第二触发器组成,第一采样保持电路的输出接第二比较器的同相输入端,第二比较器的反相输入端接基准电压:低电平允许最大值,第二比较器的输出端与第二触发器的输入端连接,第二触发器的输出接数据处理电路。
所述的零电平检测电路由第二采样保持电路、第四比较器、第四触发器组成,第二采样保持电路的输出接第四比较器的同相输入端,第四比较器的反相输入端接基准电压:低电平允许最大值,第四比较器的输出端与第四触发器的输入端连接,第四触发器的输出接数据处理电路。
本发明所提供的电路信号检测装置工作原理如下所述:
通过对标准电路和被测电路同时施加相同的测试条件且并行工作,时序产生电路对标准电路、被测电路的输出信号进行时序调整或根据标准电路、被测电路的输出信号产生新的时序信号,进行对被测电路输出信号的测试与标准信号的对比,以及利用标准电路产生的时序信号进行对比、测试的控制;通过装置上时序产生电路,提前信号输出检测电路、尖峰脉冲检测电路、逻辑错误检测电路、低电平参数漂移检测电路及零电平检测电路、数据处理电路检测被测电路提前信号输出、尖峰脉冲输出、逻辑错误输出、低电平参数漂移及零电平输出,从而检查出输出信号的正确性。
1、通过对被测电路和标准电路的输出信号的延迟,获得标准电路输出信号的两个信号及被测电路的输出信号,这三个信号满足于在正常情况下由标准电路产生的两个信号分别稍提前和稍滞后于被测电路的输出信号;利用由标准电路输出产生的这两个信号和由其产生的控制信号,进行与被测电路输出信号的比较、测量及进行对比测量控制,满足对比、测量及产生结果的及时处理需要。
2、利用比较器电路对由标准电路产生的稍提前和滞后于被测电路的时序信号分别与被测电路的输出信号进行比较,利用采样保持电路对比较的结果进行保持,利用触发器电路对采样保持的结果进行适时保持,利用数据处理电路及时处理比较结果,判断被测电路的时序是否在标准电路的两个时序之间,从而判断输出信号逻辑的正确性。
3、利用采样保持电路对被测电路输出信号在标准电路输出高电平信号到来前的信号用采样保持电路进行采样保持,采样保持的结果用电压比较器与基准电压:高电平允许的最低值,及与基准电压:低电平允许的最高值进行比较,判断是否存在提前信号输出、低电平是否存在参数漂移,大于规定值,从而判断是否存在提前脉冲输出,低电平是否存在参数漂移;通过对被测电路输出信号在标准电路输出高电平信号结束之前用采样保持电路进行采样保持,采样保持的结果与基准电压:高电平允许的最大值和基准电压:低电平允许的最大值相比较,可以判断被测电路输出的高电平信号是否存在尖峰脉冲,是否存在零电平输出,零电平输出的判断结果可以辅助判断电路逻辑的正确性。
本发明的优点是:
1.本装置能附属于电路的测试系统、应用系统,能实时、并行、同步、简单地对输出信号的正确性进行检测,该装置电路设计简单。
2.有利于解决被测电路与标准电路输出信号进行比较时的同步问题。
3.有利于保证合格电路信号的安全性,发现电路安全性失效模式,对电路的设计和生产工艺改进有重要的意义。
附图说明
图1为本发明的一个实施例——电路信号检测装置原理框图;
图2为图1的电路信号检测装置原理结构图;
图3为图1的电路信号检测装置电路图;
图4为图3的电路信号检测装置的信号时序图;
图5为本发明的一个实施例中采样保持电路的电路图;
图6为图1的电路信号检测装置另一实施例的电路图。
图2、3、6中:E1:标准电路、E2:被测电路:其输入端为in1、输出端为out1;U1、U2、U3、U4分别为第一、第二、第三、第四采样保持电路,其输入端为in2、输出端为out2、控制端为ctl1;O1、O2、O3、O4、O5、O6:第一至第六比较器采用MAX903CAP型电压比较器,O7:第一电压跟随器(采用OPA642型运算放大器,反相输入端与输出相接),O1、O2、O3、O4、O5、O6、O7的同相输入端为in+,反相输入端为in-,输出端为out3;D1、D2、D3、D4、D5、D6:第一至第六触发器采用DM74174型D触发器,输入端为D,同相输出端为Q,时钟端为CP;CL:数据处理电路,L1、L2、Δ1、Δ2:信号延迟线;B1:非门,R1:电阻,B2:7432型或门电路,B3:89C51单片机,B4:74LS86型异或门电路,N2:LED发光二极管。G1、G2、G3、G4基准电压,G1表示高电平允许最小值,G2:表示低电平允许最大值,G3表示:高电平允许最大值,G4表示:低电平允许最大值。
图4中A1、A2、A3、A4、A5、A6、A7为时序信号,信号A1:为标准电路E1直接输出的时序信号,信号A2为信号A1经过第一电压跟随器O7后的时序信号,信号A3为被测电路E2输出经过信号迟延线L1后的时序信号,信号A4为信号A2经过信号延迟线L2后的时序信号,信号A5为信号A2、信号A4经过或门B2后的时序信号,信号A6为信号A5经过非门B1后的时序信号,信号A7为图6中信号A4经过74LS123型单稳态触发器产生的信号。
图5中:R3、R4电阻,O8:运算放大器,O9:第二电压跟随器,O8、O9采用OPA642运算放大器,C1、C2:电容,N1:NPN型三极管,B5:3D03C型N沟道MOS增强性场效应管,in2:运算放大器O8的同相输入端,out2:第二电压跟随器O9的输出端,ctl1:B5的栅极。
图6中B6:74LS123型单稳态触发器,R5:电阻、C3:电容。
具体实施方式
下面结合附图对本发明的具体实施方式和工作原理做进一步说明:
图1为电路信号检测装置的原理框图。由图1可知电路信号检测装置由时序产生电路、提前信号输出检测电路、尖峰脉冲检测电路、逻辑错误检测电路、数据处理电路组成,该装置上还有低电平参数漂移检测电路、零电平检测电路。
标准电路和被测电路输入端相接,并同时施加相同的输入信号,标准电路和被测电路的输出与时序产生电路相接,时序产生电路的输出分别与提前信号检测电路、低电平参数漂移检测电路、零电平检测电路、尖峰脉冲检测电路、逻辑错误检测电路、数据处理电路相接,提供测试和控制信号。而提前信号输出检测电路、低电平参数漂移检测电路、尖峰脉冲检测电路、零电平检测电路,逻辑错误检测电路的输出与数据处理电路相接,数据处理电路对输入信号进行处理。
图2为本发明一个实施例的原理结构图。
参见图2:第一采样保持电路、第一比较器、第一触发器组成提前信号输出检测电路,第一采样保持电路、第二比较器、第二触发器组成低电平参数漂移检测电路,第二采样保持电路、第三比较器、第三触发器组成尖峰脉冲检测电路,第二采样保持电路、第四比较器、第四触发器组成零电平检测电路。第一电压跟随器、信号延迟线L1、信号延迟线L2、信号延迟线Δ1、信号延迟线Δ2,或门电路B2,非门电路B1组成时序产生电路,产生测试信号和控制信号:A2、A3、A4、A5、A6,其中信号A2、信号A3、信号A4作为测试信号,分别送入第一采样保持电路、第二采样保持电路、第五比较器、第六比较器的输入端,信号A2、信号A4、信号A5、信号A6,作为控制信号,信号A5经信号延迟线Δ1后控制第一采样保持电路,信号A6经信号延迟线Δ2后控制第二采样保持电路,信号A5控制第一触发器、第二触发器,信号A6控制第三触发器、第四触发器、第三采样保持电路、第四采样保持电路,信号A4控制第五触发器、第六触发器和数据处理电路CL。
图3为信号检测装置一个实施例电路图,图4为图3所示检测装置的时序图,标准电路和被测电路是共同设计、结构相同的电路,标准电路是被证实满足使用要求的合格电路。参见图3:标准电路E1的输入端in1和被测电路E2的输入端in1相连,给E1和E2输入相同的信号,并同时开始工作。
结合图3和图4,时序产生电路由信号延迟线L1、L2、Δ1、Δ2、第一电压跟随器O7,或门B2,非门B1组成。时序产生电路与标准电路E1、被测电路E2的输出out1相接,产生图4的时序信号是信号A1、信号A2、信号A3、信号A4、信号A5、信号A6。其中信号A2、信号A3、信号A4为用于测量或比较的输入信号,信号A2、信号A4、信号A5、信号A6为控制信号。
标准电路E1输出端out1的输出信号为信号A1,标准电路E1的输出端out1接时序产生电路中第一电压跟随器O7的同相输入端,第一电压跟随器O7的输出端输出信号A2送入或门B2的一个输入端、第五比较器O5的同相输入in+、信号延迟线L2的一端。被测电路E2经信号延迟线L1后的输出信号为A3。
信号延迟线L2的一端信号为A2,另一端输出信号为A4,信号延迟线L2的信号A4端接或门B2的另一输入端、异或门B4的一个输入端、第六比较器O6的反相输入端in-,第五触发器D5、第六触发器D6的时钟端CP,单片机的P0.6端;
或门B2的输出信号为A5,接非门B1的输入端,信号延迟线Δ1的一端,第一触发器D1、第二触发器D2的时钟端CP,信号延迟线Δ1的另一端接第一采样保持电路U1的复位端ctl1。
信号延迟线Δ1输出只要保证第一触发器D1、第二触发器D2完成对D端的信号保持到Q端而第一采样保持电路U1不复位即可。
非门B1的输出信号为A6,非门B1的输出端接第三采样保持电路U3、第四采样保持电路U4的复位端ctl1,第三触发器D3、第四触发器D4的时钟端CP,信号延迟线Δ2的一端。信号延迟线Δ2的另一端接第二采样保持电路U2的复位端ctl1。
信号延迟线Δ2输出只要保证第三触发器D3、第四触发器D4完成对D端的信号保持到Q端而第二采样保持电路U2不复位即可。
第一采样保持电路U1、第一比较器O1、第一触发器D1组成提前信号输出检测电路,被测电路E2的输出经延时线L1后送第一采样保持电路U1的输入端in2端,第一采样保持电路U1的输出端out2接第一比较器O1的in+端,第一比较器O1的in-端接基准电压G1:高电平允许最小值,检测被测电路E2电路在第一采样保持电路U1的控制端ctl1复位前,是否存在提前脉冲的输出(第一采样保持电路U1的out2输出是否大于基准电压G1:高电平允许最小值),当存在时,则第一比较器O1的输出为高电平,第一比较器O1的输出out3接第一触发器D1的D端,第一触发器D1的CP端接或门B2的输出端,或门B2的输出信号为A5,或门B2的输出经延时线Δ1后接第一采样保持电路U1的复位端ctl1,由图4可知,当信号A5上升沿到来时,使第一触发器D1的输入端信号保持在Q端,信号A5经过信号延迟线Δ1延迟后送第一采样保持电路U1的ctl1复位端,控制第一采样保持电路U1复位,调整信号延迟线Δ1长度,保证在信号A5上升沿到来第一触发器D1完成对D端的信号保持后再让第一采样保持电路U1复位。第一触发器D1的输出Q端与数据处理电路中单片机B3的P0.0口相连。
第一采样保持电路U1、第二电压比较器O2和第二触发器D2组成低电平参数漂移检测电路,第一采样保持电路U1的输出out2接第二比较器O2的同相输入端in+,第二比较器O2的反相输入端in-接基准电压G2:低电平允许最大值,检测被测电路E2在第一采样保持电路U1的控制端ctl1复位前,是否存在输出电平大于低电平允许的最大值,如于大于,输出电平又是低电平则存在低电平参数漂移,当第二比较器O2的in+大于in-时,第二比较器O2的输出out3为高电平,第二比较器O2的输出接第二触发器D2的输入端D端,第二触发器D2的CP端接或门B2的输出端,信号为A5,当信号A5高电平到来时,第二触发器D2的输入信号保持到输出Q上,第二触发器D2的Q端与数据处理电路中单片机B3的P0.1口相接。
第二采样保持电路U2、第三电压比较器O3和第三触发器D3组成尖峰脉冲检测电路,被测电路E2的输出out1经信号延迟线L1信号延迟后与第二采样保持电路U2的输入端in2相接,第二采样保持电路U2的输出out2与第三比较器O3的in+端相接,第三比较器O3的in-端接基准电压G3:高电平允许最大值,检测在被测电路E2电路高电平结束之前,电平是否大于高电平允许的最大值,如果大于,则说明存在尖峰脉冲,则第三比较器O3的同相输入in+大于反相输入in-,第三比较器O3的输出ou3呈现高电平,第三比较器O3的输出out3与第三触发器D3的D端相接,第三触发器D3的时钟端CP接B1的输出,非门B1的输出信号为A6,当信号A6高电平上升沿到来时,第三比较器O3比较的结果,保持于第三触发器D3的Q端,第三触发器D3的Q端与数据处理电路中单片机的P0.2口相接。当第三触发器D3完成了信号保持,则第二采样保持电路U2就可以复位了,信号A6经信号延迟线Δ2延时后控制第二采样保持电路U2完成复位,调整Δ2的长度,保证第三触发器D3完成信号保持再让U2复位。
第二采样保持电路U2、第四电压比较器O4和第四触发器D4组成零电平检测电路,第二采样保持电路U2的输出out2接第四比较器O4的in+端,第四比较器O4的in-端接基准电压G4:低电平允许最大值,检测在被测电路E2电路高电平结束之前,如果输出是低电平,则检测低电平是否大于低电平允许的最大值,如果小于,说明被测电路E2输出为零电平,则第四比较器O4的in-大于in+,第四比较器O4输出out3为低电平,第四触发器D4输入端D为低电平,第四触发器D4的时钟端CP接非门B1的输出,输出信号为A6,当信号A6信号上升沿到来时,第四触发器D4的D端的值保存于Q端,也就是第四比较器O4的比较的结果,保持于第四触发器D4的Q端,第四触发器D4的Q端与数据处理电路中单片机B3的P0.3口相连。
第五比较器O5、第六比较器O6,第三采样保持电路U3、第四采样保持电路U4,第五触发器D5、第六触发器D6组成逻辑错误检测电路,第五比较器O5的反相输入端in-、第六比较器O6的同相输入端in+与信号延迟线L1的一端相接,信号延迟线L1的另一端接被测电路E2的输出out1;第五比较器O5的同相输入端in+与信号延迟线L2的一端、第一电压跟随器O7的输出、或门电路B2的一个输入端相接;第六比较器O6的反相输入端in-与信号延迟线L2的另一端,触发器D5、触发器D6的CP端,或门B2的另一输入端,异或门B4的一个输入端,单片机B3的P0.6口相接;第五比较器O5的输出端out3接第三采样保持电路U3的输入端in2,第六比较器O6输出端out3接第四采样保持电路U4的输入端in2,第三采样保持电路U3、第四采样保持电路U4的输出out2,分别接第五触发器D5、第六触发器D6的输入端D端,第五触发器D5、第六触发器D6的输出端Q端分别接数据处理电路中单片机的P0.4、P0.5口。
第一电压跟随器O7的输出与自身的反相输入端相接,输出信号为A2,第一电压跟随器O7的输出与信号延迟线L2的一端相接,信号延迟线L2的另一端输出信号为A4,信号延迟线L2的输出信号A4送入第五触发器D5、第六触发器D6的CP端,当信号A4上升沿到来时,第三采样保持电路U3的输出out2保持于第五触发器D5的Q端;第四采样保持电路U4的输出ou2保持到第六触发器D6的Q端;非门B1的输出接第三采样保持电路U3、第四采样保持电路U4的复位端ctl1,非门B1的输出信号为A6,当A6为高电平时,第三采样保持电路U3、第四采样保持电路U4复位输出为0,当信号A6为低电平时,电路进行信号采样并在输出端保持最高电平。被测电路E2输出端接信号延迟线L1,信号延迟线L1的另一端输出信号为A3,调整信号延迟线L1,信号延迟线L2,使得在正常情况下信号A3在信号A2、信号A4的时序之间,则第三采样保持电路U3、第四采样保持电路U4输出均为1,当信号A3不在信号A2、信号A4之间,则第三采样保持电路U3、第四采样保持电路U4输出至少有一个不为1,结合提前信号输出检测电路、零电平检测电路的检测结果可以判断电路时序是否正确。
单片机B3、异或门B4、电阻R1、LED发光二极管N2组成数据处理电路,单片机B3为89C51型单片机,电源端高电平端与电阻R1相连,电阻R1的另一端接LED发光二极管N2的输入端,LED发光二极管N2的输出端接单片机的P1.0口,异或门B4的一个输入端接信号延迟线L2的信号A4输出端,另一端接单片机B3的P1.1口,异或门B4的输出接单片的中断口当单片机B3的P1.1口为低电平,信号A4为低电平时,单片机中断口输出低电平,单片机响应中断,将P0口数据读入单片机,并进行判断,如果单片机发现P0口数据有错误,则单片机B3的P1.0输出0(P1.0复位信号为1),点亮LED发光二极管N2,进行报警,单片机响应完中断,将P1.1置1,信号A4为0则异或门B4输出为1,当信号A4的高电平到来时,异或门B4输出为0,单片机的中断口输出为0,由于只要对信号A4的下降沿起作用,信号延迟线L2的信号A4输出端接单片机的P0.6口,单片机根据P0.6的值判断是否处理P0口数据,当P0.6为1时不用处理P0口数据,而将P1.1口置为0,则异或门B4的输出为1,屏蔽中断。信号A4、P1.1的输入与中断口输出相互关系见下表,通过单片机B3中P1.1的设置和P0.6的值可以实现只有当信号A4为下降沿时,单片机处理P0口数据的目的。
图5为采样保持电路的一个实施例:采样保持电路由电阻R3、电阻R4,运放O8,NPN型三极管N1,电容C1、电容C2、N沟道增强型场效应管B5,第二电压跟随器O9构成,运放O8的正相输入端和反相输入端分别与电阻R4、电阻R3相接,电阻R4、电阻R3的另一端接地,运放O8的正相输入端为in2,运放O8的反相输入端与电容C1相接,电容C1的另一端与电容C2的一端和三极管N1的发射极、第二电压跟随器O9的同相输入端、场效应管B5的漏极相连,运放O8的输出接三极管N1的基极和集电极,C2的另一端与B5的源极、地相接,第二电压跟随器O9为由运放连成的电压跟随器,反相输入端和输出相连,输出端为out2,脉冲信号经运放O8的输入端in2输入,使得运放O8输出高电平,高电平使三极管N1导通,电压送到电容C2,如果场效应管B5截止,电容C2电压被保持,保持的电压通过第二电压跟随器O9由out2端送出,场效应管B5为N沟道增强型场效应管,当栅极为高时,源漏导通,第二电压跟随器O9的同相输入端为0,输出为0,同时电容C2放电,采样保持电路复位,反之,当B5栅极为低电平时,源漏截止,电容C2充电,输入信号高电平被保持到输出端out2上。图3所示的电路信号检测装置电路图中第一至第四采样保持电路均可采用此电路。
Claims (1)
1.一种电路信号检测装置,其特征在于:由时序产生电路、提前信号输出检测电路、尖峰脉冲检测电路、逻辑错误检测电路、数据处理电路组成,将与被测电路共同设计、结构相同的标准电路输入端和被测电路输入端连接,标准电路、被测电路的输出与时序产生电路连接,时序产生电路的输出与提前信号输出检测电路、尖峰脉冲检测电路、数据处理电路分别连接,提前信号输出检测电路、尖峰脉冲检测电路的输出与数据处理电路相连;
时序产生电路由信号延迟线L1、L2、Δ1、Δ2、第一电压跟随器O7,或门B2,非门B1组成;
提前信号输出检测电路由第一采样保持电路U1、第一比较器O1、第一触发器D1组成;
逻辑错误检测电路由第五比较器O5、第六比较器O6,第三采样保持电路U3、第四采样保持电路U4、第五触发器D5、第六触发器D6组成;
尖峰脉冲检测电路由第二采样保持电路U2、第三电压比较器O3和第三触发器D3组成;
数据处理电路由单片机B3、异或门B4、电阻R1、LED发光二极管N2组成,单片机B3为89C51型单片机;
该检测装置还有低电平参数漂移检测电路,低电平参数漂移检测电路由第一采样保持电路U1、第二电压比较器O2和第二触发器D2组成;
该检测装置还有零电平检测电路,零电平检测电路由第二采样保持电路U2、第四电压比较器O4和第四触发器D4组成;
或门B2的输出信号为A5,接非门B1的输入端、信号延迟线Δ1的一端、第一触发器D1、第二触发器D2的时钟端CP,信号延迟线Δ1的另一端接第一采样保持电路U1的复位端ctl1,非门B1的输出端接第三采样保持电路U3、第四采样保持电路U4的复位端ctl1、第三触发器D3、第四触发器D4的时钟端CP、信号延迟线Δ2的一端,信号延迟线Δ2的另一端接第二采样保持电路U2的复位端ctl1;电源端高电平端与电阻R1相连,电阻R1的另一端接LED发光二极管N2的输入端,LED发光二极管N2的输出端接单片机的P1.0口,标准电路E1的输出端out1接时序产生电路中第一电压跟随器O7的同相输入端,第一电压跟随器O7的输出端输出信号A2,信号A4为信号A2经过信号延迟线L2后的时序信号,异或门B4的一个输入端接信号延迟线L2的信号A4输出端,另一端接单片机B3的P1.1口,异或门B4的输出接单片的中断口
第五比较器O5的反相输入端in-、第六比较器O6的同相输入端in+与信号延迟线L1的一端相接,信号延迟线L1的另一端接被测电路E2的输出out1;第五比较器O5的同相输入端in+与信号延迟线L2的一端、第一电压跟随器O7的输出、或门B2的一个输入端相接;第六比较器O6的反相输入端in-与信号延迟线L2的另一端,触发器D5、触发器D6的CP端,或门B2的另一输入端,异或门B4的一个输入端,单片机B3的P0.6口相接;第五比较器O5的输出端out3接第三采样保持电路U3的输入端in2,第六比较器O6输出端out3接第四采样保持电路U4的输入端in2,第三采样保持电路U3、第四采样保持电路U4的输出out2,分别接第五触发器D5、第六触发器D6的输入端D端,第五触发器D5、第六触发器D6的输出端Q端分别接数据处理电路中单片机的P0.4、P0.5口;
被测电路E2的输出经延时线L1后送第一采样保持电路U1的输入端in2端,第一采样保持电路U1的输出端out2接第一比较器O1的in+端,第一比较器O1的in-端接基准电压G1:高电平允许最小值,第一比较器O1的输出out3接第一触发器D1的D端,第一触发器D1的CP端接或门B2的输出端,或门B2的输出信号为A5,或门B2的输出经延时线Δ1后接第一采样保持电路U1的复位端ctl1,第一触发器D1的输出Q端与数据处理电路中单片机B3的P0.0口相连;
第二采样保持电路U2、第三电压比较器O3和第三触发器D3组成尖峰脉冲检测电路,被测电路E2的输出out1经信号延迟线L1信号延迟后与第二采样保持电路U2的输入端in2相接,第二采样保持电路U2的输出out2与第三比较器O3的in+端相接,第三比较器O3的in-端接基准电压G3:高电平允许最大值,第三比较器O3的输出out3与第三触发器D3的D端相接,第三触发器D3的时钟端CP接非门B1的输出,第三触发器D3的Q端与数据处理电路中单片机的P0.2口相接;
该检测装置还有低电平参数漂移检测电路,低电平参数漂移检测电路由第一采样保持电路U1、第二电压比较器O2和第二触发器D2组成,第一采样保持电路U1的输出out2接第二比较器O2的同相输入端in+,第二比较器O2的反相输入端in-接基准电压G2:低电平允许最大值,第二比较器O2的输出接第二触发器D2的输入端D端,第二触发器D2的CP端接或门B2的输出端,第二触发器D2的Q端与数据处理电路中单片机B3的P0.1口相接;
该检测装置还有零电平检测电路,零电平检测电路由第二采样保持电路U2、第四电压比较器O4和第四触发器D4组成,第二采样保持电路U2的输出out2接第四比较器O4的in+端,第四比较器O4的in-端接基准电压G4:低电平允许最大值,第四触发器D4的时钟端CP接非门B1的输出,第四触发器D4的Q端与数据处理电路中单片机B3的P0.3口相连。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201010536757 CN102087335B (zh) | 2010-11-06 | 2010-11-06 | 一种电路信号检测装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 201010536757 CN102087335B (zh) | 2010-11-06 | 2010-11-06 | 一种电路信号检测装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102087335A CN102087335A (zh) | 2011-06-08 |
CN102087335B true CN102087335B (zh) | 2013-06-12 |
Family
ID=44099228
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 201010536757 Expired - Fee Related CN102087335B (zh) | 2010-11-06 | 2010-11-06 | 一种电路信号检测装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102087335B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107561432A (zh) * | 2017-07-27 | 2018-01-09 | 中国船舶重工集团公司第七二四研究所 | 一种基于奇偶校验的时序信号故障检测方法 |
CN108297816A (zh) * | 2018-03-29 | 2018-07-20 | 刘万祥 | 一种汽车落水逃生系统及方法 |
JP7204698B2 (ja) * | 2020-03-11 | 2023-01-16 | 株式会社東芝 | 故障検出回路及び半導体装置 |
CN113406602B (zh) * | 2021-05-21 | 2024-04-26 | 中山大学 | 一种脉冲峰值保持电路及控制方法 |
CN114967807B (zh) * | 2022-03-28 | 2023-06-06 | 清华大学 | 时序检测电路以及自适应电压调节电路 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4654587A (en) * | 1985-08-30 | 1987-03-31 | Rockwell International Corporation | Digital peak detector and method of peak detection |
CN2031104U (zh) * | 1988-03-18 | 1989-01-18 | 煤炭科学研究院南京研究所 | 微型集成电路在线两用测试仪 |
CN1821793A (zh) * | 2005-12-31 | 2006-08-23 | 福建师范大学 | 随机信号峰值幅度的甄别分析器 |
CN201035124Y (zh) * | 2007-04-19 | 2008-03-12 | 清华大学 | 集成电路测试仪 |
CN202025068U (zh) * | 2010-11-06 | 2011-11-02 | 洪明 | 一种电路信号检测装置 |
-
2010
- 2010-11-06 CN CN 201010536757 patent/CN102087335B/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4654587A (en) * | 1985-08-30 | 1987-03-31 | Rockwell International Corporation | Digital peak detector and method of peak detection |
CN2031104U (zh) * | 1988-03-18 | 1989-01-18 | 煤炭科学研究院南京研究所 | 微型集成电路在线两用测试仪 |
CN1821793A (zh) * | 2005-12-31 | 2006-08-23 | 福建师范大学 | 随机信号峰值幅度的甄别分析器 |
CN201035124Y (zh) * | 2007-04-19 | 2008-03-12 | 清华大学 | 集成电路测试仪 |
CN202025068U (zh) * | 2010-11-06 | 2011-11-02 | 洪明 | 一种电路信号检测装置 |
Also Published As
Publication number | Publication date |
---|---|
CN102087335A (zh) | 2011-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN202025068U (zh) | 一种电路信号检测装置 | |
CN102087335B (zh) | 一种电路信号检测装置 | |
CN101477152B (zh) | 一种电容检测装置及方法 | |
CN104349532B (zh) | Led恒流驱动器及led恒流驱动方法 | |
CN103199862B (zh) | 一种用于模数混合录波的数据同步方法 | |
CN103687245A (zh) | 隔离型原边反馈带pfc的led驱动电路及其控制器 | |
CN203645321U (zh) | 防呆保护电路 | |
CN103280963A (zh) | 一种降低功率管导通功耗的pfc控制电路 | |
CN205353342U (zh) | 一种单相载波智能电表通信模块接口带载能力测试仪 | |
CN108287301B (zh) | 一种igbt驱动器测试系统及方法 | |
CN103454581A (zh) | 一种接触器性能测试设备 | |
CN102739085B (zh) | 逆变器锁相和相序识别的方法 | |
CN102169161B (zh) | 电容式触控芯片的测试方法 | |
CN104181380B (zh) | 轻载电流检测系统 | |
CN205490485U (zh) | 一种检测最终时钟输出的延迟锁相环和占空比矫正电路 | |
CN102594318B (zh) | 侦测电路与侦测方法 | |
CN103701315A (zh) | 基于cpld检测pwm波死区错误并实施保护的方法 | |
CN204156832U (zh) | 一种窄脉冲峰值保持电路 | |
CN202548231U (zh) | 一种变电站合并单元的检测装置 | |
CN203838301U (zh) | 一种前置放大器自动测试装置 | |
CN104950199A (zh) | 多路pv输入模式识别方法 | |
CN110058142B (zh) | 一种1553b总线接口电路自动化熔丝烧调板及烧调方法 | |
CN205067615U (zh) | 大功率继电器回路测试系统 | |
CN210166450U (zh) | 一种光伏逆变器驱动模块的自动测试电路 | |
CN203104028U (zh) | 自组网电池监控微单元 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130612 Termination date: 20141106 |
|
EXPY | Termination of patent right or utility model |