CN102025955A - Vga视频电路共存和选通的设计方法 - Google Patents
Vga视频电路共存和选通的设计方法 Download PDFInfo
- Publication number
- CN102025955A CN102025955A CN2010105364896A CN201010536489A CN102025955A CN 102025955 A CN102025955 A CN 102025955A CN 2010105364896 A CN2010105364896 A CN 2010105364896A CN 201010536489 A CN201010536489 A CN 201010536489A CN 102025955 A CN102025955 A CN 102025955A
- Authority
- CN
- China
- Prior art keywords
- vga signal
- way
- gating
- signal
- vga
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Landscapes
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Abstract
本发明公开了VGA视频电路共存和选通的设计方法,包括:(1)VGA信号分叉成两路的解决方法:通过加redriver芯片增加驱动,采用叠焊盘的PCB布线方法设计,调整适当的∏滤波来解决VGA信号分叉带来的信号质量问题。(2)高低端显卡并存系统中VGA信号选通方法:通过采用叠焊盘的PCB布线方法设计,调整适当的II滤波来解决选通信号质量问题。(3)另一高低端显卡并存系统中VGA信号选通方法:通过使用专用数据选择芯片和调整适当的II滤波来解决。
Description
技术领域
本发明涉及VGA信号处理方法,具体涉及VGA视频电路共存和选通的设计方法。
背景技术
在刀片服务器中VGA信号需要分开成两路:一路给服务器中的管理模块来实现KVM功能,一路给刀片的前面板作为本地显示,这样必然会导致信号分叉,而且驱动能力可能不够;另外在一个高低端显卡并存的系统中,有时候需要选择用不同的显卡作为视频处理的单元,这样就需要将两个显卡的信号都输出给CRT,这样必然带来CRT接收处的VGA信号分叉。
发明内容
本发明的目的是提供一种VGA信号分叉成两路的解决方法,克服现有VGA分叉信号带来的信号质量问题;本发明的另一目的是提供一种双显卡并存系统中VGA信号选通方法;本发明的再一目的是提供另一种双显卡并存系统中VGA信号选通方法。
一种VGA信号分叉成两路的解决方法,通过硬件设计布线优化来避免分叉带来的影响,包括以下步骤:
A、使用redriver芯片增加驱动;
B、通过叠焊盘做法可以将分叉的Stub尽量减小;
C、通过设计适当的II型滤波参数来进行VGA信号的优化处理。
本发明的一种优选技术方案:所述的步骤A为预留方案,当所述的步骤B与步骤C不能处理信号分拆时,才使用A步骤。
本发明的再一优选技术方案:所述的步骤B是通过焊接电阻以及调整电阻串并联方式来实现的。
一种高低端显卡并存系统中VGA信号选通方法,通过硬件设计布线优化来避免选通影响,实施方式如下:
D、通过叠焊盘做法可以将选通信号影响尽量减小;
E、通过设计适当的II型滤波参数来进行VGA信号的优化处理。
本发明的一种技术方案:所述的步骤D是通过焊接电阻以及调整电阻串并联方式来实现的。
另一种高低端显卡并存系统中VGA信号选通方法,包括以下步骤:
F、采用专用的数据选择芯片,将高低端显卡各自输出的VGA信号送出给数据选择器,通过配置数据选择器相应管脚的电平高低来选择让哪一路VGA信号输出;
G、通过设计适当的II型滤波参数来进行VGA信号的处理以达到更好的效果。
附图说明
图1为一种VGA信号分叉成两路的方法;
图2为一种在高低端显卡并存的系统中VGA信号选通方法;
图3为另一种在高低端显卡并存的系统中VGA信号选通方法;
图4为VGA信号分叉成两路的一种情况。
具体实施方式
一种VGA信号分叉成两路的方法
如图1所示,由于加上R1,R2,R3,R4,R5,R6,R7,R8会造成一小段阻抗不连续,因此R[8:1]采用0402封装尺寸的电阻,这样不连续阻抗的走线短,不会有大的影响。将图1中的R1与R2,R7与R8,R3与R4,R5与R6在原理图上为同一网络名的焊盘在PCB上叠在一起。在实际调试中:在R1,R7处焊接0欧姆0402的电阻,R2,R8不焊接器件,R3,R6处焊接0欧姆0402的电阻,R4,R5处不焊接器件,即不使用redriver芯片增加信号,若调试过程发现VGA设备显示屏幕过暗导致字迹模糊,可以将R1与R2,R7与R8,R3与R4,R5与R6是否焊接改变过来,即,焊接R1,R7不焊接,R2,R8焊接0欧姆0402的电阻,R3,R6不焊接,R4,R5焊接0欧姆的0402电阻,来使用redriver芯片来增强驱动能力
另外,如果一开始是:焊接R1,R7不焊接,R2,R8焊接0欧姆0402的电阻,R3,R6不焊接,R4,R5焊接0欧姆的0402电阻,来使用redriver芯片来增强驱动能力,若发现屏幕由于过亮造成字迹模糊不清,可以在R1,R7处焊接0欧姆0402的电阻,R2,R8不焊接器件,R3,R6处焊接0欧姆0402的电阻,R4,R5处不焊接器件来不使用redriver芯片
因为实际上信号分叉后强度如何确实无法完全定量去算出来,且计算出来的都是理论上的,都需要实际去调试,因此加redriver电路是必要的,同样的加了redriver可能引起信号强度过大,因此又要保留不使信号加强的电路,因此就有了图4的情况,显然R1与R2,R1与R8,R3与R4,R3与R5处分叉严重,因此需要上面图1做分叉处理
一种在高低端显卡并存的系统中VGA信号选通方法
如图2所示,原理同图1,焊接R1是使用显卡2作为视频输出,焊接R2使用显卡1作为视频输出
此设计特别适用于以下情况:
现在又两款显卡,有一款显卡在某种平台上确认可以调通正常显示,而另一种显卡的调试没有太大把握调通,而我们又希望使用调不通的显卡运用在最终产品上,这个时候为了作为保底选择,将可以调通的显卡作为备选方案而且在调试其他功能过程中可以有显示设备使用,这个时候需要将两款显卡都做在设计里面去而又不希望设计过于复杂,这个时候本方法的作用就很明显了。
另一种在高低端显卡并存的系统中VGA信号选通方法
如图3所示,要使用显卡1则将Select的电平配位相应电平是数据选择器选通显卡1送来的信号即可,显卡2的选通同理。
Claims (6)
1.一种VGA信号分叉成两路的解决方法,其特征在于:通过硬件设计布线优化来避免分叉带来的影响,包括以下步骤:
A、使用redriver芯片增加驱动;
B、通过叠焊盘做法可以将分叉的Stub尽量减小;
C、通过设计适当的II型滤波参数来进行VGA信号的优化处理。
2.如权利要求1所述的一种VGA信号分叉成两路的解决方法,其特征在于:所述的步骤A为预留方案,当所述的步骤B与步骤C不能处理信号分拆时,才使用A步骤。
3.如权利要求1所述的一种VGA信号分叉成两路的解决方法,其特征在于:所述的步骤B是通过焊接电阻以及调整电阻串并联方式来实现的。
4.一种高低端显卡并存系统中VGA信号选通方法,其特征在于:通过硬件设计布线优化来避免选通影响,实施方式如下:
D、通过叠焊盘做法可以将选通信号影响尽量减小;
E、通过设计适当的II型滤波参数来进行VGA信号的优化处理。
5.权利要求4述的一种VGA信号分叉成两路的解决方法,其特征在于:所述的步骤D是通过焊接电阻以及调整电阻串并联方式来实现的。
6.一种高低端显卡并存系统中VGA信号选通方法,其特征在于:包括以下步骤:
F、采用专用的数据选择芯片,将高低端显卡各自输出的VGA信号送出给数据选择器,通过配置数据选择器相应管脚的电平高低来选择让哪一路VGA信号输出;
G、通过设计适当的II型滤波参数来进行VGA信号的处理以达到更好的效果。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010105364896A CN102025955A (zh) | 2010-11-04 | 2010-11-04 | Vga视频电路共存和选通的设计方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010105364896A CN102025955A (zh) | 2010-11-04 | 2010-11-04 | Vga视频电路共存和选通的设计方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102025955A true CN102025955A (zh) | 2011-04-20 |
Family
ID=43866731
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010105364896A Withdrawn CN102025955A (zh) | 2010-11-04 | 2010-11-04 | Vga视频电路共存和选通的设计方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102025955A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112804813A (zh) * | 2020-12-31 | 2021-05-14 | 西安易朴通讯技术有限公司 | 一种高速信号走线结构及服务器 |
-
2010
- 2010-11-04 CN CN2010105364896A patent/CN102025955A/zh not_active Withdrawn
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112804813A (zh) * | 2020-12-31 | 2021-05-14 | 西安易朴通讯技术有限公司 | 一种高速信号走线结构及服务器 |
CN112804813B (zh) * | 2020-12-31 | 2022-03-01 | 西安易朴通讯技术有限公司 | 一种高速信号走线结构及服务器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103530216B (zh) | 一种基于uvm验证方法学的pcie验证系统 | |
CN108040214B (zh) | 一种通过FPD-Link III中的SPI通道实现车载娱乐系统与仪表双屏互联的架构 | |
CN107707861B (zh) | 数据线、电子系统及传输mipi信号的方法 | |
CN105472288A (zh) | 一种v-by-one视频信号单路转多路的装置及方法 | |
US20140372645A1 (en) | Collision detection in eia-485 bus systems | |
US20130124772A1 (en) | Graphics processing | |
CN103441780A (zh) | Rs-485自动切换方向的通讯电路 | |
CN207053524U (zh) | 一种实现车载以太网与传统以太网数据交互的装置 | |
CN201654774U (zh) | 一种基于usb2.0的数据传输设备 | |
CN102025955A (zh) | Vga视频电路共存和选通的设计方法 | |
CN101667991B (zh) | 一种设置预加重和/或均衡参数的方法及装置 | |
CN203193684U (zh) | 用于移动终端的lvds电路以及pcb板 | |
CN107608469B (zh) | 一种lvds高速通信背板 | |
US9544209B2 (en) | Verifying communication lanes by individually disconnecting transmit wires by wire polarity | |
CN105083337B (zh) | 一种适用不同的联锁系统接口柜的连接系统及其使用方法 | |
CN105620497B (zh) | 电力机车牵引控制单元 | |
CN213973879U (zh) | 车载多媒体设备主板 | |
US20120159007A1 (en) | Apparatus and method for analyzing bidirectional data exchanged between two electronic devices | |
CN109085489A (zh) | 一种背板功能测试系统、设计方法及测试方法 | |
CN202153253U (zh) | 一种采用Redriver的高速信号电路测试装置 | |
CN106681952A (zh) | 一种背板及信号传输方法和系统 | |
CN201113099Y (zh) | 数据总线信号分配器 | |
CN101937665B (zh) | 提高显示器印刷电路板共用化的方法 | |
CN107704403A (zh) | 一种优化主背板信号传输的装置及方法 | |
CN203707381U (zh) | 一种lvds信号的传送装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C04 | Withdrawal of patent application after publication (patent law 2001) | ||
WW01 | Invention patent application withdrawn after publication |
Open date: 20110420 |